RU178758U1 - TABLET COMPUTER CONTROL DEVICE - Google Patents

TABLET COMPUTER CONTROL DEVICE Download PDF

Info

Publication number
RU178758U1
RU178758U1 RU2017136502U RU2017136502U RU178758U1 RU 178758 U1 RU178758 U1 RU 178758U1 RU 2017136502 U RU2017136502 U RU 2017136502U RU 2017136502 U RU2017136502 U RU 2017136502U RU 178758 U1 RU178758 U1 RU 178758U1
Authority
RU
Russia
Prior art keywords
control
group
input
output
inputs
Prior art date
Application number
RU2017136502U
Other languages
Russian (ru)
Inventor
Владимир Анатольевич Шибанов
Владимир Борисович Степанов
Константин Иванович Закияшко
Original Assignee
Общество с ограниченной ответственностью "Производственная компания Аквариус"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Общество с ограниченной ответственностью "Производственная компания Аквариус" filed Critical Общество с ограниченной ответственностью "Производственная компания Аквариус"
Priority to RU2017136502U priority Critical patent/RU178758U1/en
Application granted granted Critical
Publication of RU178758U1 publication Critical patent/RU178758U1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units

Abstract

Полезная модель относится к компьютерной технике и может быть использована в качестве устройства управления планшетными компьютерами, преимущественно с e-ink дисплеями. Требуемый технический результат, заключающийся в расширении функциональных возможностей за счет введения арсенала технических средств, обеспечивающего управление экономичными вариантами планшетных компьютеров, достигается в устройстве, содержащем модуль управления, а также выполненные с возможностью подачи сигналов управления от модуля управления группу контактов управления оперативной памятью, группу контактов управления постоянной памятью, группу контактов управления асинхронным приемопередатчиком, группу контактов управления клавиатурой, группу контактов управления источником питания, группу контактов управления видеокамерой, группу контактов управления сенсорной панелью, группу контактов управления аудиосредствами, группу контактов управления e-ink дисплеем и группу контактов управления средствами подсветки экрана e-ink дисплея. 1 ил.The utility model relates to computer technology and can be used as a device for controlling tablet computers, mainly with e-ink displays. The required technical result, which consists in expanding the functionality by introducing an arsenal of technical means for managing cost-effective options for tablet computers, is achieved in a device containing a control module, and also a group of memory management contacts, a group of contacts configured to supply control signals from the control module permanent memory management, asynchronous transceiver control contact group, contact group controlled Keyboard, power supply control contact group, camcorder control contact group, touch panel control contact group, audio media control contact group, e-ink display control contact group and e-ink display backlight control group. 1 ill.

Description

Полезная модель относится к компьютерной технике и может быть использована в качестве устройства управления планшетными компьютерами, преимущественно с e-ink дисплеями.The utility model relates to computer technology and can be used as a device for controlling tablet computers, mainly with e-ink displays.

Она представляет собой устройство, содержащее элементы (блоки) и связи между ними, находящиеся в функционально-конструктивном единстве и размещенные в ограниченном пространстве на единой плате.It is a device containing elements (blocks) and connections between them, located in a functional-constructive unity and placed in a limited space on a single board.

Известно устройство [RU 2109329, C1, G06F 11/30, 20.04.1998], содержащее блок имитации неисправностей, эталонный блок, блок управления, генератор случайных чисел, блок поразрядного сравнения, первый регистр, второй регистр, блок сравнения и устройство отображения информации, причем, генератор случайных чисел подключен к объекту диагностирования и эталонному блоку, блок поразрядного сравнения подключен к выходам объекта диагностирования и эталонного блока, к первому и второму регистрам, блок управления подключен к первому регистру, второму регистру, блоку сравнения, блоку отображения информации, первый регистр подключен к блоку имитации неисправностей, блоку отображения информации и блоку управления, второй регистр подключен к блоку сравнения, блок сравнения подключен к первому регистру и генератору случайных чисел, блок имитации неисправностей подключен к генератору случайных чисел и эталонному блоку.A device is known [RU 2109329, C1, G06F 11/30, 04/20/1998], containing a fault simulation unit, a reference unit, a control unit, a random number generator, a bit comparison unit, a first register, a second register, a comparison unit and an information display device, moreover, the random number generator is connected to the diagnostic object and the reference unit, the bitwise comparison unit is connected to the outputs of the diagnostic object and the reference unit, to the first and second registers, the control unit is connected to the first register, second register, in comparison, to the information display unit, the first register is connected to the fault simulation unit, the information display unit and the control unit, the second register is connected to the comparison unit, the comparison unit is connected to the first register and the random number generator, the fault simulation unit is connected to the random number generator and the reference block.

Недостатком устройства являются относительно узкие функциональные возможности, поскольку используется, в основном, для диагностирования.The disadvantage of the device is the relatively narrow functionality, since it is used mainly for diagnosis.

Известно также устройство для контроля радиоэлектронных объектов [RU 2324213, C1, G05B 23/02, G01R 31/28, 10.05.2008], содержащее последовательно соединенные кнопку «Пуск» и блок формирователя стробирующих импульсов, выход которого подключен к счетчику, ключ, вход которого соединен с выходом блока нормирования, а выход подключен к аналого-цифровому преобразователю, соединенного с блоком оперативной памяти результатов оценки, который, в свою очередь, соединен с первыми входами N схем сравнения, вторые информационные входы которых соединены с блоком памяти признаков отказов, а третьи входы соединены со счетчиком, блоком формирователя стробирующих импульсов и кнопкой «Пуск», блок формирования эталонных сигналов, коммутатор, блок линий задержки, умножитель, интегратор, блок нормирования, блок памяти коэффициентов корреляции, схема сравнения, один выход которой подключен к блоку вывода информации, а другой к входу блока формирователя стробирующих импульсов, первый вход которого соединен с блоком памяти коэффициентов корреляции, второй вход с блоком нормирования, вход которого подключен к интегратору, который, в свою очередь, соединен с умножителем, первый вход которого соединен с блоком формирования эталонных сигналов, второй вход подключен к блоку линий задержки, соединенного с коммутатором, входы которого соединены со счетчиком и исследуемым блоком, причем, выходы N схем сравнения соединены с соответствующими регистрами, выходы которых соединены с блоком вывода информации,There is also known a device for monitoring electronic objects [RU 2324213, C1, G05B 23/02, G01R 31/28, 05/10/2008], containing a sequentially connected Start button and a block of the gate pulse generator, the output of which is connected to the counter, key, input which is connected to the output of the normalization unit, and the output is connected to an analog-to-digital converter connected to the random access memory unit of the evaluation results, which, in turn, is connected to the first inputs of N comparison circuits, the second information inputs of which are connected to the memory unit fault signs, and the third inputs are connected to the counter, the gate pulse generator block and the Start button, the reference signal generation block, the switch, the delay line block, the multiplier, the integrator, the normalization block, the correlation coefficient memory block, the comparison circuit, one output of which is connected to the information output unit, and the other to the input of the gate pulse generator, the first input of which is connected to the memory unit of the correlation coefficients, the second input to the normalization unit, the input of which is connected to the a rotor, which, in turn, is connected to a multiplier, the first input of which is connected to the unit for generating standard signals, the second input is connected to a block of delay lines connected to a switch, the inputs of which are connected to the counter and the unit under study, and the outputs of N comparison circuits with the corresponding registers, the outputs of which are connected to the information output unit,

Это устройство также обладает относительно узкими функциональными возможностями, поскольку используется, в основном, для контроля радиоэлектронных объектов.This device also has a relatively narrow functionality, since it is used mainly for monitoring electronic objects.

Еще одним аналогом предложенного устройства является персональный компьютер с блоком управления [RU 2421771, C1, G06F 1/16, G06F 15/00, 20.06.2011], содержащий первое радиопередающее устройство в системном блоке ПК и первое радиоприемное устройство, второе радиопередающее устройство, расположенное на корпусе клавиатуры, к входам которого подключены выходы клавиатуры и мыши, и второе радиоприемное устройство, расположенное на системном блоке ПК, к разъемам ввода клавиатуры и мыши которого подключены первый и второй выходы второго радиоприемного устройства, первое радиопередающее устройство содержит формирователь кодов, синтезатор частот, первый самоходный распределитель импульсов (СРИ), в второй самоходный распределитель импульсов (СРИ) и передатчик радиосигналов из последовательно соединенных усилителя несущей частоты, амплитудного модулятора и выходного усилителя, формирователь кодов имеет с первого по четвертый информационные входы, вход первого СРИ подключен к соответствующему (первому) управляющему выходу видеоадаптера ПК, а выход его подключен к соответствующему информационному входу формирователя кодов, вход второго СРИ подключен к соответствующему (второму) управляющему выходу видеоадаптера ПК, а выход его подключен к соответствующему информационному входу формирователя кодов, вход синтезатора частот подключен к соответствующему выходу тактового генератора ПК, первый выход синтезатора частот подключен к второму управляющему входу формирователя кодов, второй выход синтезатора частот подключен к входу усилителя несущей частоты в передатчике радиосигналов, второй вход амплитудного модулятора которого подключен к выходу формирователя кодов, первое радиоприемное устройство содержит антенну, блок выбора канала передачи, канал приема радиосигналов из последовательно соединенных блока приема радиосигналов, первый вход которого подключен к антенне, вторые входы подключены к первой группе выходов блока выбора канала передачи, усилитель радиочастоты и двухполярный амплитудный детектор, включает первый формирователь импульсов, вход которого подключен к первому выходу двухполярного амплитудного детектора, второй формирователь импульсов, вход которого подключен к второму выходу двухполярного амплитудного детектора и содержит канал формирования управляющих сигналов, включающий последовательно соединенные блок выделения строчного синхроимпульса (ССИ), первый и второй входы которого подключены к выходам соответственно первого и второго формирователей импульсов, и синтезатор частот, вторая группа входов которого подключена к второй группе выходов блока выбора канала передачи, отличающийся тем, что в первое радиопередающее устройство введены с первого по шестой кодеры, синтезатор частот имеет третий выход (5 МГц), четвертый выход (25 кГц), пятый выход (20 МГц) и шестой выход (160 МГц), информационные входы первого-шестого кодеров подключены к соответствующим (первому-шестому) информационным выходам видеоадаптера ПК, одноименные управляющие входы кодеров объединены и подключены первые к входу второго СРИ, вторые к шестому выходу (160 МГц) синтезатора частот, третьи к пятому выходу (20 МГц) синтезатора частот, четвертые к третьему выходу (5 МГц) синтезатора частот, выходы первого-третьего кодеров подключены к первому информационному входу формирователя кодов, выходы четвертого-шестого кодеров подключены к второму информационному входу формирователя кодов, к третьему информационному входу которого подключен выход первого СРИ, к четвертому информационному входу подключен выход второго СРИ, формирователь кодов выполнен из двух идентичных каналов, первый канал включает последовательно соединенные первый блок элементов И, которых 27 штук и первые входы которых являются первым информационным входом формирователя кодов, первый и второй элементы ИЛИ, и первый выходной ключ, и первый самоходный распределитель импульсов (СРИ), выходы которого подключены к вторым входам первого блока элементов И, второй канал включает последовательно соединенные второй блок элементов И, которых 27 штук и первые входы которых являются вторым информационным входом формирователя кодов, третий и четвертый элементы ИЛИ, и второй выходной ключ, и второй СРИ, выходы которого подключены к вторым входам второго блока элементов И, формирователь кодов включает последовательно соединенные восьмиразрядный счетчик импульсов и дешифратор, первый и второй ключи, первый выход дешифратора подключен к первому управляющему Uот входу первого ключа, второй выход дешифратора подключен к второму управляющему Uз входу первого ключа, выход которого подключен параллельно к входам первого и второго СРИ, вход второго ключа является третьим информационным входом, а выход его подключен к второму входу второго элемента ИЛИ, второй вход четвертого элемента ИЛИ является четвертым информационным входом формирователя кодов, выходом которого являются объединенные выходы первого и второго выходных ключей, управляющими входами формирователя кодов являются: первым - объединенные входы сигнального входа первого ключа и счетный вход счетчика импульсов, подключенные к третьему выходу синтезатора частот, вторым - объединенные сигнальные входы первого и второго выходных ключей, подключенные к первому выходу (135 МГц) синтезатора частот, третьим - управляющий вход Uо счетчика импульсов, подключенный к четвертому выходу (25 кГц) синтезатора частот, четвертым - управляющий вход Uз второго ключа, подключенный ко входу второго СРИ, кодеры выполнены идентично, каждый содержит последовательно соединенные ключ, сигнальный вход которого является информационным входом кодера, первый восьмиразрядный регистр, второй восьмиразрядный регистр, схему сравнения (компаратор), восьмиразрядный счетчик импульсов и дешифратор, последовательно соединенные блок элементов задержек, блок ключей из восьми ключей и буферный накопитель кодов кадра, первый-восьмой выходы первого регистра подключены параллельно к первому-восьмому входам блока элементов задержек и первому-восьмому входам первого входа схемы сравнения, первый выход схемы сравнения подключен к счетному входу счетчика импульсов, к второму управляющему Uз входу блока ключей и к первому управляющему входу Uвыд второго регистра, второй и третий выходы схемы сравнения объединены и подключены параллельно к второму управляющему Uот входу второго регистра, к первому управляющему Uо входу блока ключей, к первому управляющему Uвыд входу счетчика импульсов и к входу девятого разряда буферного накопителя кодов кадра, первый-восьмой выходы счетчика импульсов подключены к входу дешифратора и через диоды к входам первого-восьмого разрядов буферного накопителя кодов кадра, а выход дешифратора через диод подключен параллельно к первому к первому управляющему входу Uот входу блока ключей, к первому управляющему Uвыд вход счетчика импульсов и к входу девятого разряда буферного накопителя кодов кадра, управляющими входами кодера являются: первым - первый управляющий U вход ключа, подключенный к входу второго СРИ, вторым - тактовый вход Uт (160 МГц) первого регистра, подключенный к шестому выходу синтезатора частот, третьим - управляющий вход Uвыд (20 МГц) первого регистра, подключенный к пятому выходу синтезатора частот, четвертым - управляющий Uвыд вход (5 МГц) буферного накопителя кодов кадра, подключенный к третьему выходу синтезатора частот, в первое радиоприемное устройство введены канал обработки кодов правых кадров стереопар, канал обработки кодов левых кадров стереопар, первый (правый) и второй (левый) плоскопанельные экраны и очки раздельного поля зрения, первое радиоприемное устройство расположено на тыльной стороне корпуса правого плоскопанельного экрана, канал обработки кодов правых кадров стереопар включает приемный регистр из 27 разрядов, информационный вход которого подключен к выходу первого формирователя импульсов, и три канала сигналов R, G, В, которые идентичны и каждый содержит последовательно соединенные декодер, блок удвоения отсчетов, накопитель кодов кадра и блок импульсных усилителей, содержащий импульсных усилителей по числу отсчетов в строке, числу разрядов в коде и числу строк в кадре 12,8×106 (1600×8×1000), выходы разрядов первого приемного регистра подключены: выходы первого-девятого разрядов к первому-девятому входам декодера канала сигнала R, десятого-восемнадцатого разрядов к первому-девятому входам декодера сигнала G, девятнадцатого-двадцать седьмого разрядов к первому-девятому разрядам декодера сигнала В, выходы трех блоков импульсных усилителей подключены к соответствующим входам правого плоско панельного экрана, канал обработки кодов левых кадров стереопар размещается на тыльной стороне корпуса левого плоскопанельного экрана и включает второй приемный регистр из 27 разрядов, информационный вход которого соединен по соответствующему кабелю с выходом второго формирователя импульсов, расположенного на корпусе правого плоскопанельного экрана, и три канала сигналов R2, G2, В2, которые идентичны и каждый включает последовательно соединенные декодер, блок удвоения отсчетов, накопитель кодов кадра и блок импульсных усилителей, содержащий импульсных усилителей по числу отсчетов в строке, числу разрядов в коде и числу строк в кадре 12,8×106, выходы разрядов второго приемного регистра подключены: выходы первого-девятого разрядов к первому-девятому входам декодера канала сигнала R2, десятого-восемнадцатого разрядов к первому-девятому входам декодера канала сигнала G2, девятнадцатого-двадцать седьмого разрядов к первому-девятому входам разрядов декодера канала сигнала В2, выходы трех блоков импульсных усилителей подключены к соответствующим входам левого плоскопанельного экрана, в канал сформирования управляющих сигналов введен блок выделения синхроимпульсов стереопар (СИС), первый вход которого подключен к выходу второго формирователя импульсов, второй его вход подключен к выходу первого формирователя импульсов, синтезатор частот выдает с первого выхода тактовые импульсы (135 МГц), который подключен параллельно к тактовым входам первого и второго приемных регистров, со второго выхода - импульсы Uвыд (5 МГц), выход подключен к вторым управляющим входам первого и второго приемных регистров, с третьего выхода - импульсы частоты дискретизаций кодов (20 МГц), выход подключен к объединенным вторым управляющим входам декодеров и к объединенным входам блоков удвоения отсчетов в обоих каналах обработки кодов правых и левых кадров стереопар, с четвертого выхода - импульсы двойной частоты дискретизации кодов (40 МГц), выход подключен к объединенным третьим управляющим входам накопителей кодов кадра в обоих каналах обработки кодов правых и левых кадров стереопар, объединенные первые управляющие входы всех накопителей кодов кадра подключены к выходу блока выделения синхроимпульсов СИС, объединенные вторые управляющие входы всех накопителей кодов кадра подключены к выходу блока выделения строчных синхроимпульсов (ССИ), управляющие входы второго приемного регистра, декодеров, блоков удвоения отсчетов и накопителей кодов кадра каналов сигналов R2, G2, В2 подключены к перечисленным выходам синтезатора частот, блока выделения СИС и блока выделения ССИ по соответствующему кабелю, декодеры выполнены идентично, каждый включает последовательно соединенные первый девятиразрядный регистр, накопитель кодов кадра, второй девятиразрядный регистр, первый блок ключей из восьми ключей и третий восьмиразрядный регистр, последовательно соединенные второй блок ключей из восьми ключей, восьмиразрядный вычитающий счетчик импульсов и дешифратор, и с первого по четвертый ключи, информационным входом декодера являются входы первого-девятого разрядов первого регистра, выходом являются первый-восьмой выходы третьего регистра, выход девятого разряда второго регистра подключен параллельно к первому управляющему Uот входу второго ключа, к вторым управляющим Uз входам первого, третьего, четвертого ключей, к первому управляющему Uот входу второго блока ключей и второму управляющему Uз первого блока ключей, выход первого ключа подключен к первому управляющему Uвыд1 входу третьего регистра, второй управляющий вход Uвыд2 которого подключен к выходу второго ключа, к которому подключен и счетный вход вычитающего счетчика импульсов, выход дешифратора подключен параллельно к первому управляющему Uот входу первого блока ключей, к второму управляющему Uз входу второго блока ключей, к первым управляющим Uот входам первого, третьего, четвертого ключей и к второму управляющему Uз входу второго ключа, выход третьего ключа подключен к входу Uвыд накопителя кодов кадра, выход четвертого ключа подключен к управляющему входу второго регистра, управляющими входами являются: первым - объединенные управляющий вход Uвыд первого регистра и сигнальный вход (5 МГц) третьего ключа, вторым - объединенные сигнальные входы (20 МГц) первого, второго, четвертого ключей, блоки удвоения отсчетов идентичны, каждый включает триггер, вход которого является управляющим входом блока удвоения отсчетов, первый и второй блоки ключей, каждый из восьми ключей, первый-восьмой объединенные поразрядно входы их являются информационными входами блока удвоения отсчетов, включает с первого по четвертый регистры, первый и второй блоки элементов задержек, сумматор и шестнадцать диодов, первые-восьмые входы первого и второго регистров поразрядно объединены и подключены к выходам первого блока ключей, первые-восьмые входы третьего и четвертого регистров поразрядно объединены и подключены к выходам второго блока ключей, выходы первого регистра подключены к входам первого блока элементов задержек и через диоды к первой группе входов сумматора, к которым подключены и выходы второго регистра, выходы третьего регистра подключены к входам второго блока элементов задержек и через диоды подключены к второй группе входов сумматора, к которым подключены и выходы четвертого регистра, первый выход триггера подключен параллельно к управляющим входам второго, третьего регистров и к управляющему входу первого блока ключей, второй выход триггера подключен к управляющим входам первого, четвертого регистров и к управляющему входу второго блока ключей, управляющий вход сумматора подключен к входу триггера, выходы ноль-семь сумматора и первый-восьмой выходы первого и второго блоков элементов задержек поразрядно объединены и являются первым -восьмым выходами блока удвоения отсчетов, накопители кодов кадра идентичны, каждый содержит блоки регистров по числу строк (1000) в кадре, информационными входами накопителя кодов кадра являются поразрядно объединенные первые-восьмые входы всех (1000) блоков регистров, управляющими входами являются: первым - первый управляющий вход (25 Гц) первого блока регистров, вторым - объединенные вторые управляющие Uвыд входы (25 кГц) блоков регистров, третьим - объединенные третьи управляющие входы Уд (40 МГц) всех блоков регистров, управляющий выход каждого предыдущего блока регистров является первым управляющим входом каждого последующего блока регистров, управляющий выход последнего блока регистров (1000) подключен параллельно к четвертым управляющим входам всех блоков регистров, выходами накопителя кодов кадра являются параллельные выходы всех (1000) блоков регистров 12,8⋅106 (1600×8×1000), блоки регистров идентичны, каждый включает первый и второй ключи, распределитель импульсов и восемь регистров, каждый содержит разрядов по числу отсчетов в строке (1600), информационными входами являются поразрядно объединенные третьи входы разрядов восьми регистров, управляющими входами являются: первым - первый управляющий Uот вход (25 Гц) первого ключа, вторым - сигнальный вход (25 кГц) второго ключа, третьим - сигнальный вход Uд (40 МГц) первого ключа, четвертым - первый управляющий Uот вход второго ключа, выход первого ключа подключен к входу распределителя импульсов, выходы которого последовательно, начиная с первого, подключены к первым (тактовым) входам разрядов параллельно восьми регистров, последний (1600) выход подключен к второму управляющему Uз входу первого ключа и является управляющим выходом в следующий блок регистров, выход второго ключа подключен параллельно к вторым управляющим входам разрядов восьми регистров и к второму управляющему Uз входу второго ключа, выходами блока регистров являются параллельные выходы всех разрядов восьми регистров, 12800 (1600×8), первый (правый) и второй (левый) плоскопанельные экраны идентичны, каждый содержит элементы матриц по числу разрешения кадра 1,6⋅106 (1600×1000), элементы матриц идентичны, каждая включает светодиод белого свечения, корпус соответствующей формы, объединяющий три ячейки: левая нижняя излучает красный цвет R, верхняя излучает зеленый цвет G, нижняя правая излучает синий цвет В, каждая ячейка имеет цилиндрический корпус из изоляционного непрозрачного материала, микрообъектив в переднем торце корпуса, соответствующий цветной светофильтр в выходном торце корпуса, диафрагму, имеющую цилиндрический корпус с прорезями, и включает с первого по восьмой микропьезоэлементы, первые торцы которых с двумя управляющими входами жестко закреплены в корпусе ячейки, вторые свободные концы микропьезоэлементов являются шторками диафрагмы, размещены в прорезях корпуса диафрагмы и выполнены в форме плоских непрозрачных тонких лепестков, каждый из которых имеет соответствующую форму и площадь, величины которых от первого микропьезоэлемента к восьмому соответствуют принципу двоичного кода, управляющие входы микропьезоэлементов являются управляющими входами ячеек и подключены к соответствующим выходам импульсных усилителей в блоках импульсных усилителей, очки раздельного поля зрения представляют оправу с дужками для ушей, окна очков стекол не имеют, между собой соединены подвижно вертикальной осью и перемещаются относительно друг друга в горизонтальной плоскости, каждое окно очков имеет конусную бленду на конце прямоугольной формы, бленда из двух частей, первая часть вкручивается в окно очков, вторая часть подвижная, вдвигается в первую или выдвигается из нее, изменяя длину конусной бленды, блок выделения синхроимпульса строки (ССИ) и блок выделения синхроимпульса стереопары (СИС) идентичны, каждый содержит последовательно соединенные пятиразрядный счетчик импульсов и дешифратор, элемент НЕ и два диода, информационным входом является счетный вход счетчика импульсов, управляющим входом является вход первого диода, выход которого подключен к управляющему Uо входу счетчика импульсов, выход дешифратора является выходом блока и через второй диод подключен к выходу элемента НЕ, вместе они подключены к управляющему Uо входу счетчика импульсов после первого диода, и вход элемента НЕ подключен к счетному входу счетчика импульсов.Another analogue of the proposed device is a personal computer with a control unit [RU 2421771, C1, G06F 1/16, G06F 15/00, 06/20/2011], containing the first radio transmitting device in the PC system unit and the first radio receiving device, the second radio transmitting device located on the keyboard case, to the inputs of which the keyboard and mouse outputs are connected, and a second radio receiving device located on the PC system unit, to the keyboard and mouse input connectors of which the first and second outputs of the second radio receiving device are connected , the first radio transmitting device comprises a code generator, a frequency synthesizer, a first self-propelled pulse distributor (SRI), a second self-propelled pulse distributor (SRI) and a radio signal transmitter from a carrier frequency amplifier, an amplitude modulator and an output amplifier connected in series, the code generator has first to fourth information inputs, the input of the first SRI is connected to the corresponding (first) control output of the PC video adapter, and its output is connected to the corresponding information mu input of the code generator, the input of the second SRI is connected to the corresponding (second) control output of the PC video adapter, and its output is connected to the corresponding information input of the code generator, the input of the frequency synthesizer is connected to the corresponding output of the PC clock, the first output of the frequency synthesizer is connected to the second control input code generator, the second output of the frequency synthesizer is connected to the input of the carrier frequency amplifier in the radio signal transmitter, the second input of the amplitude modulator of which It is connected to the output of the code generator, the first radio receiving device contains an antenna, a transmission channel selection unit, a radio signal receiving channel from a series of connected radio signal receiving unit, the first input of which is connected to the antenna, the second inputs are connected to the first group of outputs of the transmission channel selection unit, a radio frequency amplifier and bipolar amplitude detector, includes a first pulse shaper, the input of which is connected to the first output of a bipolar amplitude detector, a second pulse shaper, the input of which is connected to the second output of a bipolar amplitude detector and contains a control signal generation channel, including a sequentially connected horizontal sync pulse allocation unit (SSI), the first and second inputs of which are connected to the outputs of the first and second pulse shapers, and a frequency synthesizer, the second group of inputs of which connected to the second group of outputs of the block select the transmission channel, characterized in that the first radio transmitting device entered from the first to the sixth encoders, the frequency integrator has a third output (5 MHz), a fourth output (25 kHz), a fifth output (20 MHz) and a sixth output (160 MHz), the information inputs of the first to sixth encoders are connected to the corresponding (first to sixth) information outputs of the PC video adapter, coder control inputs of the same name are combined and connected to the input of the second SRI, the second to the sixth output (160 MHz) of the frequency synthesizer, the third to the fifth output (20 MHz) of the frequency synthesizer, the fourth to the third output (5 MHz) of the frequency synthesizer, the outputs of the first or third encoders are connected to the first and to the information input of the code generator, the outputs of the fourth to sixth encoders are connected to the second information input of the code generator, to the third information input of which the output of the first SRI is connected, the output of the second SRI is connected to the fourth information input, the code generator is made of two identical channels, the first channel includes series-connected the first block of AND elements, of which 27 pieces and the first inputs of which are the first information input of the code generator, the first and second OR elements, and the first output key, and the first self-propelled pulse distributor (SRI), the outputs of which are connected to the second inputs of the first block of AND elements, the second channel includes serially connected the second block of AND elements, of which 27 pieces and the first inputs of which are the second information input of the code generator, the third and the fourth OR element, and the second output key, and the second SRI, the outputs of which are connected to the second inputs of the second block of AND elements, the code generator includes a series-connected eight-bit counter impu LSS and the decoder, the first and second keys, the first output of the decoder is connected to the first control U from the input of the first key, the second output of the decoder is connected to the second control U s the input of the first key, the output of which is connected in parallel to the inputs of the first and second SRI, the input of the second key is the third information input, and its output is connected to the second input of the second OR element, the second input of the fourth OR element is the fourth information input of the code generator, the output of which is combined the outputs of the first and second output keys, the control inputs of the code generator are: the first is the combined inputs of the signal input of the first key and the counting input of the pulse counter, directed to the third output of the frequency synthesizer, the second is the combined signal inputs of the first and second output keys connected to the first output (135 MHz) of the frequency synthesizer, and the third is the control input U about pulse counter connected to the fourth output (25 kHz) of the frequency synthesizer, fourth - control input U s the second key, connected to the input of the second SRI, the encoders are identical, each contains a series-connected key, the signal input of which is the information input of the encoder, the first eight-bit register, the second eight-bit register, the comparison circuit (comparator), eight-bit pulse counter and decoder, the block is connected in series delay elements, a block of keys of eight keys and a buffer storage of frame codes, the first to eighth outputs of the first register are connected in parallel to the first to eighth inputs m block of delay elements and the first to eighth inputs of the first input of the comparison circuit, the first output of the comparison circuit is connected to the counting input of the pulse counter, to the second control U s the input of the key block and to the first control input U out the second register, the second and third outputs of the comparison circuit are combined and connected in parallel to the second control U from the input of the second register, to the first manager U about key block input to the first control U out the input of the pulse counter and to the input of the ninth category of the buffer storage of frame codes, the first to eighth outputs of the pulse counter are connected to the input of the decoder and through the diodes to the inputs of the first to eighth bits of the buffer storage of frame codes, and the output of the decoder through the diode is connected in parallel to the first to the first control input U from key block input to the first control U out the input of the pulse counter and to the input of the ninth category of the buffer storage of frame codes, the control inputs of the encoder are: the first is the first control U key input connected to the input of the second SRI, the second is the clock input U t (160 MHz) of the first register connected to the sixth output of the frequency synthesizer, the third - control input U out (20 MHz) of the first register connected to the fifth output of the frequency synthesizer, fourth - control U out input (5 MHz) of the buffer storage of frame codes connected to the third output of the frequency synthesizer, a channel for processing codes of right frames of stereo pairs, a channel for processing codes of left frames of stereo pairs, the first (right) and second (left) flat-panel screens and separate glasses are introduced into the first radio receiver field of view, the first radio receiver is located on the back of the case of the right flat panel screen, the channel for processing the codes of the right frames of stereo pairs includes a receiving register of 27 bits, the information input of which connected to the output of the first pulse shaper, and three channels of signals R, G, B, which are identical and each contains a serially connected decoder, a unit for doubling samples, a drive for code frames and a block of pulse amplifiers containing pulse amplifiers by the number of samples in a row and the number of bits in code and the number of lines in the frame 12.8 × 10 6 (1600 × 8 × 1000), the outputs of the bits of the first receiving register are connected: the outputs of the first to ninth bits to the first to ninth inputs of the R channel decoder, the tenth to eighteenth bits to the first to ninth inputs of the G signal decoder, the nineteenth to twenty-seventh bits to the first - to the ninth bits of signal decoder B, the outputs of the three blocks of pulse amplifiers are connected to the corresponding inputs of the right flat panel screen, the channel for processing the codes of the left frames of stereo pairs is located on the back of the case of the left flat panel about the screen and includes a second receiving register of 27 bits, the information input of which is connected via an appropriate cable to the output of the second pulse shaper located on the case of the right flat-panel screen, and three signal channels R 2 , G 2 , AT 2 which are identical and each includes a series-connected decoder, a unit for doubling samples, a frame code storage device and a block of pulse amplifiers containing pulse amplifiers in terms of the number of samples in a row, the number of bits in a code, and the number of lines in a frame 12.8 × 10 6 , the outputs of the bits of the second receiving register are connected: the outputs of the first to ninth bits to the first to ninth inputs of the decoder of the signal channel R 2 , tenth to eighteenth digits to the first to ninth inputs of the signal channel decoder G 2 , nineteenth to twenty-seventh bits to the first to ninth inputs of the bits of the decoder of the signal channel B 2 , the outputs of the three blocks of pulsed amplifiers are connected to the corresponding inputs of the left flat panel screen, a block for generating stereo signals (SIS) is inserted into the channel for generating control signals, the first input of which is connected to the output of the second pulse shaper, its second input is connected to the output of the first pulse shaper, frequency synthesizer produces clock pulses (135 MHz) from the first output, which is connected in parallel to the clock inputs of the first and second receiving registers, and pulses U from the second output out (5 MHz), the output is connected to the second control inputs of the first and second receiving registers, from the third output are the pulses of the sampling frequency of the codes (20 MHz), the output is connected to the combined second control inputs of the decoders and to the combined inputs of the blocks for doubling samples in both code processing channels right and left frames of stereo pairs, from the fourth output - pulses of double sampling frequency codes (40 MHz), the output is connected to the combined third control inputs of the drive codes of the frames in both channels of processing the codes of the right and left channels ditch of stereopairs, the combined first control inputs of all frame code drives are connected to the output of the SIS clock allocation block, the combined second control inputs of all frame code drives are connected to the output of the horizontal sync pulse allocation block (SSI), control inputs of the second receiving register, decoders, doubling blocks and drive codes of the frame of the channel signals R 2 , G 2 , AT 2 connected to the listed outputs of the frequency synthesizer, the ICU allocation unit and the SSI allocation unit via the corresponding cable, the decoders are identical, each includes a first nine-bit register, a frame code storage device, a second nine-bit register, a first eight-bit key block and a third eight-bit register, sequentially connected by a second block of keys of eight keys, an eight-bit subtracting pulse counter and a decoder, and from the first to fourth keys, information input de the encoder are the inputs of the first to ninth bits of the first register, the output is the first to eighth outputs of the third register, the output of the ninth bit of the second register is connected in parallel to the first control U from the input of the second key, to the second control U s the inputs of the first, third, fourth keys to the first control U from the input of the second block of keys and the second control U s the first block of keys, the output of the first key is connected to the first control U vyd1 the input of the third register, the second control input U vyd2 which is connected to the output of the second key, to which the counting input of the subtracting pulse counter is connected, the output of the decoder is connected in parallel to the first control U from the input of the first block of keys, to the second control U s the input of the second block of keys, to the first control U from the inputs of the first, third, fourth keys and to the second control U s the input of the second key, the output of the third key is connected to the input U out drive code codes, the fourth key output is connected to the control input of the second register, the control inputs are: the first is the combined control input U out the first register and the signal input (5 MHz) of the third key, the second - the combined signal inputs (20 MHz) of the first, second, fourth keys, the doubling blocks are identical, each includes a trigger, the input of which is the control input of the doubling block, the first and second blocks keys, each of eight keys, the first to eighth bit-wise inputs of them are information inputs of the doubling unit, includes first to fourth registers, the first and second blocks of delay elements, the adder and sixteen diodes, the first to eighth inputs of the first and second registers are bitwise combined and connected to the outputs of the first block of keys, the first to eighth inputs of the third and fourth registers are bitwise combined and connected to the outputs of the second block of keys, the outputs of the first register are connected to the inputs of the first block of delay elements and through diodes to the first group of inputs of the adder, to which the outputs of the second register are connected, the outputs of the third register are connected to the inputs of the second block of delay elements and through diodes are connected to the second group of inputs of the sums the actuator to which the fourth register outputs are connected, the first trigger output is connected in parallel to the control inputs of the second and third registers and to the control input of the first key block, the second trigger output is connected to the control inputs of the first and fourth registers and to the control input of the second key block the adder input is connected to the trigger input, the outputs zero-seven of the adder and the first-eighth outputs of the first and second blocks of delay elements are bitwise combined and are the first-eighth outputs of the beats block howls of readings, frame code drives are identical, each contains register blocks by the number of lines (1000) in the frame, the information inputs of the frame code store are the bit-wise combined first to eighth inputs of all (1000) register blocks, the control inputs are: the first is the first control input ( 25 Hz) of the first block of registers, the second - the combined second control U out inputs (25 kHz) of register blocks, the third - combined third control inputs d (40 MHz) of all register blocks, the control output of each previous register block is the first control input of each subsequent register block, the control output of the last register block (1000) is connected in parallel to the fourth control inputs of all register blocks, the outputs of the frame code storage device are the parallel outputs of all ( 1000) register blocks 12.8⋅10 6 (1600 × 8 × 1000), the register blocks are identical, each includes the first and second keys, a pulse distributor and eight registers, each contains bits according to the number of samples in a row (1600), the information inputs are the bit-wise third inputs of the bits of eight registers that control the inputs are: first - first manager U from the input (25 Hz) of the first key, the second is the signal input (25 kHz) of the second key, the third is the signal input U d (40 MHz) of the first key, fourth - the first control U from the input of the second key, the output of the first key is connected to the input of the pulse distributor, the outputs of which are sequentially, starting from the first, connected to the first (clock) inputs of the bits in parallel to eight registers, the last (1600) output is connected to the second control U s the input of the first key and is the control output to the next block of registers, the output of the second key is connected in parallel to the second control inputs of the bits of the eight registers and to the second control U s the second key input, the outputs of the register block are the parallel outputs of all the bits of eight registers, 12800 (1600 × 8), the first (right) and second (left) flat-panel screens are identical, each contains matrix elements in terms of frame resolution 1.6⋅10 6 (1600 × 1000), the elements of the matrices are identical, each includes a white LED, a housing of the corresponding shape uniting three cells: the lower left one emits red R, the upper one emits green G, the lower right one emits blue B, each cell has a cylindrical body of an opaque insulating material, a micro lens in the front end of the housing, a corresponding color filter in the output end of the housing, a diaphragm having a cylindrical housing with slots, and includes first to eighth micro-piezo elements, first t The ends of which with two control inputs are rigidly fixed in the cell body, the second free ends of the micropiezoelectric elements are the diaphragm shutters, are located in the slots of the diaphragm body and are made in the form of flat opaque thin petals, each of which has a corresponding shape and area, the values of which are from the first micropiezoelectric element to the eighth correspond to the principle of binary code, the control inputs of the micropiezoelectric elements are the control inputs of the cells and are connected to the corresponding outputs of the pulse amplifier in blocks of pulse amplifiers, glasses of a separate field of view represent a frame with ear arches, windows of glasses do not have glasses, are interconnected by a movable vertical axis and move relative to each other in the horizontal plane, each window of the glasses has a conical hood at the end of a rectangular shape, a hood of two parts, the first part is screwed into the glasses window, the second part is movable, moves into or out of the first, changing the length of the conical hood, the line sync pulse highlighting unit (SSI) and the synch selection block oimpulsa stereopair (SIS) are identical, each comprising a series-connected five-digit counter pulses and decoder, NOT element and two diodes, a data input pulse counting input of the counter, the control input is the input of the first diode, whose output is connected to the control U about to the input of the pulse counter, the decoder output is the output of the unit and through the second diode is connected to the output of the element NOT, together they are connected to the control U about the input of the pulse counter after the first diode, and the input of the element is NOT connected to the counting input of the pulse counter.

Этот аналог также обладает относительно узкими функциональными возможностями.This analogue also has relatively narrow functionality.

Наиболее близким аналогом предлагаемой полезной модели, выбранным в качестве прототипа, является устройство управления планшетным компьютером [http://www.ya-v-teme.uc-oz.ru], содержащий модуль управления, выполненный в виде программируемого контроллера, и выполненных с возможностью подачи сигналов управления от модуля управления группу контактов управления оперативной памятью, группу контактов управления постоянной памятью, группу контактов управления асинхронным приемо-передатчиком, группу контактов управления клавиатурой, группу контактов управления источником питания, группу контактов управления видеокамерой, группу контактов управления сенсорной панелью, группу контактов управления аудиосредствами, и группу контактов управления жидкокристаллического дисплея.The closest analogue of the proposed utility model, selected as a prototype, is a tablet computer control device [http://www.ya-v-teme.uc-oz.ru], containing a control module made in the form of a programmable controller, and made with the ability to feed control signals from the control module, a group of memory management contacts, a group of permanent memory control contacts, a group of asynchronous transceiver control contacts, a keyboard control group of contacts, a contact group of control panel power supply, a group of control contacts of a video camera, a group of control contacts of a touch panel, a group of control contacts of audio facilities, and a group of control contacts of a liquid crystal display.

Недостатком наиболее близкого технического решения является относительно ограниченность его функциональных возможностей, не позволяющие использовать его для более широкого класса планшетных компьютеров, используемых, в частности, для таких экономичных вариантов, как, например, использующих e-ink дисплеи со средствами подсветки их экрана в условиях плохой освещенности, что является характерным условием применения таких дисплеев.The disadvantage of the closest technical solution is the relatively limited functionality that does not allow it to be used for a wider class of tablet computers, used, in particular, for such economical options as, for example, using e-ink displays with their screen backlight in poor conditions illumination, which is a characteristic condition for the use of such displays.

Задачей полезной модели является расширение арсенала технических средств управления планшетными компьютерами путем создания устройств управления на основе расширения их функциональных возможностей за счет обеспечения управлением экономичными вариантами планшетных компьютеров, в частности, использующих e-ink дисплеи со средствами подсветки их экрана в условиях плохой освещенности, что является характерным условием применения таких дисплеев.The objective of the utility model is to expand the arsenal of technical means of managing tablet computers by creating control devices based on the expansion of their functionality by providing management of economical options for tablet computers, in particular, using e-ink displays with their screen backlight in low light conditions, which is a characteristic condition for the use of such displays.

Требуемый технический результат заключается в расширении функциональных возможностей за счет введения арсенала технических средств, обеспечивающего управлением экономичными вариантами планшетных компьютеров с целью повышения оперативности, точности и качества управления таких компьютеров.The required technical result is to expand the functionality by introducing an arsenal of technical means that provides the management of cost-effective options for tablet computers in order to improve the efficiency, accuracy and quality of control of such computers.

Поставленная задача решается, а требуемый технический результат достигается тем, что, в устройство, содержащее модуль управления, выполненный в виде программируемого контроллера, а также выполненные с возможностью подачи сигналов управления от модуля управления группу контактов управления оперативной памятью, группу контактов управления постоянной памятью, группу контактов управления асинхронным приемо-передатчиком, группу контактов управления клавиатурой, группу контактов управления источником питания, группу контактов управления видеокамерой, группу контактов управления сенсорной панелью и группу контактов управления аудиосредствами, согласно полезной модели введены группа контактов управления e-ink дисплеем и группа контактов управления средствами подсветки экрана e-ink дисплея, выполненные с возможностью подачи на них сигналов управления от модуля управления.The problem is solved, and the required technical result is achieved by the fact that, in the device containing the control module, made in the form of a programmable controller, as well as configured to supply control signals from the control module, a group of memory management contacts, a group of permanent memory management contacts, a group control contacts of the asynchronous transceiver, keyboard control contact group, power supply control contact group, contact control group I video camera, a touch panel control group and a group of control contacts contacts audio, according to the utility model group introduced e-ink display control contacts and a group of control contacts illumination means e-ink display screen adapted to supply to them the control signals from the control module.

На чертеже представлена функциональная схема устройства управления планшетным компьютером.The drawing shows a functional diagram of a device for controlling a tablet computer.

Устройство управления планшетным компьютером содержит модуль 1 управления, выполненный в виде программируемого контроллера, например, на микросхеме RK3188, а также выполненные с возможностью подачи сигналов управления от модуля 1 управления группу 2 контактов управления оперативной памятью, группу 3 контактов управления постоянной памятью, группу 4 контактов управления асинхронным приемо-передатчиком, группу 5 контактов управления клавиатурой, группу 6 контактов управления источником питания, группу 7 контактов управления видеокамерой, группу 8 контактов управления сенсорной панелью и группу 9 контактов управления аудиосредствами.The tablet computer control device comprises a control module 1, made in the form of a programmable controller, for example, on an RK3188 chip, and also configured to supply control signals from the control module 1, a group of 2 memory management contacts, a group of 3 memory management contacts, a group of 4 contacts control of an asynchronous transceiver, a group of 5 keyboard control contacts, a group of 6 power control contacts, a group of 7 video camera control contacts UPPU 8 contacts control the touch panel and a group of 9 contacts control audio facilities.

Кроме того, устройство управления планшетным компьютером содержит группу 10 контактов управления e-ink дисплеем и группу 11 контактов управления средствами подсветки экрана e-ink дисплея, выполненные с возможностью подачи на них сигналов управления от модуля управления.In addition, the tablet computer control device comprises a group 10 of control contacts for an e-ink display and a group 11 of control contacts for an e-ink display backlight, configured to supply control signals from a control module to them.

Работает устройство управления планшетным компьютером следующим образом.The tablet computer control device operates as follows.

Модуль 1 управления является программируемым и обеспечивает стандартное управление средствами планшетного компьютера в соответствии с командами управления, формируемыми средствами ручного управления (на чертеже не показаны) или командами, формируемыми с помощью клавиатуры.The control module 1 is programmable and provides standard control of the means of a tablet computer in accordance with control commands generated by manual controls (not shown) or commands generated using the keyboard.

В отличие от аналогичных устройств управления планшетными компьютерами, в предлагаемом устройстве управления предусмотрены группа 10 контактов управления e-ink дисплеем и группа 11 контактов управления средствами подсветки экрана e-ink дисплея, выполненные с возможностью подачи на них сигналов управления от модуля управления. Это обеспечивает экономичную работу планшетного компьютера в обычных условиях освещенности и автоматическую подсветку дисплея в условиях плохой освещенности.In contrast to similar tablet computer control devices, the proposed control device includes a group of 10 control contacts of an e-ink display and a group of 11 control contacts of an e-ink display backlight, configured to supply control signals from a control module to them. This ensures the economical operation of the tablet computer in normal lighting conditions and automatic display backlight in low light conditions.

Этим самым достигается требуемый технический результат, заключающийся в расширении функциональных возможностей за счет введения арсенала технических средств, обеспечивающих управление экономичными вариантами планшетных компьютеров.This thereby achieves the required technical result, which consists in expanding the functionality by introducing an arsenal of technical means that ensure the management of economical options for tablet computers.

Claims (1)

Устройство управления планшетным компьютером, содержащее модуль управления, выполненный в виде программируемого контроллера, а также выполненные с возможностью подачи сигналов управления от модуля управления группу контактов управления оперативной памятью, группу контактов управления постоянной памятью, группу контактов управления асинхронным приемопередатчиком, группу контактов управления клавиатурой, группу контактов управления источником питания, группу контактов управления видеокамерой, группу контактов управления сенсорной панелью и группу контактов управления аудиосредствами, отличающееся тем, что введены группа контактов управления e-ink дисплеем и группа контактов управления средствами подсветки экрана e-ink дисплея, выполненные с возможностью подачи на них сигналов управления от модуля управления.A tablet computer control device comprising a control module made in the form of a programmable controller, and also configured to supply control signals from a control module, a group of RAM control contacts, a permanent memory control contact group, an asynchronous transceiver control contact group, a keyboard control contact group, a group power supply control contacts, camcorder control contact group, touch control contact group th group audioresources panel and the control contact, characterized in that the contact control group administered e-ink display and group management means contacts backlight e-ink display arranged to supply to them the control signals from the control module.
RU2017136502U 2017-10-17 2017-10-17 TABLET COMPUTER CONTROL DEVICE RU178758U1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2017136502U RU178758U1 (en) 2017-10-17 2017-10-17 TABLET COMPUTER CONTROL DEVICE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2017136502U RU178758U1 (en) 2017-10-17 2017-10-17 TABLET COMPUTER CONTROL DEVICE

Publications (1)

Publication Number Publication Date
RU178758U1 true RU178758U1 (en) 2018-04-18

Family

ID=61974901

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2017136502U RU178758U1 (en) 2017-10-17 2017-10-17 TABLET COMPUTER CONTROL DEVICE

Country Status (1)

Country Link
RU (1) RU178758U1 (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140253520A1 (en) * 2013-03-11 2014-09-11 Barnesandnoble.Com Llc Stylus-based slider functionality for ui control of computing device
RU2611023C2 (en) * 2011-02-10 2017-02-17 Самсунг Электроникс Ко., Лтд. Device comprising plurality of touch screens and method of screens switching for device
EP3196744A1 (en) * 2014-09-15 2017-07-26 Tecnología Sostenible y Responsable SL Method and portable electronic device having a double screen
RU2631675C2 (en) * 2014-09-28 2017-09-26 Сяоми Инк. Method and device for controlling video display
RU2632413C2 (en) * 2012-08-23 2017-10-04 Самсунг Электроникс Ко., Лтд. Flexible device and control method therefor

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2611023C2 (en) * 2011-02-10 2017-02-17 Самсунг Электроникс Ко., Лтд. Device comprising plurality of touch screens and method of screens switching for device
RU2632413C2 (en) * 2012-08-23 2017-10-04 Самсунг Электроникс Ко., Лтд. Flexible device and control method therefor
US20140253520A1 (en) * 2013-03-11 2014-09-11 Barnesandnoble.Com Llc Stylus-based slider functionality for ui control of computing device
EP3196744A1 (en) * 2014-09-15 2017-07-26 Tecnología Sostenible y Responsable SL Method and portable electronic device having a double screen
RU2631675C2 (en) * 2014-09-28 2017-09-26 Сяоми Инк. Method and device for controlling video display

Similar Documents

Publication Publication Date Title
CN104717480A (en) Binocular camera pixel-level synchronous image acquisition device and method thereof
RU178758U1 (en) TABLET COMPUTER CONTROL DEVICE
CN102243836A (en) Display panel data driver and display apparatus including same
GB1317701A (en) Method of and device for the digital simulation of digital computer configuration
US4286263A (en) Illuminated changeable-display sign
US4087806A (en) Plasma display control apparatus
AU710036B2 (en) A display apparatus for programmable logic controllers
CN212660273U (en) Testing device
CN102542991A (en) Column scanning driving method and platform for display screen
CN202473186U (en) Column scanning driving platform of display screen
RU75071U1 (en) MODULE CONTROLLER OF PROCESSING TEAMS OF A MANAGED OBJECT OR THEIR IMITATION
RU2338333C1 (en) Virtual reality system
CN110730312A (en) Video source signal switching system and device
LV14991B (en) Light emitting module and system of modules
SU882030A1 (en) Communication channel switching device
RU2358412C1 (en) Video camera
SU1397963A1 (en) Device for displaying information on television indicator screen
RU2313918C1 (en) Digital display
SU739583A1 (en) Data display device
CN207663716U (en) Counting display device
SU1444878A1 (en) Device for output of information onto television indicator screen
CN100590692C (en) Display control circuit and time pulse generator
CN206058872U (en) A kind of 4K splicing controllers
MX2008001480A (en) Apparatus for providing multiple screens and method of dynamically configuring multiple screens.
KR100247913B1 (en) Signal generating circuit for digital audio level

Legal Events

Date Code Title Description
MM9K Utility model has become invalid (non-payment of fees)

Effective date: 20181018