RU1777129C - Импульсный стабилизатор посто нного напр жени - Google Patents

Импульсный стабилизатор посто нного напр жени

Info

Publication number
RU1777129C
RU1777129C SU904847954A SU4847954A RU1777129C RU 1777129 C RU1777129 C RU 1777129C SU 904847954 A SU904847954 A SU 904847954A SU 4847954 A SU4847954 A SU 4847954A RU 1777129 C RU1777129 C RU 1777129C
Authority
RU
Russia
Prior art keywords
transistor
output
input
voltage
emitter
Prior art date
Application number
SU904847954A
Other languages
English (en)
Inventor
Валериан Николаевич Скачко
Original Assignee
Научно-исследовательский институт "Квант"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский институт "Квант" filed Critical Научно-исследовательский институт "Квант"
Priority to SU904847954A priority Critical patent/RU1777129C/ru
Application granted granted Critical
Publication of RU1777129C publication Critical patent/RU1777129C/ru

Links

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

Использование: во вторичных источниках питани  электрорадиоаппаратуры. Сущность изобретени : Стабилизатор содержит последовательно соединенные между входом и выходом ключевой регулирующий транзистор 1 и LCD-фильтр З, коммутационный транзистор 2, эмиттер которого вместе с эмиттером регулирующего транзистора 1 подключен к одному из входных выводов, а коллектор - к базе регулирующего транзи

Description

Изобретение относитс  к электротехнике и может быть использовано дл  питани  радиоэлектронной аппаратуры.
Известен импульсный стабилизатор напр жени , содержащий ключевой регулирующий транзистор, эмиттером подключенный к одному из входных выводов, коммутационный транзистор, эмиттер и коллектор которого соединены соответственно с эмиттером и базой регулирующего транзистора, LCD- фильтр, включенный последовательно с регулирующим транзистором между входом и выходом стабилизатора и схему управлени , имеющую два входа, первый из которых (основной) подключен к выходу стабилизатора, а второй ко входу, и два выхода , подключенных к базам соответственно коммутационного и регулирующего транзисторов - а.с. СССР № 452821, кл. G 05 F 1/58, 1974. Управление регулирующим транзистором а нем ведетс  воздействием широтно- и частномодулированным сигналом на базу коммутационного транзистора, причем не только по обратной св зи с выхода , но и с учетом возмущений входного напр жени , что позвол ет повысить качество выходного напр жени  при резких изменени х (возмущени х) входного, так как отработка скважности импульсов ключевого регулирующего транзистора произойдет сразу же в момент совершающихс  возмущений входного напр жени , не дожида сь , запаздывающего вследствие значени  LCD-фильтра, воздействи  на основной вход.
Недостатком стабилизатора  вл етс  больша  зависимость частоты (и спектра помех ) от уровн  напр жени  первичной сети и тока нагрузки.
Наиболее близким по технической сущности к данному - прототипом - есть импульсный стабилизатор посто нного напр жени , содержащий соединенные последовательно между входным и выходным выводами регулирующий транзистор и LCD- фильтр, блок управлени , первый вход которого подключен к выходному выводу, а второй вход - к входному выводу, с которым соединен эмиттер регулирующего транзистора , причем блок управлени  включает в
себ  формирователь пилообразного напр жени , узел сравнени , источник опорного напр жени , резистивный делитель напр жени  и широтно-импульсный модул тор, использованный в качестве выходного каскада блока управлени , входом соединен с выходами формировател  пилообразного напр жени  и узла сравнени , а его выход использован в качестве первого выхода блока управлени , первый входной вывод резистивного делител  напр жени  соединен с выходным выводом, а выход - со входом узла сравнени  - а.с. 935924, Н 02 М 3/335, G 05 F 1/46, 1979.
Управл ющий дл  регулирующего транзистора (элемента) сигнал вырабатываетс  как результат сравнени  пилообразного напр жени  и усиленной разницы между выходным напр жением и заданным его значением. При наличии возмущений (пульсаций ) входного напр жени  на коллекторе транзистора блока компенсации возникает реакци  на них в виде усиленного и инвертированного сигнала, который вводитс  в схему управлени  и корректирует скважность широтно-модулированного сигнала в направлении снижени  величины возмущени  напр жени  на выходе стабилизатора. Недостатком прототипа  вл етс  то, что качество выходного напр жени , как импульсного стабилизатора, так и всего устройства в целом, при резких колебани х напр жени  первичной сети даже при прин том решении компенсации остаетс  невысоким , так как реакци  на них получаетс 
запоздавшей на врем  задержки (LCD- фильтром) его по влени  на выходе стаби- . лизатора, после чего процесс компенсации только и начнетс . Более того, накладываетс  реакци  самого LCD-фильтра, котора  заключаетс  не только в смещении во времени по влени  изъ на в выходном напр жении
стабилизатора, но и в искажении воспроизводимой формы изъ на.
Кроме того, прототип не способен поддерживать номинальное значение выходно- го напр жени  при снижении нагрузки, вплоть до холостого хода, потому что получение широтно-импульсного сигнала путем сравнени  пилообразного напр жени  и усиленного разностного, подаваемых на два входа широтно-импульсного модул тора (компаратора), приводит к такому его виду (импульсом), что регулирующий транзистор может быть либо открыт, либо закрыт, и выходное напр жение LCD-фильтра независимо от достижимой скважности может выйти за пределы стабилизации, либо подгрузка со стороны обоих резистивных делителей должна быть существенно увеличенной , относительно обычной, что приведет к ухудшению КПД.
Далее, прототип не может быть работоспособным при низком входном напр жении , например, при 6 В, когда на выходе надо иметь 5 В. Такое выходное напр жение получить можно, так как есть неуправл емый преобразователь с трансформатором, однако нельз  обеспечить работу стабилитрона блока компенсации, даже самого низковольтного на 3,3 В от напр жени , которое можно получить на выходе стабилизатора при снижении входного напр жени  до 6 В.
Целью изобретени   вл етс  расширение входных напр жений в область более низких значений и повышение стабильности входного выходного напр жени  при изменении входного напр жени  и тока нагрузки .
Поставленна  цель достигаетс  тем, что в импульсный стабилизатор посто нного напр жени , содержащий соединенные последовательно между входным и выходным выводами регулирующий транзистор и LCD- фильтр, блок управлени , первый вход которого подключен к выходному выводу, а второй вход - к входному выводу, с которым соединен эмиттер регулирующего транзистора , причем блок управлени  включает в себ  формирователь пилообразного напр жени , узел сравнени , источник опорного напр жени , резистивный делитель напр жени  и широтно-импульсный модул тор, использованный в качестве выходного каскада блока управлени , входом соединен с выходами формировател  пилообразного напр жени  и узла сравнени , а его выход использован в качестве первого выхода блока управлени , первый входной вывод рези- стивного делител  напр жени  соединен с выходным выводом, а выход - со входом
5
0
5
Q
0
5
5
0
5
O
узла сравнени , введены коммутационный транзистор, эмиттером и коллектором подключенный соответственно к эмиттеру и базе регулирующего транзистора, а базой - к первому выходу блока управлени , при этом блок управлени  снабжен вторым выходом, соединенным с базой регулирующего транзистора , токозадающей цепью, включенной между вторым выходом блока управлени  и общей шиной, первым и вторым выпр мител ми , первым, вторым и третьим резисторами , причем широтно-импульсный модул тор выполнен на первом транзисторе , эмиттер которого использован в качестве второго входа блока управлени , коллектор - в качестве выхода широтно-импульсного модул тора, а база - в качестве его входа, при этом коллектор первого транзистора через первый резистор соединен с первым выходным выводом первого выпр мител , второй выходной вывод которого подключен к эмиттеру первого транзистора, соединение входа широтно-импульсного модул тора с выходами формировател  пилообразного напр жени  и узла сравнени  выполнено через второй и третий резисторы соответственно, второй входной вывод ре- зистивного делител  напр жени  подключен к выходу источника опорного напр жени , пол рность напр жени  которого противоположна пол рности входного напр жени , кроме того формирователь пилообразного напр жени  выполнен на основе блокинг-генератора, работающего в автоколебательном режиме и обеспечивающего формирование выходного сигнала пилообразной формы с амплитудой. пропорциональной величине входного напр жени , причем перва  вторична  обмотка трансформатора блокинг-генератора подключена ко входу первого выпр мител , а втора  вторична  обмотка трансформатора блокинг-генератора соединена со входом второго выпр мител , выход которого подключен к выводам питани  источника опорного напр жени  и узла сравнени . В импульсный стабилизатор введен источник смещени , а блокинг-генератор формировател  пилообразного напр жени  выполнен на втором транзисторе, указанном транс- Форматоре с первичной, первой, второй и третьей вторичными обмотками, четвертом, п том и шестом резисторах, первом и втором конденсаторах, причем второй транзистор через последовательно соединенную с ним первичную обмотку трансформатора подключен к первому конденсатору, обща  точка которого с указанной первичной обмоткой через четвертый резистор соединена с общей шиной, между первым выводом
третьей вторичной обмотки трансформатора , использованным в качестве выхода пилообразного напр жени , и эмиттером второго транзистора включен второй конденсатор , второй вывод вторичной обмотки трансформатора через п тый резистор соединен с базой второго транзистора, подключенной также через шестой резистор к выходу источника смещени . Кроме того, узел сравнени  выполнен на третьем и четвертом транзисторах противоположного типа проводимости, седьмом и восьмом резисторах, причем база третьего транзистора использована в качестве входа узла сравнени , а эмиттеры третьего и четвертого транзисторов использованы в качестве выводов питани  узла сравнени , при этом эмиттер третьего транзистора подключен к общей шине, а его коллектор через последовательно соединенные седьмой и восьмой резисторы - к эмиттеру четвертого транзистора , база которого подключена к общей точке седьмого и восьмого резисторов, а коллектор использован в качестве выхода узла сравнени . Токозадающа  цепь выполнена в виде дев того резистора. Источник смещени  выполнен на последовательно соединенных нескольких диодах или стаби- сторе и дес том резисторе. Эмиттер второго транзистора и первый входной вывод источника смещени  соединены с входным выводом, а второй входной вывод источника смещени  подключен к общей шине.
На фиг.1 представлена схема устройства дл  наиболее сложного случа  - относительно низких (6-18 В) напр жений, а на фиг.2 - эпюры в характерных ее точках.
Устройство содержит ключевой регулирующий транзистор 1, коммутационный транзистор 2 одинаковой проводимости с регулирующим транзистором, LCD-фильтр 3, схему управлени  4 регулирующим транзистором . Эмиттеры транзисторов 1 и 2 подключены к одному из входных выводов. Регулирующий транзистор 1 и LCD-фильтр 3 включены последовательно между входом и выходом стабилизатора. Коллектор коммутационного транзистора 2 подключен к базе ключевого регулирующего транзистора 1. Схема управлени  4 состоит из первого транзистора 5,  вл ющимс  выходным каскадом , эмиттером подключенным к эмиттерам транзисторов 1 и 2, а коллектором, образующим выход схемы управлени  - к базе коммутационного транзистора 2, из первого 6, второго 7 и третьего 8 резисторов , формировател  пилообразного напр жени  9 на основе блокинг-генератора, включающего в себ  второй транзистор 10, трансформатор 11с первичной 12 и вторичными 13, 14, 15 обмотками, четвертый 16, п тый 17 и шестой 18 резисторы и первый
19и второй 20 конденсаторы, из источника смещени  21, включающего в себ  диод 22
и седьмой резистор 23, которые соединены между собой последовательно, из первого выпр мител  24, второго выпр мител  25, источника опорного напр жени  26, рези- стивного делител  27, схемы сравнени  28,
имеющей в данном конкретном выполнении третий 29 и четвертый 30 транзисторы, восьмой 31 и дев тый 32 резисторы.
В схеме управлени  4 коллектор транзистор 5 через резистор 6 подключен к первому выходному выводу выпр мител  24, второй выходной вывод которого подключен к эмиттеру первого транзистора схемы управлени , а вход подключен к обмотке 13
трансформатора 11. База транзистора 5 подключена через резистор 7 к выходу формировател  пилообразного напр жени  9, а через резистор 8 - к выходу схемы сравнени  28. Переход эмиттер - коллектор транзистора 9 и последовательно соединенна  с ним обмотка 12 трансформатора 11 подключены к конденсатору 19, обща  точка которого с обмоткой 12 через резистор 16 подключена к общему проводу схемы. 06мотка И одним выводом через конденсатор
20подключена к эмиттеру транзистора 10, а другим - через резистор 17 к базе этого транзистора, подключенной через резистор 18 также к выходу источника смещени  21,
Обща  точка вывода обмотки 14 с конденсатором 20 образует выход формировател  пилообразного напр жени . Обмотка 15 трансформатора 11 через выпр митель 25 напр жени , противоположной пол рности
ко входному, подключена к цеп м питани  источника опорного напр жени  26 и к эмиттеру транзистора 30, коллектор которого  вл етс  выходом схемы сравнени . Между выходом устройства и выходом источника опорного напр жени  26 включен резистивный делитель 27, выход которого подключен ко входу схемы сравнени  28, которым  вл етс  база транзистора 29. Эмиттер этого транзистора подключен к общему проводу схемы устройства, а коллектор - через последовательно соединенные резисторы 31 и 32 к эмиттеру транзистора 30, база которого соединена с общей точкой резисторов 31 и 32. 8 данном примере конкретного выполнени  цепь питани  блокинг-генератора 9 (эмиттер транзистора 10) и источника смещени  21 подключены к тому же входному выводу первичной сети, с которым соединены эмиттеры транзисторов
1,2 и 5, а между базой ключевого регулирующего транзистора 1 и общим приводом включен дес тый резистор 33. Эпюры на фиг.2 показывают: 34 - напр жение на переходе коллектора транзистора 10 относительно общего провода;
35 - напр жение на конденсаторе 20 относительно эмиттера транзистора 10 (дл  общего случа , когда эмиттер транзистора 10 не соединен непосредственно с эмиттером транзистора 5);
36- напр жение на конденсаторе 20 относительно эмиттеров транзисторов 1 и 5;
37- напр жение на обмотке 15 трансформатора 11 относительно начала обмотки;
38- напр жение на базе транзистора 5 относительно его эмиттеров в момент включени  устройства;
39- напр жение на базе транзистора 5 относительно его эмиттера в установившемс  режиме;
.40 - напр жение на коллекторе транзистора 1 относительно общего провода устройства в установившемс  режиме.
Работает устройство следующим образом . В момент включени  пойдет ток на блокинг-генератор 9 и источник смещени  21. Блокинг-генератор начнет действовать в режиме непрерывных автоколебаний (см. эпюру 34). Его особенност ми  вл етс : во- первых, то, что конденсатор 20, включен-- ный, как обычно в блокинг-генераторах - см., например, Ицхоки Я.С.. Овчинников Н.И. Импульсные и цифровые устройства,- Сов. радио. М„ 1978, с. 342, рис.15 - последовательно с базовой обмоткой (14) трансформатора (11) и резистором (17), имеет общую точку с эмиттером транзистора (10), что позволило снимать с этого генератора сигнал пилообразной формы положительной пол рности относительно базы транзистора 1 и эмиттеров транзисторов 2 и 5 - см. эпюры 35 и 36, а во-вторых, то. что функцию цепи дл  подавлени  кратковременного выброса коллекторного напр жени , состо щей в классическом блокинг-генераторе из последовательно соединенных диода и резистора (диод Дт и резистор Рг на рис.15 книги Ицхоки Я.С., Овчинникова Н.И.), в описываемом устройстве выполн ет выпр митель 25, основной нагрузкой которого  вл етс  источник опорного напр жени  26, см. эпюру 37. Этот источник будет дл  бло- кинг-генератора играть роль диода Дт классической схемы, но энерги , выдел ема  на нем. будет использоватьс  полезно: дл  получени  опорного напр жени .
До тех пор, пока выходное напр жение устройства не достигнет заданного значени , транзисторы 29 и 30 будут открыты и будет существовать непрерывный ток от выпр мител  25 перехода база-эмиттер транзистора 5 - через резистор 8 и коллектор - 5 эмиттерный переход транзистора 30 - см. эпюру 38. Открытый транзистор 5 своим переходом коллектор-эмиттер шунтирует переход база-эмиттер транзистора 2 и транзистор 1 будет открыт током, протекаю- 10 щим в данном конкретном выполнении через резистор 33.
По мере увеличени  выходного напр жени  устройства и приближени  его к номинальному значению, начинает убывать 15 коллекторный ток транзистора 29, идущий от выпр мител  25 через резистор 31 и ба- за-эмиттерный переход транзистора 30. Уменьшаетс  коллекторный ток этого транзистора и сигнал пилообразной формы, по0 сто нно поступающий на базу транзистора 5 через резистор 7 (эпюра 36), при своем наибольшем уровне на базе транзистора 5 начнет превышать сигнал посто нного тока, поступающего на эту базу от коллектора
5 транзистора 30 через резистор 8 (см. эпюру 38 в последней ее части). На переходе база- эмиттер транзистора 5 таким образом будет происходить сравнение сигнала пилообразной формы с сигналом посто нного тока, в
0 свою очередь  вл ющегос  результатом сравнени  опорного напр жени  с выходным напр жением устройства на переходе база-эмиттер транзистора 29 и усилени  разностного сигнала транзисторами 29 и 30.
5 Процесс нарастани  выходного напр жени  устройства закончитс  установившимис : соотношением сигнала посто нного тока и сигнала пилообразной формы - см. эпюру 39, а в результате и скважностью пол0 учаемых импульсов на коллекторе транзистора 1 - эпюра 40. Транзистор 1 будет включатьс  в тотмомент времени, когда сигнал пилообразной формы, понижа сь в данном полупериоде, станет меньшим сигнала
5 посто нного тока и наоборот - включатьс  в момент, когда нарастающий сигнал пилообразной формы начнет преобладать над сигналом посто нного тока. Закрытому состо нию транзистора 5 соответствует от0 крытое состо ние транзистора 2 за счет базового тока от выхода первого выпр мител  24 через резистор 6, Открывающийс  транзистор 2 шунтирует переход база-эмиттер транзистора 1, и он закрываетс  - эпюра 40.
5 При по вившейс  тенденции повышени  выходного напр жени , например, из- за уменьшени  тока нагрузки, уменьшаетс  базовый и, следовательно, коллекторный ток транзистора 29, что влечет за собой уменьшение базового тока транзистора 30.
а далее, как следствие, уменьшение сигнала посто нного тока на базу выходного транзистора 5 схемы управлени  4, Амплитуда сиг- нала пилообразной формы на базе транзистора 5 растет и врем  закрытого состо ни  транзисторов 5 и 1 увеличиваетс . Скважность импульсов, формируемых регулирующим транзистором 1, увеличиваетс  и выходное напр жение, снимаемое с LCD- фильтра 3, будет стабилизировано. Аналогично , но в противоположном направлении, будет производитьс  регулирование скважности импульсов транзистора 1 при по вившейс  тенденции понижени  выходного напр жени , например, из-за увеличени  нагрузки,
Стабилизаци  выходного напр жени  будет осуществл тьс  и при колебании входного напр жени . При этом регулирование скважности импульсов транзистора 1 производитс  не только по цепи обратной св зи с выхода (через делитель 27), но и непосредственно путем пропорционального изменени  времени закрытого состо ни  транзистора 5 вследствие увеличени  (уменьшени ) амплитуды генерируемого блокинг-генератором 9 сигнала пилообразной формы при увеличении (уменьшении) выходного напр жени . Достигаема  гтим инвариантность выходного напр жени  к входному, позвол ет повысить стабильность выходного напр жени , не прибега  к увеличению усилени  по каналу обратной св зи, что повышает устойчивость этого усилител  и всего устройства в целом и улучшает характер переходного процесса при низком колебании входного напр жени , так как в этом канале регулировани  отсутствуют какие-либо инерционные элементы (по цепи обратной св зи таким  вл етс  LCD-фильтр З). Вместе с тем цепь обратной св зи повышает стабильность выходного напр жени  дополнительно к той, котора  получаетс  за счет управлени  амплитудой сигнала пилообразной формы и, кроме того, обеспечиваетс  стабилизаци  выходного напр жени  от изменени  тока нагрузки,
Важным достоинством стабилизатора  вл етс  также то, что стабилизаци  выходного напр жени  производитс  даже на холостом ходу. Это легко обеспечиваетс  выбором амплитуды пилообразного напр жени  36, подводимого к базе транзистора 5 в отрицательной его части. Если оно не превышает напр жени  перехода база- эмиттер транзистора 5, то при холостом ходе наступает линейное регулирование не только времени, но и величины проводимости транзисторов 5, 2 и 1 в те моменты времени, когда пилообразное напр жений
36 принимает минимальное значение. Транзистор 5 действует в эти промежутки времени как усилитель посто нногго тока, ток которого и управл емых им транзисторов 2
и 1 при вертикальном смещении пилообразного напр жени  на базе транзистора 5 измен етс  линейно.
Благодар  использованию блокинг-ге- нератора, у которого по-новому выполнена
0 базова  цепь транзистора (10), формируетс  одновременно и пилообразное напр жение и получаетс  переменное напр жение на вторичных обмотках его трансформатора, что дает возможность получить опорное на5 пр жение и напр жение питани  схемы сравнени  любой нужной величины в том числе при пол рности, противоположной первичному напр жению питани . Это позволило снизить допустимое входное напр жение сети
0 посто нного тока, сохран   работоспособность стабилизатора по крайней мере при 5,3 В, если требуетс  получить стабилизированное выходное напр жение 5 В.
Вместе с тем предложенный стабилиза5 тор имеет простую схему. Так, в нем нет  вно выраженного, в виде отдельного узла, широтно-импульсного модул тора. Его функцию выполн ет попутно выходной транзистор (5) схемы управлени  (4) вместе с
0 коммутационным транзистором (2). Отсутствует и схема компенсации, как отдельный узел, хот  задача компенсации решаетс , притом более эффективно, чем у прототипа, потому что амплитуда и вертикальное поло5 жение пилы поставлено в зависимость от уровн  напр жени  первичной сети, дл  чего тоже не потребовалось специальных элементов .
Насто щий импульсный стабилизатор
0 может быть упрощен дополнительно, если первичное напр жение будет в 1,5-2 раза больше напр жени  стабилизации избранного стабилитрона(10,. .30 В). Тогда стабилитрон может быть включен последовательно с источ5 ником смещени , а резистор 23 последнего может быть заменен токостабилизирующим элементом, например, на основе полевого транзистора.

Claims (6)

  1. Схема сравнени  (28) может быть выпол0 йена на основе дифференциального (операционного ) транзистора. Формула изобретени  1. Импульсный стабилизатор посто нного напр жени , содержащий соединен5 ные последовательно между входным и выходным выводами регулирующий транзистор и LCD-фильтр, блок управлени , первый вход которого подключен к выходному выводу, 8 второй вход- к входному выводу, с которым соединен эмиттер регулирующее
    го транзистора, причем блок управлени  включает в себ  формирователь пилообразного напр жени , узел сравнени , источник опорного напр жени , резистивный делитель напр жени  и широтно-импульсный модул тор, использованный в качестве выходного каскада блока управлени , входом соединенный с выходами формировател  пилообразного напр жени  и узла сравнени , а его выход использован в качестве первого выхода блока управлени , первый входной вывод резистивного делител  напр жени  соединен с выходным выводом, а выход - с входом узла сравнени , отличающийс  тем, что, с целью расширени  диапазона входных напр жений в область более низких значений и повышени  стабильности выходного напр жени  при изменении входного напр жени  и тока нагрузки, в него введен коммутационный транзистор, эмиттером и коллектором подключенный соответственно к эмиттеру и базе регулирующего транзистора, а базой - к первому выходу блока управлени , при этом блок управлени  снабжен вторым выходом, соединенным с базой регулирующего транзистора , токозадающей цепью, включенной между вторым выходом блока управлени  и общей шиной, первым и вторым выпр мител ми , первым, вторым и третьим резисторами , причем широтно-импульсный модул тор выполнен на первом транзисторе , эмиттер которого использован в качестве второго входа блока управлени , коллектор - в качестве выхода широтно-им- пульсного модул тора, а база - в качестве его входа, при этом коллектор первого транзистора через первый резистор соединен с первым выходным выводом первого выпр мител , второй выходной вывод которого подключен к эмиттеру первого транзистора, соединение входа широтно-импульсного модул тора с выходами формировател  пилообразного напр жени  и узла сравнени  выполнено через второй и третий резисторы соответственно, второй входной вывод резистивного делител  напр жени  подключен к выходу источника опорного напр жени , пол рность напр жени  которого противоположна пол рности входного напр жени , кроме того, формирователь пилообразного напр жени  выполнен на основе блокинг-генератора, работающего в автоколебательном режиме и обеспечивающего формирование выходного сигнала пилообразной формы с амплитудой, пропорциональной величине входного напр жени , причем перва  вторична  обмотка трансформатора блокинг-генератора подключена к входу первого выпр мител , а
    втора  вторична  обмотка трансформатора блокинг-генератора соединена с входом второго выпр мител , выход которого подключен к выводам питани  источника опор- 5 ного напр жени  и узла сравнени .
  2. 2. Стабилизатор по п. 1, о т л и ч а ю щ и- й с   тем, что в него введен источник смещени , а блокинг-генератор формировател  пилообразного напр жени  выполнен на
    10 втором транзисторе, указанном трансформаторе с первичной, первой, второй и третьей вторичными обмотками, четвертом, п том и шестом резисторах, первом и втором конденсаторах, причем второй транзи5 стор через последовательно соединенную с ним первичную обмотку трансформатора подключен к первому конденсатору, обща  точка которого с указанной первичной обмоткой через четвертый резистор соедине0 на с общей шиной, между первым выводом третьей вторичной обмотки трансформатора , использованным в качестве выхода формировател  пилообразного напр жени , и эмиттером второго транзистора включен
    5 второй конденсатор, второй вывод вторичной обмотки трансформатора через п тый резистор соединен с базой второго транзистора , подключенной также через шестой резистор к выходу источника смещени .
    0
  3. 3. Стабилизатор по п.1 или 2, о т л и ч а- ю щ и и с   тем, что узел сравнени  выполнен на третьем и четвертом транзисторах противоположного типа проводимости, седьмом и восьмом резисторах, причем ба5 за третьего транзистора использована в качестве входа узла сравнени , а эмиттеры третьего и четвертого транзисторов использованы в качестве выводов питани  узла сравнени , при этом эмиттер третьего тран0 зистора подключен к общей шине, а его коллектор через последовательно соединенные седьмой и восьмой резисторы - к эмиттеру четвертого транзистора, база которого подключена к общей точке седьмого и восьмого
    5 резисторов, а коллектор использован в качестве выхода узла сравнени .
  4. 4. Стабилизатор по п.1, 2 или 3, о т л и- чэющийс  тем, что токозадающа  цепь выполнена в виде дев того резистора.
    0
  5. 5. Стабилизатор по п.2, 3 или 4, о т л и- чающийс  тем, что источник смещени  выполнен на последовательно соединенных одном или нескольких диодах или стабисто- ре и дес том резисторе.
    5
  6. 6. Стабилизатор по п.4 или 5, о т л и ч а- ю щ и и с   тем, что эмиттер второго транзистора и первый входной вывод источника смещени  соединены с входным выводом, а второй входной вывод источника смещени  подключен к общей шине.
    У
    ±
    Thr
    ЧГ
SU904847954A 1990-07-09 1990-07-09 Импульсный стабилизатор посто нного напр жени RU1777129C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904847954A RU1777129C (ru) 1990-07-09 1990-07-09 Импульсный стабилизатор посто нного напр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904847954A RU1777129C (ru) 1990-07-09 1990-07-09 Импульсный стабилизатор посто нного напр жени

Publications (1)

Publication Number Publication Date
RU1777129C true RU1777129C (ru) 1992-11-23

Family

ID=21525749

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904847954A RU1777129C (ru) 1990-07-09 1990-07-09 Импульсный стабилизатор посто нного напр жени

Country Status (1)

Country Link
RU (1) RU1777129C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Nfe 452821, кл. G 05 F t/569, 1973. Авторское свидетельство СССР № 935924, кл. Н 02 М 3/335, G 05 F 1/46, 1979. *

Similar Documents

Publication Publication Date Title
US6222356B1 (en) Current mode switching regulator configured such that a measuring resistor is not needed to measure the current at an inductor
JPH0468859B2 (ru)
US5055767A (en) Analog multiplier in the feedback loop of a switching regulator
US11063428B2 (en) Switch circuit
US5070439A (en) DC to DC converter apparatus employing push-pull oscillators
US5239453A (en) DC to DC converter employing a free-running single stage blocking oscillator
RU1777129C (ru) Импульсный стабилизатор посто нного напр жени
US20220416643A1 (en) Systems and methods for resistance adjustment related to switch-mode power converters
US3967182A (en) Regulated switched mode multiple output power supply
SU997017A1 (ru) Преобразователь источника напр жени в источник с пр моугольной внешней вольтамперной характеристикой
SU1365057A1 (ru) Стабилизатор переменного напр жени
GB2182788A (en) Voltage regulator circuit
JPS5840917B2 (ja) スイッチング電源装置
RU2145770C1 (ru) Импульсный модулятор постоянного напряжения
RU1778889C (ru) Преобразователь посто нного напр жени
RU1778892C (ru) Устройство дл стабилизации переменного напр жени
RU1830176C (ru) Регулируемый двухтактный преобразователь посто нного напр жени
SU663041A1 (ru) Стабилизированный конвертор
SU1451825A1 (ru) Двухтактный преобразователь напр жени
RU1809428C (ru) Импульсный стабилизатор посто нного напр жени
SU1128232A1 (ru) Стабилизатор посто нного напр жени
SU1689927A1 (ru) Источник питани импульсной нагрузки
JPS60219964A (ja) コンバ−タ回路
SU509867A1 (ru) Импульсный стабилизатор напр жени
SU1480071A1 (ru) Стабилизированный транзисторный преобразователь напр жени