PL97246B1 - Sposob i uklad zapewnienia wspolpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladow elektronicznych - Google Patents

Sposob i uklad zapewnienia wspolpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladow elektronicznych Download PDF

Info

Publication number
PL97246B1
PL97246B1 PL17492574A PL17492574A PL97246B1 PL 97246 B1 PL97246 B1 PL 97246B1 PL 17492574 A PL17492574 A PL 17492574A PL 17492574 A PL17492574 A PL 17492574A PL 97246 B1 PL97246 B1 PL 97246B1
Authority
PL
Poland
Prior art keywords
load
circuit
circuits
integrated digital
electronic
Prior art date
Application number
PL17492574A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL17492574A priority Critical patent/PL97246B1/pl
Publication of PL97246B1 publication Critical patent/PL97246B1/pl

Links

Landscapes

  • Power Sources (AREA)

Description

Przedmiotem wynalazku jest sposób zapewnie¬ nia wspólpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladów elektronicznych i uklad ido stasowania tego sposobu.Wynalazek dotyczy w szczególnosci wspólpracy ukladu scalonego wykonanego w technice TTL z duza iloscia ukladów obciazajacych wykonanych równiez w tej samiej technice. Stosowane uklady TTL charakteryzuja sie okreslona dopuszczalna wartoscia obciazalnosci wyjsc.Znane rozwiazania, pozwalajace ina wspólprace ukladu TTL z duza iloscia, ukladów obciazajacych opieraja sie na tym, ze wyjscie ukladu TTL jest polaczone z wejsciem ukladów obciazajacych po- . przez 'rozbudowana siec ukladów o zwiekszonej mocy, a inie bezposrednio. W zwiazku z tym wlas¬ ciwym obciazeniem wyjscia ukladu TTL jest wspomniana siec ukladów o zwiekszonej mocy.Ponadto w znanych rozwiazaniach wszystkie ukla¬ dy wspólpracujace z wyjsciem TTL sa w czasie pracy na stale podlaczone do zródel zasilania. Roz¬ budowane uklady dopasowujace zlozone z elemem- , tów o zwiekszonej obciazalnosci na stale podlaczo¬ ne do zródel zasilajacych charakteryzuja sie duzym poborem mocy, zmniejszona niezawodnoscia wy¬ nikajaca z wprowadzania dodatkowych elementów, oraz zwiekszonymi kosztami.Zgodnie z wynalazkiem sposób zapewnienia wspólpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladów elektronicznych po- lega na tym, ze steruje sie kolejnoscia zalaczania napiec zasilajacych na obciazajace uklady lub grupy ukladów wspólpracujacych z wyjsciem sca¬ lonego ukladha cyfrowego tak, ze napiecie zasilania wlacza sie na wybrany uklad obciazajacy lub grupe ukladów w chwili wczesniejszej niz chwila odczytu informacji bedacej funkcja sygnalu wyj¬ sciowego, a wylacza sie w chwili pózniejszej niz chwila zakonczenia odczytu informacji. Wartosc ob¬ ciazenia wyjscia scalonego ukladu cyfrowego przez obciazajacy uklad lub grupe ukladów nie prze¬ kracza dopuszczalnej wartosci obciazenia okreslo¬ nej dla \tego ukladu cyfrowego.Uklad do stosowania sposobu wedlug wynalazku zawiera scalony uklad cyfrowy, którego wyjscie jest bezposrednio polaczone z wejsciem obciazaja¬ cym ukladów elektronicznych. Do wspomnianych obciazajacych ukladów elektronicznych dolaczone sa napiecia zasilajace ze zródel ppprzez klucze ste¬ rowane z elektronicznego ukladu sterujacego, który jest polaczony takze z kazdym z obciazajacych ukladów elektronicznych. Sygnaly na wyjsciach elektronicznych ukladów obciazajacych sa uzalez¬ nione od sygnalów'doprowadzonych do wspomnia¬ nych elektronicznych ukladów obciazajacych ze scalonego ukladu cyfrowego, kluczy i elektronicz¬ nego ukladu sterujacego.Rozwiazanie wedlug wynalazku pozwala na wy¬ eliminowanie rozbudowanej siecf ukladów o zwiek¬ szonej mocy, bezposrednio obciazajacych wyjscie 97 24697 246 scalonego ukladu cyfrowego, stosowanej w zna¬ nych rozwiazaniach. Prowadzi to do znacznego zmniejszenia poboru mocy, co wynika zarówno ze zmniejszenia ilosci elementów ukladu jak i wpro¬ wadzenia sterowania kolejnoscia zalaczania ukla- 5 dów obciazajacych do zródel zasilania.Uklad wedlug wynalazku charakteryzuje sie rów¬ niez wieksza niezawodnoscia w stosunku do roz¬ budowanych ukladów tradycyjnych oraz mniej¬ szymi kosztamd. 10 Wynalazek jest blizej wyjasniony w przykladzie wykonania na rysunku, który przedstawia schemat blokowy ukladu do zapewnienia wspólpracy scalo¬ nego ukladu cyfrowego z obciazajacymi ukladami elektronicznymi w ilosci n = 100. 15 Dla przejrzystosci rysunku zaznaczono jedynie schemat polaczen trzech obciazajacych ukladów elektronicznych 2i, ...2n-i, 2n. Pozostale (polaczenia identyczne jak dla pierwszego obciazajacego ukla¬ du 2i zaznaczono umownie linia przerywana i krop- 20 kami. Zgodnie z rysunkiem uklad wedlug wyna¬ lazku sklada sie ze scalonego cyfrowego ukladu 1 serii TTL, którego wyjscie WY „1" jest bezposred¬ nio polaczone z wejsciami WE„2", ... WE „2n-i", WE„2n" wszystkich ukladów obciazajacych 2i, 25 ...2n-i, 2n równiez wykonanych w technice TTL.Napiecie zasilajace ze zródel Ui, ... Un-im poprzez klucze 3i, ...3n-i,n sterowalne z elektronicznego ukla¬ du 4 sterujacego sa podawane na odpowiednie elek¬ troniczne uklady 2i, ...2n-i, 2n obciazajace.Równoczesnie elektroniczny uklad 4 sterujacy jest (polaczony z kazdym z ukladów 2i, ...2n-i, 2ri obciazajacych, których sygnaly wyjsciowe WY„2i", ...WY „2n_i", WY „2n" sa uzaleznione od sygnalów doprowadzonych do wspomnianych obciazajacych ukladów 2i~., 2n-i," 2n ze scalonego ukladu 1 cyfro¬ wego kluczy 3i, ...3n-i, 3n i elektronicznego ukla¬ du 4 sterujacego.Dzialanie ukladu rozpoczyna sie w chwili, gdy elektroniczny uklad 4 sterujacy dostarcza sygnal 40 sterujacy wybranym kluczem 3i, który powoduje doprowadzenie napiecia zasilajacego ze zródla Ui do obciazajacego ukladu 2i, co umozliwia wspól¬ prace tego ukladu 2t z wyjsciem (WY„1") scalone¬ go ukladu 1 cyfrowego.Sygnalowi zalaczajacemu wybrany klucz 3i to- 45 warzyszy drugi sygnal, równiez wysylany z elek¬ tronicznego ukladu 4 sterujacego umozliwiajacy od¬ czyt informacji na wyjsciach WY„2i", która jest funkcja sygnalu na wyjsciu WY„1" scalonego ukla¬ du 1 cyfrowego. Drugi sygnal wysylany z elektro- 50 nicznego ukladu 4 sterujacego- jest opózniony w stosunku do sygnalu sterujacego wybranym klu¬ czem 3i i wczesniej sie konczy, przy czym zalez¬ nosci czasowe obu sygnalów sa tak dobrane, ze unika sie stanów przejsciowych w obciazajacym 55 ukladzie 2i, wynikajacych z zalaczenia i Wylacza¬ nia napiecia zasilajacego na czas odczytu informa¬ cji na^wyjsciach WY„2i° obciazajacego ukladu 2i.Na czas wspólpracy obciazajacego ukladu 2i z wyj- so scierni WY„1" scalonego ukladu 1 cyfrowego pozo¬ stale uklady obciazajace sa pozbawione napiec za¬ silajacych, zatem nie Obciazaja wyjscia WY„1" sca¬ lonego ukladu 1 cyfrowego.Zakonczenie sygnalu sterujacego klucz 3i powo¬ duje odlaczenie napiecia zasilania od ukladu obcia¬ zajacego 2i, co oznacza zakonczenie wspólpracy tego ukladu ze scalonym ukladem 1 cyfrowym.- Nastepnie elektroniczny uklad 4 sterujacy wysyla sygnal sterujacy kluczem kolejnego wybranego ukladu lub grupy ukladów obciazajacych, oraz dru¬ gi sygnal towarzyszacy, który umozliwia odczyt in¬ formacji na wyjsciach wybranego ukladu obciaza¬ jacego, lub grupy ukladów obciazajacych. PL

Claims (3)

  1. Zastrzezenia patentowe 1. Sposób zapewnienia wspólpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladów elektronicznych znamienny tym, ze steru¬ je sie kolejnoscia zalaczania napiec zasilajacych na obciazajace uklady, lub grupy ukladów wspólpra¬ cujacych z wyjsciem scalonego ukladu cyfrowego tak, ze napiecie zasilania zalacza sie na wybrany uklad obciazajacy lub grupe ukladów w chwili wczesniejszej niz chwila odczytu informacji, beda¬ cej funkcja sygnalu wyjsciowego scalonego ukladu cyfrowego a wylacza sie w chwili pózniejszej niz chwila zakonczenia odczytu informacji, przy czym N wartosc obciazenia wyjscia scalonego ukladu cyfro¬ wego przez obciazajacy uklad lub grupe ukladów %nie przekracza dopuszczalnej wairtosci obciazenia okreslonej dla tego ukladu cyfrowego.
  2. 2. Sposób wedlug zaistrz. 1, znamienny tyni^ ze -. zaleznosci czasowe miedzy sygnalem zalaczajacym napiecie zasilania na obciazajacy uklad lub grupe ukladów, a sygnalem umozliwiajacym odczyt infor¬ macji, bedacej funkcja sygnalu wyjsciowego scalo¬ nego ukladu cyfrowego sa tak dobrane, ze unika sie stanów przejsciowych w obciazajacych ukla¬ dach, lub [grupach ukladów zwiazanych z zalacza¬ niem i wylaczaniem napiecia zasilania. 3. Uklad zapewnienia wspólpracy scalonego ukla¬ du cyfrowego z duza iloscia obciazajacych ukla¬ dów elektronicznych, znamienny tym, ze zawiera scalony uklad (1) cyfrowy, którego wyjscie (WY^l")- jest bezposrednio polaczone z wejsciami (WE„2ia, ...WE „2n-iM, WE,,2n") obciagajacych elektronicznych ukladów <2i, ...2n-i, 2n), do których napiecia zasi¬ lajace ze zródel Ui ...Un-i,n) dolaczone sa poprzez klucze 3i, ...3n-i.n) tsterowame z elektronicznego ukla¬ du (4) sterujacego, polaczonego ponadto z obciaza¬ jacymi elektronicznymi ukladami (2i, ...2n_i,'- 2n), przy czym sygnaly na wyjsciach (WY„2i'V ...WY„2n_i", WY„2n") clbcaazajacych elektronicznych ukladów <2i, ...2n-i, 2n) sa uzaleznione od sygnalów doprowadzonych do wspomnianych obciazajacych elektronicznych ukladów (2i, ...2n-i, 2n) ze scalone¬ go ukladu (1) cyfrowego, kluczy <3i, ...3n-i, n) i elek- . tronicznego ukladu (4) sterujacego.97 246 UL.lf n 2, k/y.2/. .WLLil UE,2n WJ», h/y.2n.
  3. 3.., 3, _LL •U, PL
PL17492574A 1974-10-18 1974-10-18 Sposob i uklad zapewnienia wspolpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladow elektronicznych PL97246B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL17492574A PL97246B1 (pl) 1974-10-18 1974-10-18 Sposob i uklad zapewnienia wspolpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladow elektronicznych

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL17492574A PL97246B1 (pl) 1974-10-18 1974-10-18 Sposob i uklad zapewnienia wspolpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladow elektronicznych

Publications (1)

Publication Number Publication Date
PL97246B1 true PL97246B1 (pl) 1978-02-28

Family

ID=19969310

Family Applications (1)

Application Number Title Priority Date Filing Date
PL17492574A PL97246B1 (pl) 1974-10-18 1974-10-18 Sposob i uklad zapewnienia wspolpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladow elektronicznych

Country Status (1)

Country Link
PL (1) PL97246B1 (pl)

Similar Documents

Publication Publication Date Title
US2719773A (en) Electrical circuit employing magnetic cores
PL95403B1 (pl) Procesor cyfrowy z ukladem taktujacym
CN110520936A (zh) 用于控制特别是是核设施的电气设施的可编程逻辑电路、关联的控制装置和方法
JP2019215724A (ja) 半導体装置
DE69416303T2 (de) Stufenleistungsregelung
PL97246B1 (pl) Sposob i uklad zapewnienia wspolpracy scalonego ukladu cyfrowego z duza iloscia obciazajacych ukladow elektronicznych
CA1184979A (en) Phase comparator
US2926298A (en) Electric switching arrangements
CN107547112A (zh) 对主从设备之间的频道进行恢复的方法、设备以及系统
US6442579B1 (en) Low power linear feedback shift registers
Khoo et al. Charge recovery on a databus
US4387294A (en) Shift register-latch circuit driven by clocks with half cycle phase deviation and usable with a serial alu
EP1388048B1 (en) Storage system for use in custom loop accellerators
US2987625A (en) Magnetic control circuits
US3040302A (en) Saturable magnetic core circuits for handling binary coded informations
CN101071633A (zh) 一种降低存储器功耗的方法及系统
US3089961A (en) Binary logic circuits employing transformer and enhancement diode combination
TW516037B (en) Buffer and method for compensating adjacent bit threshold voltage
JPS61174857A (ja) 分岐回路
US3112408A (en) Bistable multivibrator circuit
US5822379A (en) Device for receiving digital signals
US2879500A (en) Electrical circuits employing magnetic cores
DE102024128960A1 (de) Taktsignalerzeugungsschaltung und taktsignalerzeugungsverfahren dafür
US4755968A (en) Buffer memory device controlled by a least recently used method
US3967245A (en) Traffic signal control device with core memory