PL95348B1 - Sposob i uklad zabezpieczenia przed zadrgania a kontaktronowych elementow przelaczajacych w e elektronicznej - Google Patents

Sposob i uklad zabezpieczenia przed zadrgania a kontaktronowych elementow przelaczajacych w e elektronicznej Download PDF

Info

Publication number
PL95348B1
PL95348B1 PL17588374A PL17588374A PL95348B1 PL 95348 B1 PL95348 B1 PL 95348B1 PL 17588374 A PL17588374 A PL 17588374A PL 17588374 A PL17588374 A PL 17588374A PL 95348 B1 PL95348 B1 PL 95348B1
Authority
PL
Poland
Prior art keywords
output
input
circuit
terminal
logic
Prior art date
Application number
PL17588374A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL17588374A priority Critical patent/PL95348B1/pl
Publication of PL95348B1 publication Critical patent/PL95348B1/pl

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Description

Opis patentowy opublikowano: 31.03.1978 95348 MKP G06f 3/02 Int.Cl.2G06F3/02 CZYTELNIA Urzedu Poteatowego Twórcy wynalazku: Kazimierz Krzywinski, Jan Solfcrz Uprawniony z patentu: Zaklady Mechaniczno-Precyzyjne „Mera-Blonie", Blonie (Polska) Sposób i uklad zabezpieczenia przed zadrganiami, zwlaszcza% kontaktronowych elementów przelaczajacych w klawiaturze elektronicznej Dziedzina techniki: Wynalazek dotyczy sposobu zabezpieczenia przed zadrganiami oraz ukladu do stosowania tego s nicznych uzywanych zwlaszcza w urizadizentiaich e- lektironioziiych maszyn cyfrowych.Stan techniki: Znana jest klawiatura elektro¬ niczna dynamiczna, w której impulsy z generato¬ ra sa zliczane przez dwójkowy licznik, którego stan wyjsc podawany jest na wejscia dwójkowe diemultajpleKera i mulltli|plexera oraz na bramki (Wyjs¬ ciowe klawiatury. Wcisniecie klawisza klawiatury powoduje polaczenie jednego z dziesietnych wyjsc demultiplexera z jednym z wejsc dziesietnych mul- tiplexera.Gdy stan wyjsc licznika dwójkowego jest zgodny z pozycja wcisnietego klawisza, na wyjsciu multi- plexera pojawia sie sygnal w postaci impulsu_po- iwodaiijajcego izaibldkowainiiie parzaz uklad logkrnny wyjs¬ cia generatora oraz otwarcie bramek wyjsciowych klawiatury. Licznik zostaje wówczas zatrzymany.Jednoczesnie stan wyjsc licznika odpowiadajacy kodowi wcisnietego klawisza zostaje przekazany do wyjsc klawiatury, a tym samym do urzadzenia zewnetrznego.Urzadzenie to zostalo opisane w patencie fran¬ cuskim nr 2095436 oraz w zgloszeniu RFN nr 2108- 634.Urzadzenie to posiada istotna wade, gdyz w przy¬ padku, gdy na wyjsciu multiplexera pojawi* sie syanal ze znieksztalconym przednim zboczem, na przyklad w wyniku zadrgan elementów przylacza¬ jacych kontaktronowych, licznik zostaje zatrzyma¬ ny na niewlasciwej pozycji. Zostaje wówczas prze¬ slana do urzadzenia zewnetrznego falszywa infor¬ macja powodujac jego niewlascd/we zadtóalamie.Jezeli natomiast na wyjsciu multiplexera pojawi sie sygnal ze znieksztalconym tylnym zboczem, im¬ pulsy z zadrgan powoduja mylne przeslanie pow¬ tórnie tej samej informacji.Istota wynalazku: Wedlug wynalazku klawiature elektroniczna zabezpiecza sie przed sygnalami po¬ chodzacymi z zadrgan w ten sposób, ze na jedno z wejsc ukladu logicznego „i" blokujacego impulsy z generatora podaje sie sygnal z multiplexera za¬ trzymujacy lub uruchamiajacy licznik bez opóz¬ nienia, zas na drugie z wejsc tego ukladu logicz¬ nego podaje sie sygnaly z multiplexera z opóznie¬ niem za posrednictwem przerzutnika z wyjsciem na bramki wyjsciowe klawiatury.Uklad do stosowania sposobu wedlug wynalazku ma uklad logiczny „i" z wyjsciem do licznika i z wejsciami polaczonymi jedno z wyjsciem gene¬ ratora, drugie z wyjsciem z multiplexera za posred¬ nictwem ukladu logicznego „nie" i trzecie z wyjs¬ ciem bistabilnego przerzutnika. Wyjscie przerzut¬ nika ma poza tym polaczone z wyjsciem na bram¬ ki wyjsciowe klawiatury.Wejscia przerzutnik ma polaczone jedno bezpos¬ rednio z wyjsciem drugiego ukladu logicznego „nie", zas drugie bezposrednio z wyjsciem ukladu logicz- 953483 95348 4 nego „i" z wejsciami, z których jedno ma polaczo¬ ne z wyjsciem drugiego ukladu logicznego „nie" za posrednictwem ukladu opóziniaijacego, zas dirugie wejscie uklad logiczny „i" ma polaczone z zacis¬ kiem zewnetrznego ukladu sterowania. Drugi uklad logiczny „nie" ma wejscie polaczone z wyjsciem multiiplexera za posrednictwem drugiego uikladu opózniasjacego.Dzieki zastosowaniu ukladów opózniajacych oraz przerzutnika osiagnieto, ze sygnal z multiplexera blokuje impulsy z generatora powodujac zatrzyma¬ nie licznika na stale i odblokowuje bramki wyjs¬ ciowe klawiatury dopiero w momencie, kiedy sze¬ rokosc impulsu jest juz odpowiednia. Wlaczenie licznika poprzez odblokowanie ukladu iogicznego blokujacego impulsy z generatora, nastepuje rów¬ niez z opóznieniem dopiero wtedy, gdy zadrgania na tylnym zboczu zanikna. Impulsy z multiplexera pochodzace z zadrgan nie powoduja wiec wyslania falszywej lub powtórnie tej samej informacji.Przyklad wykonania: Wynalazek zostanie szczególowo pokazany, zas je¬ go dzialanie szczególowo objasnione w przykladzie wykonania na rysunku. Zacisk 3 wyjsciowy do licz¬ nika jest polaczony z wyjsciem ukladu 1 logiczne¬ go „i" z wejsciami, z których jedno wejscie jest polaczone z zaciskiem 5 wejsciowym z multiplexera za posrednictwem ukladu 4 logicznego „nie" dru¬ gie wejscie z zaciskiem 2 wejsciowym z generatora, zas trzecie wejscie z wyjsciem przerzutnika 9 bi- stabilnego. Wyjscie przerzutnik 9 ma poza tym po¬ laczone z zaciskiem 14 iwyjsciowym na bramikd (wyjs¬ ciowe klawiatury, zas z wejsc jedno ma polaczone z wyjsciem drugiego ukladu 8 logicznego „nie", a drugie wejscie z wyjsciem ukladu 12 logicznego „i". Uklad 12 logiczny „i" ma jedno wejscie pola¬ czone z zaciskiem 13 wejsciowym zewnetrznego sy¬ gnalu sterowania, a. drugie wejscie ma polaczone z wyjsciem ukladu 8 logicznego „nie" za posred¬ nictwem diody 11 i z masa ukladu za posrednict¬ wem kondensatora 10.Drugi uklad 8 logiczny „nie" ma wejscie polaczo¬ ne z zaciskiem 5 wejsciowym z multiplexera za po¬ srednictwem drugiej diody 6 i z masa ukladu za posrednictwem drugiego kondensatora 7.Sygnal „1" z zacisku 5 wejsciowego z mulitple- xera przekazany za posrednictwem ukladu 4 lo¬ gicznego „nie" blokuje bezposrednio w ukladzie 1 logicznym „i" impulsy z zacisku 2 wejsciowego z ge¬ neratora podawane na zacisk 3 wyjsciowy do licz¬ nika. Sygnal ten, opózniony o stala czasowa zalez¬ na od pojemnosci kondensatora 7 i rezystancji wejs¬ ciowej ukladu 8 logicznego „nie" zmienia jednak stan przerzutnika 9 dopiero wtedy, gdy szerokosc sygnalu jest odpowiednia, czyli gdy nie jest on wynikiem zadrgania. Nastepuje wówczas w ukla¬ dzie 1 logicznym „i" zablokowanie na stale impul¬ sów z zacisku 2 z generatora podawanych na za¬ cisk 3 na licznik z jednoczesnym podaniem przez Iprzerrauitnik 9 sygnalu na zacisk 14 odiblokowywiuja- cego bramki wyjsciowe klawiaftury. Dzieki temu za¬ drgania na przednim zboczu sygnalu /z za/oisfcu 5 z muI1Aplexera nie powoduja wyslania falsizyfwej im- formacjii iprzez klawiature.Sygnal „0" z zacisku 5 wejsciowego z mulitple- xera przekazany za posrednictwem ukladu 4 lo¬ gicznego „nie" nie powoduje natychmiastowego od¬ blokowania w ukladzie 1 logicznym „i" impulsów z zacisku 2 wejsciowego z generatora podawanych na zacisk 3 wyjsciowy do licznika. Na natychmias¬ towe odblokowanie (nie zezwala 12 stan przerzutni¬ ka 9. Stan tego przerzutnika 9 zmienia sie z opóz¬ nieniem o stala czasowa zalezna od pojemnosci kon¬ densatora 10 i rezystancji wejsciowej ukladu 12 lo¬ gicznego „i", czyli dopiero wtedy, gdy zanikna za¬ drgania na tylnym zboczu sygnalu z zacisku 5 wejsciowego z multiplexera. Dzieki temu zadrgania na tylnym zboczu sygnalu nie powoduja powtórne¬ go wyslania tej samej informacji. PL

Claims (2)

  1. Zastrzezenia patentowe 1. Siposób zabezpieczenia prized zadrganiiamJi zwlasz¬ cza kontaktronowych elementów przelaczajacych w klawiaturze elektronicznej dynamicznej, znamienny tym, ze na jedno z wejsc ukladu (1) logicznego „i", blokujacego impulsy z zacisku (2) wejsciowego z ge¬ neratora przekazywane na zacisk (3) wyjsciowy do licznika, podaje sie bez opóznienia sygnal z zacisku (5) wejsciowego z multiplexera zatrzymujacy i u- ruchamiajacy licznik, zas na drugie z wejsc ukladu (1) logicznego „i" podaje sie sygnaly z zacisku (5) wejsciowego z multiplexera zatrzymujacy oraz u- ruchamiajacy licznik z opóznieniem za posrednict¬ wem przerzutnika (9) z wyjsciem polaczonym rów¬ niez z zaciskiem (14) wyjsciowym na bramki wyjs¬ ciowe klawiatury.
  2. 2. Oklad zalbezfpdeiczaijacy przed zaJdarganiarnd, zwlasz¬ cza kontaktronowych, elementów przelaczajacych w klawiaturze elektronicznej znamienny tym, ze uklad (1) logiczny „i", blokujacy impulsy z zacisku (2) wejsciowego z generatora przekazywane na zacisk (3) wyjsciowy do licznika ma jedno wejscie pola¬ czone z zaciskiem (5) wejsciowym z multiplexera poprzez uklad (4) logiczny „nie", zas drugie wejscie uklad (1) logiczny „i" ma polaczone z wyjsciem przerzutnika (9) z wejsciami, z których jedno ma polaczone z wyjsciem drugiego ukladu (8) logiczne¬ go „nie" bezposrednio, a drugie wejscie za posred¬ nictwem drugiego ukladu (12) logicznego „i" oraz ukladu opózniajacego w postaci diody (11) z kon¬ densatorem (10), przy czym drugi uklad (8) logicz¬ ny „nie" ma wejscie polaczone z zaciskiem (5) wejsciowym z multiplexera za posrednictwem dru¬ giego ukladu opózniajacego w postaci diody (6) z kondensatorem (7), drugi uklad (12) logiczny „i" ma drugie wejscie polaczone z zaciskiem (13) wejs¬ ciowym zewnetrznego sygnalu sterowania, a prze¬ rzutnik (9) ma wyjscie polaczone równiez z zacis¬ kiem (14) wyjsciowym na bramki wyjsciowe kla¬ wiatury. 15 20 25 30 35 40 45 50 5595348 PL
PL17588374A 1974-11-23 1974-11-23 Sposob i uklad zabezpieczenia przed zadrgania a kontaktronowych elementow przelaczajacych w e elektronicznej PL95348B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL17588374A PL95348B1 (pl) 1974-11-23 1974-11-23 Sposob i uklad zabezpieczenia przed zadrgania a kontaktronowych elementow przelaczajacych w e elektronicznej

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL17588374A PL95348B1 (pl) 1974-11-23 1974-11-23 Sposob i uklad zabezpieczenia przed zadrgania a kontaktronowych elementow przelaczajacych w e elektronicznej

Publications (1)

Publication Number Publication Date
PL95348B1 true PL95348B1 (pl) 1977-10-31

Family

ID=19969782

Family Applications (1)

Application Number Title Priority Date Filing Date
PL17588374A PL95348B1 (pl) 1974-11-23 1974-11-23 Sposob i uklad zabezpieczenia przed zadrgania a kontaktronowych elementow przelaczajacych w e elektronicznej

Country Status (1)

Country Link
PL (1) PL95348B1 (pl)

Similar Documents

Publication Publication Date Title
US4156200A (en) High reliability active-standby clock arrangement
US20100026358A1 (en) Protection against fault injections of an electronic circuit with flip-flops
US4607173A (en) Dual-clock edge triggered flip-flop circuits
KR920008741A (ko) 2개의 비동기 지침들과 프로그램값 사시의 상대 편차를 비교하는 배선 회로망 및 그 방법
PL95348B1 (pl) Sposob i uklad zabezpieczenia przed zadrgania a kontaktronowych elementow przelaczajacych w e elektronicznej
GB1193198A (en) Bistable Trigger-Circuit
US4894557A (en) Asyncronous edge-triggered RS flip-flop circuit
US3603815A (en) Bistable circuits
US4085311A (en) Memory device with error prevention of data during power failure
US8324938B2 (en) Self-timed trigger circuit with single-rail data input
JPS631776B2 (pl)
CA1086384A (en) Negative r-s triggered latch
US3970873A (en) Bistable logic circuit with in-service test capability
US3986128A (en) Phase selective device
US3174081A (en) Logic nor relay circuits
US4633098A (en) Flip-flop circuit with built-in enable function
US3388265A (en) Coupling circuit
SU372696A1 (ru) ДВУХПОЗИЦИОННЫЙ ключ КОММУТАЦИИ ИМПУЛЬСНЫХ СИГНАЛОВ
US3564139A (en) Circuit arrangement for pushbutton-controlled electronic parallel delivery of telegraphic impulses
KR850001246Y1 (ko) 전자식 자물쇠 장치
SU1150759A1 (ru) Синхронный делитель частоты на 11 на @ -триггерах
RU1788516C (ru) Выходной узел тестера дл контрол цифровых блоков
SU760287A1 (ru) Статическое реле направления мощности 1
IT1275259B (it) Disposizione circuitale per un dispositivo avvisatore in apparecchi elettrici di protezione
Potton Bistable Systems