PL90517B1 - - Google Patents

Download PDF

Info

Publication number
PL90517B1
PL90517B1 PL17119574A PL17119574A PL90517B1 PL 90517 B1 PL90517 B1 PL 90517B1 PL 17119574 A PL17119574 A PL 17119574A PL 17119574 A PL17119574 A PL 17119574A PL 90517 B1 PL90517 B1 PL 90517B1
Authority
PL
Poland
Prior art keywords
analog
input
output
digital machine
average value
Prior art date
Application number
PL17119574A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL17119574A priority Critical patent/PL90517B1/pl
Publication of PL90517B1 publication Critical patent/PL90517B1/pl

Links

Landscapes

  • Indicating Measured Values (AREA)

Description

Przedmiotem wynalazku jest elektroniczne urzadzenie do uzyskiwania wartosci sredniej histogramu znajdujace zastosowanie na przyklad przy okreslaniu histrogramów czasu trwania i amplitud potencjalów ruchowych miesnia istot zywych.Znane dotychczas urzadzenia sluzace do sporzadzania histogramów zawieraja maszyne analogowo cyfrowa, wyposazona w oscyloskop do obserwowania tych histogramów, pamiec do przechowywania danych rejestry adresów pamieci, konwertery analogowo-cyfrowe i cyfrowo-analogowe oraz sumator i uklady sterowania.Uzyskiwanie wartosci sredniej histogramu odbywa sie przy pomocy obliczen matematycznych dokonywanych przez manipulatorów lub przez wyprowadzenie zawartosci pamieci maszyny analogowo-cyfrowej poprzez perforator na tasme papierowa, która nastepnie wprowadza sie do maszyny cyfrowej celem obliczenia wyniku wartosci sredniej. Opisane urzadzenia do uzyskiwania wartosci sredniej histogramu nie gwarantuja bezposredniego odczytu tej wartosci badz wymagaja skomplikowanych i kosztownych urzadzen.Celem wynalazku jest opracowanie urzadzenia do bezposredniego uzyskiwania wartosci sredniej histogramu wyników pomiaru.Istota wynalazku polega na opracowaniu urzadzenia zawierajacego maszyne analogowo-cyfrowa wyposazona w oscyloskop do obserwowania histogramów i wartosci sredniej przy czym jedno z wyjsc ukladu sterowania maszyny analogowo-cyfrowej polaczone jest z wejsciem ukladu okreslajacego adres dla zapisu sumy wartosci kolejnych pomiarów, którego wyjscie jest polaczone z wejsciem licznika adresów analizy maszyny analogowo-cyfrowej. Drugie wyjscie ukladu sterowania maszyny analogowo-cyfrowej jest polaczone z jednym z wejsc ukladu wybierajacego adres wyswietlania wartosci sredniej histogramu, zas drugie wejscie ukladu wybierajacego adres wyswietlania wartosci sredniej histogramu jest polaczone z licznikiem adresów wyswietlania maszyny analogowo-cyfrowej. Wyjscie ukladu wybierajacego adres wyswietlania wartosci sredniej histogramu jest polaczone z jednym z wejsc ukladu iloczynu logicznego, przy czym drugie wejscie ukladu iloczynu logicznego2 90 517 polaczone jest z ukladem dzielenia maszyny analogowo-cyfrowej. Wyjscie ukladu iloczynu logicznego jest polaczone z wejsciem rejestru wartosci sredniej, którego wyjscie jest polaczone z jednym z wejsc ukladu porównywania wartosci cyfrowej, przy czym drugie wejscie tego ukladu jest polaczone z licznikiem adresów wyswietlania maszyny analogowo-cyfrowej. Wyjscie ukladu porównywania wartosci cyfrowej jest polaczone z wejsciem ukladu blokujacego zmiane zawartosci licznika adresów wyswietlania a wyjscie ukladu blokujacego jest polaczone z wejsciem licznika adresów wyswietlania maszyny analogowo-cyfrowej.Zaleta urzadzenia do uzyskiwania wartosci sredniej histogramu wedlug wynalazku jest to„ze wynik mozna odczytac bezposrednio w trakcie badania z ekranu lampy oscyloskopowej maszyny analogowo-cyfrowej w postaci jasniej swiecacej linii, której wspólrzedna pozioma odpowiada wartosci sredniej danego hostogramu zas wspólrzedna pionowa ilosc zderzen odpowiadajacych danej wartosci sredniej oraz to, ze dokladnosc wartosci sredniej jest równa dokladnosci pomiaru.Wynalazek zostal uwidoczniony w przykladzie wykonania na rysunku, przedstawiajacym elektroniczne urzadzenie do uzyskiwania wartosci sredniej histogramu zawierajace uklad sterowania maszyny analogowo-cyfrowej.Jedno z wyjsc ukladu sterowania 7 maszyny analogowo-cyfrowsj 11 polaczone jest z wejsciem ukladu 1 okreslajacego adres dla zapisu sumy wartosci kolejnych pomiarów. Wyjscie ukladu 1 polaczone jest z wejsciem licznika 8 adresu analizy maszyny analogowo-cyfrowej 11. Drugie wyjscie ukladu sterowania 7 polaczone jest z jednym z wyjsc ukladu 2 wybierajacego adres wyswietlania wartosci sredniej histogramu, zas drugie wejscie ukladu 2 polaczone jest z licznikiem 9 adresu wyswietlania maszyny 11, natomiast wyjscie ukladu 2 polaczone jest z jednym z wejsc ukladu iloczynu logicznego 3. Drugie wejscie ukladu iloczynu logicznego 3 polaczone jest z wyjsciem ukladu dzielenia 10 maszyny analogowo-cyfrowej 11, natomiast wyjscie ukladu 3 polaczone jest z,wejsciem rejestru wartosci sredniej 4. Wyjscie rejestru 4 polaczone jest z jednym z wejsc ukladu porównywania wartosci cyfrowej 5 natomiast drugie wejscie polaczone jest z licznikiem 9 adresów wyswietlania maszyny analogowo-cyfrowej 11. Wyjscie ukladu porównywania wartosci cyfrowych 5 polaczone jest z wejsciem ukladu 6 blokujacego zmiane kontroli licznika adresu wyswietlania, zas wyjscie ukladu 6 polaczone jest z wejsciem licznika 9 adresu wyswietlania maszyny analogowo-cyfrowej 11.Urzadzenie wedlug wynalazku dziala w "en sposób, ze w chwili pojawienia sie sygnalu zakonczenia zapisu do pamieci wyniku pomiaru parametru wejsciowego, jak na przyklad interwalów potencjalów miesniowych, na wyjsciu ukladu sterowania 7 powstaje sygnal, który poprzez uklad 1 ustawia okreslona stala jak na przyklad 256, zawartosc licznika adresów analizy 8, maszyny analogowo-cyfrowej 11 oraz powoduje dodanie wyniku pomiaru parametru wejsciowego do zawartosci pamieci o tym adresie. W ten sposób w trakcie badania w pamieci o okreslonym adresie uzyskiwana jest suma kolejnych pomiarów parametru wejsciowego.Uzyskiwanie wartosci sredniej histogramu polega na tym, ze uklad 2 w chwilach czasowych okreslonych ukladem sterowania 7 wykrywa zawartosc licznika adresów wyswietlania 9, o adresach pamieci, w którym jest zapisana suma pomiarów parametru wejsciowego. Sygnal wyjsciowy z ukladu 2 poprzez uklad iloczynu logicznego 3 powoduje przepisanie zawartosci ukladu dzielenia 10 do rejestru 4. Zawartosc ukladu 10 jest ilorazem sumy wyników pomiarów i liczby pomiarów parametru wejsciowego.Wyswietlanie wartosci sredniej histogramu odbywa sie w ten sposób, ze na wyjsciu ukladu 5 powstaje sygnal w chwili zgodnosci wartosci cyfrowej rejestru 4 zwartoscia cyfrowa licznika adresów wyswietlania 9, który powoduje pojawienie sie na wyjsciu ukladu 6 sygnalu blokujacego na okreslony czas, na przyklad 6 0 usek, zmiane zawartosci licznika adresów wyswietlania 9. W ten sposób na ekranie lampy oscyloskopowej obserwujemy bezposrednio wartosc srednia histogramu w postaci jasniej swiecacaej linii pionowej, której wspólrzedna pozioma odpowiada wartosci sredniej danego histogramu, zas wspólrzedna pionowa ilosci zdarzen, o wartosci sredniej w danym histogramie. PL

Claims (1)

1. Zastrzezenie patentowe Elektroniczne urzadzenie do uzyskiwania wartosci sredniej histogramu zawierajace maszyne analogowo-cyfrowa, wyposazona w oscyloskop do obserwowania histogramu i wartosci sredniej, znamienne tym, ze jedno z wyjsc ukladu sterowania (7) maszyny analogowo-cyfrowej (11) polaczon jest z wejsciem ukladu (1) okreslajacego adres dla zapisu sumy wartosci kolejnych pomiarów, którego wyjscie jest polaczone z wejsciem licznika (8) adresów analizy maszyny analogowo-cyfrowej (11), natomiast drugie wyjscie ukladu sterowania (7) maszyny analogowo-cyfrowej (11) jest polaczone z jednym z wejsc ukladu (2) wybierajacego adres wyswietlania wartosci sredniej histogramu, zas drugie wejscie ukladu wybierajacego (2) jest polaczone z licznikiem (9) adresów wyswietlania maszyny analogowo-cyfrowej (11), natomiast wyjscie ukladu (2)90 517 3 wybierajacego adres wyswietlania wartosci, sredniej histogramu jest polaczone z jednym z wejsc ukladu iloczynu logicznego (3), przy czym drugie wejscie ukladu iloczynu logicznego (3) polaczone jest z ukladem dzielenia (10) maszyny analogowo-cyfrowej (11) a wyjscie ukladu iloczynu logicznego (3) jest polaczone z wejsciem rejestru wartosci sredniej (4), którego wyjscie jest polaczone z jednym z wejsc ukladu porównywania wartosci cyfrowej (5), przy czym drugie wejscie tego ukladu jest polaczone z licznikiem (9) adresów wyswietlania maszyny analogowo-cyfrowej (11), natomiast wyjscie ukladu porównywania (5) jest polaczone z wejsciem ukladu (6) blokujacego zmiane zawartosci licznika (9) adresów wyswietlania, a wyjscie ukladu blokujacego (6) polaczone jest z wejsciem licznika (9) adresów wyswietlania maszyny analogowo-cyfrowej (11). PL
PL17119574A 1974-05-17 1974-05-17 PL90517B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL17119574A PL90517B1 (pl) 1974-05-17 1974-05-17

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL17119574A PL90517B1 (pl) 1974-05-17 1974-05-17

Publications (1)

Publication Number Publication Date
PL90517B1 true PL90517B1 (pl) 1977-01-31

Family

ID=19967361

Family Applications (1)

Application Number Title Priority Date Filing Date
PL17119574A PL90517B1 (pl) 1974-05-17 1974-05-17

Country Status (1)

Country Link
PL (1) PL90517B1 (pl)

Similar Documents

Publication Publication Date Title
US3506813A (en) Signal-to-noise ratio enhancement methods and means
US4630229A (en) Circuit for the fast calculation of the discrete Fourier transform of a signal
US4495621A (en) Glitch detecting and measuring apparatus
JPS5934164A (ja) 波形取込装置
US4434488A (en) Logic analyzer for a multiplexed digital bus
US3478328A (en) Continuous averaging system
CA1124863A (en) Method and apparatus for determining velocity of a moving member
GB1299962A (en) Data processor interrupt system
PL90517B1 (pl)
JPS5542391A (en) Method and device for testing shift rfgister
US4996593A (en) A method of and apparatus for comparing the location of an extended feature within a field of view with a standard location
US4224569A (en) Display stabilization circuit
JPS55114903A (en) Radiation thickness gauge
JPS6128309B2 (pl)
JPS61124869A (ja) 多項目自動分析装置
GB1525856A (en) Image pattern selection and location method
SU980020A1 (ru) Устройство дл определени посто нной спада функции Гаусса
SU546892A1 (ru) Многоканальное устройство дл выбора минимального значени средней величины
JP4013445B2 (ja) 時間計測器
JPS58222359A (ja) 処理時間測定装置
SU394847A1 (ru) Устройство формирования адресов для записи
SU1171805A1 (ru) Коррелометр дл случайных импульсных сигналов
JPH07104006A (ja) 測定波形記憶装置
JPS6476115A (en) Rank giving circuit
JPS59107496A (ja) メモリテスタ−