Przedmiotem wynalazku jest automatyczna lacz¬ nica telefoniczna.Z artykulu „Programowanie i zabezpieczenie automatycznych elektronicznych ukladów przela¬ czajacych" napisanego przez J. Duauesne, C. Dil- let, J. P. Berger i H. Brunei i opublikowanego w „Commitation et Electroniaue" numer 10 z paz¬ dziernika 1965 roku, znany jest uklad lacznicy telefonicznej, w którym kazdy procesor moze za¬ rzadzac prawie polowa calego ruchu telefonicznego pod warunkiem, ze dokonuje sie pomiarów w celu zabezpieczenia dostepu do procesorów i sieci prze¬ laczajacej zgodnie z podanym opisem. Kiedy oba procesory pracuja razem, to kazdy zarzadza po¬ lowa calego ruchu telefonicznego dla danego ro¬ dzaju pracy i nie ma koniecznosci, aby kazdy pro¬ cesor, pracujacy samodzielnie, zapewnial taki sam ruch telefoniczny calosci o tej samej jakosci obslu¬ gi.Procesor dziala sam tylko w ciagu ograniczo¬ nych okresów czasowych ze wzgledu na to, ze prawdopodobienstwo równoczesnosci pracy nawet w czasie najwiekszego ruchu jest znikome, wiec w wiekszosci przypadków jakosc obslugi nie be¬ dzie sie zupelnie zmieniala. Wada takiego rozwia¬ zania jest to, ze w przypadku uszkodzenia proce¬ sora wszystkie operacje zarzadzane przez ten pro¬ cesor musza byc przerwane.Elektroniczny uklad przelaczajacy opisany w „Bell System Technical Journal" z wrzesnia 1964 roku, równiez zawiera dwa procesory i po¬ siada te zalete, ze kiedy jeden z procesorów zo¬ staje wylaczony, to drugi kontynuuje wszystkie operacje zarzadzane dotad przez pierwszy procesor.Wada tego ukladu jest to, ze tylko jeden procesor steruje czynnie siecia przelaczajaca, drugi zas pro¬ cesor znajduje sie w stanie gotowosci tak, ze czyn¬ nie pracujacy bez przerwy procesor musi zarzadzac calkowitym ruchem telefonicznym ukladu o uprze¬ dnio ustalonej jakosci obslugi.Celem wynalazku jest opracowanie automatycz¬ nej lacznicy telefonicznej, która przy zachowaniu powyzszych zalet znanych ukladów nie bedzie po¬ siadala ich wad.Cel wynalazku osiagnieto przez to, ze w lacz¬ nicy wedlug wynalazku procesory polaczone sa ze soba zespolami laczeniowymi, za pomoca których przekazywane sa dane dotyczaioe zestawiania po¬ laczen dokonywanych w sieci laczeniowej z jed¬ nego procesora do pozostalych procesorów.Kazdy procesor zawiera korzystnie pamiec, do której wpisywane sa dane o procesach sterowni¬ czych przy zestawieniu. polaczen, przy czym dane te obejmuja kazdorazowo numer zespolu wywo¬ lujacego. Procesory sa identyczne i równoupraw¬ nione, dzieki czemu wymiana danych miedzy tymi procesorami umozliwia kontynuowanie przez je¬ den z tych procesorów zarzadzania laczeniem za¬ poczatkowanym przez którykolwiek inny procesor w przypadku wystapienia zaklócen w dzialaniu 90 213S S0213 4 tego innego procesora. Uszkodzony procesor wy- sterowuje inny procesor do przejecia procesu ste¬ rowniczego, przy czym ten inny procesor odczy¬ tuje z wlasnej pamieci pierwsze slowa informacji, zawierajace indeks wskazujacy, ze dotycza proce¬ sów laczeniowych prowadzonych przez procesor uszkodzony i przejmuje proces laczenia wykorzy¬ stujac dane zawarte w tych slowach.Lacznica wedlug wynalazku umozliwa prace bez strat przekazywanej informacji wynikajacych z uszkodzenia jednego z procesorów. Kontynuowa¬ nie zarzadzania laczeniem przez wlasciwie pracu¬ jacy procesor nie wymaga ponownego dokonywa¬ nia operacji zrealizowanych juz przez uszkodzony /procesor, poniewaz wszystkie niezbedne informacje sa wpisane do pamieci prawidlowo dzialajacego procesora dzieki operacjom przekazywania. Wyni¬ ka stad, ze operacja przejmowania zarzadzania laczeniem odbywa sie bez straty czasu.Pamieci zawarte w procesorach maja okreslone miejsce zapamietywania pierwszego programu, za¬ rzadzajacego normalnym dzialaniem lacznicy, dru¬ giego parograimu zarzadzajacego przerywaniem tak- itóiwyim, d itrzeciego programu, zarzadzajacego prze¬ rywaniem wejscia lub wyjscia miedzy procesora¬ mi. Lacznica zawiera pierwszy element sterujacy i"(lwa dalsze elementy sterujace, przy czym pierw¬ szy z J;ych elementów przerywa okresowo pierwszy program uruchamiajac drugi program, a drugi 2 tych elementów przerywa okresowo pierwszy lub drugi program wprowadzajac trzeci program w czasie, gdy informacje przekazywane sa przez dane lacze do co najmniej jednego z pozostalych procesorów. Program zarzadzajacy normalnym dzialaniem obejmuje podprogram konserwatorski.Przedmiot wynalazku jest przedstawiony w przy¬ kladzie wykonania ina rysunku, na którym fig. 1 przedstawia schemat ideowy automatycznej lacz¬ nicy telefonicznej wedlug wynalazku, fig. 2 do 6 — schemat programu przerywania taktowego i pro¬ gramu normalnego dzialania, które realizowane sa przez kazdy z procesorów, fig. 7 i 8 — schemat programu przerywania laczenia, fig. 9 — miedzy- proeesorowego programu przerywania wejscia i wyjscia, fig. 10 do 12 — schemat struktury ele¬ mentów lacznicy wedlug wynalazku, fig. 13 — schemat struktury rejestrów miedzyprocesowych, fig. 14 — schemat miedzyprocesowego programu przerywania wejscia i wyjscia w drugim proce¬ sorze oraz schematy struktur elementów tego pro¬ cesora. - Fig. 1 przedstawia automatyczna lacznice tele¬ foniczna zawierajaca dwa procesory i n identycz¬ nych urzadzen peryferyjnych, z których kazde za¬ wiera czesc sieci laczeniowej i dwa zespoly ste¬ rujace, które sa podlaczone na stale do jednego z dwóch procesorów za pomoca odpowiedniego lacza. Procesory sa identyczne, maja jednakowe stany i moga jednoczesnie sterowac caloscia sieci laczeniowej.Kazda czesc sieci laczeniowej obejmuje linie te¬ letransmisyjne prowadzace do aparatów abonenc¬ kich, lacza miedzycentralowe, lacza wejsciowe i wyjsciowe, i inne, a kazdy zespól sterujacy za¬ wiera wybierak, uklad sterujacy laczeniem, wyko¬ nujacy operacje próbkowania, okreslania kierunku i uruchamiania elementów laczeniowych, oraz re¬ jestr zewnetrzny z jednej strony dolaczony do wybieraka, a z drugiej strony poprzez rejestr ukla¬ du sterujacego laczeniem, do ukladu sterujacego laczeniem. Urzadzenie peryferyjne PMn zawiera wiec czesc SNn sieci laczeniowej i dwa zespoly sterujace obejmujace wybieraki SCAn i SCBn i uklady sterujace laczeniem TMDAn i TMDBn.Rejestry zewnetrzne PRA1 do PRAn sa polaczone za pomoca lacza BA z procesorem CPA, natomiast rejestry zewnetrzne PRB1 do PRBn sa polaczone z procesorem CPB za pomoca lacza BB. Rejestry ukladów sterujacych laczeniem nie sa pokazane.Kazdy z rejestrów zewnetrznych realizuje ope¬ racje zapamietywania informacji obejmujacych rozkazy wysylane przez wspólpracujacy procesor, które musza byc przekazane do wspólpracujacego zespolu sterujacego, w celu ich wykonania, oraz operacje zapamietywania informacji pochodzacych z zespolu sterujacego dla przekazywania ich do procesora. Tego rodzaju uklad polaczen uzasadnio¬ ny jest konstrukcja zespolów sterujacych, które przystosowane sa do wykonywania rozkazów, na¬ tomiast nie sa przygotowane do podejmowania de¬ cyzji. Wybieraki sa ukladami synchronicznymi a uklady sterujace laczeniem sa ukladami asyn¬ chronicznymi.Procesory CPA i CPB sa ze soba sprzezone za pomoca jednokierunkowych torów obejmujacych li¬ nie wyjsciowe a i b oraz rejestry IRAB i IRBA miedzyproeesorowe. Transmisje informacji miedzy procesorami zapewnia sie w celu iJnformowania procesora na przyklad CPB o stanie polaczen za¬ danych w drugim procesorze CPA, aby procesor CPB nie zadal tych samych polaczen jednoczesnie z tym drugim procesorem, oraz aby mógl przejac sterowanie laczen zadanych przez ten drugi proce¬ sor w przypadku jego awarii.Jezeli na przyklad procesor CPA realizuje pola¬ czenie miejscowe, wówczas proces laczenia obej¬ muje nastepujace fazy: wykrycie zespolu wywolu¬ jacego z przekazaniem do procesora CPB numeru zespolu wywolujacego, dolaczenie zespolu wywo¬ lujacego do odpowiedniego lacza z przekazaniem do procesora CPB znaku identyfikujacego lacze oraz znaku identyfikujacego te faze laczenia, ode¬ branie numeru zespolu zadanego * przekazaniem tego numeru do procesora CPB, wyslanie pradu dzwonienia do polaczonych abonentów z przeka¬ zaniem znaku identyfikujacego te faze laczenia do CPB, stan rozmowy z przekazaniem znaku tej fazy, oraz rozlaczenie z przekazaniem znaku identyfiku¬ jacego lacze do procesora CPB.Linia wyjsciowa a procesora CPA jestt dodatkowo polaczona z wejsciami c i d licznika rewersyjnego RC i licznika dodajacego CA, natomiast linia wyj¬ sciowa b procesora CPB jest dodatkowo polaczona z wejsciami e i f licznika rewersyjnego RC i licz¬ nika dodajacego CB. Liczniki CA, CB i RC maja znana konstrukcje i stanowia elementy zespolu sterujacego CU.Licznik rewersyjny moze obliczac pierwsza uprzednio ustalona wartosc w kazdym kierunku, na przyklad od —256 do +256, a dodawanie lub 45 50 55 603 odejmowanie jedynek realizuje sie przy pobudze¬ niu wejsc odpowiednio ó i e. Gdy stan licznika RC wynosi +256, nastepuje pobudzenie wyjscia a, natomiast wyjscie h zostaje pobudzone, gdy licz¬ nik osiaga stan zliczen —256. Liczniki dodajace CA i CB moga zliczac liczby wieksze od wstepnie okreslonego stanu zliczen, np. 1024, a zmieniaja stan o 1 przy kazdym pobudzeniu wejsc d lub f.Gdy stan zliczen liczników CA i CB osiaga mak¬ symalna wartosc nastepuje zmiana stanu wyjsc odpowiednio i i j. Wyjscia g i h licznika rewer¬ syjnego RC sa podlaczone do wejsc «1 przerzutni¬ ków bistabilnych BSB i BSA, stanowiacych czesc zespolu wykrywania bledu, przez wezly sumacyj- ne MR1 i MR2, natomiast wyjscia i oraz j liczni¬ ków CA i CB sa podlaczone do wejsc zerujacych r wszystkich liczników przez wezel MR3.Wyjscia 1 przerautników bistabilnych BSB i BSA sa podlaczone do wejsc 1 przerzutników bista¬ bilnych PBOO i PAOO zastosowanych jako wskazniki bledu wchodzacych w sklad procesorów CPA lub CPB. Procesor CPA ma dodatkowe wyj¬ scie k, które jest podlaczone do wejsc 0 dwusta¬ nowych urzadzen BSA i PAOO, i które pobudza sie, gdy CPA pracuje poprawnie, natomiast pro¬ cesor CPB posiada dodatkowe wyjscie 1, które jest podlaczone do wejsc 0 dwustanowych urza¬ dzen BSB ii PBOO, i które pobudza sie, gdy CPB pracuje poprawnie.Liczba przekazan realizowanych przez procesory CPA i CPB jest w czasie operacji laczenia zasad¬ niczo jednakowa, gdy oba procesory pracuja pra¬ widlowo. Natomiast gdy jeden z procesorów jest uszkodzony róznica miedzy liczbami operacji osia¬ ga okreslona wartosc, na przyklad 25% przekazan informacji miedzy procesorami. Wartosc progowa tej róznicy musi byc okreslona, gdyz liczba ope¬ racji realizowana przez oba procesory zazwyczaj nieco sie od siebie rózni.Opisany wyzej uklad dziala w nastepujacy spo¬ sób. Kazdorazowo realizowane jest przekazanie informacji z CPA do CPB i odwrotnie, wyjscia a i b osiagaja stan pobudzenia, a licznik rewer- syjny RC oraz liczniki dodajace CA lub CB stop¬ niowo zmieniaja stan zliczen. Kiedy jeden z licz¬ ników CA lub CB osiaga stan 1024 wszystkie licz¬ niki sa zerowane poprzez wezel MR3. Kiedy pro¬ cesor, na przyklad CPA, jest uszkodzony wyjscie a zmienia stan znacznie mniejsza ilosc razy niz wyjscie b tak, ze licznik rewersyjny RC osiaga w pewnym momencie minimalny stan —256. Na¬ stepuje wówczas pobudzenie wyjscia h, a dwusta¬ nowy przyrzad BSA zostaje przelaczony do sta¬ nu 1 poprzez wezel MR2 wykazujac w ten spo¬ sób, ze procesor CPA jest uszkodzony.W celu powiadomienia procesora CPB o zaist¬ nieniu defektu przerzutnik PAOO zostaje przela¬ czony do stanu 1 przez pojawienie sie jedynki na wyjsciu przerzutnika BSA. Kiedy podczas realizo¬ wania programu konserwatorskiego wykryty zo¬ stanie stan 1 w przyrzadzie PAOO procesor CPB przejmuje zarzadzenie laczeniami wywolawczymi, zarzadzanymi dotad przez procesor CPA. W spo¬ sób analogiczny ustawia sie przerzutniki BSB i PBOO gdy uszkodzony jest procesor CPB. s Uszkodzony procesor mozna takze wykryc za pomoca programu konserwatorskiego. Wyjscie m lub n zostaje wówczas pobudzone i wspólpracu¬ jace z nim przerzutniki BSA i PAOO lub BSB i PBOO zostaja ustawione w stan 1. Po naprawie¬ niu procesora wymusza sie zmiane stanu wyjsc k lub 1, a wiec wyzerowanie przerzutników bista¬ bilnych BSA, PAOO i BSB, PBOO.Zamiast poslugiwania sie powyzej opisanymi io urzadzeniami do wykrywania defektów wlacznie z licznikami usytuowanymi w oddzielnym zespole sterujacym, mozna takze uzyc w kazdym proce¬ sorze jednego akumulatora, przystosowanego do obliczania róznicy miedzy przekazaniami inicjowa- is nymi i odbieranymi, co znaczy miedzy ilosciami wywolan przetwarzanych przez dwa procesory, i drugiego akumulatora, przystosowanego do obli¬ czania ilosci przekazan zainicjowanych lub ode¬ branych, co znaczy ilosc wywolan przetwarzanych przez jeden z procesorów. Kiedy pierwszy akumu¬ lator osiagnie wtedy jeden lub drugi okreslony stan zliczen, podczas gdy drugi akumulator nie przekroczyl trzeciego okreslonego stana zliczen, wówczas jeden lub drugi procesor jest uszkodzony.Przy zalozeniu, ze pierwszy akumulator jest przystosowany do liczenia od —256 do +256, pod¬ czas gdy drugi akumulator jest przystosowany do liczenia do 1024, i ze dodaje sie 1 do stanu zliczen kazdego z akumulatorów w przypadku zapoczatko- wania przekazania, a odejmuje sie 1 od stanu zli¬ czen pierwszego akumulatora w przypadku ode¬ brania informacji o dzialaniu w drugim proceso¬ rze, wówczas stan zliczen +256 pierwszego akumu¬ latora wskazuje, ze uszkodzony jest ten drugi procesor, a stan —256, ze uszkodzony jest proce¬ sor, w którym znajduje sie ten akumulator.Procesor CPA obejmuje pamiec glówna, która zawiera nastepujace czlony: — wiele bloków pamieciowych od MB1 do MB4 40 przedstawionych na fig. 10 dla zapamietywania informacji CIM przerywania taktowego i adresów RBA, ARBA i SBA co najmniej jednego wolnego rejestru buforowego, uzywanego w fazie rejestro¬ wania procesu laczenia, co najmniej jednego wol- 45 nego rejestru buforowego uzywanego w fazie dzwonienia i co najmniej jednego wolnego reje¬ stru buforowego nadzorczego, uzywanego w fazie rozlaczania; — rejestr roboczy WR przedstawiony na fig. 11 50 do okresowego zapamietywania adresu RBA re¬ jestru buforowego i adresu ARBA pomocniczego rejestru buforowego lub adresu SBA buforowego rejestru nadzorczego; — wiele rejestrów buforowych stanu lacza, np. 55 ISB przedstawiony na fig. 10, z których kazdy jest przyporzadkowany do jednego lacza dla reje¬ strowania dwójkowego bitu B, wskazujacego przez który procesor jest zarzadzone laczenie wywolaw¬ cze obejmujace, dane lacze, trójbitowe slowo kodo- eo we P okreslajace faze tego laczenia wywolawczego oraz adres RBA rejestru buforowego, ARBA reje¬ stru pomocniczego lub SBA nadzorczego rejestru buforowego, uruchamialnych podczas tego laczenia wywolawczego; 65 — wiele rejestrów buforowych, np. LIB1 i LIB2dÓ213 * ' przedstawione na fig. 10, z których kazdy jest przy¬ porzadkowany jednemu zespolowi abonenckiemu ^la zapamietywania dwójkowego bitu BL1, BL2, Charakteryzujacego stan petli linii i klasycznego przekaznika odlacznego; — wiele rejestrów buforowych, np. JIB11 i J1B12 przedstawione na fig. 10, z których kazdy jest przyporzadkowany jednemu wejsciu sieci la- • czeniowej dla zapamietywania bitów dwójkowych BJ11, BJ12 charakteryzujacych stan petli miedzy wspólpracujacym wejsciem lacza JI11, JI12 a ze¬ spolem abonenckim objetym laczeniem wywolaw¬ czym; — wiele rejestrów buforowych takich jak RB, przedstawiony na fig. 11 dla zapamietywania bitu wolnego taktowania LRTB, bitu szybkiego trakto¬ wania HRTB, sekwencji • SEQ, bitu licznika czasu TCB, licznika impulsowego PC i licznika cyfrowe¬ go DC, oraz zapamietywania numeru CGLEN ze¬ spolu wywolujacego adresu JA lacza numeru kie¬ runkowego CDLDN linii zadanej lub numeru CDLEN zadanego zespolu abonenckiego; — wiele pomocniczych rejestrów buforowych, na przyklad ARB z fig. 11 dla zapamietywania bitu czasowania TB, licznika czasu TC, sekwencji SEQ oraz dla zapamietywania adresu JA lacza; — wiele nadzorczych rejestrów buforowych, na przyklad SB z fig. 11, dla zapamietywania bitu HRTB szybkiego czasowania bitu LRTB wolnego caasoiwiania, licznika czasu TC, sekwencji SEQ i fazy P oraz dla zapamietywania adresu JA lacza; — rejestr buforowy TMB posredniczacy miedzy procesorami, przedstawiony na fig. 12, dla zapa¬ mietywania informacji takich jak dane o przerwie traktowania CIM' przekazywanej do CPA przez CPB; — uklad sterujacy laczeniem TMDB z fig. 12 dla zapamietywania ajdresu RBA rejestru buforo¬ wego, ARBA rejestru pomocniczego iiub SBA reje¬ stru nadzorczego objetych laczeniem; .— pamiec buforowa OCH uruchamiajaca lacze¬ nie z fig. 10, do zapamietywania numerów, na przyklad OGLEN zespolów lub linii wywoluja¬ cych; *— pamiec buforowa NCDLH zespolu zadanego, przedstawiona na fig. 10, dla zapamietywania nu¬ merów, na przyklad CDLEN, zespolów lub linii zadanych i adresów rejestrów buforowych, na przyklad RBA; — pamiec buforowa LPCDLH przedstawiona na fig. 10, dla zapamietywania numerów, na przyklad CDLEN, zespolów lub linii zadanych; — pamiec buforowa ICH posredniczaca, przed¬ stawiona na fig. 12, dla zapamietywania informa¬ cji, która ma zostac przekazana z CPA do CPB.Informacja ta moze obejmowac informacje CIM przerywania taktowego oraz dla kazdego polacze¬ nia, numer CGLEN zespolu wywolujacego, adres JA lacza, faze P i numer CDLEN zespolu zada¬ nego; — pamiec buforowa TMDH o strukturze jak na fig. 12, dla zapamietywania adresu RBA rejestru buforowego ARBA, rejestru pomocniczego lub SBA rejestru nadzorczego; — wiele znaczników TMDF o strukturze przed¬ stawionej na fig. 12, z których kazdy zwiazany jest z ukladem sterujacym laczeniem oraz stanowi pojedyncza komórke (pamieci w postaci pirzeirzuit- nika bistabilnego. Pokazany TMDF wspólpracuje z TMDA1 z urzadzenia peryferyjnego PM1 przed¬ stawionego na fig. 1.Oprócz tego procesor CPA posiada: — przerzutnik bistabilny PBOÓ wykorzystywany jako wskaznik bledu; — tablice przeksztalcen prefiksów PT, jak na fig. 11; — tablice przeksztalcen T dla. przeksztalcania numeru kierunkowego linii zadanej, na przyklad CDLDN, w numerze zadanego zespolu abonenckie- go, na przyklad CDLDEN; — tablice NAZT linii prawidlowej lub niepra¬ widlowej do sprawdzenia czy urzadzenia linii za¬ danych i wywolujacych przynaleza do zespolu lub linii prawidlowej lub nieprawidlowej; — przerzutniki dwustabilne TMDS zajety/wolny, z których kazdy wspólpracuje z ukladem sterowa¬ nia laczeniem, na przyklad TMDA1 w urzadzeniu peryferyjnym PM1; — przerzuitniki BIB zajety/fwolny, wspólpracu- jace z urzadzeniami sterujacymi laczeniem, na przyklad z TMDA1; — rejestr buforowy TMDRA, który jest reje¬ strem usytuowanym miedzy ukladem sterujacym laczeniem^ na przyklad TMDA1 a wspólpracuja- cym z nim rejestrem zewnetrznym, na przyklad PRA1; — pirzerzutndk Jistabilny CIB (fiig. 11) przery¬ wania taktowego, umozliwiajacy (stan 1) lub zapo¬ biegajacy (stan 0) uruchomieniu programu prze- rywania taktowego w procesorze; — przerzutnik bistabilny IOIB (fig. 12) miedzy- procesorowy przerywajacy wyjscie, umozliwiajacy (stan 1) lub zapobiegajacy (stan 0) uruchamianiu imiedzyprooesoroiwego programu przerywania; — pirzarizutinik bistabilny III B (nie pokazany) przerywajacy wejscie, umozliwiajacy (stan \) lub zapobiegajacy (stan 0) uruchomieniu miedzyproce- rowego programu przerywania; 45 — przerzutnik bistabilny TMDIB (fig. 12) wspól¬ ny dla wszystkich ukladów sterowania laczeniem TMD, pozwalajacy (stan 1) lub zapobiegajacy (stan 0) uruchomieniu programu przerywania la¬ czenia. bo Procesor CPB obejmuje takie same urzadzenia jak procesor CPA. Niektóre z tych urzadzen sa przedstawione na fig. 14 i oznaczone tymi samymi oznaczeniami z przecinkiem, oprócz PAOO, któ¬ rego odpowiednikiem jest PBOO. 55 Miedzyprocesoirciwy regestr IRAB Cfiiig. 13) zawie¬ ra przerzutnik BS i jest przystosowany do zapa¬ mietywania informacji CIM przerywania taktowe¬ go, numeru CGLEN zespolu wywolujacego i adre¬ su JA lacza. eo Kazdy z procesorów CPA i CPB moze urucha¬ miac nastepujace podstawione programy, uszerego¬ wane wedlug malejacej wartosci priorytetu: mie- dzyprocesorowy program przerywania wyjscia, miedzyprocesorowy program przerywania wejscia, 65 program przerywania taktowego, program przela- 40&0213 ló czania asynchronicznego i program zwyklego dzia¬ lania.Program normalnego dzialania BLP zawiera sie w kontrolowaniu wykonywania opóznianych ope¬ racji i na przyklad przy realizowaniu laczenia miejscowego przez procesor CPA realizowane sa nastepujace podprogramy: sprawdzanie z duza cze¬ stotliwoscia, tj. co 154 ms, rejestrów buforowych, pomocniczych rejestrów buforowych, nadzorczych rejestrów buforowych oraz pamiec inicjujaca wy¬ wolanie OCH; sprawdzanie z mala czestotliwoscia, tj. co 15 s rejastrów buforowych i co 120 s reje¬ strów nadzorczych, i wreszcie program konserwa¬ torski obejmujacy sprawdzanie stanu punktów testowych sieci oraz przerzutnika bistabilnego PBOO dla sprawdzenia, czy procesor CPB dziala w prawidlowy sposób.Miedzyprocesorowy program przerywania wyj¬ scia IOIP w CPA polega glównie na sterowaniu przekazywania informacji z ICH w CPA do IRAB.Miedzyprocesorowy program IIIP przerywania wejscia w CPA polega glównie na sterowaniu przekazywania informacji z IRBA do IMB z CPA.Program CIP przerywania taktowego w CPA rozpoczyna sie co kazde 14 ms i steruje nastepu¬ jacymi operacjami: porównywanie stanów poprzed¬ niego i obecnego wejsc pierwszego lacza, wejsc dru¬ giego lacza i wejsc linii oraz sprawdzanie pamieci buforowej NCDLH zespolu zadanego.Program TMDIP1,2 przerywania laczenia w CPA steruje przekazywaniem informacji laczenia z roz¬ kazami z CPA do ukladu sterowania laczeniem, natomiast program TMBIP1,3 przerywania lacze¬ nia steruje przekazywaniem informacji z ukladu sterowania laczeniem do CPA. W przypadku la¬ czenia miejscowego nastepujace rozkazy sa przesy¬ lane z CPA razem z informacja i kolejno wyko¬ nywane przez odpowiedni uklad sterowania lacze¬ niem: — wyszukac wolne lacze i przyporzadkowac je ze¬ spolowi wywolujacemu; — podlaczyc mostek zasilajacy w lacze i wyslac dzwiekowy sygnal zgloszenia centrali; — podlaczyc lacze do zespolu zadanego; — wyslac ciagly dzwiekowy sygnal zgloszenia centrali do abonenta wywolujacego i abonenta zadanego; — zatrzymac ciagly sygnal dzwiekowy zgloszenia centrali i rozpoczac operacje przerywanego sy¬ gnalu dzwiekowego zgloszenia; — rozlaczyc polaczenie miedzy abonentem wywo¬ lujacym i abonentem zadanym.Z powyzszego wynika takze, ze w procesorze CPA program normalnego dzialania steruje ope¬ racjami w procesorze i sieci przelaczajacej, ze pro¬ gram przerywania taktowego steruje operacjami synchronicznymi w zasiegu procesora i sieci prze¬ laczajacej, ze programy przerywania laczenia ste¬ ruja operacjami asynchronicznymi w zasiegu pro¬ cesora i sieci przelaczajacej, oraz ze miedzypro¬ cesorowe programy przerywania steruja operacja¬ mi w zasiegu obu procesorów.Programy w CPB sa analogiczne do programów opisanych powyzej dla CPA, przy czym programy przerywania taktowego sa przesuniete o 7 ms w 45 55 60 65 stosunku do programów z CPA. Dzieki takiemU opóznieniu zapewnia sie, ze powyzsze programy przerywania taktowego CPA i CPB nie steruja jednoczesnie operacjami w zasiegu tych samych elementów sieci przelaczajacej.Zostanie teraz opisany sposób sterowania przez procesor CPA laczeniem miejscowym. Nastepujace operacje sa znane w technice przetwarzania, wo¬ bec czego -nie zostaly opisane szczególowo: 01: odczyt i przekazywanie; 02:. zerowanie; 03: ustawianie; 04: aktualizowanie; 05: odczyt i wykrywanie; 06: zapytanie, odczyt lub sprawdzenie: 07: skok; 08: przeszukiwanie i wybieranie; 09: kasowanie.Dla uproszczenia zaklada sie, ze w chwili zaza¬ dania polaczenia miejscowego procesory i siec prze¬ laczajaca znajduja sie w stanie spoczynku oraz ze polaczenie to jest ustalone za pomoca urzadzenia ^peryferyjnego PM1.Od momentu rozpoczecia programu przerywania taktowego w procesorze CPA, przy czym program ten wykonuje sie co 14 ms, generator taktujacy CL dostarcza sygnalu wyjsciowego, który pobudza jedno wejscie elementu kombinacyjnego Gl (fig. 2), drugie wejscie, które jest dolaczone do wyjscia 1 przerzutnika CIB przerywania taktowego, z fig. 11, który normalnie znajduje sie,w stanie 1 i któ¬ ry mozna przelaczyc do stanu 0 gdy w wyniku uruchomienia programu o wyzszym priorytecie od priorytetu programu przerywania taktowego zo¬ stanie wytworzony w procesorze CPA sygnal prze¬ rywania. Zaklada sie, ze przerzutnik CIB znajduje sie w stanie pobudzenia, wyjscie elementu I Gl, który wymusza przerywanie programu taktowania pobudza sie w ten sposób, ze wypadkowy sygnal CIS przerywania programu taktowego rozpoczyna program CIP (fig. 2, 3, 4) przerywania taktowego, który obejmuje nastepujace kolejne operacje: — zerowanie (fig. 12) przerzutnika TMDIB prze¬ rywajacego laczenie, który jest. wspólny dla TMDA1 do TMDAn, znacznika TMDF znajduja¬ cego sie w TMDA1 i przerzutnika TMDS blo¬ kujacego uklad sterowania laczeniem wlaczone¬ go do TMDA1 przez element I G47, gdy prze¬ rzutnik BIB zajete/wolne z TMD, wlaczony do TMDA1 znajduje sie w swoim stanie 0, zgod¬ nie z zalozeniem. Wówczas wyjscie g47 elemen¬ tu I G47 ma stan 1. Operacja ta jest realizo¬ wana przez uruchomienie rozkazu 02, przedsta¬ wionego przez blok podlaczony do wejsc 0 w TMDF i TMDIB oraz do wyjsc 0 w TMDS przez element G47, który jest ustawiany przez weijscie 0 w BiB. Gdy TMDIE jest wyzerowane, wówczas program przerywajacy laczenie nie moze zostac uruchomiony dopóki trwa program o wyzszym priorytecie, na przyklad program przerywania taktowego. Stan 0 w TMDF zapo¬ biega wlaczeniu TMDS w czasie pierwszej po¬ lowy 14 ms okresu sygnalu taktowego.- Wlaczenie TMDS mozliwe jest tylko wtedy, gdy informacja musi byc przekazana do TMDA1 i gdy11 dÓ213 12 jednoczesnie TMDF jest w stanie 1. Czynnosc ta moze miec miejsce tylko w drugiej polowie okre¬ su sygnalu taktowego. Ostatecznie celem, dla któ¬ rego wprowadzono element I G47 jest uniemozli¬ wienie wyzerowania TMDS podczas dzialania ukla- 5 du TMDA1, co wskazywane jest przez stan 1 prze- rzutnika BIB. Jest to konieczne, poniewaz moze sie zdarzyc, ze uklad sterowania laczeniem nie skonczy dzialania w ciagu drugiej polowy 14 ms okresu taktowego, a wiec musi kontynuowac to io dzialanie w ciagu drugiej polowy nastepnego 11 ms okresu taktowego; — odczytywanie informacji CIM przerywania ta¬ ktowego, wskazujace poczatek programu przery¬ wania taktowego w bloku pamieci MB1 (fig. 10)- 15 pamieci centralnej i przekazywanie tej informacji do pamieci buforowej ICH (fig. 12) posredniczacej miedzy procesorami. Operacja odczytywania i prze¬ kazywania jest sterowana przez rozkaz 01 i jest reprezentowana na schemacie przez element I G2, 20 którego wejscia sa przeznaczone do odprowadza¬ nia 01 z CIP i cim z MB1 i w kjtóryim isitain 1 na wyjsciu g2 oznacza wprowadzanie CIM do ICH.Zarejestrowanie CIM w ICH jest sygnalizowane przez pojawienie sie ii na wyjsciu f tej pamieci. 25 W takim przypadku miedzyprocesorowy przerzut¬ nik bistabilny przerywania wyjscia IOIB (fig. 12) Jest przelaczony w stan 1 umozliwiajac tym sa¬ mym uruchomienie miedzyprocesorowego progra- imu przerywania wyjscia. Gdy imiedzyprocesarowy 30 rejestr IRAB (fig. 13) Jest wolny, jego przerzutnik BS zajety/(wolny Jest wyzerowany. Jezeli BS jest wyzerowany i IOIB znajduje sie w stanie 1, wów¬ czas na wyjsciu g3 bramki koincydencyjnej G3 (fig. 13) pojawia sie jedynka w postaci sygnalu 35 OIS iprzerywania wyjscia, co powoduje przerwa¬ nie programu CIP i uruchomienie programu IOIP (fig. 9).Miedzyprocesorowy program przerywania wyjs¬ cia IOIP obejmuje nastepujace operacje: 40 "¦*— odczytywanie CIM w ICH (fig. 13) i przeka¬ zywanie tej informacji do miedzyprocesorowego re¬ jestru IRAB (fig. 13). Operacja odczytywania i przekazywania jest sterowana przez rozkaz 01 „od¬ czytac i przekazac" i jest na schemacie przedsta- 45 Wiona jako bramka I G4 (fig. 9), na której wej¬ scia sa doprowadzane 01 z IOIP i cim z ICH, oraz na kttóirfej wyjsciu g4 pojawia sie CIM; — zerowanie przerzutnika bistabilnego IOIB {fig. 12) miedzyprocesorowego przerywania wyjscia 50 po przekazaniu CIM, co uniemozliwia uruchomie¬ nie miedzyprocesorowego programu przerywania wyjscia. Operacja ta jest sterowana przez rozkaz 02 wyzerowac i jest na schemacie przedstawiona jako bramka I G5, na której jedno wejscie jest 55 doprowadzany 02 z IOIP, a drugie wejscie dola¬ czone jest do wyjscia e z ICH, zmieniajacego stan na 1 gdy CIM zostaje przekazane z ICH. Wyjscie g5 bramki G5 jest podlaczone do wejscia 0 w IOIB; 60 — wlaczenie bistabilnego przerzutnika BS za¬ jety/wolny W IRAB (fig. 13) po wpisaniu do niego . informacji przez co uniemozliwia sie wpisanie in¬ nej informacji do tego rejestru. Operacja ta jest Sterowana przez rozkaz 03 i jest przedstawiona na 65 schemacie jako bramka I G6, której wejscia sa podlaczone do wyjsc 03 z IOIP i f z IRAB, przy czym stan 1 na tym drugim wejsciu wskazuje, ze informacja zostala wpisana do rejestru IRAB.Wyjscie g6 bramki G6 jest podlaczone do wejscia 1 przerzutnika BS zajety/wolny.Przerwany program CIP przerywania taktowe¬ go jest kontynuowany od podprogramu SP1 (fig. 2), który polega glównie na porównaniu stanów poprzedniego i aktualnego pierwszych wejsc lacz.Przedtem zostana jednak wykonane nastepujace operacje. Poniewaz przerzutnik IIIB' (fig. 14) w procesorze CPB zgodnie z zalozeniem znajduje sie w stanie wlaczenia gdyz nie dziala zaden z pro¬ gramów o wyzszym priorytecie, natomiast miedzy- procesorowy rejestr buforowy IMB jest wolny (po¬ budzone wyjscie e) i poniewaz przerzutnik BS zajety/wolny w IRAB znajduje sie takze w stanie 1, wyjscie g7 bramki I, stanowiace element uru¬ chamiajacy miedzyprocesorowy program przerywa¬ nia wejscia w CPB, zostanie pobudzone, w. wyni¬ ku czego wypadkowy sygnal IIS' przerywania wej¬ scia przerywa dzialajacy w procesorze CPB pro¬ gram, o ile ten ostatni nie jest programem o wyz¬ szym priorytecie, zgodnie z zalozeniem i rozpo¬ czyna miedzyprocesorowy program przerywania wejscia IIIP', który sklada sie z nastepujacych operacji (fig. 14): — odczytanie informacji CIM przerywania tak¬ towego w miedzyprocesorowym rejestrze IRAB i przekazanie tej informacji do miedzyprocesorowe¬ go rejestru buforowego IMB w procesorze CPB dla powiadomienia tego ostatniego o rozpoczeciu pro¬ gramu przerywania taktowego w CPA. Operacja odczytania i przekazania jest sterowana przez roz¬ kaz 01 „odczytac i przekazac" j przedstawiona jest na schemacie jako bramka I G8, której wejscia sa podlaczone do wyjsc 01 w IIIP' i cim w IRAB.Pobudzenie wyjscia g8 tej bramki odpowiada wpi¬ saniu CIM do IMB'; — wyzerowanie przerzutnika BS (fig. 13) zaje¬ ty/wolny rejestru miedzyprocesorowego po przeka¬ zaniu CIM z IRAB, co umozliwia wpisanie ko¬ lejnej infiormaciji do IRAB. Operacja ta jest ste¬ rowana przez rozkaz 02 „wyzerowac" i przez stan wyjscia e rejestru IRAB, przy czym wyjscie e przyjmuje stan 1 w chwili skasowania zapisu w IRAB. Operacja zerowania jest przedstawiona jako bramka I G9, któirej wejscie jest podlaczione do wyjsc 02 w IIIP' i e w IRAB oraz której wyjscie g9 jest dolaczone do wejscia 0 przerzutnika BS zajety/wolny w IRAB. — wlaczanie znacznika TMDF' w procesorze CPB po odebraniu CIM w IMB', to znaczy po wypel¬ nieniu tego rejestru buforowego (1 na wyjsciu f).Operacja ta jest sterowana przez rozkaz 03 „usta¬ wianie" i jest schematycznie przedstawiona jako bramka I G10, której wejscia isa dolaczone do wyjsc 03 z IMB' i f w IMB' oraz której wyjscie glO jest podlaczone do wejscia ustawiajacego TMDF' (fig. 14). Nalezy zaznaczyc, ze te operacje ustawienia wykonuje sie zasadniczo 7 ms po roz¬ poczeciu CIP w CPB. Stan wlaczenia TMDF' nie przeciwdziala ustawieniu TMDS w CPB.Gdy powyzej opisany miedzyprocesorowy progiram13 przerywania wyjscia zostanie zakonczony, konty¬ nuuje isie prcigram CIP przerywania taktowego przez kolejne wykonanie nastepujacych podprogra¬ mów: — jednoczesne przeszukiwanie pierwszych wejsc laczy na przyklad JI11 dla zbadania aktualnych stanów petli obejmujacych te wejscia oraz wej¬ sciowych rejestrów buforowych tych laczy, na przyklad JIB11 dla zbadania. poprzedinijch stanów petli obejmujacych te wejscia oraz porównywa¬ nie tych^ stanów. Opisany podprogram jest repre¬ zentatywny na fig. 2 przez blok SP1 i nie bedzie opisywany szczególowo. Blok ten posiada " dwa wyprowadzenia wyjsciowe lo i lc, które zostaja pobudzone w przypadku wykrycia odpowiednio otwarcia lub zamknieclia obwodu obejmujacego wej¬ scie pierwszego lacza. Otwarcie obwodu lacza okreslone jest przez uprzedni stan 1 (obwód zam¬ kniety) i aktualny stan 0 (obwód rozwarty).. Za¬ klada sie, ze zadne z wyjsc bloku SP1 nie zostalo pobudzone i realizowany jest nastepny podpro¬ gram; — jediniaczesme pnzeszukiwainie diTugich wieijsc la¬ czy, na przyklad JI12, i rejestrów buforowych tych laczy, na przyklad JIB12, oraz porównywanie sta¬ nów uprzednich i aktualnych tych wejsc. Ten pod¬ program jest przedstawiony jako blok SP2 (fig. 3) majacy dwa wyprowadzenia lo ii lc, kitóre zo¬ staja pobudzone w przypadku wykrycia odpowie¬ dnio otwarcia lub zamkniecia obwodu drugiego wejscia lacza w zadanym zespole. Zaklada sie, ze zadne z wyjsc nie zostalo pobudzone wobec czego rozpoczyna sie nastepny podprogram. Stan kazdego JI i JIB sprawdzony jest co 154 ms. Wo¬ bec tego w czasie kazdego dzialania programu CIP sprawdzana jest jedenasta czesc wszystkich nume¬ rów. — jednoczesne przeszukiwanie wejsc zespolów abonenckich i bitów, na przyklad BL1, BL2 zapi¬ sanych w wejsciowych rejestrach buforowych od¬ powiednich zespolów abonenckich na p*zyklad LIB1, LIB2, i porównywanie stanów tych wejsc.Podprogram ten jest przedstawiony na fig. 3 ja¬ ko blok SP3, który posiada dwa wyjscia 0/1 i 1/0, pobudzane w przypadku zaistnienia niezgodnosci 0/1 lub 1/0 miedzy aktualnym i uprzednim stanem wejscia zespolu abonenckiego.Zaklada sie, ze wyjscie 1/0 w SP3 zostaje po¬ budzone w chwili wykrycia zespolu abonenckiego, w którym mikrotelefon zostal podniesiony z wi¬ delek dla dokonania polaczenia miejscowego. Wy¬ tworzony sygnal wymusza rozpoczecie podprogra¬ mu SP4, który sklada sie z nastepujacych opera¬ cji: — odczytanie numeru CGLEN zespolu. wywo¬ lujacego dostarczanego przez SP3 w postaci sygna¬ lu wyjsciowego cglen i przekazanie tej informacji do pamieci buforowej uruchamiajacej laczenie OCH (fig. 10), co stanowi zasygnalizowanie wy¬ krycia zadania i wypelnienia rejestru, oraz do miedzyprocesorowej pamieci buforowej .ICH (fig. 12), co stanowi zasygnalizowanie koniecznosci prze¬ kazania CGLEN do CPB. Operacja ta jest stero¬ wana przez rozkaz 01 i jest schematycznie poka¬ zana na fig. 3 jako bramka I Gil, której wejscia 90213 U 45 50 55 60 65 sa podlaczone do wyjsc 01 z SP4 i cgleu z SP3 i której wyjscie gil jest podlaczane do OCH i ICH. — wpisywanie bitu linii BL1 w wejsciowym reje¬ strze buforowym LIB1 (fig. 10) zespolu abonen¬ ckiego cfta zasygnaMzoiwania, ze zespól ten jest zajety. Operacja ta jest sterowana przez rozkaz 03 i jest schematycznie przedstawiona na fig. 3 jako bramka I G12, której wejscia sa podlaczone do wyjsc 03 z SP4 i f z LIB1 i której wyjscie gl2 jest podlaczone do ustawiajacego wejscia s w LIBL Zaklada sie, ze wyjscie f w LIB1 jest po¬ budzone podczas badania LIBl.Po wpisaniu informacji do miedzyprocesorowej pa¬ mieci buforowej ICH (fig. 12) wyjscie f -tej pamie¬ ci zastaje pobudzione i przerzutnik bistabdkiy IOIP (fig. 12) zostanie przelaczony w stan 1. Jeze¬ li bistabilny przerzutnik BS w IRAB {fig. 13) znaj¬ duje sie w stanie 0 wyjscie g3 bramki G3 zostaje pobudzone w ten sposób, ze wypadkowy sygnal OIS przerywania wyjscia przerywa program- CIP przerywania taktowego i rozpoczyna program IOIP (fig. 9) miedzyprocesorowego przerywania wyjscia po raz pierwszy w czasie aktualnie zarza¬ dzanego laczenia miejscowego. W sposób analogi¬ czny do opisanego wyzej dla CIM numer CGLEN zespolu wywolujacego zostaje przekazany z ICH do IRAB przez bramke I G13 (fig. 9), której wej¬ scia sa podlaczone do wyjsc 01 z K^IP cglen z ICH i iail, a której wyjscie gl3 jest podlaczone do bloku badania przypadku CGLEN w IRAB (fig. 13). Nastepnie przerzutnik^ bistabilny IOIB jest zerowany za pomoca bramki I G5, natomiast przerzutnik BS w IRAB wlacza sie za pomoca bramki I G6.Nalezy zaznaczyc, przelaczenie wejscia iail bramki G13 wskazuje, ze bramka ta objeta jest pierwsza realizacja miedzyprocesorowego progra¬ mu przerywania wejscia IIIP w CPA dla aktual¬ nie realizowanego polaczenia i ze CGLEN zwia¬ zany jest z rozkazem wskazujacym, ze wejsciowy rejestr buforowy zespolu wywolujacego o, nume¬ rze CGLEN musi byc najpierw odszukany w CPB, na podstawie tego numeru dla wpisania bitu li¬ nii w tym rejestrze buforowym.Gdy miedzyprocesorowy program IOIP przery¬ wania wyjscia zostanie zakonczony, kontynuuje sie przerwany program CIP przerywania taktowego, a jednoczesnie w procesorze CPB rozpoczyna sie program IIIP' (fig. 14) miedzyprocesorowego prze¬ rywania wyjscia o ile oczywiscie spelnione zosta-: na wszystkie wyzej wymienione warunki dla wy¬ tworzenia sygnalu IIS' miedzyprocesorowego prze¬ rywania wejscia. W czasie tego programu najpierw numer CGLEN zespolu wywolujacego przekazuje sie z IRAB do miedzyprocesorowego rejestru bu¬ forowego IMB' w CPB poprzez bramke I G14, której wejscia sa podlaczone do wyjsc 01 w IIIP', cglen w IRAB i iii'l, a nastepnie zeruje sie prze¬ rzutnik BS w IRAB. Przelaczenie wejscia iii'l bramki G14 wskazuje, ze bramka ta objeta jest pierwsza realizacja IIIP' w CPB dla aktualnie re¬ alizowanego polaczenia, i ze CGLEN zwiazany jest z rozkazem wskazujacym, ze bit linii z wejsciowe¬ go rejestru buforowego zespolu wywolujacego od¬ powiadajacy CGLEN irmusi byc wipisany w CPB.90213 16 W procesorze centralnym CPB numer CGLEN zespolu wywolujacego pozwala na znalezienie od¬ powiadajacego mu rejestru buforowego, na przy¬ klad LIB'l (fig. 14) i na zaktualizowanie zawarto¬ sci tego bufora przez wprowadzenie bitu BI'l, co wymusza przelaczenie do stanu 1 sygnalizujace zamkniecie obwodu zespolu wywolujacego. Nale¬ zy zaznaczyc, ze dzieki wprowadzeniu bitu BL'l do bufora LIB'l w procesorze CPB równiez sygna¬ lizowane jest zajecie danego zespolu abonenckie¬ go. W ten sposób gdy CPB wykonuje podprogram SP'3 odpowiadajacy SP3 w CPA nie wykryje sie niezgodnosci miedzy stanami obwodu zespolu abo¬ nenckiego, który jest rzeczywiscie zamkniety i bi¬ tem BL'i, który ma wartosc 1, a wiec CPB nie moze zarzadzac wywolaniem, którego przebieg zo¬ stal juz rozpoczety przez CPA.Przerwany podprogram SP3 przerywanie tak¬ towego w CPA kontynuuje sie i zakancza sie. Na¬ stepnie podjeta zostaje realizacja programu CIP przez sprawdzenie zawartosci pamieci buforowej NCDLH zespolu zadanego, przedstawionego na fig.. Operacja ta jest sterowana przez rozkaz 06 i schematycznie jest przedstawiona na fig. 4 jako bramka 1 G130, której wejscia sa dolaczone do wyjsc 06 w CIP i f w NCDLH, a wyjscie £130 jest podlaczone do podprogramu SP21. Stan 1 na wyj¬ sciu l sygnalizuje wpisanie informacji do NCDLH.Jezeli .pobudzenie wyjscia f w NCDLH nie nastapi program CIP przerywania taktowego kontynuuje sie i zakancza sie przez wlaczenie przerzutnika TMDIB przerywajacego laczenie, przy czym ope¬ racja ta jest sterowana przez rozkaz 03 przed¬ stawiony na fig. 4 jako 03, którego wyjscie dola¬ czone jest do wejscia ustawiajacego TMDIB. Dzie¬ ki temu program przerywania laczenia TMDIP moze odbywac sie nadal w procesorze CPA.Nastepnie rozpoczyna sie program normalnego dzialania BLP, obejmujacy nastepujace podpro¬ gramy i operacje, przy czym czestotliwosc powta¬ rzania elementów tego programu jest podwielokro- itnoscia czestotliwosci taJtótowej: — sprawdzenie wartosci stanu licznika M licza¬ cego do jedenastu, zwiazanego z podprogramem SP5, przy czym licznik Cl przelaczany jest co 14 . ms za pomoca generatora taktujacego CL. Opera¬ cja sprawdzania jest sterowana przez rozkaz 06 i jest schematycznie przedstawiona na fig. 4 jako bramka I G126, której wejscia sa podlaczone do wyjsc broku 06 i Cl licznika Cl, a której wyjscie grl26 jest podlaczone do SP5. Wyjscie gI26 pobu¬ dza sie tylko wtedy, gdy licznik Cl uzyska stan zliczen o wartosci jedenascie, 'odpowiadajace 154 ms. W tym momencie uruchomiony zostaje pod¬ program SP5. Nastepnie licznik fcl zostaje wyze¬ rowany. Nalezy zaznaczyc, ze jezeli wejscie gl26 nie zostanie pobudzone sprawdza sie bezposred¬ nio stan licznika C2 jprzedstawionego na fig. 5.Podprogram SP5 obejmuje sprawdzanie bitów HRTB szybkiego czasowania wszystkich rejestrów buforowych RB. Kiedy HRTB danego rejestru ma wartosc zero, wówczas sprawdzany jest HRTB ko¬ lejnego rejestru, a gdy ma wartosc jeden bada sie. bit TCB licznika czasu z tego rejestru bufo¬ rowego, a inne podprogramy SP16 i SP17, które beda opisane pózniej, wykonuje sie w zaleznosci od wartosci TCB, która moze byc 0 lub 1. Po¬ niewaz HRTB danego irejeistim sprawdza sie co 154 ms, wiec TCB w rejestrze, którego HRTB ma wartosc 1 równiez sprawdza sie co 154 ms. Pod¬ program SP5 jest przedstawiony na fig. 4 jako blok o wyjsciach 0 i 1, które pobudza sie, gdy TCB badanego rejestru RB wynosi odpowiednio 0 lub 1. Zaklada sie, ze HRTB wszystkich rejestrów w wynosza 0, wskutek tego rozpoczyna sie nastepny podprogram. — sprawdzanie wartosci stanu zliczen licznika C2 liczacego do jedenastu, zwiazanego z podpro¬ gramem SP6, przedstawionym w postaci bloku na fig. 5, przy czym' licznik ten jest przelaczany co 14 ms, przez generator taktowy CL. Operacja sprawdzania jest sterowana przez rozkaz 06 podo¬ bnie jak w przypadku licznika Cl, za pomoca bramki I G127, której wyjscie gl27 jest podlaczo- ne do SP6. Zgodnie z zalozeniem uruchomienie SP6 nastepuje po pobudzeniu wyjscia gl27, po którym nastepuje wyzerowanie licznika C2. Gdy wyjscie gl27 nie "zostanie pobudzone, nastepuje operacja sprawdzania licznika C3 przedstawionego na fig. 5.Podprogram SP6 (fig. 5) polega na badaniu bi¬ tów TB taktowania w rejestrach buforowych po¬ mocniczych^ ARB. Gdy TB w danym ARB ma wartosc 0 przechodzi sie do badania nastepnego re- jestru pomocniczego, a gdy IB ma wartosc 1 wy¬ konuje sie drugi podprogram SP25. TB kazdego z rejestrów pomocniczych bada sie co 154 ms. Pod¬ program SP6 jest przedstawiony jako blok o wyj¬ sciach 0 i 1, które pobudza sie gdy TB badanego rejestru pomocniczego wynosi odpowiednio 0 lub 1. Zaklada sie, ze TB wszystkich badanych ARB jest równe 0 i wskutek tego wykonuje sie naste¬ pny podprogram. — sprawdzanie stanu zliczen licznika C3 licza- 40 cego do jedenastu zwiazanego z SP7 (fig. 5), przy czym licznik C3 jest przelaczany co 14 ms przez generator taktowy C7. Ta operacja sprawdzana jest sterowana przez rozkaz 06, przedstawiony na fig. 5 w postaci bloku i bramke I G128. Zgodnie 45. z zalozeniem uruchomienie operacji, sprawdzania C3 nastepuje po pobudzeniu wyjscia gl28. Naste¬ pnie zeruje sie licznik C3. Jezeli gl28 nie zmie¬ ni stanu przechodzi sie bezposrednio do spraw¬ dzania stanu licznika C4. 50 Podprogram SP7 -polega na badaniu bitów HRTB szybkiego czasowania nadzorczych rejestrów buforowych SB. Gdy HRTB bufora nadzorczego jest równe 0, HRTB nastepnego bufora nadzorcze¬ go poddaje sie badaniu, natomiast w przypadku 55 gdy HRTB takiego bufora ma wartosc 1 bada sie TC tego bufora i ewentualnie wykonuje sie pod- programowy SP29 i SP30. Z powyzszego wynika, ze w rejestrze nadzorczym, w którym HRTB ma wartosc 1 bada sie IC co 154 ms. Podprogram 60 SP7 jest przedstawiony na fig. 5 jako blok posia¬ dajacy dwa wyjscia 0 i .1, które pobudza sie gdy HRTB badanego bufora nadzorczego SB sa równe 0 dub 1. Zaklada sie, ze HRTB kazdego SB jest równe 0, co wymusza przejscie do nastepnego pod- 65 programu.17 — sprawdzanie stanu zliczen licznika C4 licza¬ cego do jedenastu, zwiazanego z podprogramem ' utworzonym przez operacje 06 (fig. 6), przy czym licznik ten jest przelaczany równiez co 14* ms przez generator taktowy CL. Ta operacja sprawdzania przedstawiona jest na fig. 6 jako blok 06 i bram¬ ka I G129, której wyjscie gl29 jest podlaczone do wejscia uruchamiajacego bloku 06. Uruchomienie nastepuje po przelaczeniu wyjscia gl29. Nastepnie zeruje sie licznik C4. Gdy wyjscie gl29 nie zo¬ stanie pobudzone przechodzi sie bezposrednio do badania stanu iicznika C5 przedstawionego na fig. 6, co Ii54 mis 'nastepuje sprawdzalnie stanu pamieci "buforowej uruchamiajacej laczenie OCH, przedsta¬ wionej na fig. 10, do której wpisuje sie numery zespolów wywolujacych. Operacja ta jest sterowa¬ na przez -rozkaz 06 i schematycznie jest -przedsta¬ wiona na fig. 6. Jako bramka I G181, której wej¬ scia sa podlaczone do wyjsc 06 w CIP i f w OCH i której wyjscie gl31 jest podlaczone do SP8. Stan pobudzania wyjscia f w OCH sygnalizuje, ze w OCH wpisany jest co najmniej jeden numer CHLEN. W. takim przypadku nastepuje uruchamia¬ nie podprogramu SP8 (fig. 6) skladajacego sie z nastepujacych operacji: — odczytanie zawartosci bloku pamieci MB2 (fig. 6) pamieci glównej, w której wpisany jest adjes RBA wolnego rejestru buforowego RB i wykrycie na podstawie tego adresu odpowiednie¬ go rejestou RB. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona na fig. 6 jako bramka I G15, której ^wejscia sa do¬ laczone do wyjsc OS-z SP8 i rba bloku pamieci MB2 i której wyjscie gl5 jest podlaczone do wol¬ nego rejestru buforowego RB (fig. 11), przez we¬ zel Ml. Stan pobudzenia wyjscia f rejestru bufo¬ rowego RB sygnalizuje wykrycie odpowiedniego rejestru buforowego lub stan zapytywania; reje¬ stru roboczego WR (fig. 11), w którym magazy¬ nuje sie okresowo te informacje. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawiona na fig. 6 jako bramka I G132, któ¬ rej wejscia sa podlaczone do wyjsc 01 z SP8 i rba z MB2 oraz której wyjscie gl32 jest podlaczo¬ ne do zespolu badania przypadku RBA w WR przez wezel Ml; — wpisywanie bitu LRTB wolnego czasowania do wykrytego rejestru RB (fig. 11). Operacja ta jest sterowana przez rozkaz 03 i jest schematycz¬ nie przedstawiona jako bramka I G48, której wej¬ scia sa podlaczone do wyjsc 03 z SP8 i f z RB i której wyjscie g48 jest podlaczone do wejscia ustawiajacego w bloku LRTB rejestru RB przez wezel M10. Jezeli LRTB danego rejestru ma war¬ tosc 1 bit licznika czasu TCB bada sie w przybli¬ zeniu co 15 s za pomoca podprogramu normalnego dzialania SP10; — odczyt numeru CGLEN zespolu wywolujace¬ go w OCH (fig. 10) i przekazanie go wykrytego re¬ jestru buforowego RB. Operacja ta jest sterowa¬ na przez rozkaz 01 i jest schematycznie pokazana jako bramka I G16, której wejscia sa podlaczone do wyjsc 01 z SP8, f z RB i cglen z OCH i któ¬ rej wyjscie gl6Jest podlaczone do zespolu badania przypadku CHLEN w RB; . 90213 18 — zapytanie tablicy NALT (fig. 11) Mmii prawi¬ dlowa/nieprawidlowa za pomoca numeru CGLEN zespolu wywolujacego zapamietanego w, OfiljL Operacja ta jest sterowana przez rozkaz 06 i jest schematycznie przedstawiona jako bramka I G17, której wejscia sa podlaczone do wyjsc 06 w SP8 i cglen w OCH i której wyjscie gl7 jest podlaczo¬ ne do wejscia NALT przez wezel M3. Rozkaz 06 -steruje takze jednym wejsciem bramki I G18, któ- rej drugie wejscie jest podlaczone do wyjscia n z NALT, przy czym to drugie wyjscie pobudza sie gdy linia przez która NALT bylo zapytywane, jest linia prawidlowa.Zaklada sie, ze linia wywolujaca jest linia pra- widlowa i pobudza sie w ten sposób wyjscie gl8 bramki G18 dzieki czemu wykonuje sie podpro- ' gram SP9 (fig. 6), zawierajacy nastepujace opera¬ cje: — odczytanie RBA w WR (fig. 11) i przekaza- ' nie tej informacji do pamieci buforowej ukladu laczenia RMDH (fig. 12). Operacja ta jest sterowa¬ na przez rozkaz 01 i jest schematycznie przedsta¬ wiona przez bramke I G19, której wejscia sa pod¬ laczone do wyjsc 01 z SP9 i rba z rejestru robo- czego WR i której wyjscie gl9 jest podlaczone do zespolu badania przypadku RBA w TMDH przez wezel M4. Przekazanie RBA do TMDH sygnalizu¬ je, ze ten RBA musi byc przetworzony jak,naj¬ szybciej wedlug programu przelaczania asynchro- nicznego czyli programu przerywania laczenia TMDIP w zasiegu procesora CPA i TMDA1, Wtóry znajduje sie w tym samym urzadzeniu peryferyj¬ nym co. zespól wywolujacy. — kolejne przelaczanie rozkazu sekwencji reje- stru buforowego RB (fig. 11) do jego pierwszego polozenia, w którym pobudzone zostaje wyjscie sl co wskazuje, zc zespól musi byc podlaczony do wolnego lacza przez program przerywania lacze¬ nia. Operacja ta -jest sterowana przez rozkaz' 07 40 i jest schematycznie przedstawiona Jako bram¬ ka I G49, której wejscia sa podlaczone do wyjsc o7 z SP9 i f z RB przez /wezel M5.W dalszym ciagu program normalnego dziala¬ nia BLP obejmuje nastepujace operacje i -podpro- 45 gramy (fig. 6), które sa wykonywane po kolei, gdy powyzej opisane podprogramy SP8 i SP9 skon¬ cza sie i gdy, nie zaistnieje inny program o wyz¬ szym priorytecie: — sprawdzanie stanu zliczen licznika C5 liczace- so go do 1072 zwiazanego z podprogramem SP10, przy czym licznik ten jest przelaczany co 14 ms przez generator taktowy CL. Ta operacja spraw¬ dzania jest sterowana przez rozkaz 06 i jest sche¬ matycznie przedstawiona jako bramka I G139, któ- 55 irej wejscia sa podlaczone do wyjsc 06 bloku 06 i o5 lAcznfika C5 d której wyjscie gl39 jest pod¬ laczone do SP10. Wyjscie gl39 pobudza sie tylko wtedy, gdy licznik C5 osiagnie stan zliczen 1072 odpowiadajacy 1071X14 ms lub okolo 15 s. Wów- .C° czas, zgodnie z zalozeniem uruchomiony zostaje podprogram SP10. Gdy wyjscie gl39 nie zostanie • pobudzone przechodzi sie bezposrednio, do badania licznika C6.Podprogram SP10 polega na sprawdzaniu LRTB 65 rejestrów buforowych RB. Kiedy LRTB jest ró-19 90213 » wne 0, bada sie LRTB nastepnego rejestru, nato- imisst gdy LRTB ma wartosc 1 bada isie bit TCB lleznlka czasowego. Zaleznie od wartosci TCB 0 lub 1, wykonuje sie nastepnie inny podprogram.Podprogram SP10 jest przedstawiony jako blok posiadajacy dwa wyjscia 0 i 1, które pobudza sie gdy TCB z badanego RB ma wartosc odpowiednio 0 lub 1. Poniewaz LRTB i TCB z badanego RB (fig. 11) sa odpowiednio równe 1 (ustawione pod¬ czas SP8) lub 0, pobudza sie wyjscie 0 z SP10 i dzieki temu wykonuje sie nastepujacy podpro¬ gram SP11, Podprogram ten obejmuje wpisywanie TCB do RB i jest sterowany przez rozkaz 03.Schematycznie jest on przedstawiony jako bram¬ ka 1 G59, której wejscia sa podlaczone do wyjsc 03 z SP11 i f z badanego RB przez wezel M19; — sprawdzanie stanu zliczen licznika C6 licza¬ cego do 8572, wspólpracujacego z podprogramem SP12 i przelaczanego co 14 ms za pomoca zegara x CI. Ta operacja sprawdzania jest przedstawiona jako blok 06 i bramka I G140, której wyjscie gl40 jest podlaczone do SPi2, który jest wykonywany po pobudzeniu wyjscia gl40. Dzieje sie to wtedy, gdy C6 osiaga stan zliczen 8572, odpowiadajacy 8571X14 mx czyli okolo, 2 minutom. Po wykonaniu SP12 licznik C6 zostaje wyzerowany.Podprogram SP12 polega na badaniu bitów LRTB powolnego czasowania w nadzorczych reje¬ strach buforowych SB. Gdy LRTB.bufora nadzor¬ czego jesit rówiie 0, to bada sie LRTB nastepne¬ go bufora .nadzorczego, natomiast gdy LRTB jest równe 1 bada sie TC tego rejestru buforowego i ewentualnie wykonuje sie dalsze operacje. Z po¬ wyzszego wynika, ze w rejestrze nadzorczym z LRTB o wartosci 1 sprawdza sie TC co 2 minuty.Podprogram SP12 jest przedstawiony jako blok posiadajacy dwa wyjscia 0 ii,, które pobudza sie gdy LRTB badanego bufora- SB nadzorczego jest równe odpowiednio 0 lub 1. Zaklada sie, ze LRTB wszystkich badanych SB jest równe 0.W chwili zakonczenia pierwszych 7 ms okresu taktowego rozpoczyna sie program CIP' przerywa¬ nia taktowego w procesorze CPB, dzieki czemu w ten sam sposób jak opisano powyzej dla pro¬ cesora CPA informacja CIM' przerywania takto¬ wego, wskazujaca poczatek tego CIP', zapisana zastaje najpierw w paimieci buforowej ICH' (fig. 13) ipTocesoira CPB, a nastejpnie przekazana do reje¬ stru IRBA (fig. 13) w wyniku dzialania miedzy- procesorowego programu IOIP' przerywania wyj- * s?ia w procesorze CPB, nastepnie kontynuowany jest przezwany program CIP' w CPB ale jednoczesnie w procesorze CPA realizowane sa nastepujace ope¬ racje. Kiedy miedzyprocesorowy rejestr buforowy IMB (fig. 12) w procesorze CPA jest wolny (po¬ budzone wyjscie e) natomiast miedzyproceso¬ rowy przerzutnik dwustabilny IIIB (nie pokazany) przerywania wejsciem w procesorze CPA znaj¬ duje sie w stanie 1, dzieki temu, ze nie istnieje program wyzszego priorytetu i poniewaz przerzut¬ nik BS' zajety/wolny w IRBA przelaczony jest do stanu 1 po przekazaniu CIM', wyjscie bramki I G20 (fig. 13) aktywuje sie, co powoduje urucho¬ mienie miedzyprocesorowego programu przerywa¬ nia wejscia tak, ze wypadkowy sygnal IIS prze^ rywania wejscia przerywa program dzialajacy w procesorze CPA i rozpoczyna miedzyproceso- rowy program IIIP (fig. 9) przerywania wejscia.W analogiczny sposób, tak jak to opisano po- wyzej dla procesora CPB, program ten steruje przekazywaniem wiadomosci CIM' przerywania zegarowego z IRBA (fig. 13) do miedzyprocesoro¬ wego rejestru IiMB (fig. 12) w procesorze CPA, co schematycznie pokazano jako bramke I G21. Na- io stepnie przerzutnik ¦ dwustabilny BS' w IRBA ze¬ ruje sie gdy rejestr ten oprózni sie, co na sche¬ macie przedstawiono jako bramke I G22, i osta¬ tecznie wlacza sie rózne znaczniki TMB takie jak TMDF (fig. 12) z TMDA1 po wpisaniu CIM' do IMB, co przedstawiono jako bramke I G23.Po zarejestrowaniu w TMDH (fig. 12) adresu RB zgodinlie z zalozeniem pobudzone zastaje wyjscie f tego ostatniego, wlaczenie znacznika TMDF w ukladzie sterujacym TMDA1, do którego mu^si byc przekazane RBA oraz pobudzenie wyjscia g24 elementu I G24. Tym samym wlacza sie prze¬ rzutnik blokujacy TMDS w TMDA1 wskazujac w ten sposób, ze informacja musi zostac przeka¬ zana do TMDA1. Jezeli jednak TMDA1 jest zajety, co jest sygnalizowane przez BIB znajdujace sie w stanie ustawienia lub gdy TMDS' lub BIB' z TMDB1 istniejace w tym samym urzadzeniu pe¬ ryferyjnym PM1 i zwiazane z CPB znajduja ^sie w stanie ustawienia, informacja nie moze zostac przekazana.Stan uprzed/ni musi byc sprawdzany, aby TMDAl mógl kontynuowac i zakonczyc operacje juz roz¬ poczete podczas drugiej polowy okresu, poprzed¬ niego przedzialu taktowego 14 ms, a poza tym aby procesory CPA i CPB, które sa zwiazane z TMDAl i TMDB1 nie przeprowadzaly jednoczesnie ope¬ racji sterowania w czesci SN1 sieci przelaczajacej tego samego urzadzenia peryferyjnego PM1. W na¬ stepstwie czego w przypadku powyzszym potrzeba 40 wykonania programu przerywania ukladu testo- wania-cechowania i kierowania jest mozliwe tylko wtedy, gdy TMDS znajduje sie w swoim stanie 1 i gdy BIB, BIB' i TMDS' znajduja sie w swoich stanach ustawienia ponownego. Jak sie domnie- 45 mywa, ze jest to przypadek, ze pobudza sie wyj¬ scie bramki G25, a bramka ta tworzy pierwsze, pomocnicze sterowanie przelaczania asynchronicz¬ nego lub zródlo przerywania TMD istniejace w TMDAl. Podczas pracy zródlo to wymaga dla 50 wykonania pierwszego przelaczania asynchronicz¬ nego lub sterowania .programu przerywania prze¬ kazania informacji z procesora CPA do TMDAl.Kazdy obwód jakim jest TMDAl posiada takze drugie pomocnicze' zródlo eoo przerywania TMD 55 (fig. 12), które podczas pracy wymaga dla wyko¬ nania sterowania drugiego programu przerywania TMD przekazywania informacji z TMDAl do pro* cesora CPA.Wyjscia powyzszego pierwszego (G25) i drugie¬ go goc (eoo) pomocniczego zródel przerywania TMD sa podlaczone do pierwszego i drugiego wejscia pierwszego mieszacza M6 i w ten sposób jego wyjscie pobudza sie gdy TMDAl potrzebuje wy¬ konac pierwszy lub drugi program przerywania 65* TMD. Wyjscia, pierwszych mieszaczy zwiazane21 2 róznymi obwodami TMDA1 do TMDAn dla TMD, same zwiazane z procesorem CPA, sa podlaczone do drugiego mieszacza M7, którego wyjscie two¬ rzy wejscie bramki iloczynu logicznego G26, któ¬ rej drugie wejscie jest . pobudzane gdy TMDIB znajduje sie w swoim stanie ustawienia, to zna¬ czy, gdy nie istnieje program, i wyzszym priory¬ tecie niz istniejacy program przerywania w CPA.Bramka G26 tworzy glówne zródlo przerywania TMD." ¦ " '" - Nalezy zaznaczyc, ze pomocnicze zródla przery¬ wania TMD istniejace w TMDB1—TMDBn sa pod¬ laczone w tan sam sposób, jak tamte zawarte w TMDA1—TMDAn, i ze distnileje takze jedna glówne zródlo przerywania TMD.Z powyzszego wynika, ze glówne zródlo prze¬ rywania G26 zwiazane z CPA moze tylko opero¬ wac w przypadku gdy' informacja musi byc prze¬ kazana z CPA do obwodu TMD jakim jest TMDA1, podczas drugiej polowy okresu przedzialu czaso¬ wego 14 milisekund, uplywajacego miedzy dwoma kolejnymi poczatkami dwóch programów przery¬ wania zegarowego w CPA. To samo dotyczy glównego zródla przerywania zwiazanego z CPB.Poniewaz poczatki programów przeifywania zegaro¬ wego CPA i CPB cipóznia sie o 7 milisekund jas¬ nym jest, ze procesor CPA i CPB posiadaja inne dostepy do czesci sieci przelaczajacej kazdego urza¬ dzenia. Jasnym jest, ze jeden procesor moze wspólpracowac z wiazanym obwodem TMD Urza¬ dzenia podczas gdy jednoczesnie drugi procesor wspólpracuje ze zwiazanym obwodem TMD dru¬ giego urzadzenia poniewaz bramka G25 realizuje tylko wykluczenie miedzy obwodem TMD tego samego urzadzenia.Z powyzszego wynika takze, to, ze glówne zródlo przerywania G26 zwiazane z CPA jest dopuszczo¬ ne do wziecia udzialu w operacji w przypadku gdy informacja musi byc przekazana z obwodu TMD do CPA, gdy TMDIB znajduje sie w swoim stanie 0, to znaczy, gdy istnieje program prze¬ rywania o wyzszym priorytecie niz program prze¬ rywania TMD. Nie. ma mozliwosci zaistnienia ko¬ lizji miedzy procesorami CPA i CPB od chwili gdy istnieja tam dwa równoczesne wywolania, jed¬ no jest pewne, ze pochodza one z obwodów TMD przynaleznych do róznych urzadzen.Dalej nalezy zaznaczyc, ze obwody TMD sa zwia¬ zane z kazdym procesorem w tym celu, aby do¬ konywaly operacji asynchronicznych, które nie wymagaja interwencji tego procesora. Tak wiec w czasie tych operacji nie zuzywa sie czasu pracy procesora.Dzieki pobudzeniu wyjscia bramki G25 i gdy domniemywa sie, ze TMDIB znajduje sie w swo¬ im stanie ustawienia, pobudza sie wyjscie bram¬ ki G26. Wypadkowy sygnal przerywania TMD rozpoczyna podprogram TMDIP1 (fig. 7) przery¬ wania TMD, który polega na skasowaniu wyjsc bramki G25 i wyprowadzen eoo obwodów z TMD- i na rozpoznaniu wsród nich pobudzonego wypro¬ wadzenia. Operacje te sa sterowane przez rozkaz 18, który jest przedstawiony za pomoca bloku z dwoma wyjsciami 031 i 082, które musza byc jak sie domniemywa, pobudzone, gdy pobudzone wyj- 90213 22 scie bramki G25 z TMDA1 i pobudzone wyjscie eoo z TMDAl postaly odpowiednio dobrane.Jak sie domniemywa wyjscie 081 jest pobudzone.Dzieki temu podprogram TMDIP1 przerywajacy TMD nastepuje przez wykonanie podprogramu TMDIP2 z TMD, który razem z fMDIP1 tworzy powyzej wspomniany pierwszy podprogram TxVTD przerywania. Podprogram ten sklad sie z naste¬ pujacych operacji: !0 — ustawienie dwustanowego urzadzenia ' BIB ' zajety/wolny z TMD (fig. 12) nie' pozwalajac na wytworzenie sygnalu przerywania. TMD w rozwa¬ zanym TMDA1. Operacja ta jest sterowana przBz rozkaz 03 przedstawiony za pomoca bloku podla- czonego do wejscia 1 z BIB; — odczytanie RBA w TMDH (fig. 12) i poszu¬ kiwanie RB (fig. 11) za pomoca tego adresu. Ope¬ racja ta jest sterowana przez rozkaz 05 i jest sche¬ matycznie przedstawiona przez bramke iloczynu logicznego G27, której wejscia sa, podlaczone do wyjsc o5 z TMDIP2, sl—2, s4—5 z RB i rba z TMDH i której wyjscie g27 jest podlaczone do RB przez mieszacz Ml. Nalezy zaznaczyc, ze wyj¬ scie sl—6 z RB pobudza sie gdy ich SEO znaj- duje sie w Swoim wlasciwym polozeniu od 1 do G.Obecnie SEO jest w polozeniu 1 tak, ze pobudzi sie wyjscie sl. — odczytanie RBA w TMDH i przekazanie tej informacji do bufora TMD3 (fig. 12) z TMD. Ope- racja ta jest sterowana przez rozkaz 01 i jest sche¬ matycznie przedstawiona przez bramke iloczynu logicznego G28, której wejscia sa podlaczone dq wyjsc 01 z TMDIP2, sl—2, s4—5 z RB i rba z TMDH i której wyjscie g28 jest podlaczone do grupy RBA z TMDB.Nalezy zaznaczyc, ze przekaznie RBA do TMDB dokonuje sie w celu umozliwienia odnalezienia odpowiedniego rejestru RB kiedy operacja TMD zostala zakonczona co bedzie zrozumiale pózniej. 40 — odczytanie pierwszego kolejnego rozkazu (podlacz linie wywolujaca do wolnego zespolu po¬ laczeniowego w systemie crossbar) w znalezionym buforze RB rejestru i przekazanie tego kolejnego rozkazu do rejestru RMDRA (fig. 12) bufora TMD 45 przez rejestr zewnetrzny PRA1. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G29, której wyjscia sa podlaczone do wyjsc 01 z TMDIP2 i f i sl ze znalezionego RB, której wyj- 50 scie g29 jest przylaczone do wejscia TMDRA przez mieszacz M8, szyne zbiorcza BA i zewnetrz¬ ny rejestr PRAl, a druga szyna zbiorcza, rejestr sa tylko pokazane na fig. 1.Kolejny rozkaz polega na poszukiwaniu- wolnego 55 toru miedzy linia wywolujaca i wolnym zespolem polaczeniowym w systemie crossbar (operacja te¬ stowania) i na ustaleniu tego toru (operacja ce¬ chowania i kierowania). Podczas wykonywania operacji testowania TMD i CPA dzialaja na linii, 60 co znaczy, wymieniaja one wzajemnie informacja dotyczaca wykonanego testowania bez wymaga¬ nego przerywania TMD. Operacje testowania wy¬ konuje sie przez urzadzenie testowe z TMDAl, które poszukuje wolnego toru miedzy linia wywo- « lujaca i wolnym zespolem polaczeniowym w sy-90213 23 U stemie crossbar przez zapytanie sieci. Przy koncu tej operacji testowania tozsamosc toru jest prze¬ kazana do urzadzenia cechujaco-kierujacego z TMDA1 i adres wybranego zespolu polaczenio¬ wego JA w systemie crossbar jest wpisany do bu¬ fora RB rejestru. Druga operacja jest pokazana schematycznie przez strzalke oznaczona T na wej¬ sciu grupy JA z RB. Gdy ta operacja testowania zakonczy sie, TMD odlacza sie z CPA i konty¬ nuuje sie przerwany program.Tymczasem TMD wykonuje powyzsza operacje cechowania i kierowania przez ustalenie polacze¬ nia miedzy linia wywolujaca i zespolem polacze¬ niowym w systemie crossbar jak opisano w jed¬ noczesnie zlozonym zgloszeniu patentowym, o tej samej dacie i pod tytulem: „Automatyczny uklad przelaczajacy, uklad rozeznawczy i obwody kon¬ trolne" (A. Lauwers—M. Van Brussel 2—1). Wsku¬ tek tego pobudza sie powszechnie znany przekaz¬ nik oidlaczny Cor zwiazany z linia. Od tego mo¬ mentu nie ma mozliwosci rozpoznania stanu petli linii wywolujacej przez skanowanie wejscia od¬ powiedniej linii, poniewaz urzadzenie skanujace linie nie ma dostepu do wejscia tej linii wskutek zmiany polozenia zestyków wspólpracujacego prze¬ kaznika odlacznego (nie pokazany). Nalezy zazna¬ czyc, ze podczas powyzszego ustalania polaczenie przez obwód TMD wykonuje sie w CPA wiele programów przerywania zegarowego i programów podstawowych.Na poczatku kazdego programu przerywania ze¬ garowego dwustanowe urzadzenie BIB (fig. 12) zajety/wolny pozostaje w swoim stanie 1. Gdy ustalenie polaczenia skonczylo sie, pobudza sie wyprowadzenie eoo (fig. 12) wyjscia zakonczenia Operacji z TMDRA (drugie pomocnicze zródlo przerywania TMD) w ten sposób BIB (fig. 12) ustawia sie ponownie i pobudza sie wyjscie g26 bramki G28 (glówne zródlo przerywania TMD) przez mieszacze M6 i M7 gdy pobudza sie wyjscie 1 z TMDIB jak sie domniemywa. W ten sposób na¬ lezy wykonac drugi podprogram TMDIP1,3 prze¬ rywania TMD. W ten sam sposób jak to opi¬ sano powyzej, najpierw wykonuje sie TMDIP1 lecz w tej sytuacji pobudza sie wyjscie 082 i w ten sposób rozpoczyna sie i wykonuje sie podprogram TMDIP3 (fig. 8) przerywania TMD obejmujacy nastepujaca operacje. W ten sposób wejscie sl znajdujace sie w zasiegu bramek zgodnie z domnie¬ mywaniem, pobudza sie, poniewaz operacja TMD dotyczy jeszcze pierwszego kolejnego rozkazu. — odczytanie RBA w TMDB (fig. 12) i znale¬ zienie powyzszego RB za pomoca tego adresu.Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bramke iloczy¬ nu logicznego G31, której wejscia sa podlaczone do wyjsc 05 z TMDIP2, sl—2, s4—5 z RB i rba z TMDB i której wyjscie g31 jest podlaczone do RB (fig. 11) przez mieszacz Ml; — odczytanie RBA w TMDB (fig. 12) i prze¬ kazanie tego adresu do TMDH (fig. 12) wykazujac w ten spoisób, wymagane wykonainie innego pierwszego podprogramu przerywania TMD. Ope¬ racja ta jest sterowana przez rozkaz 01 i jest sche¬ matycznie przedstawiona przez bramke iloczynu logicznego G133, której wejscia sa podlaczone do wyjsc ol z TMDIP8, rba z TMDB i sl, s4 z RB.Wyjscie gl33 bramki jest podlaczone do zespolu badania przypadku RBA z TMDH przez mie- szacz M4; — odczytanie RBA w TMDB i przekazywanie tego adresu do WR (fig. 11) przedstawione przez bramke iloczynu logicznego G33, której wyjscia sa podlaczone do wyjsc 01 z TMDIP3, sl z RB io i rba z TMDB i której wyjscie &33 jest podlaczone do zespolu badania przypadku RBA z WR przez mieszacz M13; — odczytanie adresu JA zespolu polaczeniowego w systemie crossbar w znalezionym RB i znale¬ zienie przylaczonego bufora JSB (fig. 10) stanu zespolu polaczeniowego w systemie crossbar za pomoca .tego adresu. Po znalezieniu, schematycz¬ ne wyjscie f tego JSB pobudza sie jak sie domnie¬ mywa. Operacja ta jest sterowana przez rozkaz 05 si jest ischematycznie przedstawiona przez bramke iloczynu logicznego G34, której wejscia sa 'podla¬ czone do wyjsc 05 z TMDIP3, f, sl i ja z RB i której wyjscie g34 jest przylaczone do wejscia JSB przez mieszacz M9; — odczytanie adresu Ja zespolu polaczeniowego w systemie crossbar w znalezionym RB i prze¬ kazanie tego adresu do ICH (fig. 12) wskazujac w ten sposób, ze Ja musi byc przekazane do CPB.Operacja ta jest sterowana przez rozikaz 01 i jest schematycznie przedstawiona przez bramke ilo¬ czynu logicznego G35, której wyjscia sa podlaczo¬ ne do iwyjsc 01 z TMD1P3, f, sl z RB i której wyjscie g35 jest podlaczone do zespolu badania przypadku JA z ICH przez mieszacz Mil; — ponowne ustawienie bitu B, znalezionego JSB, w ten sposób ponowne ustawienie bitu wskazuje, ze przygotowuje sie polaczenie przez odpowiedni procesor CPA. Operacja ta jest sterowana przez 40 rozkaz 02 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G36, której wyjscia sa podlaczone do wejsc G2 z TMDIP3, f i sl z RB i której wyjscie g36 jest podlaczone do zespolu badania przypadku B z JSB; 45 — odczytanie RBA w WR i przekazanie tego adresu do znalezionego JSB. Operacja ta jest ste¬ rowana przez rozkaz 01 i jest schematycznie przed¬ stawiona przez bramke iloczynu logicznego G37, której wejscia sa podlaczone do wyjsc 01 50 z TMDIP3, rba z WR, f z JSB i sl z RB i której wyjscie gS7 jest podlaczone do zespolu badania przypadku RBA z JSB. Przy odbiorze RBA w JSB jego faza P jest taktowana (nie pokazana) z jego pierwszym stanem 001 wykazujac, ze zarzadzane 55 polaczenie jest w fazie bufora rejestru. Dzieki temu pobudza sie schematycznie wyprowadzenie wyjscia pi z JSB jak sie domniemywa. — odczytanie fazy P (szczególniej pi) z powyz¬ szym JSB i przekazanie tej informacji do ICH 60 (fig. 12) wskazujac w ten sposób, ze P musi byc przekazane do CPB. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawio¬ na przez bramke iloczynu logicznego G38, której wejscia sa podlaczone do wyjsc 01 z TMDIP3, f 65 z JSB, sl z KB i pi z JSB i której wyjscie jest 3525 90213 *6 podlaczone do zespolu badania przypadku P z ICH przez mieszacz M12. — ostatecznie, taktowanie kolejnego znalezio¬ nego rejestru RB do jego drugiego polozenia. Ope¬ racja ta jest sterowana przez rozkaz 07 ,i jest sche¬ matycznie pokazane przez bramke iloczynu logicz¬ nego G22, której wejsiiJa sa podlaczone do wyjsc o7 z TMDIP3, sl^2, s4—5 i f z RB i której wyjscie gZZ jest podlaczone do zespolu badania przypadku SEQ z RB przez mieszacz M5. Nastepny znajduje sie obecnie w swoim drugim polozeniu, w którym pobudza sie wyjscie s2 i który wskazuje, ze w ze¬ spole polaczeniowym w systemie crossbar, mostek zasilajacy musi byc podlaczony do linii wywolu¬ jacej i ze dzwiekowy sygnal zgloszenia centrali musi byc- poslany do abonenta wywolujacego.Dzieki ICH zawierajacemu JA i P (pi) i gdy inne juz powyzej opisane potrzebne stany sa uzys¬ kane, sygnal CIS przerywania wyjscia procesora posredniego rozpoczyna IOIP (fig. 9). Podczas wy¬ konywamia tego drugiego CaF dla przetwarzanego wywolania (pobudzone ioj2) a ,JA i P (pi) zapa¬ mietane w ICH sa przekazywane do IRAB (fig. 13) przez bramke iloczynu logicznego -G40 do G41 (fig. 9). Ten program przerywania jest zupelnie analogiczny do IOIP opisanego juz powyzej i nie jest przeto opisywany szczególowo.Przerwany program w CPA jest wówczas kon¬ tynuowany. Tymczasem JA - i P zapamietane w IRAB sa przekazywane do IMB' (fig. 14) pro¬ cesora CPB podczas programu IIIP' (fig. 14) prze¬ rywania wejscia i przez bramke iloczynu logicz¬ nego G43 i G44. Takze ten program nie jest opi¬ sywany szczególowo, poniewaz jest to analogiczne do IIIP' opisanego powyzej.Pt odebraniu w IMB' z CPA, JA pozwala na znalezienie odpowiedniego bufora JSB' stanu ze¬ spolu polaczeniowego w systemie crossbar, po któ¬ rym P jest wpisane do JSB7. Ponliewaz P jest faza nufora rejestru, pobudza sia wyjscie pi z JSB' wskazujac, ze polaczenie jest przygotowywane przez inny procesor CPA. Infonm-aeja pi fi B umozliwi CPB do dalszego zarzadzania przygoto¬ wywania polaczen przez CPA gdy drugi procesor dziala nieprawidlowo, jak to bedzie pózniej opi¬ sane. Nalezy zaznaczyc, ze znalezienie JSB' za pomoca JA i wpisanie P i ustawienie B w zna¬ lezionym JSB' sa wykonywane przy pomocy ste¬ rowania rozkazów zawsze powiazanych z przeka¬ zywana informacja z jednego procesora do dru¬ giego. f Przerwany program w CPA kontynuuje sie jak to podano powyzej. T_VIBH zawiera RBA kiedy w pewnym momencie spelnia sie wymagane wa¬ runki, majacy miejsce program jest przerwany i pierwszy podprogram TMDIP1,2 (fig. 7) dla TMD jest wykonywany, a który sklada sie z powyzej opisanych operacji: 03: ustawienie BIB; 05 (bramka G27): znalezienie RB; Cl (bramka G28): przekazanie RBA z TMDH do TMDB; oraz nastepujace operacje innego rodzaju: — odczytanie drugiego kolejnego rozkazu (pod¬ lacz mostek zasilajacy i wyslij dzwiekowy sygnal zgloszenia centrali) w znalezionym buforze RB re¬ jestru i przekazanie tego kolejnego rozkazu do TMDRA. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie pokazana przez bramke iloczynu logicznego G46, której wejscia sa podla¬ czone do wyjsc 01 z TMDIP2 i f oraz s2 z RB i której wyjscie g46 jest podlaczone do wejscia t TMDRA (fig. 12) przez mieszacz M8, szyne zbior¬ cza BA i rejestr zewnetrzny PRA1; ^— odczytanie JA w znalezionym RB i przeka¬ zanie tej informacji do TMDRA. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G50, której wejscia sa podlaczone do wyjsc 01 z TMDIP2, f, s2 i s4 z RB i której wyjscie g50 jest podlaczone do TMDRA przez mieszacz M8, szyne zbiorcza BA i rejestr zewnetrzny PRA1.Wtedy przerywany program kontynuuje sie.W tym czasie TMD podlacza mostek zasilajacy iw znalezionym zespole pólaczeniowyim w syste¬ mie crossbar za pomoca JA i posyla dzwiekowy sygnal zgloszenia centrali do abonenta wywolu¬ jacego. W ten sposób nalezy zaznaczyc, ze po pod¬ laczeniu takiego mostka zasilajacego stan petli na stronie wywolujacej zespolu polaczeniowego w sy¬ stemie crossbar, to znaczy petle zawierajaca wej¬ scie pierwszego zespolu polaczeniowego w syste¬ mie crossbar jest wskazywany przez stan zestyku JI11 (nie pokazany), który bada sie podczas kaz¬ dego podprogramu SP1 programu CIP, przerywa¬ nia zegarowego, jak to juz wspomniano powyzej.W momencie gdy zakonczy sie powyzsza operacja TMD, pobudza sie wyprowadzenie wyjscia eoo z TMDRA. Gdy TMDRB. znajduje sie w swoim stanie 1 majacy miejsce program w CPA, jest przerwany i wykonuje sie drugi podprogram TMDIP1,3 (fig. 8) dla TMD, a który sklada sie z nastepujacych operacji: — 05 (bramka G31): odnalezienie RB; — odczytanie adresu JA zespolu polaczeniowego w systemie crossbar w znalezionym RB i znale¬ zienie zwiazanego bufora crossbar. Po znalezieniu jak sie domniemywa, schematyczne wyjscie f tego J1B11 musi byc pobudzone. Operacja ta jest ste¬ rowania przez rozkaz 05 i jest schematyczinie przed¬ stawiona przez bramke iloczynu logicznego G51, k^jjgej wyjscia sa podlaczone do wyjsc 05 z Ti*i©IP3, f, s2 i ja z RB i której wyjscie f51 jest polaczone do wyjsc JIB11 przez mie¬ szacz M16; — ustawienie bitu BJll ze znalezionego ItBl wskazujac zatem slgn zamkniety petli lacznie z ze¬ stykiem JI11. Operacja ta jest sterowana przez rozkaz 03 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G52, której wejscia podlaczone do wyjsc 03 z Tfl|DIP3, f z JIB11 i s2 z RB i której wyjscie g52 jest podlaczone do wyj¬ scia ustawienia zespolu badania przypadku BJ11 z JIB11 pirzez imieszacz M17. Dziejki bitowi BJ11, który jest natychmiast modyfikowany zamiast oczekiwania ma wykonanie podprogramu SP1 i normalnie nie wykryje sie niezgodnosci podczas porównywania poprzednich i obecnych stanów roz¬ patrywanego wejscia zespolu polaczeniowego w sy-r Sternie crossbair podczas (takiego podprogramu SP1 i 40 45 50 55 6027 z CIP. Jednakze kiedy abonent przedwczesnie za¬ wiesi swój telefon z tego lub innego wzgledu, . bedzie to wykryte w czasie trwania tego progra¬ mu tak, ze mozna wykonywac operacje wyma¬ gane dla tego przypadku. Poniewaz takie operacje nie tworza czesci niniejszego wynalazku, wiec nie sa opisywane. Nalezy takze zaznaczyc, ze CPB nie jest informowane przez CPA o ustawieniu bitu BJ^l. Samo CPB bedzie wykrywalo zamkniecie petli podczas podprogramu SP'l odpowiadajacemu SP1 i ustawi wobec tego bit BJ'11 w JIB'll. Nie istnieje tutaj niebezpieczenstwo, ze CPB zablokuje zespól polaczeniowy w systemie crossbar, zablo¬ kowanego juz przez CPA poniewaz CPB zostal o tym juz poinformowany. Wlasnie jak opisano powyzej, JSB' zwiazane z tym zespolem polacze¬ niowym w systemie crossbar zostalo zablokowane i bit B wskazujacy, ze polaczenie jest zarzadzane przez CPA, zostalo wpisane do tego JSB'. — 07 (bramka G32): przez taktowanie kolej¬ nosci rejestru RB do trzeciego polozenia a drugie polozenie rejestru RB jest poinformowane o fak¬ cie, .ze mostek zasilajacy zostal podlaczony i wy¬ syla sie dzwiekowy sygnal zgloszenia centrali.Po otrzymaniu dzwiekowego sygnalu zgloszenia centrali abonent wywolujacy powinien rozpoczac wybieranie szesciocyfrowego numeru kierunkowego CDLDN abonenta miejscowego, a kazda cyfra lub znak tego numeru jest utworzona przez przynaj¬ mniej jeden impuls. Dzieki temu dzwiekowy sy¬ gnal zgloszenia centrali jest przerwany i petla miedzy abonentem wywolujacym i zespolem pola¬ czeniowym w systemie crossbar jest otwarta i zamknieta w rytmie wybierania tak, ze taka nie¬ zgodnosc bedzie wykrywana podczas programu SP1 (fig. 2), programu CIP przerywania zegaro¬ wego, to znaczy kiedy stany wejscia JI11 pierw¬ szego polaczeniowego w systemie crossbar, wska¬ zujac stan poprzedni petli zespolu polaczeniowe¬ go w systemie crossbar sa badane i porównywane.Istotnie podprogramy SP1 przerywania zegarowe¬ go sa wykonywane w rytmie, kiedy jest znacznie wyzszy niz rytm przy którym petla jest zamknieta.Jak juz wspomniano powyzej pobudza sie wyjscia lo z SP1 dla petli (zmiana stanu 1 na stan 0) na¬ tomiast wyjscie lc pobudza sie dla zamkniecia petli (zmiana stanu 0 na stan 1). Wejscie miesza- cza M18 jesit podlaczone do obu wyjsc lo i lc tak, ze pobudza sie jego wyjscie lOc dla kazdej zmiany stanu.Kiedy ustali sie, ze wyjscie loc pobudzi sie pod¬ czas badania JI11 i ISJ11 to zacznie sie i bedzie wykonany podprogram SP13 (fig. 2) zawierajacy nastepujace operacje: — odczytanie adresu JA zespolu polaczeniowego w systemie crossbar to JA jest podawane przez SP1 (wyjscie ja i odnalezieinie bufora JSB (sta¬ nu odpowiedniego zespolu polaczeniowego w sy¬ stemie crossbar i odpowiadajacego JIB11 za po¬ moca tego adresu. Operacja ta jest sterowana przez rozkaz G5 i jest schematycznie pokazana przez bramke iloczynu logicznego G53, której wejscia sa podlaczone do wyjsc 05 z SP13 i ja z SP1 i któ¬ rej wyjscie g53 jest podlaczone do wyjsc JSB (fig. 10) ii J1B11 (fig. 10) przez mieszacz e M9 ii M16. 90213 28 — ponowne ustawienie lub ustawienie bitu BJli znalezionego bufora JIB11 wejscia zespolu pola¬ czeniowego w systemie crossbar. Operacje te sa sterowane przez rozkazy 02 i 03 i sa schematycz- nie pokazane przez bramki iloczynów logicznych G151 i Gl'52, których wejscia sa podlaczone do wyjsc 02 i 03 z SP13 i f z JIB11 i których wyjscia gl51 i gl52 sa podlaczone do wejsc r i s (przez mieszacz M17) zespolu badania przypadku BJ11 z JIB11: — badanie bitu B i fazy P wpisanej do zna¬ lezionego JSB. Kiedy faza ta jest faza rejestru (pi pobudzone), natomiast bit B jest w stanie swego ponownego ustawienia (wywolanie przetwo- rzone przez CPA), jak to jest w przypadku, a pod¬ program SP14 (flig. 2) rozpoczyna sie. Operacja ta jest sterowana przez rozkaz 06 i jest schematycz¬ nie pokazana przez bramke iloczynu logicznego G54, której wejscia sa podlaczone do podprogramu SP14, który zawiera nastepujace operacje: — odczytanie RBA w znalezionym JSB i odna¬ lezieniu RB (fig. 11) za pomoca tego RBA. Ope¬ racja ta jest sterowana przez rozkaz 05 i jest sche¬ matycznie przedstawiona przez bramke iloczynu logicznego G55, której wejscia sa podlaczone do wyjsc 05 z SP14 i rba i f z JSB i której wyjscie g55 jest podlaczone do wejscia RB przez mieszacz Ml; — ponowne ustawienie bitu TCB licznika czasu ze znalezionego RB. Operacja ta jest sterowana przez rozkaz 02 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G56, której wyj¬ scia sa podlaczone do wyjsc 02 z SP14 i f z RB i której wyjscie g56 jest podlaczone do wejscia ponownego ustawienia r z zespolu badania przy¬ padku TCB od RB.Z powyzszego wynika, ze TCB z RB jest usta¬ wione ponownie przy kazdym otwarciu lub zam¬ knieciu petli podczas wykonywania programu SP14 40 przerywania zegarowego przy wykrywaniu tego otwierania lub zamykania. Gdy wyprowadzenie wyjscia znajduje sie w stanie pobudzonym to znaczy, kiedy otwarcie petli jest wykryte dzieki wybieraniu podczas podprogramów SP1, SP13 dla 45 CIF, podprogram SP15 jest poza tym wykonany, poniewaz wówczas pobudza sie wyjscie g67 bramki iloczynu logicznego g67, która jest sterowana przez wyjscia g54 i 10 z SP1. Ten podprogram SP15 sklada sie z nastepujacych operacji: 50 — taktowanie licznika impulsów PC znalezio¬ nego RB. Operacja ta jest sterowana przez rozkaz 07 i jest schematycznie pokazana przez bramke iloczynu logicznego G57, której wejscia sa podla¬ czone do wyjsc 07 z SP15 i f z RB i której wyj- 55 scie g57 jest podlaczone do zespolu badania przy¬ padku PC z RB. Z powyzszego wynika, ze licznik impulsów PC wylicza ilosc wybieranych impulsów tworzacych liczbe wybranego numeru CDLIN kie¬ runkowego abonenta zadanago; 60 — ustawienie HRTB ze znalezionego RB. Ope¬ racja ta jest sterowana przez rozkaz 03 i jest sche¬ matycznie przedstawiona przez bramke iloczynu logicznego G66, której wejscia sa podlaczone do wyjsc 03 z SP15 i f z RB i której wyjscie g66 65 jest podlaczone do wejscia s zespolu badania przy-29 90213 padku HRTB z RB. Dzieki HRTB równemu 1 i jak juz wspomniano bitowi TCB licznika czasu RB zamiast badania co 15 sekund przez podpro¬ gram podstawowy SP10 bedzie obecnie badany co 154 milisekundy przez podprogram podstawowy.SP5 a rytm ostatniego bedzie jeszcze mniejszy niz rytm wybierania; — ponowne ustawienie LRTB znalezionego RB, przy czym LRTB znajduje sie w swoim stanie ustawienia ze wzgledu na blokade RB. Operacja ta jest sterowana przez rozkaz 02 i jest schema¬ tycznie pokazana przez bramke iloczynu logicz¬ nego G143, której wyjscia sa podlaczone do wyjsc 02 z SP15 i f z RB i której wyjscie gl43 jest pod¬ laczone do wejscia ustawienia ponownego r zespo¬ lu badania przypadku LRTB z RB.Kiedy powyzsze podprogramy SP1 i SP13—15 zostaly wykonane podczas CIP, a drugi program jest kontynuowany przez podprogram SP2 itp.Podczas wykonywania nastepnego podprogramu podstawowego SP5 (fig. 4) pobudza sie wyjscie 0 bloku SP5 od czasu gdy bada sie HRTB z RB, bit ten znajduje sie w swoim stanie 1, natomiast TCB tego RB znajduje sie w polozeniu 0. Dzieki temu wykonuje sie podprogram SP16 (fig. 4) a pod¬ program ten polega na ustawieniu TCB badanego bufora rejestru. Operacja ta jest sterowana przez rozkaz 03 z SP16 i jest schematycznie przedsta¬ wiona przez bramke iloczynu logicznego G68, któ¬ rej wejscia sa podlaczone do wyjsc 03 z SP16 i f z RB i której wyjscie g68 jest podlaczone do wejscia ustawienia s zespolu badania przypadku TCB z RB przez mieszacz M19.Z powyzszego wynika, ze: — przy blokowaniu RB jego LRTB jest usta¬ wiane i dzieki czemu TCB z RB jest badane przy niskim rytmie, to znaczy co 15 sekund przy stero¬ waniu podprogramu podstawowego SP16, które ustawia TCB; — od rozpoczecia operacji wybierania ustawia sie ponownie TCB z RB dla kazdego otwarcia lub zamkniecia petli pod sterowaniem podprogramu SP14 przerywania zegarowego wykonanego po otwarciu lub zamknieciu tej petli; — dla kazdego otwarcia petli badania rytmu TCB z RB wzrasta HRTB i ponowne ustawienie LRTB tego RB pod sterowaniem podprogramu SP15 przerywania zegarowego wykonywanego po otwarciu tej petli; —¦ TCB badanego RB ustawia sie przy wyzszym rytmie (do 154 milisekundy) pod sterowaniem pod¬ programu podstawowego SP5 przez podprogram SP16, gdy znajdzie sie w stanie ponownego usta¬ wienia.* W nastepstwie, gdy podczas drugiego podpro¬ gramu podstawowego SP5 TCB z RB znajduje sie w stanie ponownego ustawienia, a oznacza to, ze TCB zostalo ustawione ponownie od chwili ostat¬ niego wykonania programu podstawowego SP5 podczas którego zostal on ustawiony. Poniewaz TCB moze byc ponowinie ustawione tylko pod ste¬ rowaniem podprogramu SP14 przerywania zega¬ rowego, wykonanego po otwarciu petli, jedno jest pewne, ze przynajmniej jedno takie otwarcie pe'Ji zostalo dokonane, od chwili ostatniego wykona¬ nia podprogramu podstawowego SP5, SP^6.Przeciwnie, gdy podprogram podstawowy SP5 z .TCB ód RB znajdzie sie w swoim stanie usta- wlenia, oznacza to, ze TCB nie ustawilo sie po¬ nownie od chwili ostatniego wykonania programu podstawowego SP5, SP16 podczas którego zostal on ustawiony ponownie. Stad jest pewne, ze nie zaistnialo^ otwarcie lub zamkniecie zadnej petli od w chwili wykonania ostatniego podprogramu podsta-. wowego SP5, SP16. W nastepstwie zostaje wykryte w ciagu 154 milisekund zamkniecie lub otwarcie petli. ¦¦-:¦¦ W drugim przypadku i dzieki wyjsciu 1 z SP5, is które jest wówczas pobudzone, wykonuje sie pod¬ program podstawowy SP17 (fig. 4) w celu odna¬ lezienia czy petla zostala otwarta lub zamknieta dla 154 milisekund. Ten podprogram SP17 sklada sie z nastepujacych operacji: €e _ odczytanie JA w RB (fig. 11), które jest ba¬ dane i odnalezienie odpowiedniego JIB11 (fig. 10) za pomoca tego JA. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawio-, na przez bramke iloczynu logicznego G60, której wejscia sa podlaczone do wyjsc 05 z SP17, ja i f z RB i której wyjscie jest podlaczone dfc wejscia JIB11 przez mieszacz M16. — badanie bitu BJ11 z JIB11. Operacja ta jest . sterowana przez rozkaz 06 i jest schematycznie po^ kazana przez bramke iloczynu logicznego G61, i i G62, które sa podlaczone do wyjsc SP17 i f z JI11 dio wyjsc 0 i 1 z JIB11 a wyjscia ta pobu¬ dza sie gdy bit BJ1 wynosi odpowiednio 0 lub 1.W przypadku pobudza sie wyjscie g61 bramki G61, jest wykrywane otwarcie dla 154 ms, a takie zamkniecie petli odpowiada zakonczeniu wybra¬ nego numeru. W tym przypadku wykonuje sie podprogram SP18, który, sie sklada- z nastepuja¬ cychoperacjf: -...-. 40 — odczytanie cyfry numeru telefonicznego zapa¬ mietanego w PC z badanego RB (fig. 11) i prze- . kazanie tego numeru do polozenia w, zespole ,bar dania przypadku CDLDN z RB a polozenie to wskazuje licznik cyfrowy DC, tworzacy. Operacja 45 ta jest sterowana przez rozkaz 01 i jest schema¬ tycznie przedstawiona przez bramke iloczynu lo¬ gicznego G63, której wejscia sa podlaczone do wyjsc 01 z SP18„ pc, pos 1—6 i f z RB i której wyjscie jest podlaczone do zespolu badania przy- 53 padku CDLDN z RB.W ten sposób /wyprowadzenie pos 1—6 wskazuje polozenie w zespole badania'przypadku CDLDN do którego zawartosc PC musi byc przekazana; — taktowanie licznika cyfrowego DC z RB do 55 jego nastepnego ,polozenia. Operacja ta jest steror wana przez rozkaz 07 i jest schematycznie przed¬ stawiona przez bramke iloczynu logicznego G64, której wejscia sa podlaczone do wyjsc 07 ,z SP18 i f z RB i której wyjscie $64 jest podlaczone do 60 zespolu badania przypadku DC z RB; — ponowne ustawienie HRTB z RB. Operacja ta jest sterowana przez rozkaz 02 i jest schematy¬ cznie przedstawiona przez bramke iloczynu logicz¬ nego G65, której wejscia sa podlaczone do wyjec ,65 02 z SPi8 i f z RB, której wejscie g65 jest pod-31 90213 32 laczone do wejscia ponownego ustawienia r zespo¬ lu badania przypadku HRTB z KB; — ustawienie LRTB z RB. Operacja ta jest ste¬ rowana przez rozkaz 03 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G141, której wejscia sa podlaczone do wyjsc 03 z SP18 i f z RB i której wyjscie gl41 jest p~dlaczo- ne do wejscia ustawienia s zespolu badania przy¬ padku LRTB z RB przez mieszacz M10. Dzieki LRTB z RB znajdujacemu sie w swoim stanie ustawienia, TCB tego RB bidzie badane co 15 se¬ kund podczas podprogramów podstawowych SP10 jezeli LRTB nie jest zmodyfikowane przed wyko¬ naniem takiego programu.Skoro nowy numer jest wybrany, LRTB jest jednakze ustawione ponownie i HRTB z RB jest ustawione przez program SPl, SP13, SP15 przery¬ wania zegarowego dzieki czemu TCB z tego RB bedzie ponownie badane co 154 ms. W sposób opi¬ sany powyzej, rózne cyfry lub numery kierunko¬ we numeru zadanego abonenta sa t sukcesywnie za¬ pamietywane w zespole badania przypadku CDLDN z RB.Po zapamietaniu drugiej cyfry numeru podczas programu SP18, pobudza sie schematycznie wyj¬ scie s zespolu badania przypadku DC z RB i kon¬ sekwentnie wykonuje sie podprogram SP19 (fig. 4) i podprogram ten polegajacy na zapytaniu tran¬ slatora prefiksu PT (fig. 11) za pomoca czesci nu¬ meru kierunkowego linii zadanej, co znaczy dwóch jego cyfr juz zapamietanych iw zespole badania iprzypadku CDLDN z RB. Operacja ta, która wyko¬ nuje sie w celu poznania czy wywolanie jest miej¬ scowe lub czy nie jest sterowane przez rozkaz 06 i jest ono schematycznie przedstawione przez bramke iloczynu logicznego G69, której wejscia sa podlaczone do wyjsc 06 z SP19 i f i cdldn (2 cyfry) z RB i której wyjscie g69 jest podlaczone do PT. Gdy wywolanie jest miejscowe, pobudza sie wyjscie 1 z PT. Informacja ta jest konserwo¬ wana w pamieci i pobudza jedno wejscie bramki G134 (fig. 4) dajac dostep do programu SP20.Nalezy zaznaczyc, ze procesor CPB nie jest infor¬ mowany przez CPA o róznych zmianach, które za¬ chodza w stanie petli laczenia * z wejsciem JIH pierwszego zespolu polaczeniowego w systemie crossbar i linia wywolujaca. Procesor ten sam wy¬ krywa takie zmiany programów przerywania zega¬ rowego i modyfikuje odpowiednio wlasciwy bu¬ for JIB'11 wejscia zespolu polaczeniowego w sy¬ stemie crossbar.Po odebraniu ostatniej cyfry podczas podprogra¬ mu SP18 pobudza sie wyjscie 1 zespolu badania przypadku DC z RB i dzieki wejsciu 1 bramki G134 (fig. 4), który jest pobudzony, pobudza sie 'wyjscie gl34 tej bramki tak, ze wykonuje sie na¬ stepujace operacje podprogramu SP20 (fig. 4): — zapytywanie translatora T (fig. 11) z nume¬ rem kierunkowym CDLDN linii zadane, zapamie¬ tanej w juz znalezionym RB podczas SP18. Opera¬ cja ta jest sterowana przez rozkaz 06 i jest sche¬ matycznie przedstawiona przez . bramke iloczynu logicznego G70, której wejscia sa podlaczone do wyjsc 06 z SP20, f i cdldn z RB i której wyjscie g70 jest podlaczone do translatora T, który podaje przy swoim wyjsciu numer CDLDN urzadzen linii zadanej odpowiadajacej CDLDN; — zapytywanie tablicy NALT (fig. 11) linii pra¬ widlowa/wadliwa za pomoca tego CDLEN. Ope¬ racja ta jest sterowana przez rozkaz 06 i jest schematycznie przedstawiona przez bramke iloczy¬ nu logicznego G71, której wejscia sa podlaczone do wyjsc 06 z SP20 i cdlen z T i której wyjscie g71 jest podlaczone do wejscia NALT przez mie¬ szacz M3. Jezeli linia jest linia prawidlowa jak to sie domniemywa pobudza sie wyjscie n tego NALT. W celu odróznienia linii zadanej od linii wywolujacej dla której NALT musi byc takze zapytywany, istnieje bramka iloczynu logicznego G72, której wyjscie pobudza sie tylko wtedy gdy sa pobudzone wyjsciia bramek G71 i n z NALT. — odczytanie CDLEN linii prawidlowej zapa¬ mietanej w T i przekazanie tej informacji do za¬ sobnika buforowego NCDLH (fig. 10) linii zadanej nastepuje w dzialaniu wskazujac, ze linia ta wla¬ snie zostala zazadana i ze musi ona byc zarzadza¬ na podczas CIP. Operacja ta jest sterowana przez rozkaz 01 z SP20 i jest schematycznie przedstawio¬ na przez bramke iloczynu logicznego G73, której wejscia sa podlaczone do wyjsc z SP20, cdlen z T i #72 bramki G72 i której wyjscie £73 jest pod¬ laczone do zespolu badania przypadku CDLEN z NCDLH; — odczytanie RBA z badanego RB a adres ten posiada SP5 (wejscie rba) i przekazanie tej infor¬ macji do NCDLH. Operacja ta jest sterowana przez rozkaz 01 z SP20 i jest schematycznie przed¬ stawiona przez bramke iloczynu logicznego G74, której wyjscia sa podlaczone do wyjsc 1 z SP20, rba z SP5 i f z RB i której wyjscie g74 jest pod¬ laczone do zespolu badania przypadku z NCDLH.Zgodnie z tym jak opisano powyzej LRTB z RB ustawia sie podczas podprogramu podstawowego SP10 przed wybraniem i podczas programów pod¬ stawowych SP5, SP17, SP18 po otrzymaniu kazde¬ go wybranego numeru, natomiast LRTB ustawi sie ponownie podczas kolejnego programu SP1, SP13, SP15 przerywania zegarowego kiedy jest wybrana nowa cyfra. Jezeli nie wybrano jeszcize cyfry lub jeze¬ li wybrana cyfra jest ostaitnia cyfra niezupelnie wy¬ branego numeru to LRTB z RB pozostaje w- swoim stanie ustawienia tak, ze TCB tego RB bada sie co 15 s. Stad, podczas pierwszego nastepujacego. podprogramu podstawowego SP10, SP11 ustawia sie TCB z RB i nie jest ono ustawiane ponownie podczas nastepnego programu SP1, SP13, SP15 przerywania zegarowego poniewaz petla zespolu polaczeniowego w systemie crossbar zostanie zam¬ knieta. Podczas nastepnego podprogramu podsta¬ wowego SP10, SP11, wykonywanego co 15 sekund poprzednim tak, ze numer niezupelny lub falszy*- we wezwanie zostaja wykryte. Operacje wykony¬ wania w takich przypadkach nie sa dalej opisy¬ wane poniewaz nie tworza one czesci niniejszego wynalazku.Kiedy podczas CIP (fig. 4) bada sie NCDLH a odnaleziony numer CDLEN urzadzen linii zadanej juz jest wpisany do niego (schematyczne wyjscie f powinno byc pobudzone), pobudza sie wyjscie bramki G130 (fig. 4) i wykonuje sie kolejno na- 40 45 50 55 6090213 33 stepujacy podprogram SP21 a podprogram ten za¬ wiera nastepujace operacje: — odczytanie numeru CDLEfr urzadzen linii za¬ danej w NCDLH i odnalezienie bufora LIB2 (fig. ) wejscia odpowiedniej linii. Operacja ta- Jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G75, której wejscia sa podlaczone do wyjsc 05 z SP21 i cdlen z NCDLH i której wyjscie g75 jest podlaczone do wejscia LIB2. Kiedy znajdzie sie LIB2, jego wyjscie zgodnie z domniemaniem mu¬ si byc pobudzone; — badanie bitu BL2 z LIB2. Operacja ta jest sterowana przez rozkaz 06 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G76z której wyjscia sa podlaczone do wyjsc 06 z SP21 i f oraz wyjscia 0 z LIB2 i której wyjscie g76 jest od tej chwili pobudzone i tylko wtedy BL2 jest równe 0. Jest to przypadek, gdy linia zadana jest wolna jak sie domniemywa. Pobudzo¬ ne wyjscie bramki G76 rozpoczyna wtedy podpro¬ gram SP22 (fig. 4) przerywania zegarowego, który zawiera nastepujace operacje: — ustawienie bitu BL2 w znalezionym LIB2 (fig. ) w celu zajecia odpowiedniej linii zadanej w pamieci CPA. W ten sposób linia ta nie moze byc wzywana przez innego abonenta. Operacja ta jest sterowana przez rozkaz 03 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G133, której wyjscia sa. podlaczone do wyjsc 03 z SP22 i f z LIB2 i której wyjscie gl35 jest podla¬ czone do wyjscia s ustawienia LIB2; — odczytanie RBA zapamietanego w badanym NCDLH (fig. 10) i znalezienie odpowiedniego RB (fig. 11). Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bram¬ ke iloczynu logicznego G77, której wyjscia sa pod¬ laczone do wyjsc 05 z SP22 i rba z NCDLH i której wyjscie g77 jest podlaczone do RB przez mieszacz Ml; — odczytanie CDLEN zapamietanego w bada¬ nym NCDLH i przekazanie tej informacji do zna¬ lezionego RB. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G78, której wejscia sa podlaczone do wyjsc z SP22, f z RB i cdlen z NCDLH i której wyjscie g78 jest podlaczone do zespolu badania przypadku CDLEN z RB; — taktowanie kolejnego znalezionego RB do je¬ go czwartego polozenia w którym wykazuje ono, ze zespól polaczeniowy w systemie crossbar musi byc podlaczony do linii zadanej. Operacja ta jest sterowana przez rozkaz 07 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G79, której wejscia sa podlaczone 'do wyjsc 07 z SP22 i f z RB przez mieszacz M5; — odczytanie RBA w badanym NCDLH i prze¬ kazanie tej informacji do TMDH (fig. 12) wskazu¬ jac w ten sposób, ze musi byc wykonany program przerywania TMD. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawio¬ na przez bramke iloczynu logicznego G80, której wyjscia sa podlaczone do wyjsc 0X z SP22 i rba z NCDLH i której wyjscie g80 jest podlaczone do H zespolu badawczego przypadku RBA z TMDH przez mieszacz M4; — odczytanie CDLEN w badanym NCDLH i przekazanie tej informacji do tak zwanego zasob- s mika" buforowego IPCDLH (fiig. 10) lintiti .zadanej istniejacego procesu w celu wykazania, ze ta. linia jest linia zadana i do ICH (fig. 12) w celu wyka¬ zania, ze CDLEN musi byc przekazane do CPB.Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawiona przez bramke iloczy¬ nu, logicznego G81, której wejscia sa podlaczone do wyjsc SP22 i cdlen z NCDLH i której wyjscie g81 jest podlaczone, do wejscia IPCDLH i do zespolu badania przypadku CDLEN z ICH przez mieszacz !5 M22. . W zwiazku z powyzszym nalezy zaznaczyc, ze ustawienie bitu BL2 linii zadane nie zostalo doko¬ nane natychmiast, to znaczy podczas podprogra¬ mu podstawowego SP5, SP20 podczas którego ko- niec wybranej cyfry zostal wykryty, lecz podczas Wlasnie opisanego kolejnego programu SP21, 22 przerywania zegarowego. Wlasnie po jego wykry¬ ciu cyfra ta zostala tylko iwpiisana do NCDLH.Przez ustawienie bitu BL2 podczas CIP drugi pro- cesor CPB nie moze* blokowac tej samej linii po¬ niewaz poczatki CIP w tym procesorze sa opóznio6- ne o*7 ms wzgledem poczatków CIP w CPA. Ta-* kie jednoczesne blokowanie mogloby zaistniec je¬ zeli bit BL2 .zostalby ustawiony podczas powyz- 2? szego podprogramu podstawowego SP20 poniewaz programy podstawowe obu procesorów nie sa syn¬ chronizowane.Gdy podczas kolejnego CIP wykonuje sie pod¬ program SP3 (fig. 3) a niezgodnosc 0/1 wykrywa sie dla linii zadanej, poniewaz jej bit BL2 zostal ustawiony. Dzieki temu pobudza sie wyprowadze¬ nie 0/1 wyjscia SP3 i kolejno wykonuje sie /pod¬ program SP23 polegajacy na badaniu IPCDLH (fig. 10). Operacja ta jest sterowana przez rozkaz 40 06 i jest schematycznie przedstawiona przez bram¬ ke iloczynu logicznego G82, której wejscia sa pod¬ laczone do wyjsc 06 z SP23 i f z IPCDLH to schematyczne wyjscie f jak sie domniemywa zne¬ utralizowane kiedy numer urzadzen linii odpowia- 45 dajacej wykrytej niezgodnosci jest juz zapisany w IPCDLH i.. której wyjscie &82 jest podlaczone do podprogramu SP24. Poniewaz CDLEN jest wpi¬ sany w IPCDLH wyjscie bramki G82 jest neutra¬ lizowane i nie wykonuje sie podprogramu SP24.? Nalezy przy tym zaznaczyc, ze powyzsze badanie IPCDLH jest kon,i'eiczne, poniewaz niezgodnosc 0/1 wykazuje sie dla linii zadanej i linii rozlaczajacej.Wlasnie zajeta linia, zadana posiada nie pracuja¬ cy, przekaznik odlaczny i petle otwarta zapewnia- 55 jace oba te stany 0 na wyjsciu z bramki sumy logicznej OR (nie pokazana) a natomiast ustawia sie bit linii BL2. Inaczej, linia rozlaczajaca posia¬ da takze nie pracujacy przekaznik odlaczny, pe¬ tle otwarta i bit B7 lustiawienia. W przypadku 6P gdy pobudza sie wyjscie powyzszej bramki G82, oznacza to, ze badana linia jest linia rozlaczajaca dzieki czemu wykonuje sie podprogram SP24 i podprogram ten polegajacy na ponownym usta¬ wieniu bitu BL jak to bedzie opisane pózniej. 65 Dzieki ICH (fig. 12) zawierajacego CDLEN i gdy90213 55 inne potrzebne stainy sa spelnione, OIS rozpoczyna IOip (fig. 9). Podczas wykonywania tego trzeciego IOIP dla przetwarzanego wywolania (pobudzone ioi3), CDLEN zapamietane w ICH jest przekazane do IRAB przez bramke iloczynu logicznego G83.Program ten jest zupelnie analogiczny do IOIP ooisanego juz powyzej i zatem opis ten nie bedzie powtarzany. Wtedy kontynuuje sie program w CPA. W tym czasie CDLEN zapamietane w IRAB przekazuje sie do IMB' procesora CPB podczas IIIP' (fig. 14) oraz przez bramke iloczynu logiczne¬ go G84. Program ten takze nie jest opisany szcze¬ gólowo poniewaz jest on analogiczny do IIIP' opi¬ sanego wyzej. Gdy zostal odebrany w IMB' z CPB, CDLEN umozliwia znalezienie odpowiedniego E B'2 aby ustawic jego bit BL'2 i wpisac CDLEN do IMPCDLH'. Wówczas informuje sie CPB o fak¬ cie, ze linia odpowiadajaca LIB'2 znajduje sie w stanie zadania tak, ze nie bedzie mozliwym zarza¬ dzac linia juz zarzadzana przez CPA i ze bedzie mozliwym rozpoznac linie jako linie zadana a nie jako linie rozlaczajaca. ^ 1 "kontynuuje sie wiec przerwany program w CPA jako to wspomniano powyzej, a kiedy^w.p.e momencie inne zadane stany zostaha^p'* TMDIS (fig. 12) pojawia sie na wyjsciu bramki G26 dzieki TMDH zawierajacemu informacje TMDH tak, ze przerywa sie istniejacy program i ze wykonuje sie podprogram TMDIPI-2 (fig. 7), który zawiera powyzej opisane operacje: — 03 : ustawienie BIB; . — 05 (bramka G27): znalezienie RB; — 01 (bramka G28): przekazanie RBA z TMDH do TMDB; — 01 (bramka G50): przekazanie JA z RB do TMDRA i inne nastepujace operacje: —' odczytanie czwartego kolejnego rozkazu (pod- - lacz zespól polaczeniowy wr systemie"'crossbarYdo linii zadanej) w znalezionym llB i przekazanie ko-" lejnego rozkazu do TMDRA (fig. 12). Operacja ta jest sterowana przez rozkaz 01 i jest schematy¬ cznie przedstawiona przez bramke iloczynu logicz¬ nego G85, której wejscia sa p:dlaiczone do wyjsc ol z TMDIP2 li f i s4 z RB i Jetórej wyjscie *85 jest podlaczone do wejscia TMDRA przez mieazacz M8, szyne zbiorcza BA i rejestr zewnetrzny PRA1: — odczytanie CDLEN w znalezionym RB i prze¬ kazania tej Informacji do TMDRA racja ta jest sterowana przez rozkaz 01 i jest schematycznie pokazana przez bramke iloczynu lo¬ gicznego G86, której wejscia sa podlaczone do wyjsc 1 z TMDIP2, f 1 s4 której wyjscie g86 jest podlaczone do wejscia TMDRA przez mieszacz MB, szyne zbiorcza BA i rejestr zewnetrzny PRA1.Z [powyzszego wynika, ze w TMDRA istnieja za¬ pamietane JA, CDLEN i czwarty rozkaz kolejny.Wtedy kontynuuje sie przerwany program. W tym czasie TMD laczy zespól polaczeniowy w sy¬ stemie crossbar i linie zadana, odnalezione za po¬ moca odpowiedniego JA i odebrane CDLEN a gdy operacja ta zakonczy sie to pobudza sie wypro¬ wadzenie wejscia coo z TMDRA (fig. 12). Kiedy TMDIB znajduje sie w swoim stanie ustawienia, istniejacy program jest przerywany i wykonuje 36 podprogram TMDLP1,3 (fig. 8) z TMD, który sklada sie z nastepujacych operacji: — 05 (bramka G31): znalezienie RB; — 01 (bramka ;G33): przekazanie RBA z TMDB do TMDH wykazujac w ten sposób, ze szybko nalezy wykonac program przerywania TMD. — kasowanie CDLEN zapamietanego w IPCDLH (fig. 10). Operacja ta jest sterowana przez rozkaz 09 i jest schematycznie przedstawiona przez bram- io ' ke iloczynu logicznego G87, której wyjscia sa pod¬ laczone do wyjsc 09 z TMDLP3 li s4 z RB i kitórej wyjscie g87 jest podlaczone do kasowania wejscia IPCDLH; j— odczytanie CDLEN w znalezionym RB i prze- 18 kaznie tej informacji do -ICH (fig. 12) wykazujac w ten sposób,.ze CDLEN musi byc przekazane do CPB. Operacja ta jest sterowana przez bramke iloczynu logicznego G30, której wejscia sa podla¬ czone do wyjsc z TMDIP3 i f, s4 i cdlen z RB i której wyjscie g30 jest podlaczone do zespolu badania przypadku CDLEN z ICH przez mieszacz M22; — 07 (braimka G32). Gdy staktcwano do jego fj£ja1fcp* polc^pia^fot^^ejny ^ykazuje, ze^ ciagla ^fsyigftaft&tf praj^dwonlenfca" foiiSl- "byc nieawiocizinae " przekazany do abonentów. Nalezy przy tym za- iznaczac, ze taki ciagly sygnal dzwonienia jest po¬ sylany w przypadku prawidlowe dzwonienie jest . sygnalem przerywanym, utworzonym przez prze¬ sz dzialy krótkiego okresu dzwonienia np. 1 sekundy, oddzielone przez wzglednie dlugie okresy ciszy na przyklad 3 sekundy. W drugim przypadku abonent zadany móglby oczekiwac wzglednie dlu¬ gi okres .czasu bo az 3 sekundy przed uslyszeniem sygnalu dzwonienia. Dlatego dzwonienie ciagle stosuje sie dla krótkiego okresu czasu, natychmiast po polaczeniu z abonentem zadanym.Dzieki ICH"zawierajacemu CDLEN i" gdy inne konieczne stany sa spelnione to rozpoczyna sie 40 OIS a takze IOIP (fig. 9). Podczas wykonywania tego czwartego IOIP dla wywolania przetworzone¬ go (pobudzone ioi4), a CDLEN zapamietane w ICH jest przekazane do IRAB przez bramke iloczynu logicznego G83 jak opisano powyzej dla trzeciego 45 IOIP.Wtedy kontynuuje sie przerwany program w CPA. W tym czasie CDLEN zapamietane w IRAB jest przekazane do IMB' procesora CPB podczas IIIP' (pobudzone iii'4 — Fig. 14) przez bramke ilo- M czynu logicznego G84. Program ten takze nie jest opisywany szczególowo, poniewaz jest on analo¬ giczny do trzeciego IIIP' opisanego powyzej. Kiedy zostal odebrany w IMB' z CPB, CDLEN umozli¬ wia skasowanie CDLEN wpisanego do IPCDLH'. 55 Dzieki TMDH zawierajacemu informacje i gdy inne potrzebne stany sa spelnione, TMDIS (fig. 12) pojawia sie na wyjsciu bramki G26 tak, ze prze¬ rywa sie istniejacy program i wykonuje sie pro¬ gram TMDIP1,2 (fig. 7), który zawiera nastepujace w operacje, opisano powyzej: • — 03: ustawienie BIB; — 05: (bramka G27): znalezienie RB; — 01: (bramka G28): przekazanie RBA z TMDH (fig. 12) do TMDB (fig. 12) i inna nastepujaca ope- 65 racje, która polega na odczytaniu piatego kolej- \90213 37 nego rozkazu (wyslij ciagly sygnal i prad dzwonie¬ nia) w RB i przekazanie rozkazu do TMDRA (fig. 12). Operacja ta jest sterowana przez bramke ilo¬ czynu logicznego G88, której wejscia sa podlaczone do -wyjsc ol z TMDIP2, f i s4 u RB i której wyj¬ scie g88 jest podlaczone do wejscia TMDRA przez mieszacz M8, szyne BA i rejestr zewnetrzny PRA1.W ten sposób kontynuuje sie przerwany pro¬ gram. W tym 'czasie TMD posyla ciagly sygnal i prad do abonentów i kiedy zakonczy sie opera¬ cja sterowania, pobudza sie piaty raz wyprowa¬ dzenie eoo wyjscia TMDRA. Kiedy wszystkie TMDIP znajduja sie w swoim stanie ustawienia, przerywa sie istniejacy program i wykonuje sie podprogram TMDIP1,3 dla TMD, który sklada sie z nastepujacych operacji opisanych powyzej: — 05 (bramka G31): znalezienie RB; — odczytanie specjalnego bloku pamieci MBS pamieci glównej w której adres ARBA wolnego bufora ARB (fig. 11) rejestru pomocniczego jest zapamietany i znalezienie tego bufora ARB reje¬ stru pomocniczego za pomoca tego adresu. Opera¬ cja ta jest sterowana przez rozkaz 05 i jest sche¬ matycznie przedstawiona bramka iloczynu logicz¬ nego G89, której wyjscia sa podlaczone do wyjsc 05 i ^MDIP 3, s5 z RB i arba z MB3 i której wyjscie g89 jest podlaczone do wejscia ARB przez mieszacz M14. Kiedy ARB znaleziono, pobudza sie jego schematyczne wyjscie f jak to sie domniemy¬ wa. ARB uzywa sie do sterowania mierzenia czasu fazy ciaglego dzwonienia. Wygodniej jest zatem uzywac ARB zamiast RB,, poniewaz to ostatnie zawiera znacznie wieksza ilosc dwójkowych bitów w porównaniu z ARB. W ten sposób RB jest ponownie dostepne dla innych operacji. — odczytanie ARBA w MB3 i przekazanie do WR (fig. 11). Operacja ta jest sterowana przez bramke iloczynu logicznego G94, której wyjscia sa podlaczone do wyjsc 01 z TMDIP3, s5 z Rfi i arba z MB3 i której wyjscie g94 jest podlaczone do zespolu badania przypadku ARBA z WR; — ustawienie bitu TB mierzenia czasu, znalezio¬ nego ARB (fig. 11) wykazujac w ten sposób blo¬ kade tego ARB. Operacja ta jest sterowana przez rozkaz 03 i jest schematycznie pokazana przez . bramke iloczynu logicznego G90, której wyjscia sa podlaczone do wyjsc o3 z TMDIP3, s5 i f z ARB i której wyjscie- g90 jest podlaczone do wejscia zespolu badania przypadku TB z ARB; — ponowne ustawienie licznika TC czasu, zna¬ lezionego ARB. Operacja ta jest sterowana przez rozkaz 02 i jest schematycznie pokazane przez bramke iloczynu logicznego G91, której wejscia sa podlaczone do wyjsc o2 z TMDIP3, s5 z RB i f z ARB i której wyjscie g91 jest podlaczone do ponownie ustawionego wejscia zespolu badanego przypadku TC z ARB; — odczytanie JA w znalezionym RB i przeka¬ zanie do ARB i do ICH wykazujac w ten sposób ze to JA musi byc przekazane do CPB. Operacja ta jest sterowana przez rozkaz 01 i jest schema¬ tycznie pokazana przez bramke iloczynu logicznego G9?, której wejscia sa podlaczone ido wyjsc ol z TMDIP3, ja z zespolu badanego przypadku JA z RB, fi s5 z.RB i f z ARB i której wejscie g92 38 jest podlaczone do zespolu badanego przypadku JA z ARB (fdig. 11) iz ICH i(fig. 12) przez mieszaaz Mil. — odczytanie JA w znalezionym RB i znalezie- nie odpowiedniego JSP (fig. 10). Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie po¬ kazana przez bramke iloczynu logicznego <*95, któ¬ rej wyjscia sa ipodlaczone do wyjsc o5 z TMDIP3, ja, s5 i f z RB i której wyjscie g95 jest podlaczone io do wejscia JSB przez mieszacz M9; — odczytanie ARBA w WR i przekazanie tego ARBA do JSB. Operacja ta jest sterowana pirzez rozkaz 01 i jest schematycznie pokazana przez bramke iloczynu logicznego G96, której wejscia sa podlaczone do wyjsc ol z TMDIP3, arba z WR, f z JSB i s5 z RB i której wyjscie g96 jest pod¬ laczone do zespolu badanego przypadku ARBA z JSB. Dzieki ARBA, które jest wpisane do JSB, je¬ go faza jest zmodyfikowana na 010 tak, ze pobu- dza sie wyprowadzenie p2. W ten sposób wykazu¬ je sie, ze zarzadzane polaczenie jest w fazie bufo¬ ra rejestru pomocniczego; — odczytanie tej fazy P(p2) w JSB i przekaza¬ nie tej informacji do ICH (fig. 12) wskazujac w ten sposób, ze faza ta musi byc przekazana do CPB. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie pokazana przez bramke ilo¬ czynu logicznego G97, której wyjscia sa podlaczo¬ ne do wyjsc ol z TMDIP3, s5 z RB, p2 z JSB i f z JSB i której wyjscie g97 jest podlaczone do zespolu badania przypadku P z ICH przez mie¬ szacz M12; — rozlaczenie znalezionego RB przez skasowanie calej wpisanej informacji. Operacja ta jest stero- wana przez rozkaz 09 i jest schematycznie przed¬ stawiona przez bramke iloczynu logicznego Gili, której wyjscia sa podlaczone do wyjsc o9 z TMMP3, s5 i f z RB 'i której wyjscie gili jest podlaczone do wejscia rozlaczania z RB; 40 — kazdorazowo, taktowanie kolejnego SEQ ze znalezionego ARB do jego pierwszego" polozenia, *" w którym pobudza -sie wyjscie s6 i który wskazu¬ je, ze iposlano natychmiastowy sygnal dzwonienia.Operacja ta jest sterowana przez rozkaz 07 i jest 45 schematycznie przedstawiona przez bramke iloczyn nu logicznego G75, której wejscia sa podlaczone do wyjsc o7 z TMDP3 i f oraz s5, s7 u ARB i której wyjscie g45 jest podlaczone do zespolu ba¬ dania iprzypadlku SEQ z ARB przez element LUB 50 M21.Dzieki temu, ze miedzyprocesorowa pamiec bu¬ forowa ICH zawiera adres lacza JA i faze P, oraz ze spelnione sa pozostale warunki, sygnal przerwa¬ nia wyjscia OIS rozpoczyna program IOIP (fig. 55 9) piaty raz dla zarzadzanego wywolania (pobu¬ dzone wyjscie ioi5). Podczas wykonywania tego IOIP, JA i P zapamietane w ICH sa przekazane do IRAB przez elementy I G40 i G41 (fig. 9). Ten program przerywania jest analogiczny do IOIP 60 opisanego w poprzedzajacej czesci opisu. Wtedy w CPA kontynuuje sie przerwany program. W tyrai czasie Ja i P zapamietane w IRAB sa przekazane do IMB' procesora CPB podczas IIIP' (fig. 14) i przez elementy I G43 i G44. Takze i ten pro- 85 gram nie jest ^opisywany szczególowo, poniewaz39 Jest on analogiczny do opisywanego powyzej IIIP'. Po odebraniu w IMB' z CPA, JA i P(2) umozliwia znalezienie odpowiedniego JSB' i aktu¬ alizowanie jego P i wówczas pobudza sie wypro¬ wadzenie p2 wyjscia JSB'. W ten sposób wykaza¬ no, ze wywolanie znajduje sie w fazie dzialania pomocniczego rejestru buforowego. Ta odebrana informacja P bedzie uzywana podczas ewentualne¬ go programu przejmowania jak to bedzie wytlu¬ maczone pózniej.Kiedy wykonuje sie podprogram podstawowy SP6 (Fig. 5), jego wyjscie 1 pobudza sie podczas •badania powyzszego ARB, poniewaz jego TB znaj¬ duje sie w swoim stanie 1. Wskutek tego wykonu¬ je sie podprogram SP25 a podprogram ten polega na badaniu licznika czasu TC badanego ARB 1 na kolejnym dodaniu 1 do tego TG kiedy wska¬ zywania wartosc przez TC jest -umniejsza nliz n-2 lulb na wykonaniu podprogramu SP26 kiedy wartosc ta jest irówma n-2. Powyzszy podprogram SP25 jest utworzony przez rozkaz 06 i jest schematycznie przedstawiony przez bramke iloczynu logicznego G98, której wejscia sa podlaczone do wyjscia 06 z SP25 i tc2 i f z ARB i której wyjscie g98 jest podlaczone do podprogramu SP26 i do wejscia taktu st zespolu badania przypadku TC z ARB przez inwertor ii jak to sie domniemywa, ze wyj¬ scie tc2 z ARB pobudza sie tylko wtedy, gdy po¬ wyzsza wartosc wskazywana przez TC jest równa n-2. Skutkiem tego TC z ARB bedzie traktowane tak dlugo dopóki nie otrzyma sie drugiej wartosci.Poniewaz TC z ARB znajduje sie w swoim polozeniu 0 i 1 dodaje sie podczas pierwszego wykonywania podprogramu podstawowego SP6, SP25 (fig. 5) zablokowaniu ARB. Jest to takze przypadek podczas drugiego wykonywania naste¬ pujacego podprogramu SP6 — SP25 w którym TC jest taktowany do polozenia n-2. Podczas pózniej¬ szego podprogramu SP6, SP25 to znaczy trzeciego po zablokowaniu ARB wartosc wykazywana przez TC bedzie równa n-2 tak, ze pobudza sie wyjscie g98 bramki G98 i ze wykonuje sie podprogram SP26. Nalezy zaznaczyc, ze czas miedzy blokada ARB i momentem TC tego ARB znajduje sie w swoim drugim polozeniu i jest umiejscowiony w przyblizeniu miedzy 308 i 462 ms, poniewaz TC z ARB moze byc dla pierwszego razu w przybli- zeniu 0 ms lub 154 ms po zablokowaniu ARB.Podprogram SP26 sklada sie z nastepujacych operacji: : \ — taktowanie kolejnego SRQ badanego ARB 4fig. 11) do jego nastepnego polozenia w którym potbudza sie wyjscie s7 i który [Wskazuje, ze na¬ lezy zatrzymac ciagly sygnal dzwonienia i ze na¬ lezy wyslac przerywany sygnal dzwonienia do abonenta wywolujacego i zadanego. Operacja ta jest sterowana przez rozkaz 07 i jest schematycz*- nie przedstawiona przez bramke iloczynu logicz- mego G99, której wejscia podlaczone do wyjsc o7 z SP26 i f z ARB i której wyjscie g99 jest pod¬ laczone do wejscia zespolu badania przypadku SEQ z ARB przez mieszacz M21; — odczytanie ARB z badanego ARB a adres ten jest podawany przez S26 (wyjscie arba) i przeka¬ zanie tej informacji do TMDH '(fig. 12) w ten 90213 40 sposób wykazujac, ze program przerywania TMD musi byc wykonywany bardzo szybko. Operacja ta jest sterowalna przez rozkaz 01 i jest schema¬ tycznie przedstawiona przez bramke iloczynu lo- gicznego G136, której wyjscie gl36 jest podlaczone do zespolu badania przypadku ARBA z TMDH.Gdy w pewnym momencie inne wymagane sta¬ ny zostana spelnione TMDIS pojawia sie na wyj¬ sciu bramki G26 dzieki TMDH, które jest wypel- nione tak, ze istniejacy program jest przerywany i ze przeprowadza sie podprogram TMDIP1,"2 (fig. 7) dla TMD, który zawiera nastepujace ope¬ racje: — 03: ustawienie BIB; _ odczytanie ARBA w TMDH (fig. 12) i odnale¬ zienie ARB (fig. 11) za pomoca tego ARBA.Dzieki temu pobudza sie to schematyczne wyjscie f z ARB jak to sie domniemywa. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G100, której wyjscie sa podlaczone do wyjsc o5 z TMDIP2, s7 z ARB arba z TMDH i której wyjscie glOO jest podlaczone do wejscia ARB przez mieszacz M14; — odczytanie ARBA w TMDH i przekazanie tego ARBA do TBDB (fig. 12). Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G101, której wejscia sa podlaczone do wyjsc ol z TMDIP2, arba z TMDH i s7 z ARB i której wyjscie glOl jest podlaczone do zespolu badania przypadku ARBA z TMDB; — odczytanie SEQ (zatrzymaj natychmiastowy sygnal dzwonienia i poslij przerwany sygnal dzwo- nienia) w znalezionym ARB i przekazanie odczy¬ tanej informacji do TMDRA. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G102, której wyjscia sa podlaczone do (wyjsc 40 TMDIP2, s7 ii f z ARB li której wyjscie gl0i2 jest podlaczone do TMDRA iprzez mieszadz M8, szyne z'biOircza BA i irejestr zewnetrzny PRAl. W ten sposób kontynuuje sie przerywany program. Tym¬ czasem TMD zatrzymuje inaityiohmialstoiwy sygnal 45 dzwonienia i posyla przerywamy sygnal dzwonienia do abonentów. Kiedy operacja tia zakonczy sie pobudza sie piaty raz wyprowadzenie eoo wyjscia z TMDRA. Kliedy wszystkie omójwioine stany sa spelnione, przerywa sie majacy miejsce program 50 i wytociniuje sie podprogram TMDIP1,3 (fig. 7) z TMD, skladajacy sie z maistepujajcyidh operacji; — odczytanie ARBA w TMDB i odnalezienie ARB. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bramke 55 iloczynu logicznego G103, której wyjscia sa pod¬ laczone do wyjsc o5 z TMDIP3,s7 z ARB i arba z TMDB i której wyjscie gl03 jest podlaczone do wyjscia ARB przez mieszacz M14; — taktowanie SEQ znalezionego ARB do jego 60 trzeciego polozenia, w którym pobudza sie wyj¬ scie s8 i który wskazuje, ze przerywany sygnal dzwonienia jest przesylany. Operacja ta jest ste¬ rowana przez rozkaz 07 i jest schematycznie przedstawiona przez powyzsza bramke iloczynu es logicznego G45;41 90213 42 Kiedy zadany abonent odpowie, petla zawiera¬ jaca wejscie JI12 drugiego zespolu polaczeniowego w systemie crossbar, jest zamknieta i dzieki temu przerywany sygnal dzwonienia jak sie domnie¬ mywa musi byc zatrzymany automatycznie spo¬ sobem klasycznym. Zamkniecie to wykrywa sie podczas wykonywania podprogramu SP2 (fig. 3) przerywania zegarowego, gdy jednoczesnie bada sie wejscie JI12 zespolu polaczeniowego w syste¬ mie crossbar i bufor JIB12 wejscia odpowiedniego zespolu polaczeniowego w systemie crossbar. Ko¬ lejno pobudza sie wyprowadzanie lc wyjscia SP2 i wykonuje sie podprogram SP32 (fig. 3) dla CIP, skladajacy sie z nastepujacych' operacji: — odczytanie JA a adres ten jest dostarczany przez SP2 (wyprowadzenie ja wyjscia) i znalezie¬ nie odpowiedniego JSB i JIB12. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G106, której wejscia sa podlaczone do wyjsc ol z SP32 i ja z SP2 i której wyjscie gl06 jest podlaczone do wejscia z JSB przez mieszacz M9 i do JIB12. Pobudza sie schematyczne wyjscie f znalezionego JIB12 jak domniemywa; — ustawienie bitu BJ12 znalezionego bufora JIB12 wejscia zespolu polaczeniowego w systemie crossbar wskazujac w ten sposób odpowiedz abo¬ nenta zadanego. Operacja ta jest sterowana przez rozkaz 03 i jest schematycznie przedstawiona przez bramke iloczynu logidznego G105, której wejscia sa podlaczone do wyljsc o3 z SP3i2 i f z JIB12 i której wyijisidie g!05 jest podlaazoine do fwejslcia ze¬ spolu badania przypadku BJ12 z JIB12. Nalezy zaznaczyc, ze CPB mlie jest infcmmotwane o odpo¬ wiedz abonenta zadanego lecz bedzie sam wykry¬ wal te odpowiedz i skutkiem tego 'nastawi bit BJ'12 w odpowiednim JIB'12. — badanie bitu B, wpisanego do znalezionego JSB i rozpoczecie podprogramu SP27 dzieki pola¬ czeniu zarzadzanym przez CPA. Operacja ta jest sterowana przez rozkaz 06 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G150 (fdg. (3), której wejscia sa podlaczone do wyjsc z SP32, b i f z JSB i której wyjsidLe gll50 jest pod¬ laczone do podprogramu SP27. Podprogram . ten sklada sie z nastepujacyeh operacji: — odczytanie JA w SP2 i przekazanie tego JA do ICH (fig. 12) wskazujac w ten sposób, ze JA musi byc przekazane do CPB. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie pokazana ipnzez bramke iloczynu logicznego G108, 'której wejscia sa podlaczone do wyjsc o5 z SP27 i ja z SP2 i której wyjscie gl08 jest podlaczone do zespolu badania przypadku JA z ICH przez mieszacz Mil; — taktowanie fazy P. znalezionego JSB do stanu 100 w którym pobudza sie wyjscie p3 wskazujac w ten sposób, ze zarzadzane polaczenie jest w fa¬ zie rozmowy. Operacja ta jest sterowana przez rozkaz 07 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G107, której wyjscia sa podlaczone do wyjsc o7 z SP27 i f z JSB i której wyjscie gl07 jest podlaczone do zespolu badania przypadku P z JSB; t odczytanie fazy rotonowy P(l3) w J§P i przeka¬ zanie tej fazy do ICJI fig. 12). Operacja ta jest ste¬ rowana przez,rozkaz 01 i jest schematycznie przed¬ stawiona przez bramke iloczynu logicznego G109, której wlejisjcia sa podlaczone do wyjsc ol z SP27 I p3 z JSP i której wyjscie srl09 jest podlaczone (do wejscia P iz ICH pnzez mieszacz M12; — odczytanie ARBA z JSB i znalezienie ARB za pomoca ARBA. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawio- 1(J na przez bramke iloczynu logicznego G110, której wyjscia sa podlaczone do wyjsc o5 z SP27 i arba i f z JSB i której wyjscie £110 jest podlaczone do ARB przez mieszacz M14; — rozlaczenie znalezionego ARB przez kasowar is nie Wszystikich informacji wpisanych tam. Opera¬ cja ta jest sterowana przez rozkaz 09 i jest sche~ matycznie pokazane przez bramke iloczynu* logi¬ cznego G138, której wejscia sa podlaczone do wyjsc o9 i SP27 i f z ARB i której wyjscie gX38 jest podlaczone do wejscia irozlaczenia ARB; W ten sposób kontynuuje sie przerwany program.Dzieki temu, ze ICH zawiera JA i P(p3) i kiedy inne konieczne stany zostana spelnione to OlS rozpoczyna IOIP. Podczas wykonania tego IOIP po raz szósty JA i P zapamietane w ICH (flig. 12) przekazuje sie do IRAB (fig. 13) przez bramki ilo¬ czynu logicznego G40 i G41. Ten program prze^ rywania jest zupelnie analogiczny do IOIP opisa¬ nego polwyzej i dlatego inie jest sadzególowo wiecej olpilsylwane. Wtedy kontynuuje sie przerywany pro¬ gram. Tymczasem JA i P zapamiejtalrie w IRAB Sa przekazywane do IMB' i(:fiig. 14) procesora CPB pod¬ czas IIIP' (fig. 14) przez bramki iloczynu logiczne¬ go G43 i G44. Takze i ten program nie jest opisy- wany szczególowo poniewaz jest on analogiczny do IIIP' opisanego powyzej. Po odebraniu w IMB' z CPB, JA i P umozliwiaja znalezienie odpowie¬ dniego JSB' i zmodyfikowanie jego P. Dzieki temu pobudza sie wyjscie p3 z JSB' wskazujac w ten 40 sposób, ze polaczenie jest w fazie rozmowy. Infor¬ macja P bedzie uzywana podczas programu przej¬ mowania, co bedzie objasnione pózniej.Kiedy przy koncu rozmowy abonent wywolujar cy najpierw zawiesi sluchawke na telefonie, otwo- 45 rzy sie petla zespolu polaczeniowego w systemie orossbar lacznie z linia wywolujaca i wyjsciem JI11 zespolu polaczeniowego w systemie crossbar.Wykrywa sie to podczas wykonywania programu SP1 przerywania zegarowego (fig. 1) dzieki pobu- 50 dzeniu obu wyprowadzen lo i loc wyjscia podczas badania ;odpowiedniego JI11 i BJ11. Kiedy pobu- dzi sie wyjscie loc, rozpoczyna sie podprogram SP13 i wykonuje sie ten podprogram zawierajacy nastepujace operacje: 55 —05 (bramka G53): znalezienie JSB i JItill;_ — ponowne ustawienie bitu BJ11 (fig. 10). Ope¬ racja ta jest sterowana przez rozkaz 02 i jest schematycznie przedstawiona przez bramke iloczy¬ nu logicznego G151, której wyjscia sa podlaczone «o do wyjsc o2 i lo z SP13 i f JIB11 oraz której wyjscia glSl* jest podlaczone do ponownie usta¬ wionego wyjscia r z JIB11; — badanie bitu B d fazy P(p3) wpisanych do znalezionego JSB i rozpoczecia podprogramu SP28 65 dzieki pobudzeniu wprowadzenia lc wyjscia awy-43 wolanie znajdzie sie w fazie rozmowy i zarzadza- dzane bedzie przez CPA. Operacja ta jest stero¬ wana przez rozkaz 06 i jest schematycznie przed¬ stawiona przez bramke iloczynu logicznego G112 (fig. 2), której wejscia sa podlaczone do wyjsc 06 z SP3, lo z SP1 i b i p3 z JSB oraz której wejscie gll2 jest podlaczone do podprogramu SP28 (fig. 2).Podprogram ten sklada sie z nastepujacych ope¬ racji: N — odczytanie specjalnego bloku pamieci MB4 pamieci glównej, w której adres SPA wolnego bufora SP (fig. 11) nadzorczego jest zapamietany i znalezienie tego bufora nadzorczego za pomoca adresu. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bram¬ ke iloczynu logicznego 'G113, której wejscia sa podlaczone do wyjsc o5 z SP28 z MB4 i której wejscie gll3 jest podlaczone do SB przez mieszacz M2.Po znalezieniu buforu schematyczne wejscie oz¬ naczone na schemacie jako wyjscie f z SB powi¬ nno byc pobudzone. SB uzywa sie do sterowania operacji rozlaczenia: — ustawienie bitu HRTB do szybkiego mierze¬ nia czasu znalezionego SB. Operacja ta jest ste¬ rowana przez rozkaz 03 i jest schematycznie przed¬ stawiona przez bramke iloczynu logicznego G114, której wyjscia sa podlaczone do wyjsc o3 z SP28 i f z SB oraz której wyjscie gll4 jest podlaczone do zespolu badania przypadku HRTB z SB; — odczytanie SPA z MB4 i przekazanie tej in¬ formacji do WR (fig. 11). Operacja ta jest stero¬ wana przez rozkaz 01 i jest schematycznie przed¬ stawiona przez bramke iloczynu logicznego G137, której wejscia sa podlaczone do wyjsc ol z SP28 i sba z MB4 oraz której wyjscie gl37 jest podla¬ czone do zespolu badan przepadku SfcA zMVR; — odczytanie SBA w WR i przekazanie tego SBA do znalezionego JSB. Operacja ta jest stero¬ wana przez rozkaz 01 i jest schematycznie'poka- zama przez bramke iloczynu logicznego G116, któ¬ rej wyjscia sa podlaczone do wyjsc ol z SP28, sba z WR i f z JSB oraz której wyjscie gll6 jest pod¬ laczone do zespolu badan przypadku SBA z JSB.Przy odbiorze tego.adresu w JSB, jego faza P jest modyfikowana na 011 tak, ze pobudza sie wyjscie i4* wykazuja w* ten sposób, ze podlaczenie* znajduje /sie w fazie nadzoru.Kiedy podczas kolejnego podprogramu podsta¬ wowego SP7 (fig. 5) bit HRTB bufora SB nadzor¬ czego znajduje sie w swoim stanie ustawienia po¬ budza sie wyjscie 1 z SP7 dzieki czemu pobudza sie podprogram SP29. Podprogram ten polega na badaniu licznika czasu TC badanego SB i na do¬ daniu 1 do tego TC gdy wartosc wykazywana przez TC jest mniejsza nim n-1 lufo na wykonaniu (podprogramiu SP30 gdy ta wartosc jest równa n-1.Nalezy zaznaczyc, ze n-1 odpowiada przedzialowi czasu zawartego miedzy 154 i 308 ms od momentu gdy # HRTB z SB znajduje sie w swoim stanie ustawienia a jego TC bada sie co 154 ms. Powyz¬ szy podprogram SP29 polega na rozkazie 06 i jest schematycznie pokazany przez bramke iloczynu lo¬ gicznego G117, której wejscia sa podlaczone do 90213 44 wyjsc 06 z SP29 i tcl i f z SB oraz której wyj¬ scie gll7 jest podlaczone do podprogramu SP30 i do wejscia st zespolu badania przypadku TC z SB przez inwertor 12 i jak to sie domniemywa pobudza sie wyjscie tcl z SB tylko wtedy gdy powyzsza wartosc jest równa n-1. Stad TC z SB jest taktowane tak dlugo dopóki nie otrzyma sie drugiej wartosci.Poniewaz TC z SB znajduje sie w swoim polo- zeniu Gal dodaje sie podczas pierwszego wyko¬ nywania podprogramu podstawowego SP29 po za¬ blokowaniu SB. Lecz podczas nastepnego podpro¬ gramu SP29 wartosc TC jest zwykle równa n-1 tak, ze pobudza sie wyjscie gll7 bramki G117 i ze, wykonuje sie podprogram SP30 skladaijacy sie z nastepujacych operacji: — odczytanie adresu SBA badanego bufora SB (fig. 11) nadzorczego a adres ten jest dostarczany przez SP7 (wyprowadzenie sba wyjscia) i przeka- zanie tego adresu do TMDH, wykazujac w ten sposób, ¦ ze przerwanie TMD musi byc wykonane jak najszybciej. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G118,' której wejscia sa podlaczone do wyjsc ol z SP30 i sba z SP7 oraz' tetórej wyjscie gll8 jest podlaczone do TMDH (fig. 12); — taktowanie SEQ badanego SB do jego poloze¬ nia w którym pobudza sie wyjscie s9. Operacja ta jest sterowana przez bramke iloczynu logiczne¬ go Gll9, której wejscia sa sterowane przez wyj¬ scia o7 z SP30 i f z SB i której wyjscie gll9 jest podlaczone' do zespolu badania przypadku SEQ z SB przez mieszacz M20. Kolejne traktowanie wskazuje, ze polaczenie miedzy abonentem wywo¬ lujacym i zadanym musi byc rozlaczone. Przerwa¬ ny program kontynuuje sie; w ten sposób dalej i kiedy w pewnym momencie zostana wypelnione inne potrzebne stany, TMDIS pojawi sie na Wyj- 40 sciu bramki G26 dzieki wypelnieniu TMDH tak, ze przerywa sie istniejacy program i ze wykonuje sie podprogram TMDIP1,2 (fig. 7) dla TMD skla¬ dajacy sie z nastepujacych operacji: — 03: ustawienie BIB; ' 45 — odczytanie SBA w TMDH i znalezienie-SB i(fig. 11) za pomoca tego SBA.» Operacja ta jest ste¬ rowana przez rozkaz 05 i jesit schematycznie przedstawiona przez bramke iloczynu logicznego G120, której wejscia sa podlaczone do wyjsc o5 50 z TMDIP2, s9 z SB i sba z TMDH oraz której wyjscie gl20 jest podlaczone do wejscia SB przez mieszacz M2; — odczytanie SPA w DMDH (fig. 12) i przeka¬ zanie tego SBA1 do TMDB (fig. 12). Operacja ta 55 jest sterowana przez rozkaz 01 i jest schematycz¬ nie pokazana przez bramke iloczynu logicznego G121, której wejscia sa podlaczone do wyjsc ol z TMDIP2, sba z TMDH i s9 z SB oraz której wyj¬ scie gl21 jest podlaczone do zespolu badania przy- «0 padku SBA z TMDB; — odczytanie ^EQ (laczenie rozlaczajace) w zna¬ lezionym SB i przekazanie tej odczytanej informa¬ cji do TMDRA. Operacja ta jest sterowana przez rozkaz 01 i jcst schematycznie pokazana przez fi5 bramke iloczynu -logicznego G112, której wejsciadofcis 45 sa podlaczone do wyjsc ol z TMDIP2, s9 i f z SB oraz której wyjscie g-122 jest podlaczone do TMDRA przez mieszacz M8, szyne zbiorcza BA i rejestr zewnetrzny PRA1; — ¦odczytanie JA w znalezionym SB i przekaza¬ nie tej odczytanej informacji do TMDBA. Operacja ta jest sterowana przez rozkaz 01 i jest schema¬ tycznie pokazana przez, bramke iloczynu logicznego G142, której wejscia sa podlaczone do s wyjsc ol iz TMDIP2, s9 i f z sb oraz, której wyjscie gl42 jest podlaczone do TMDRA przez mieszacz M8, szyne zbiorcza BA i rejestr zewnetrzny PRA1.Z powyzszego wynika, ze JA i dziewiaty kolej¬ ny rozkaz (laczenie rozlaczajace) zostaja wpisane do TWLDRA. Wtedy kontynuuje sie przerwany pro¬ gram. Tymczasem TMD rozlacza polaczenie przez rozlaczenie zespolu polaczeniowego w systemie crossbar, znalezionego przy pomocy JA a kiedy zakonczy sie ta operacja to pobudza sie szósty raz wyprciwadzeniie eoo wyjscia TMDRA. Kiedy spel¬ nia sie wszystkie- powyzej opisane stany, przery¬ wa sie istniejacy program i wykonuje sie program TMDIP1,3 przerywania TMD skladajacy sie z na¬ stepujacych operacji. . — odczytanie SBA w TMDB (fig. 12) i znale¬ zienie SB. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bram¬ ke iloczynu logicznego G123, której wejscia sa pod¬ laczone do wyjsc o5 z TMDIP3, s9 z SB ii. sba z TMDB oraz której wejscie gl23 jest podlaczone do wejscia SB przez mieszacz M2; — odczytanie JA w znalezionym SB 1 przekaza¬ nie tego adresu do ICH wykazujac w ten sposób, ze informacja ta musi byc przekazana do CPB.Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawiona przez bramke iloczy¬ nu logicznego G124, której wyjscia sa podlaczone do wyjsc ol z TMDIP3 i ja, s9 i f ze znalezionego SB oraz której wyjscie gl24 jest podlaczone do zespolu badania przypadku JA z ICH przez mie¬ szacz Mil; — odczytanie JA w znalezionym SB i znalezie¬ nie odpowiedniego JSB. Operacja ta jest sterowa¬ na przez rozkaz 05 i jest schematycznie przedsta¬ wiona przez bramke iloczynu logicznego G145, której wyjscia sa podlaczone do wyjsc o5 z TMDlPS,-ja, s9 i f ze znalezionego SB oraz której gl45 jest podlaczone do wejscia JSB przez mie¬ szacz M9; — rozlaczenie znalezionego JSB przez skasowa¬ nie wszystkich informacji tam wpisanych. Opera¬ cja ta jest sterowana przez rozkaz 09 i jest sche¬ matycznie przedstawiona przez bramke iloczynu logicznego G146, której wejscia sa podlaczone do wyjsc o9 z TMDIP3, s9 z SB i f z JSB oraz któ¬ rej wyjscie gl46 jest podlaczone do wejscia rozla¬ czania JSB; — rozlaczanie SB przez skasowanie wszystkich informacji tam wpisanych. Operacja ta jest stero¬ wana przez rozkaz 09 i jest schematycznie przed¬ stawiona przez bramke iloczynu logicznego G125, której wejscia sa podlaczone do wyjsc o9 z TMDIP3, s9 i f z SB oraz której wyjscie gl25 jest podlaczone do wejscia rozlaczania SB. 46 Dzieki JA zapamietanemu w ICH i gdy inne konieczne stany sa spelnione, OIS rozpoczyna IOIP (fig. 9) siódmy raz dla przetwarzanego wy¬ wolania) podczas, której JA i zwiazane wykazania (nie pokazane) faktu, ze polaczenie zostalo rozla¬ czone, jest przekazane do IRAB przez bramke ilo¬ czynu logicznego G40. JA z IRAB jest dalej prze¬ kazywane do IMB' z CPA przez bramke iloczynu logicznego G43 podczas IIIP'. JA umozliwia zna- io lezienie odpowiedniego JSB' i powyzsze wskaza¬ nie umozliwia skasowanie (nie pokazane) zawar¬ tosci bufora.W ten sposób kontynuuje sie przerwany pro¬ gram, i kiedy podczas podprogramu SP3 (fig. 3) przerywania zegarowego wykrywa sie stan 0/1 dla powyzszej rozlaczonej linii wywolujacej i wyko¬ nuje sie podprogram SP23, który polega na bada¬ niu IPCDLH. Poniewaz IPCDLH nie posiada nu¬ meru linii wywolujacej, pobudza. sie wyjscie g82 bramki G82 i rozpoczyna sie podprogram SP24.Drugi podprogram polega na nastepujacych ope¬ racjach: — odczytanie CGLEN a informacja ta jest do¬ starczana przez SP3 (wyprowadzenie cglen wyjs- cia) i znalezienie LIBI (fig. 10) za pomoca tego CGLEN. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bram¬ ke iloczynu logicznego G24, której wejscia sa pod¬ laczone do wyjsc o5 z SP24 i cglen z SP3 oraz której wyjscie jest podlaczone do wejscia LIBI; — ponowne ustawienie bitu BL1 ze znalezione¬ go LIBI wykazujac w ten sposób rozlaczenie linii.Operacja ta jest sterowana przez rozkaz 1)2 i jest schematycznie przedstawiona przez bramke iloczy- nu logicznego G58, której wejscia sa podlaczone do wyjsc o2 z SP24 i f ze znalezionego LIBI oraz której wyjscie g58 jest podlaczone do wejscia r ustawionego ponownie zespolu badania przypadku BL1 i LIBI. 40 Procesor CPB ustawia ponownie takze bity BJ'll i BL'l podczas programów przerywania zegarowe¬ go w ten sposób jak opisano powyzej dla CPA.Kiedy kolejny zadany abonent rozlaczy bity BJ12 i BL2 w CPA to bity BJ12 i BL'2 w CPB zosta- 45 na ponownie ustawione podczas programu przery¬ wania' zegarowego w ten sam sposób jak opisano powyzej dla bitów BJ11, BL1, BJ'll i BL'2.Kiedy przy koncu rozmowy abonent zadany za¬ miast abonenta wywolujacego sam pierwszy zawie- 50 si sluchawke, polaczenie ,miedzy wywolujacym i zadanym abonentem jest rozlaczone w sposób ana¬ logiczny jak opisano powyzej z tym wyjatkiem, ze zamiast HRTB, ustawia sie LRTB z SP do wy¬ krycia otwierania petli zespolu polaczeniowego w 55 systemie crossbar przez odpowiedni program SP3.Kolejno LRTB znajdzie sie w swoim stanie usta¬ wienia podczas programu podstawowego SP12, któ¬ ry wykonuje "sie co 2 minuty tak, ze rozlaczenie zadanej linii bedzie wolniejsze w przypadku gdy 60 rozlaczy wywolany abonent.Z powyzszego opisu wynika, ze procesor CPA i jest to jasne takze w przypadku procesora CPB, nie posluguje sie informacja wpisana do buforów stanu zespolu polaczeniowego w systemie crossbar 65 gdy drugi procesor pracuje poprawnie. Ta infor-47 maeja posluguje sie tylko wtedy gdy drugi proce¬ sor ulegnie awarii co bedzie opisane pózniej.W zasadniczym odniesieniu do fig. 14 gdy pod¬ czas pracy procesora CPB, jego dwustanowe urza¬ dzenie PAOO zostalo ustawione, oznacza to, ze procesor OPA ulegl awarii jak opisano powyzej w odniesieniu do fig. 1. Kiedy podczas programu konserwatorsko-podstawowego w CPB bada sie PAOO i znajduje sie w stanie 1 i wykonuje sie nastepujacy podprogram TOSP'1 przejmowania po¬ legajacy na zbadaniu bitu B, wskazujac, który pro¬ cesor zarzadza polaczeniem i faza wszystkliich JSB'.Dla kazdego laczenia podprogram TOSP'1 polega 'na rozkazie 06 i jest schematycznie przedstawiony przez bramki iloczynu logicznego G'l i G'2, któ¬ rych pierwsze i drugie wyjscia sa podlaczone do wyjsc 06 z TOSP'1 i b z badanego JSB' a to dru¬ gie wyjscie b pobudza sie kiedy bit B wpisany tam jest w swoim stanie ustawienia wskazujac, ze wywolanie jest zarzadzane przez drugi procesor.Trzecie wejscie bramki G'l jest podlaczone do wyjsc m'l mieszacza M'l, wyjscie to pobudza sie gdy faza w badanym JSB' (pobudzone wyjscie f) jest faza rejestru (pobudzone pi) lub faza reje¬ stru pomocniczego (pobudzone p2) podczas gdy trzecie wejscie bramki G'2 jest podlaczone do wyj¬ scia p3 badanego JSB' a drugie wyjscie pobudza sie gdy faza jest faza rozmowy. Czwarte wejscie bramki G'l i G'12 jak sie domniemywa musi byc pobudzone gdy JSB' jest badane a schematyczne wyjscie f drugiego pobudza sie tym sposobem.Wyjscia g'l i g'2 bramek G'l i G'2 sa podlaczone do podprogramów TOSP'2 albo TOSP'3 przejmo¬ wania. Kiedy pobudza sie wyjscie bramki G'l wy¬ konuje sie TOSP'2, który sklada sie z nastepuja¬ cych operacji: -— odczytanie adresów RBA' bufora RB' reje¬ stru wolnego w bloku MB'l specjalnej pamieci z pamieci centralnej i znalezienie tego bufora RB' rejestru za pomoca tego adresu. Operacja ta jest sterowana przez rozkaz 05 i jest schematycznie przedstawiona przez bramke iloczynu logicznego tx% której wejscia sa podlaczone do wyjsc 05 z TOSP'2 i rba' z MB'l i której wyjscie g'3 jest' podlaczone do wejscia RB'. Po znalezieniu, sche¬ matyczne wyjscie f z RB' jak sie domniemywa, musi byc pobudzone: — odczytanie RBA' w MB'l i przekazanie tej informacji do rejestru roboczego WR'. Operacja ta jest sterowana przez rozkaz 01 i jest schema¬ tycznie przedstawiona przez bramke iloczynu lo¬ gicznego G'4, której wejscia sa podlaczone do wyjsc ol z TOSP'2 i rba' z MB'l, której wyjscie g'4 jest podlaczone do zespolu badania przypadku RBA' z WR'. * — odczytanie JA a adres ten jest dostarczany " przez TOSP'1 (wyjscie ja) i przekazanie tego adre¬ su do* znalezionego RB'. Operacja ta jest sterowa¬ na przez rozkaz 01 i jest schematycznie przedsta¬ wiona przez bramke iloczynu logicznego G'7, któ¬ rej wejscia sa podlaczone do wyjsc ol z TOSP'2, ja z TOSP'1 i f ze znalezionego RB' i kltórej wyj¬ scie g'7 jest podlaczone do zespolu badania przy¬ padku JA z RB'; — taktowanie kolejnosci znalezionego RB' z do- 96213 4ft datnim slO w którym wykazuje, ze lacznosc musi byc rozlaczona. Operacja ta jest sterowana przez rozkaz 07 i jest schematycznie przedstawiona przez bramke iloczynu logicznego G'5, której wejscia sa podlaczone do wyjsc o7 z TOSP'2 i f z RB', której wyjscie g'5 jest podlaczone do wejscia zespolu ba¬ dania przypadku SEQ z RB'. — odczytanie RBA' w WR' i przekazanie RBA' do TMDH' wykazujac w ten sposób, ze program io przerywania TMD musi ibyc wykonany jak najszybciej. Operacja ta jest sterowana przez rozkaz 01 i jest schematycznie przedstawio¬ na przez bramke iloczynu logicznego G'6, której /wejscia sa podlaczone do wyjsc ol z TOSP'2 i rba' z WR' oraz której wyjscie g'6 jest podlaczone do zespolu badania przypadku RBA' z TMDH'.Wltedy kontynuuje sie przenwainy program w CPB i wtedy w pewnym momencie sa spelnione wszy¬ stkie stany i wykonuje sie TMDIP1,2 {nie pokazane) a* program TMD podczas którego odczytuje sie RBA' w TMDH' a RB' znajduje sie za pomoca tego RBA'. W tym RB' odczytuje sie JA i SEQ (slO) i przekazuje sie do TMDRB (nie pokazane) dzieki czemu TMD' rozlace polaczenie przez rozlaczenie zespolu polaczeniowego w^ systemie crossbar, zna¬ lezione za pomoca JA. Przy koócu tej operacji wykonuje sie program TMDIP'1,3 podczas którego RB' jest rozlaczony. Nalezy zaznaczyc, ze progra¬ my TMD sa zupelnie analogiczne do tych, które opisano powyzej w zwiazku i rozlaczeniem pola¬ czenia po tym jak wywolujacy abonent powiesi sluchawke na telefonie. Takze bity linii i zespo¬ lu polaczeniowego w systemie crossbar sa pono¬ wnie ustawiane w CPB podczas programów prze- rywania zegarowego.Z powyzszego wynika, ze CPB rozlacza wszyst¬ kie laczenia wywolania, które sa w ich rejestrze i fazach rejestru pomocniczego przez rozlaczenie zespolów polaczeniowych w systemie crossbar, 40 znajdujacych sie w tych polaczeniach.Kiedy pobudza sie wyjscie g'2 bramki G'2 a TOSP'3 jest wykonywany dla kazdego laczenia wywolawczego. Podczas tego programu: — bit B z JSB' badany w ponownym ustawie- 45 niu wskazuje w ten sposób, ze wyzwanie obecnie jest zarzadzane przez procesor CPB. Operacja ta jest sterowana przez rozkaz 03 i jest schematycz¬ nie przedstawiona przez blok 03, którego wyjscie 03 jest podlaczone do wejscia r ustawienia pono- 50 wnego zespolu badania przypadku B z JSB' (fig. 14); — bity BJ'12 i BJ'll buforów JIB'11 i JI'12 wejscia zespolu polaczeniowego w systemie cross¬ bar, odpowiadajacemu badanemu JSB, sa ustawio- 55 ne. Operacja ta jest sterowana przez rozkaz 02 i jest schematycznie przedstawiona przez blok, którego wyjscie o2 jest podlaczone do wejsc s ustawienia zespolów badania przypadków BJ'll i BJ'12 z JIB'll lub JIB'12. Nalezy zaznaczyc, ze 60 bity BJ'll i BJ'12 sa prawidlowe w swoim stanie 1 podczas fazy rozmoiwy, tak ze powyzsza operacja ustawienia nie bedzie niczego modyfikowala.Stad procesor CPB konserwuje wszystkie lacze¬ nia, które znajduja sie w fazie rozmowy. Rozla- 65 czy to polaczenia jezeli jeden z abonentów roz-49 60213 50 laczy sie w ten sposób jak to opisywano powyzej dila CPA.¦• Reasumujac wszystkie wywolania przetwarzane przez CPA, a które sa w fazie rejestru lob w fazie rejestru pomocniczego natychmiast rozlaczane przez GPB natomiast wszystkie wywolania prze¬ twarzane przez te CPA, a które sa w fazie roz¬ mowy sa konserwowane w tej fazie przez CPB.Drugi procesor bedzie tylko konserwowac inne wywolania lecz takze zarzadzac wszystkimi nowy¬ mi wywolaniami, jak gdyby nic sie nie stalo.Tylko jakosc calego zapewnionego ruchu bedzie sie nieco pogarszala kiedy procesor CPA nie be¬ dzie pracowal podczas godzin szczytu.Powyzsza operacja ustawienia bitów 'BJ*11 i BJ'12 przez podprogram TOSP'3 jest konieczna z nastepujacej przyczyny. Zgodnie z tym jak opi¬ sano powyzej, kiedy jeden z abonentów wlaczony do Wywolania przetwarzanego przez procesor CPA, powiesi sluchawke swego telefonu, na przyklad abonent wywolujacy, wykrywa sie otwarcie petli odpowiedniego zespolu polaczeniowego w syste¬ mie crossbar podczas programu SP1 przerywania zegarowego. Kolejno ustawia sie odpowiedni bit BJ11 podczas podprogramu SP13 przerywania ze¬ garowego przed wlasciwym rozlaczeniem polacze¬ nia. Tylko potem a bardziej dokladnie po wykona¬ niu SP28 laczenie jest efektywnie rozlaczone przez TMD, które rozlacza zespól polaczeniowy w syste¬ mie crossbar. Takze w procesorze CPB ustawia sie ponownie odpowiedni bit BJ'll podczas pro¬ gramu przerywania zegarowego zanim laczenie zo¬ stanie efektywnie rozlaczone. Ta droga nalezy za¬ znaczyc, ze procesor CPB sam nie moze rozlaczyc polaczenia poniewaz program SP'28 odpowiada¬ jacy dla € SP28 nie moze byc wykonany gdy bit B z JSB' znajduje sie w swoim stanie ustawienia wskazujacego, ze wywolanie jest zarzadzane przez CPA. Przypuscmy, ze powyzszy abonent wywolu¬ jacy powiesil sluchawke telefonu i ze bity BJ11 i BJ'll zostaly juz ponownie ustawione w CPA, w momencie gdy procesor CPA ulegnie , awarii lecz, ze lacznie jeszcze nie zostalo efektywnie roz¬ laczone w tym momencie.Podczas kolejnego programu przejmowania i jak sie domniemywa bity BJ11 i BJ12 nie sa ponow¬ nie ustawione a CPB próbuje odpowiedniego JSB' i v. ykiryje, ze wywolanie znajduje tslie jeszcze w fan¬ zie .rozimoiwy (TOSP'l) poniewaz faza ta jeszcze nie zostala zmodyfikowana i ustawi ponownie (TOSP'3) bit z JSB'. Jako. wynik tego podczas nastepnych programów SP1 prze¬ rywania zegarowego nie wykryje sie roz¬ laczenia w CPB. Wlasciwie petla zespolu polacze¬ niowego w systemie crossbar wlacznie z linia wywolujaca i wejsciem JI11 zespolu polaczeniowe¬ go w systemie crossbar jest otwarta a odpowiedni bit BJ'll zespolu polaczeniowego w systemie cros¬ sbar zostal juz ustawiony ponownie tak, ze nie istnieje niezgodnosc gdy porówniujemy stan BJ11 i JI11, w ten sposób laczenie pozostanie bledne chociaz abonent wywo¬ lujacy rozlaczyl polaczenie. Przeciwnie, gdy bit BJ'll jest ustawiony podczas programu TOSP'3 przejmowania jak opisano powyzej a otwieranie petli zespolu polaczeniowego w syste¬ mie crossbar przy rozlaczeniu abonenta wywolu¬ jacego bedzie wykryte przez CPB podczas progra¬ mu SP'l przerywania zegarowego. To samo dowo- dzenie stosuje sie kiedy zadany abonent rozlaczyl polaczenie.Zasady wynalazku zostaly opisane powyzej w oparciu o okreslone urzadzenia i jest zrozumia¬ lym, ze opis ten jest tylko przykladem i nie ogra¬ lo nicza w ten sposób zakresu wynalazku. PL