PL89979B1 - - Google Patents

Download PDF

Info

Publication number
PL89979B1
PL89979B1 PL17204274A PL17204274A PL89979B1 PL 89979 B1 PL89979 B1 PL 89979B1 PL 17204274 A PL17204274 A PL 17204274A PL 17204274 A PL17204274 A PL 17204274A PL 89979 B1 PL89979 B1 PL 89979B1
Authority
PL
Poland
Prior art keywords
duration
click
output
outputs
circuit
Prior art date
Application number
PL17204274A
Other languages
Polish (pl)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL17204274A priority Critical patent/PL89979B1/pl
Publication of PL89979B1 publication Critical patent/PL89979B1/pl

Links

Landscapes

  • Testing Electric Properties And Detecting Electric Faults (AREA)

Description

Przedmiotem wynalazku jest analizator trzasków stanowiacy dodatkowe wyposazenie do miernika za¬ klócen radioelektrycznych, a przeznaczony do pomiaru i analizy krótkotrwalych zaklócen radioelektrycznych, o czasie trwania wtórze czestotliwosci posredniej lub wtórze akustycznym miernika zaklócen nie dluzszym od 0,2 sekundy, zwanych trzaskami.Znane i stosowane mierniki zaklócen radioelektrycznych nie posiadaja ukladów umozliwiajacych analize i pomiar trzasków.Istota wynalazku. Analizator trzasków zaopatrzony na wejsciu we wzmacniacz czestotliwosci posredniej ma wyjscie tego wzmacniacza polaczone przez detektor quasiszczytowy z ukladem elektronicznego analogu wskaznika i jednoczesnie omawiane wyjscie jest polaczone przez detektor obwiedni z ukladem formowania czasu. trwania trzasków, przy czym wyjscie ukladu elektronicznego analogu wskaznika jest polaczone z wejsciem ukladu oceny poziomu, zas wejscie ukladu oceny czasu trwania trzasków jest polaczone przez przelacznik z wyjsciem ukladu formowania czasu trwania trzasków i z jednym z wyjsc ukladu oceny poziomu. Drugie wyjscie ukladu oceny poziomu jest polaczone bezposrednio z ukladem oceny czasu trwania trzasków, który z kolei jest polaczony przez licznik dlugich trzasków z zespolem sterowania zawierajacym uklad sterowania, zegar i licznik czasu trwania analizy. Uklad sterowania jest polaczony z ukladem formowania czasu trwania trzasków, a wyjscie sygnalizacyjne ukladu oceny poziomu, ukladu oceny czasu trwania trzasków i ukladu oceny grupowania polaczonego z ukladem oceny czasu trwania trzasków sa polaczone ze wspólpracujacymi z tymi wyjsciami trzema sygnalizatorami. Jedno z wyjsc ukladu oceny czasu trwania trzasków jest polaczone z przynaleznym mu licznikiem krótkich trzasków.Objasnienie rysunku. Wynalazek jest objasniony w przykladzie wykonania przedstawionym na zalaczonym rysunku, który pokazuje schemat blokowy analizatora trzasków.Przyklad realizacji wynalazku. Analizator trzasków wedlug wynalazku ma na wejsciu wzmacniacz 1 czestotliwosci posredniej, który jest polaczony z torem posredniej czestotliwosci miernika zaklócen. Wyjscie wzmacniacza 1 jest polaczone przez quasiszczytowv detektor 2 z ukladem 3 elektronicznego analogu wskaznika i jednoczesnie przez detektor 4 obwiedni z ukladem 5 formowania czasu trwania trzasków. Wyjscie ukladu 3 elektronicznego analogu wskaznika jest polaczone z wejsciem ukladu 6 oceny poziomu. Wejscie ukladu 7 oceny2 89 979 czasu trwania trzasków jest polaczone przez przelacznik 8 z wyjsciem ukladu 5 formowania czasu trwania trzasków i z jednym z wyjsc ukladu 6 oceny poziomu, natomiast drugie wyjscie tego ukladu jest polaczone bezposrednio z ukladem 7 oceny czasu trwania trzasków, którego jedno z wyjsc jest polaczone przez licznik 9 dlugich trzasków z zespolem 10 sterowania. Zespól 10 sterowania zawiera uklad 11 sterowania polaczony przez zegar 12 z licznikiem 13 czasu trwania analizy, którego wyjscie jest bezposrednio polaczone z jednym ze sterujacych wejsc ukladu 11 sterowania. Wyjscia sterujace ukladu 11 sterowania sa polaczone z ukladem 5 formowania czasu trwania trzasków. Jedno z wyjsc ukladu 7 oceny czasu trwania trzasków jest polaczone z ukladem 14 oceny grupowania. Wyjscia sygnalizacyjne ukladu 6 oceny poziomu, ukladu 7 oceny czasu trwania trzasków i ukladu 14 oceny grupowania sa polaczone ze wspólpracujacymi z tymi wyjsciami sygnalizatorami 15, 16 i 17. Trzecie wyjscie ukladu 7 oceny czasu trwania trzasków jest polaczone z licznikiem 18 krótkich trzasków. Do ukladu 5 formowania czasu trwania trzasków, ukladu 7 oceny czasu trwania trzasków, ukladu 14 oceny grupowania sa doprowadzone sygnaly K kasowania, zas do ukladu 11 poza sygnalem K kasowania jest ¦ d5prówadzofiy--sygnal S startu, Do ukladu 6 oceny poziomu sa doprowadzone napiecie odniesienia Vt i V2 sluzace do ustalenia zadanego poziomu analizy. Kazde przekroczenie tego poziomu w wyniku zaklócenia zdefiniowanego jako trzask lub w wyniku pojawienia sie zaklócenia ciaglego jest analizowane przez analizator trzasków i odpowiednio klasyfikowane. Przy polaczeniu przelacznikiem 8 wejscia ukladu 7 oceny czasu trwania trzasków z wyjsciem ukladu 5 formowania czasu trwania trzasków, podaniu na wejscie wzmacniacza 1 sygnalu posredniej czestotliwosci z miernika zaklócen i ustaleniu napieciami Vi i V2 poziomu analizy, zapalenie sie sygnalizatora wskazuje'na przekroczenie poziomu analizy przez zaklócenie. Licznik 18 zlicza krótkie trzaski to jest zaklócenia o czasie trwania do 10 msek, licznik 9 zlicza dlugie trzaski, to jest trwajace do 200 msek, zas sygnalizator 16 sygnalizuje istnienie zaklócen wykraczajacych poza definicje trzasków, a mianowicie zaklócen ciaglych. Zadzialanie sygnalizatora 17 oznacza, ze w odstepie 2 sek, w czasie trwania analizy pojawilo sie wiecej niz dwa trzaski. PLThe subject of the invention is a crackle analyzer, which is an additional equipment to the radio interference meter, and is intended for the measurement and analysis of short-term radioelectric disturbances, with the duration of the intermediate frequency or acoustic noise of the noise meter not longer than 0.2 seconds, known as clicks. Radio interference meters do not have systems that would enable the analysis and measurement of clicks. The essence of the invention. The crackle analyzer equipped at the input with an intermediate frequency amplifier has the output of this amplifier connected by a quasi-peak detector to the electronic analogue circuit of the indicator, and at the same time the output in question is connected by an envelope detector to the time forming circuit. The output of the electronic analogue of the indicator is connected to the input of the level rating system, and the input of the click duration rating system is linked through a switch to the output of the click duration system and to one of the outputs of the level rating system. The second output of the level judge system is linked directly to the click time judge, which in turn is linked via a long click counter to a control unit comprising a control system, clock and analysis duration counter. The control is connected to a clicker duration forming circuit, and the signaling output of the level judge, the click duration judging system and the grouping judge associated with the click duration judge are linked to the three indicators working together with these outputs. One of the outputs of the click duration estimator is connected to its corresponding short click counter. Figure explanation. The invention is explained in the embodiment shown in the attached drawing, which shows a block diagram of a noise analyzer. Example of an embodiment of the invention. The crackle analyzer according to the invention has at the input an intermediate frequency amplifier 1 which is connected to the intermediate frequency path of the interference meter. The output of the amplifier 1 is connected via the quasi-peak detector 2 to the electronic analogue indicator circuit 3 and simultaneously via the envelope detector 4 to the crackle duration forming circuit 5. The output of the electronic analogue display circuit 3 is connected to the input of the level evaluation circuit 6. The input of the click duration evaluation system 7 is connected by a switch 8 to the output of the click duration forming circuit 5 and with one of the outputs of the level evaluation circuit 6, while the other output of this circuit is connected directly to the click duration evaluation circuit 7, one of which is the outputs are connected via a counter 9 long clicks to the control unit 10. The control unit 10 comprises a control unit 11 connected by a timer 12 to an analysis duration counter 13, the output of which is directly connected to one of the control inputs of the control unit 11. The control outputs of the control system 11 are connected to the clicker duration shaper 5. One of the outputs of the click duration rating system 7 is linked to the grouping rating system 14. The signaling outputs of the level estimator 6, the click duration estimator 7 and the grouping estimation system 14 are connected to the associated indicators 15, 16 and 17. The third output of the click duration estimator 7 is connected to a counter of 18 short clicks. Deletion K signals are fed to the system 5 of shaping the click duration, the system 7 of glitch duration evaluation, the system 14 of the grouping evaluation, and the erasing signals K are fed to the system 11, apart from the K erase signal, there is ¦d5duction - the start signal S, The voltage is applied to the level evaluation system 6 Vt and V2 references to determine the desired level of analysis. Any breach of this level as a result of a disturbance defined as a click or as a result of a continuous disturbance is analyzed by a crackle analyzer and classified accordingly. When the switch 8 is connected to the input of the system 7 of the click duration evaluation with the output of the system 5 of the crackle duration forming system, the input of 1 intermediate frequency signal from the interference meter to the amplifier input and the determination of the analysis level with voltages Vi and V2, lighting of the signaling device indicates that the analysis level has been exceeded by disruption. Counter 18 counts short clicks, i.e. up to 10 msec disturbances, counter 9 counts long clicks, i.e. up to 200 msec, and alarm 16 signals the existence of disturbances beyond the definition of clicks, namely continuous disturbances. The operation of the buzzer 17 means that more than two clicks appeared during the analysis period. PL

Claims (1)

1. Zastrzezenie patentowe Analizator trzasków, znamienny tym, ze ma na wejsciu wzmacniacz (1) czestotliwosci posredniej, którego wyjscie jest polaczone przez quasiszczytowy detektor (2) z ukladem (3) elektronicznego analogu wskaznika i jednoczesnie omawiane wyjscie jest polaczone przez detektor (4) .obwiedni z ukladem (5) formowania czasu trwania trzasków, przy czym wyjscie ukladu (3) elektronicznego analogu wskaznika jest polaczone z wejsciem ukladu (6) oceny poziomu, zas wejscie ukladu (7) oceny czasu trwania trzasków jest polaczone przez przelacznik (8) z wyjsciem ukladu (5) formowania czasu trwania trzasków i z jednym z wyjsc ukladu (6) oceny poziomu, natomiast drugie wyjscie tego ukladu jest polaczone bezposrednio z ukladem (7) oceny czasu trwania trzasków, który jest polaczony przez licznik (9) dlugich trzasków z zespolem (10) sterowania zawierajacym uklad (11) sterowania, zegar (12) i licznik (13) czasu trwania analizy, podczas gdy uklad (11) sterowania jest polaczony z ukladem (5) formowania czasu trwania trzasków, a wyjscia sygnalizacyj¬ ne ukladu (6) oceny poziomu, ukladu (7) oceny czasu trwania trzasków i ukladu (14) oceny grupowania polaczonego z wymienionym ukladem (7) oceny czasu trwania trzasków sa polaczone ze wspólpracujacymi z tymi wyjsciami sygnalizatorami (15, 16, 17), ponadto jedno z wyjsc ukladu (7) oceny czasu trwania trzasków jest polaczone z licznikiem (18) krótkich trzasków.89979 8 Kil |V2 | I 1 [—| I | 6 15 4 10 r r I I I 5 | < i Tl ir Ks 1 nr i K i 1 1 1 ' l_ m 1 i r 7 ^ I +*% 1 » SM-. 1 UrJ=?J| 14 12 i\i 17 —ii »¦ 13 i—-i ¦ - 1 -ii r - —¦——"* PL1. Patent claim A crackle analyzer, characterized by the fact that it has an intermediate frequency amplifier (1) at the input, the output of which is connected via a quasi-peak detector (2) to the electronic analogue circuit (3) of the indicator and at the same time the discussed output is connected by a detector (4) the envelope with the crackle duration forming circuit (5), the output of the electronic analogue indicator circuit (3) is connected to the input of the level evaluation circuit (6), and the input of the noise evaluation circuit (7) is connected by a switch (8) with the output of the system (5) of the formation of the click duration and one of the outputs of the system (6) of the level evaluation, while the second output of this system is connected directly with the system (7) of the evaluation of the duration of clicks, which is connected by the counter (9) of long clicks with a control unit (10) comprising a control unit (11), a clock (12) and an analysis duration counter (13), while the control unit (11) is connected to the control unit (11) (5) the formation of the click duration, and the signaling outputs of the level rating system (6), the click system (7) and the grouping rating system (14) associated with the aforementioned system (7) of the click duration rating are connected with the cooperating with these siren outputs (15, 16, 17), moreover, one of the outputs of the click duration estimator (7) is connected to a short click counter (18). I 1 [- | And | 6 15 4 10 y I I I 5 | <i Tl ir Ks 1 nr i K i 1 1 1 'l_ m 1 i r 7 ^ I + *% 1 »SM-. 1 UrJ =? J | 14 12 i \ i 17 —ii »¦ 13 i —- i ¦ - 1 -ii r - —¦ ——" * PL
PL17204274A 1974-06-19 1974-06-19 PL89979B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL17204274A PL89979B1 (en) 1974-06-19 1974-06-19

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL17204274A PL89979B1 (en) 1974-06-19 1974-06-19

Publications (1)

Publication Number Publication Date
PL89979B1 true PL89979B1 (en) 1976-12-31

Family

ID=19967852

Family Applications (1)

Application Number Title Priority Date Filing Date
PL17204274A PL89979B1 (en) 1974-06-19 1974-06-19

Country Status (1)

Country Link
PL (1) PL89979B1 (en)

Similar Documents

Publication Publication Date Title
ES8103422A1 (en) Method and circuit arrangement for detecting the entry and/or the departure of a vehicle, especially a road vehicle, into or from a specified surveillance area.
JPS6445050A (en) Mass spectrometer for secondary ion
GB952808A (en) A circuit for measuring the phase angle between two signals of like frequency
PL89979B1 (en)
GB1192025A (en) A Method of and Apparatus for Detecting Traffic Delay
GB1154601A (en) High Frequency Signal Voltage Instrument.
US3731306A (en) Sea state analyzer using radar sea return
GB1175518A (en) Apparatus for Indicating, Recording and Predicting Local and Distant Thunderstorms
US5146162A (en) Engine speed measuring device with plural counters for averaging angular velocity
JPS55141817A (en) Control unit for detection signal
GB1147228A (en) Apparatus for measuring traffic density
GB603292A (en) Improvements in arrangements for measuring time intervals particularly suitable for use in radar devices
SU1397841A1 (en) Device for automatic selection of measuring limits of digital instruments
SU997062A1 (en) Alarm system
SU1002984A1 (en) Pulse signal parameter measuring device
SU437985A1 (en) Device for threshold period control
RU2034335C1 (en) Device for fire alarm
JPS5411054A (en) Monitoring for high frequency electric welding phenomenon and nomitor-control equipment
SU1067447A1 (en) Device for determination of frequency ratio
SU1659976A1 (en) Device to determine pulse middle position
SU673929A1 (en) Device for obtaining frequency marks in panoramic electron-beam meters of frequency characteristics
SU684464A1 (en) Meter of phase difference instantaneous values
SU892329A1 (en) Digital frequency meter
SU451045A1 (en) Period measuring device
JPS5614168A (en) Control circuit for sensitivity time of radar unit