PL87458B1 - - Google Patents

Download PDF

Info

Publication number
PL87458B1
PL87458B1 PL16322473A PL16322473A PL87458B1 PL 87458 B1 PL87458 B1 PL 87458B1 PL 16322473 A PL16322473 A PL 16322473A PL 16322473 A PL16322473 A PL 16322473A PL 87458 B1 PL87458 B1 PL 87458B1
Authority
PL
Poland
Prior art keywords
phase
waveform
oscillator
signal
frequency
Prior art date
Application number
PL16322473A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL16322473A priority Critical patent/PL87458B1/pl
Publication of PL87458B1 publication Critical patent/PL87458B1/pl

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

Przedmiotem wynalazku jest koherentny demo¬ dulator przebiegów o kluczowej fazie, sluzacy do detekcji sygnalów o dwustanowej modulacji fazy w odbiornikach sygnalów o dwustanowej modulacji fazy.Znany jest demodulator róznicowy fazy, który dziala w oparciu o zasade opóznienia odbieranego przebiegu o czas równy czasowi trwania pojedyn¬ czego bitu modulacji. Demodulator taki sklada sie z dwóch torów — sygnalowego i odtwarzania prze¬ biegu odniesienia. Tor odniesienia zawiera szere¬ gowo polaczone linia opózniajaca — wzmacniacz i regulowany korektor fazowy, przy czym wyjscie korektora polaczone jest z detektorem fazy, do któ¬ rego jednoczesnie doprowadzony jest sygnal wejs¬ ciowy.Znany jest równiez koherentny demodulator fazy, który w torze odtwarzania przebiegu odniesienia wyposazony jest w powielacz polaczony z oscyla¬ torem synchronizowanym w petli fazowej i regu¬ lowany korektor fazy. Wyjscie korektora polaczone jest z detektorem fazy, do którego doprowadza sie sygnal wejsciowy.W demodulatorach róznicowych demodulacje fazy sygnalu uzyskuje sie przez porównanie fazy prze¬ biegu odbieranego i fazy przebiegu odniesienia, którym jest sygnal odbierany odpowiednio opóz¬ niony w czasie. W zwiazku z tym oba porównywane sygnaly maja te same parametry szumowe, a to obniza jakosc odbioru. Ponadto linia opózniajaca wprowadza tlumienie, co wymaga zazwyczaj zas¬ tosowania dodatkowego wzmacniacza. Czas opóznie^ nia i tlumienie linii opózniajacej zaleza od tem¬ peratury.W demodulatorach z oscylatorem w petli fazowej uklad jest znacznie rozbudowany, gdyz petla fazowa wymaga stosowania dodatkowego powielacza czes¬ totliwosci, komparatora czestotliwosci pracujacego na czestotliwosci dwukrotnie wyzszej od czestotli¬ wosci odbieranego sygnalu, filtru dolnoprzepusto- wego oraz przestrajanego elektronicznie oscylatora pracujacego na czestotliwosci odbieranego sygnalu.Istota wynalazku jest zastosowanie w torze od¬ twarzania przebiegu odniesienia oscylatora synchro¬ nizowanego pizez wtracanie zewnetrznego przebie¬ gu harmonicznego, pracujacego z podzialem czesto¬ tliwosci przez dwa, który jest dolaczony do wyjscia powielacza.Dzieki temu uzyskuje sie synchronizacje drgan generatora przebiegu odniesienia sygnalem odbie¬ ranym, po uprzednim jego przeksztalceniu w po¬ wielaczu. W rezultacie, tak synchronizowany oscy¬ lator wytwarza przebieg odniesienia o czestotliwosci równej czestotliwosci sygnalu odbieranego.Przedmiot wynalazku jest uwidoczniony w przy¬ kladzie wykonania na rysunku, przedstawiajacym schemat blokowy demodulatora przebiegów o klu¬ czowanej fazie.Demodulator sklada sie z dwóch torów — sygna¬ lowego i odtwarzania przebiegu odniesienia. W torze 57 45887 458 odtwarzania przebiegu odniesienia znajduje sie dwukrotny powielacz 1 polaczony z oscylatorem 2 zestrojonym na czestotliwosc zblizona do czestotli¬ wosci sygnalu odbieranego. Oscylator 2 jest syn¬ chronizowany przez wtracanie zewnetrznego prze¬ biegu harmonicznego, którym jest przebieg z po¬ wielacza 1. W torze sygnalowym znajduje sie de¬ tektor fazy 3, którego jedno wejscie polaczone jest z wejsciem demodulatora, natomiast drugie wejscie jest polaczone z wyjsciem oscylatora 2. Odbierany sygnal o dwustanowej modulacji fazy jest poda¬ wany równolegle na wejscie dwukrotnego powie¬ lacza 1, w którym nastepuje usuniecie modulacji oraz na wejscie detektora fazy 3. Powielony prze¬ bieg wejsciowy uzyskany na wyjsciu powielacza 1 jest pozbawiony modulacji i bezposrednio syn¬ chronizuje, przez wtracanie go w obwód oscyla¬ tora 2, drgania wytwarzane przez ten oscylator.W efekcie takiej synchronizacji oscylator 2 generuje sygnal odniesienia o czestotliwosci sygnalu wejscio¬ wego. Sygnal uzyskany z oscylatora 2 jest podawany na drugie wejscie detektora fazy 3. W detektorze fazy 3 nastepuje detekcja sygnalu odbieranego, dostarczanego na jego pierwsze wejscie przez po¬ równanie tego sygnalu z przebiegiem do niego ko¬ herentnym, jakim jest generowany przez oscylator 2 przebieg odniesienia. Na wyjsciu detektora fazy 3 otrzymuje sie zdemodulowar} informacje, niesiona przez sygnal odbierany.W przypadku modulacji czterostanowej w demo¬ dulatorze stosuje sie powielacz czterokrotny, a oscy¬ lator 2 pracuje wówczas z podzialem czestotliwosci przez cztery. PL

Claims (1)

1. Zastrzezenie patentowe Koherentny demodulator przebiegów o kluczowa¬ nej fazie, zawierajacy w torze sygnalowym detektor fazy, a w torze odtwarzania przebiegu odniesienia powielacz czestotliwosci, znamienny tym, ze pomie¬ dzy powielacz (1) a detektor fazy (3) ma wlaczony oscylator (2) synchronizowany przez wtracanie zew¬ netrznego przebiegu harmonicznego i pracujacy z podzialem czestotliwosci przez dwa lub przez cztery. » / / / A PL
PL16322473A 1973-06-09 1973-06-09 PL87458B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL16322473A PL87458B1 (pl) 1973-06-09 1973-06-09

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL16322473A PL87458B1 (pl) 1973-06-09 1973-06-09

Publications (1)

Publication Number Publication Date
PL87458B1 true PL87458B1 (pl) 1976-06-30

Family

ID=19963005

Family Applications (1)

Application Number Title Priority Date Filing Date
PL16322473A PL87458B1 (pl) 1973-06-09 1973-06-09

Country Status (1)

Country Link
PL (1) PL87458B1 (pl)

Similar Documents

Publication Publication Date Title
CA1260141A (en) Decoder for spectrum diffusion signals
US5029181A (en) Automatic calibration device for direct spectrum spread receiver
US4860307A (en) Synchronization pulse generator in spread spectrum communication system
US4642573A (en) Phase locked loop circuit for demodulating suppressed carrier signals
US4092606A (en) Quadraphase demodulation
EP0526573B1 (en) Clock recovery circuit without jitter peaking
EP0555089B1 (en) Spread spectrum communication system
US3947634A (en) System for synchronizing local pseudo-noise sequence to a received baseband signal
US2421025A (en) Demodulator system
PL87458B1 (pl)
US5077754A (en) Tau-dither circuit
US4918707A (en) Spread spectrum demodulating device for spread spectrum communication system
US2777055A (en) Automatic frequency control system with phase control for synchronous detection
KR970072840A (ko) 반송파 복구장치
ES363108A2 (es) Una disposicion para transmitir senales de informacion en una banda de frecuencias prescrita.
KR910004015A (ko) 원격 pll을 이용한 직각 변복조 방식 및 회로
JP3254009B2 (ja) 位相固定ループを含む回路
JPH0636275B2 (ja) Afcオフセツト・エラ−を減少するための回路
SU1197138A1 (ru) Устройство демодул ции фазоманипулированных сигналов
US5029187A (en) Digital correlation receiver
JPH0131814B2 (pl)
JP2681664B2 (ja) 拡散スペクトル受信機
Lisen et al. Realization of processing system for anti-interference signal based on multifrequency spread spectrum and hopping spectrum
JPH0249066B2 (pl)
JP3304340B2 (ja) スペクトル拡散による受信装置