PL67316B1 - - Google Patents

Download PDF

Info

Publication number
PL67316B1
PL67316B1 PL143040A PL14304070A PL67316B1 PL 67316 B1 PL67316 B1 PL 67316B1 PL 143040 A PL143040 A PL 143040A PL 14304070 A PL14304070 A PL 14304070A PL 67316 B1 PL67316 B1 PL 67316B1
Authority
PL
Poland
Prior art keywords
circuit
voltage
power supply
resistors
circuits
Prior art date
Application number
PL143040A
Other languages
English (en)
Inventor
Bayer Ryszard
Galotzy Jerzy
Koba Teresa
Original Assignee
Instytut Badan Jadrowych
Filing date
Publication date
Application filed by Instytut Badan Jadrowych filed Critical Instytut Badan Jadrowych
Publication of PL67316B1 publication Critical patent/PL67316B1/pl

Links

Description

Pierwszenstwo: Opublikowano: 31. V. 1973 67316 KI. 21a4,35/14 MKP G05£ 3/02 ilLNIA Urzedu Palentoweoo Polskiej Hzcwfpol- -M I ¦ Wspóltwórcy wynalazku: Ryszard Bayer, Jerzy Galotzy, Teresa Koba Wlasciciel patentu: Instytut Badan Jadrowych, Warszawa (Polska) Uklad zasilacza wysokostabilnego niskiego napiecia Przedmiotem wynalazku jest uklad zasilacza wy¬ sokostabilnego niskiego napiecia do zasilania elek¬ tronicznych lukladów laboratoryjnych i rutynowych czterema -napieciami stalymi o obu biegunowo- sciach napiec, z wysokim wspólczynnikiem stabi¬ lizacji i kompensacji temperaturowej, z podwój¬ nym pradowo'-napieciowym zabezpieczeniem przed przeciazeniem zasilacza i zasilanego ukladu, oraz z obwodem ido pomiaru pradu obciazenia, w któ¬ rym skompensowano prad spoczynkowy ukladu stabilizuj aciego.Zasilacz ten znajduje zastosowanie tam, gdzie wymagane jest zachowanie stalosci napiecia w funkcji temperatury lepszej od 10-4/°C oraz cal¬ kowitej' stalosci napiecia przy maksymalnie do¬ puszczalnych zmianach napiecia sieci zasilajacej oraz zmianach obciazenia pradowego od zera do wartosci 'maksymalnej lepszej od 0,1%.Znane i stosowane dotychczas uklady zabezpie¬ czajace zasilaczy niskich napiec stanowia jedynie zabezpieczenie zasilacza, wzglednie jednego tylko obwodu napieciowego, w którym nastapilo prze¬ ciazenie. Tak inp. jeden ze stabilizowanych zasila¬ czy itranzystoirowyich dostarczajacy dwu niezalez¬ nych napiec stabilizowanych posiada niezalezne za¬ bezpieczenia przeciwzwarciowe dla kazdego na¬ piecia. Zabezpieczenia te zawieraja tranzystory przeciwzwarciowe wlaczone do ukladu zasilacza w ten sposób, ze w momencie zwarcia przejmuja prad obciazenia. Podobnie inne zasilacze posiadaja 10 15 20 25 30 jedynie niezalezne zabezpieczenie przeciiwzwarcio- we i przeciwprzepieciowe.Rozwiazania takie ,sa bardzo niekorzystne dla zasilania zlozonych ukladów elektronicznych, bu¬ dowanych .na przyrzadach pólprzewodnikowych lub obwodach scalonych, gdyz powoduja uszkadzanie tych przyrzadów w przypadku zaniku napiecia, o jednej biegunowosci i pozostaniu innych napiec w zasilanym ukladzie. Poza tym sprawa pomiaru pradu pobieranego z zasilacza, jako zródla nie byla dotychczas rozwiazywana w sposób zapewniajacy wymagana dokladnosc, eliminacje wplywu impe- dancji miernika na iimpedancje zródla oraz 'kom¬ pensacje, pradu spoczynkowego ukladu stabilizuja-. cego.Celem wynalazku jest rozwiazanie techniczne za¬ gadnienia zasilania ukladów elektronicznych labo- toryjnych i rutynowych w kilka napiec stalych o wysokiej stabilnosci temperaturowej i czasowej, z jednoczesnym zapewnieniem zabezpieczenia przed przeciazeniem zasilacza i zasilanego ukladu, jak równiez z dokladnym pomiarem pradu obciazenia.Cel ten zostal osiagniety przez opracowanie i wy¬ konanie zasilacza opartego calkowicie na przyrza¬ dach pólprzewodnikowych, w którym podwójne zabezpieczenie pradowo-mapieciowe uzyskano przez to, ze sprzezenie ukladu przeciazenia pradowego zawierajacego tranzystor przeciwzwarciowy, wktó- . rego obwodzie baza-emiter wlaczono rezystory kompensujace oraz diody kompensujace z ukla- 673163 67316 4 dem logicznym typu I, który daje sygnal na wyj¬ sciu jedynie wówczas gdy obecne sa sygnaly na wszystkich wejsciach, wykonano za pomoca most¬ kowego idzielnika napiecia, zlozonego z 'rezystorów dzielnika i diody doprowadzajacej napiecie .oraz, ze w obwodzie jednej galezi polaryzacji tego tran- zystoira, zlozonej z rezystorów kompensujacych wlaczono imiennik magnetoelektryczny.Zastosowanie zasilacza wedlug 'wynalazku w za¬ kresie podanym powyzej zapewnia uzyskanie wy¬ maganej stabilnosci piracy i doklaldnosci dzialania elektronicznych ukladów i systemów stosowanych w technice jadrowej, automatyce, elektronicznym przetwarzaniu danych itp. Wprowadzony w zasila¬ czu uklad zabezpieczajacy eliminuje wystepujace w praktyce laboratoryjnej i rutynowej wypadki uszkadzania przyrzadów pólprzewodnikowych lub obwodów scalonych wskutek zaniku jednego z na¬ piec zasilajacych.Zasilacz wedlug wynalazku jest przedstawiony na przykladzie 'wykonania, przedstawionym na ry¬ sunku, na którym fig. 1 oznacza schemat blokowy zasilacza, fig 2. oznacza schemat blokowo-ideowy ukladu stabilizujacego wraz z ukladami zabezpie¬ czajacymi przed przeciazeniem i ukladem pomiaro¬ wym.Zasada dzialania zasilacza przedstawiona jest ogólnie na schemacie blokowym fig. 1. Zasilacz sta¬ nowi zespól dwóch bloków, pracujacych pojedyn¬ czo lub lacznie. Napiecie sieci zasilajacej zostaje doprowadzone przez .przekaznik 1 do transforma¬ torów sieciowych 2, 3 lub jednego z nich — zalez¬ nie dd wybranego rodzaju pracy, których 'uzwoje¬ nia wtórne polaczone sa z (ukladami prostowniko¬ wymi 4, 5. Wyprostowane napiecie z tych ukladów jesit 'doprowadzone odpowiednio do ukladów stabi¬ lizujacych stabilizacji szeregowej 6, 7. Uklady te wyposazone sa w obwody zabezpieczenia przed przeciazeniem pradowym. Z ukladami tymi sprze- . zone sa 'odpowiednio imostkowe uklady porównaw- nia napiec wyjsciowych 8, 10.Uklady te zasilaja obwody logiczne typu I — oznaczone 9, 11, które w przypadku braku zrów¬ nowazenia ukladów mostkowych wylaczaja po¬ przez zestyk zwierny przekaznik 1. Uklad stabili¬ zujacy wraz z ukladem zabezpieczajacym i .mier¬ nikiem pradu obciazenia wedlug wynalazku, przed¬ stawiony na fig. 2 sklada sie ze zródla napiecia od¬ niesienia, którym jest zespól skompensowanych temperaturowo digd Zenera, dwustopniowego wzmacniacza róznicowego oraz zespolu tranzysto¬ rów regulacji szeregowej S. W obwodzie wyjscio¬ wym ukladu stabilizujacego wlaczony jest dzielnik napiecia zlozony z rezystorów 12, 13 oraz diody 14, której napiecie na anodzie w warunkach nor¬ malnej pracy utrzymuje w stanie równowagi uklad logiczny I. Zmiana tego napiecia, spowodowana zanikiem, badz tez przeciazeniem pradowym po¬ lo iwoduje zadzialanie okladu logicznego i wylaczenie przekaznika sieciowego R.Uklad zabezpieczenia przed przeciazeniem pra¬ dowym stanowi tranzystor przeciiwzwarciowy 15, polaryzacje bazy uzyskuje sie przez wlaczenie po- is miedzy baze i emiter dzielnika napiecia zlozonego z rezystorów kompensujacych 16, 17 oraz diod kompensujacych 18, 19. Polaryzacje bazy tego tran¬ zystora stanowi .staly spadek napiecia na rezystorze 17 i diodach 18, 19 oraz spadek napiecia na rezy- 20 storze 16 — zalezny od pradu obciazenia na wyj¬ sciu zasilacza. Spadek napiecia na rezystorze 17 kompensuje prad spoczynkowy ukladu stabilizuja- / . icego i daje zero niiernika obciazenia 20. Mozliwosc uzyskania czterech zródel wysokostabilnych napiec 25 obu biegunowosci z jednej samodzielnej jednostki ulatwia eksploatacje laboratoryjna i rutynowa w zakresie zasilania ukladów 1 systemów. 30 PL PL

Claims (1)

1. Zastrzezenie patentowe Uklad zasilacza 'wysokostabilnego niskiego napie¬ cia zawierajacy transformatory sieciowe polaczone z ukladami prostownikowymi, do których dolaczo- 35 me sa uklady stabilizujace 'wyposazone w obwody zabezpieczenia przed przeciazeniem pradowym, z którymi odpowiednio sprzezone sa mostkowe uklady porównania napiec wyjsciowych zasilajace uklad logiczny wylaczajacy caly zasilacz, znamien- 4o ny tym, ze sprzezenie ukladu przeciazenia prado¬ wego zawierajacego tranzystor przeciwzwarciowy (15), w którego obwodzie baza-emiter wlaczone sa rezystory kompensujace (16), (17) oraz diody kom¬ pensujace i(18), (19), z ukladem logicznym typu I 45 wykonano za pomoca mostkowego dzielnika napie¬ cia zlozonego z rezystorów dzielnika (12), (13) i dio¬ dy doprowadzajacej napiecie (14) przy czym w ob¬ wodzie jednej galezi polaryzacji tranzystora prze- ciwzwarciiowego (15), zlozonej z rezystorów koim- 50 pensujacych (16), (17) wlaczony jest miernik mag¬ netoelektryczny (20).KI. 21a4,35/14 67316 MKP G05f 3/02 ^0-i ! U FJ-9- PL PL
PL143040A 1970-09-07 PL67316B1 (pl)

Publications (1)

Publication Number Publication Date
PL67316B1 true PL67316B1 (pl) 1972-10-31

Family

ID=

Similar Documents

Publication Publication Date Title
US4500973A (en) Electronic devices
KR100866967B1 (ko) 밴드갭 기준 전압 발생 회로를 이용한 이상 전압 검출 및차단 회로
US3037151A (en) Voltage monitoring apparatus
US3624449A (en) Intrinsically safe transmitter system
US3651377A (en) Balanced current-directional relay for the detection of multiphase line defects
PL67316B1 (pl)
US4156185A (en) Direct current measuring system for rectifiers
GB840907A (en) Improvements in or relating to quick-acting cut-out devices
Hartland et al. An international direct comparison of two Josephson-effect voltage standards
SU1334128A2 (ru) Стабилизированный источник питани
SU881714A1 (ru) Стабилизированный источник посто нного напр жени
SU1467549A1 (ru) Стабилизатор посто нного напр жени
RU2011214C1 (ru) Вторичный источник электропитания
SU788254A1 (ru) Устройство дл защиты цепи посто нного тока
SU947792A1 (ru) Устройство дл испытани транзисторов
SU750461A1 (ru) Двухпол рный источник питани с защитой от перегрузки и короткого замыкани
SU1125609A1 (ru) Низковольтный непрерывный стабилизатор посто нного напр жени
SU1348799A1 (ru) Двухпол рный источник питани с защитой
SU1767485A1 (ru) Двупол рный стабилизированный источник напр жени
SU1191900A1 (ru) Стабилизатор напр жени посто нного тока
SU796828A1 (ru) Транзисторный стабилизатор посто нногоНАпР жЕНи
SU114219A1 (ru) Устройство дл защиты гальванометра посто нного тока от перегрузки
SU631907A1 (ru) Стабилизатор посто нного напр жени
SU1334123A1 (ru) Двухпол рный стабилизированный источник питани
SU598053A1 (ru) Стабилизатор посто нного напр жени с защитной от перегрузок по току