PL62554B1 - - Google Patents

Download PDF

Info

Publication number
PL62554B1
PL62554B1 PL134833A PL13483369A PL62554B1 PL 62554 B1 PL62554 B1 PL 62554B1 PL 134833 A PL134833 A PL 134833A PL 13483369 A PL13483369 A PL 13483369A PL 62554 B1 PL62554 B1 PL 62554B1
Authority
PL
Poland
Prior art keywords
waveform
zero
voltage
circuit
circuits
Prior art date
Application number
PL134833A
Other languages
English (en)
Inventor
Zuzok Jan
Migdalski Julian
Original Assignee
Instytut Automatyki Systemów Energetycznych
Filing date
Publication date
Application filed by Instytut Automatyki Systemów Energetycznych filed Critical Instytut Automatyki Systemów Energetycznych
Publication of PL62554B1 publication Critical patent/PL62554B1/pl

Links

Description

Opublikowano: 30.111.1971 62554 KI. 21 e, 35/02 MKP G 01 r, 35/02 UKD 621.317.08: 621.3.087.92 Wspóltwórcy wynalazku: Jan Zuzok, Julian Migdalski Wlasciciel patentu: Instytut Automatyki Systemów Energetycznych, Wroclaw (Polska) Sposób detekcji zera napiecia lub pradu zmiennego Przedmiotem wynalazku jest sposób detekcji ze¬ ra napiecia lub pradu zmiennego.Ustalenie momentu przejscia przez poziom zero¬ wy napiecia lub pradu zmiennego jest konieczne w wielu przypadkach miedzy innymi w procesach sterujacych i pomiarowych np. przy cyfrowym po¬ miarze czestotliwosci lub kata fazowego napiecia lub pradu zmiennego.Do detekcji zera stosuje sie zasadniczo trzy spo¬ soby. Sposób pierwszy polega na wzmacnianiu zmiennej wielkosci a nastepnie na jej ogranicza¬ niu, przy czym proces kolejnego wzmacniania i ograniczania moze byc powtarzany.Drugi sposób polega na sterowaniu ukladów przerzutnikowych wielkoscia zmienna, przy czym przeskok napiecia wyjsciowego z jednego stanu do stanu drugiego nastepuje w zasadzie w chwili przejscia wielkosci sterujacej przez poziom ze¬ rowy.Trzeci sposób polega na wstepnym ograniczaniu amplitudy zmiennego przebiegu a nastepnie na sterowaniu tym przebiegiem wzmacniacza opera¬ cyjnego wytwarzajacego impulsy, znaczace przejs¬ cie przebiegu zmiennego przez zero.W wymienionych sposobach konieczne jest wzmacnianie przebiegu zmiennego. Powoduje to koniecznosc stosowania ukladów, opartych na lam¬ pach elektronowych lub pólprzewodnikach. Ukla¬ dy takie sa stosunkowo zlozone, wymagaja zasi¬ lania a pod wplywem warunków zewnetrznych, 10 np. temperatury, zasilania, moga zmienic swój punkt pracy a tym samym spowodowac bledy w detekcji zera przebiegu zmiennego.W trzecim z opisanych sposobów podczas ogra¬ niczania nastepuje zmniejszenie .nachylenia prze¬ biegu zmiennego w okolicy zera, co powoduje koniecznosc zwiekszenia wspólczynnika wzmoc¬ nienia w nastepujacym po ograniczniku wzmac¬ niaczu.Celem wynalazku jest taki sposób detekcji zera napiecia lub pradu zmiennego, który pozwolilby na przeprowadzenie detekcji zera przy pomocy ukladu prostego, bez dodatkowego zasilania, przy czym warunki zewnetrzne nie wplywalyby na po- i5 wstawanie bledów w procesie detekcji. Uklad nie powinien równiez zmniejszac nachylenia przebiegu zmiennego w okolicy zera.Cel ten osiagnieto przez doprowadzenie napie¬ cia lub pradu zmiennego do dwóch oddzielnych 20 obwodów prostowania. W jednym z tych obwodów doprowadzony przebieg zmienny jest przesuwany w fazie w stosunku do prtAbiegu w drugim ob¬ wodzie a róznica wyprostowanych napiec obu ukladów stanowi przebieg wyjsciowy.W opisanym sposobie detekcji zera przebiegu zmiennego w jednym obwodzie nastepuje bezpo¬ srednie prostowanie, natomiast w drugim obwo¬ dzie nastepuje przesuniecie fazy przebiegu zmien¬ nego i prostowanie. W praktyce przesuniecie fa¬ so zy moze byc uzyskane przez zastosowanie trans- 25 625543 formatora i ewentualnie, przez zastosowanie rezy¬ storów R lub kondensatorów C w szereg z tran¬ sformatorem. Prostowanie moze byc jedno lub dwupolówkowe. Przy stalej amplitudzie przebiegu wejsciowego amplitude napiecia wyjsciowego re¬ guluje sie przy pomocy przesuniecia fazy miedzy obydwoma wyprostowanymi napieciami.Opisany sposób detekcji zera jest szczególnie ko¬ rzystny wtedy, gdy wartosc przebiegu zmiennego jest stosunkowo duza, co ma miedzy innj^mi miej¬ sce przy detekcji zera pradu lub napiecia w sieci energetycznej.Przedmiot wynalazku jest przedstawiony w przy¬ kladzie wykonania ha rysunku, na którym fig. 1 przedstawia schemat blokowy ukladu, realizuja¬ cego opisany sposób detekcji zera, fig. 2 — sche¬ mat ideowy ukladu, realizujacego opisany sposób, fig 3 — zaleznosci, na przykladzie napiecia sinu¬ soidalnego, pomiedzy poszczególnymi wartosciami napiec, wystepujacymi w ukladzie.Przebieg zmienny, oznaczony jako U0, jest poda¬ ny na uklad prostowania UP1, na wyjsciu którego otrzymuje sie napiecie wyprostowane Ux. Przebieg U0 jest równiez podany na drugi uklad prosto¬ wania UP2, który na swoim wyjsciu daje napiecie wyprostowane U2. W jednym z ukladów prosto¬ wania nastepuje dodatkowo przesuniecie fazy po- 62554 4 miedzy napieciami Uj i U2. Napiecia wyprostowa¬ ne sa polaczone przeciwsobnie, zas napiecie U3 jest wielkoscia wyjsciowa.Fig. 2 przedstawia schemat ideowy ukladu, rea¬ lizujacego opisany sposób detekcji zera przy za¬ stosowaniu prostowania jednopolówkowego. Jeden obwód prostowania sklada sie z rezystora R i dio¬ dy Dl, natomiast obwód drugi sklada sie równiez z tego rezystora R i drugiej diody D2, a transfor¬ mator stanowi element przesuwajacy faze. Rezy¬ stor R jest elementem wspólnym obu obwodów prostowania.Fig. 3 przedstawia zaleznosci pomiedzy niektó¬ rymi napieciami w ukladzie wedlug fig 2, przy czym przez cp oznaczono przesuniecie fazowe mie¬ dzy wyprostowanymi napieciami Uj i U2. PL PL

Claims (1)

1. Zastrzezenie patentowe Sposób detekcji zera napiecia lub pradu zmien¬ nego, znamienny tym, ze przebieg zmienny do¬ prowadza sie do dwóch oddzielnych obwodów pro¬ stowania, przy czym w jednym z tych obwodów przebieg zmienny jest przesuwany w fazie w sto¬ sunku do przebiegu w drugim obwodzie a róznica wyprostowanych napiec obu obwodów stanowi przebieg wyjsciowy. u.t UPf t UP2 Fig-1 i"- i -• CS rhf lLM I f r \ f\ M M \ ' i * Fig.3 W. D. Kart. C/96/71, 250, A4 PL PL
PL134833A 1969-07-15 PL62554B1 (pl)

Publications (1)

Publication Number Publication Date
PL62554B1 true PL62554B1 (pl) 1971-02-27

Family

ID=

Similar Documents

Publication Publication Date Title
US3010062A (en) Converter circuit
Kostur et al. Anticipated synchronization in coupled inertial ratchets with time-delayed feedback: a numerical study
JPS61224857A (ja) 整流回路の制御装置
WO2008067788A1 (de) Herstellung eines wirkleistungsgleichgewichts der phasenmodule eines umrichters
KR910001417A (ko) 주사전자 현미경용 배율 보정 신호 발생장치
US3614581A (en) Power conversion system
US3054062A (en) Phase discriminator
PL62554B1 (pl)
BR102019001192B1 (pt) Método para operação de um detector de metal de multifrequência e dispositivo para detectar metal em um objeto sendo inspecionado
US3593156A (en) Frequency doubler
US3787755A (en) Rectifier
GB2047019A (en) Inverter power conversion system having control scheme
US3518491A (en) Reverse power flow detector
JP2582920B2 (ja) 直流一交流電力変換装置
US2729781A (en) Electromagnetic transformer
JPS61142961A (ja) チヨツパ装置の制御方法
US3209275A (en) Circuit for varying the drive of an amplifier in accordance with power output demand
JPH02189886A (ja) トランジスター式高周波誘導加熱装置
US3391324A (en) Synchronous rectifying circuit
US2948473A (en) Static analogue divider
Richman et al. A new fast computing RMS-to-DC conversion
JPS61218373A (ja) サイリスタ変換装置
Bankov et al. An Analysis of a Bidirectional Series Resonant DC/DC Converter
US3221243A (en) Single phase-three phase converting device
GB921099A (en) Automatic electric control apparatus