PL59174B1 - - Google Patents
Download PDFInfo
- Publication number
- PL59174B1 PL59174B1 PL128621A PL12862168A PL59174B1 PL 59174 B1 PL59174 B1 PL 59174B1 PL 128621 A PL128621 A PL 128621A PL 12862168 A PL12862168 A PL 12862168A PL 59174 B1 PL59174 B1 PL 59174B1
- Authority
- PL
- Poland
- Prior art keywords
- state
- flip
- gates
- flops
- counter
- Prior art date
Links
- 230000003068 static effect Effects 0.000 claims description 6
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Description
Pierwszenstwo: Opublikowano: 16.11.1970 59174 KI. 21 a1, 36/22 MKP H03k£3A^ UKD Twórca wynalazku: mgr inz. Marek Grzybek Wlasciciel patentu: Instytut Elektrotechniki, Warszawa (Polska) Uklad elektroniczny licznika szeregowo-równoleglego 1 2 Przedmiotem wynalazku jest uklad elektroniczny licznika szeregowo-równoleglego zwlaszcza licznika dziesietnego. Uklad ma zastosowanie we wszelkiego rodzaju urzadzeniach cyfrowych bazujacych na przeliczaniu impulsów.Znane dotychczas uklady liczników opieraja sie na zasadzie szeregowego laczenia dwustanowych przerzutników liczacych badz tez na ukladach re¬ jestrów przesuwnych. Przez szeregowe polaczenie przerzutników liczacych otrzymuje sie licznik o po¬ jemnosci wyrazonej naturalna potega liczby 2.Chcac otrzymac dekade liczaca nalezy w 4-bitowym liczniku szeregowym zastosowac sprzezenie korek¬ cyjne. Licznik budowany jako rejestr przesuwny jest odmiana licznika równoleglego, dzieki czemu wykazuje krótki czas ustalania zawartosci. Pojem¬ nosc takich liczników .wyraza sie przez podwojona liczbe uzytych przerzutników. Zbudowana w ten sposób dekada wymaga uzycia 5 przerzutników z bramkami ustawiajacymi.Wada obu wymienionych sposobów realizacji dekad liczacych jest duza liczba podzespolów. Ukla¬ dy z szeregowym laczeniem dwójek liczacych wy¬ magaja stosowania elementów sprzezenia korekcyj¬ nego. Uklady na bazie rejestru wymagaja 5 prze¬ rzutników. Ponadto szeregowe laczenie dwójek daje licznik o duzym czasie ustalania zawartosci powiek¬ szonym zwykle przez dzialanie ukladów korekcyj¬ nych. 59174 Celem wynalazku jest zmniejszenie liczby podze¬ spolów koniecznych do budowy niektórych liczni¬ ków, a szczególnie dziesietnych oraz skrócenie czasu ustalania zawartosci tychze. Do rozwiazania tego 5 zagadnienia nalezalo znalezc taki uklad licznika, w którym wykorzystane bylyby zalety pracy równo¬ leglej ukladu rejestru przesuwnego oraz to, ze przy szeregowym laczeniu dwójek potrzeba mniejszej liczby przerzutników. io Cel ten zostal osiagniety przez wprowadzenie roz¬ dzielenia impulsów sterujacych licznik, utworzony przez sprzezenie w petle wejscia rejestru z zane¬ gowanym jego wyjsciem. Przez szeregowe polacze¬ nie sterujacej dwójki liczacej z rejestrem takie, ze 15 przesuwanie jedynek jest uzaleznione od stanu dwójki a (przesuwanie zer uzaleznione jest od ne¬ gacji tego stanu, uzyskuje sie skrócenie efektywne¬ go cyklu pracy rejestru o 1 impiuls przesuwajacy.Licznik powstaly w ten sposób ma pojemnosc o 2 20 impulsy mniejsza niz przy zwyklym szeregowym polaczeniu dwójki z rejestrem.Dzieki zastosowaniu ukladu wedlug wynalazku mozna budowac liczniki dekadowe z mniejszej licz¬ by podzespolów. Ponadto czas ustalania zawartosci 25 licznika jest krótszy niz w licznikach szeregowych.Przez zastosowanie ukladu licznika wedlug wyna¬ lazku uzyskuje sie obnizenie kosztów i wzrost nie¬ zawodnosci urzadzenia.Wynalazek zostanie objasniony blizej na podsta- 30 wie rysunku, który przedstawia przyklad wykona-59174 nia ukladu dekady liczacej. Impulsy wejsciowe sa podawane na wejscie t dwójki liczacej stanowiacej przerzutnik sterujacy S. Przerzutniki Pl9 P2, P8 sa zaopatrzone w impulsowe (bramki ustawiajace B01, Bw, BM, Bn, B12, B18. Bramka taka dziala w ten sposób, ze sygnal skokowy „1—0" podany na wejscie dynamiczne, oznaczone strzalka, powoduje ustawie¬ nie ^lHki" na wyjsciu przerzutnika, pod warun¬ kiem, ze na wejsciu statycznym, oznaczonym krop¬ ka, jest jednoczesnie sygnal statyczny „0". Przy po¬ mocy dwu takich bramek przylaczonych do obu stron przerzutnika mozna ustawiac w nim dowolny stan. Jak widac z rysunku wejscia blokujace bra¬ mek jednego przerzutnika sa przylaczone do wyjsc poprzedniego. Zakladajac, ze wszystkie przerzutni¬ ki S, Plf P2, P8 sa w stanie „0", dzialanie ukladu mozna opisac nastepujaco. Pierwszy impuls*na wej¬ sciu t powoduje zmiane stanu dwójki S oraz pow¬ stania na wyjsciu st sygnalu ,Jl-0" (sygnaly „0-1" nie powoduja zadnych zmian). Sygnal ten powo¬ duje ustawienie przerzutnika Pi w stan ,4"» gdyz bramka Bu jest odblokowana sygnalem statycznym „0" z przerzutniika P8. Nastepny impuls powoduje przerzut dwójki S i pojawienie sie sygnalu „1-0" na wyjsciu Sq. Sygnal ten przez bramke B08, która jest odblokowana utwierdzi aktualny stan przerzutnika P8, to znaczy stan „0". Nastepny, trzeci impuls ustawi poprzez bramke B12 „1-ke" w przerzutniku P2 a piaty w P8 (czwarty impuls zmienia tylko stan dwójki S). Tak wiec po pieciu impulsach wszystkie przerzutniki sa w stanie ,,1". Poniewaz uklad1 jest symetryczny, to dzialanie nastepnych pieciu impul¬ sów spowoduje powrót do stanu zerowego. Jak z i tego wynika sygnaly st przez bramki Bn, B12, B18 powodowaly przestawianie w stan „1" a sygnaly Sq przez bramki B01, B02, B08 ustawialy stany zero.W ogólnym przypadku uklad umozliwia prosta bu¬ dowe liczników o pojemnosciach wyrazonych pod- 10 wojona liczba nieparzysta np. 6, 10, 14.. PL
Claims (1)
1. Uklad elektroniczny licznika szeregowo-rów- ii noleglego, zwlaszcza dziesietnego, znamienny tym, ze jedno wyjscie (sj dwustanowego przerzutnika sterujacego (S) jest zwarte z wejsciami bramek (Bu, B12, B18), ustawiajacych w przylaczonych do nich dwustanowych przerzutnikach statycznych 20 (Pi, P2, P8) jeden stan, przy czym wejscia bramek (B01, Boa, B08), przylaczonych do tych samych dwu¬ stanowych przerzutników statycznych (P^ P2, P8), ale ustawiajacych w nich stan przeciwny, sa zwarte z drugim wyjsciem (%) dwustanowego przerzutnika 25 sterujacego (S). 2i. Ulklad elektroniczny licznika wedlug zastrz. 1, znamienny tym, ze jedna dekada zawiera cztery dwustanowe przerzutniki statyczne i szesc bramek ustawiajacych. ZG „Ruch" w^wa, zarai. nakl. 250 egz. PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL59174B1 true PL59174B1 (pl) | 1969-12-29 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5406216A (en) | Technique and method for asynchronous scan design | |
| US3609569A (en) | Logic system | |
| US10147484B1 (en) | Inverting phase mode logic gates | |
| US3679913A (en) | Binary flip-flop employing insulated gate field effect transistors and suitable for cascaded frequency divider operation | |
| US3588461A (en) | Counter for electrical pulses | |
| CN106374914B (zh) | 一种可编程分频器 | |
| PL59174B1 (pl) | ||
| US3109990A (en) | Ring counter with unique gating for self correction | |
| US3631269A (en) | Delay apparatus | |
| Stan | Synchronous up/down counter with clock period independent of counter size | |
| US3601591A (en) | Digital differential analyzer employing counters controled by logic levels | |
| GB1240110A (en) | Improvements in or relating to switching circuits | |
| CN114520646B (zh) | 一种改进结构抗单粒子翻转触发器电路及触发器 | |
| US3798554A (en) | Digital sequential circuit | |
| CN104333373B (zh) | 一种t触发器及使用该t触发器的分频器 | |
| US7145978B2 (en) | High speed binary counter | |
| US4334194A (en) | Pulse train generator of predetermined pulse rate using feedback shift register | |
| Smith et al. | Overview of NULL convention logic (NCL) | |
| US4646331A (en) | Electronic static switched-latch frequency divider circuit with odd number counting capability | |
| US3319078A (en) | Pulse burst generator employing plural locked pair tunnel diode networks and delay means | |
| US3274498A (en) | Twelve-state timing pulse generator using trailing-edge triggering | |
| Vinnakota et al. | A new circuit for maximum value determination | |
| KR100353533B1 (ko) | 딜레이 락 루프 회로 | |
| JP2923175B2 (ja) | クロック発生回路 | |
| RU1802404C (ru) | Устройство коммутации |