PL46299B1 - - Google Patents
Download PDFInfo
- Publication number
- PL46299B1 PL46299B1 PL46299A PL4629961A PL46299B1 PL 46299 B1 PL46299 B1 PL 46299B1 PL 46299 A PL46299 A PL 46299A PL 4629961 A PL4629961 A PL 4629961A PL 46299 B1 PL46299 B1 PL 46299B1
- Authority
- PL
- Poland
- Prior art keywords
- stages
- stage
- relaxation
- state
- counting
- Prior art date
Links
Description
2 publikowana dnia 12 stycznia OpuJlikowa/if dnia 12 stycznia 1963 r.£ ^ POLSKIEJ RZECZYPOSPOLITEJ LUDOWEJ OPIS PATENTOWY Nr 46299 KI. 21 a1, 36/22 KI. internat. H 03 k V£B Wissenschaftlich-Technisches Buro fur Geratebau Jnstitut fur Regelungstechnik*) Berlin, Niemiecka Republika Demokratyczna Uklad polaczen do liczenia jednobiegunowych impulsów Patent trwa od dnia 8 lutego 1961 r.Pierszenstwo: 27 czerwca 1960 r. (Meimiecka Republika Demokratyczna).- Wynalazek dotyczy elektronowego ukladu polaczen (pracujacego droga kolejnych operacji, do liczenia jednobiegunowych impulsów prosto¬ katnych lub jednobiegunowych zrózniczkowa¬ nych krawedzi impulsów prostokatnych.W znanych elektronowych urzadzeniach li¬ czacych pracujacych na zasadzie dwójkowego systemu liczenia, wzbudzenie obce posiada tyl¬ ko pierwszy stopien lub tez problem koordy¬ nacji w czasie przy przesterowaniu jest roz¬ wiazany przez rozdzielenie przewodu sterujace-' go, wspólnego dla wszystkich stopni liczacych, na dwa przewody sterujace dolaczone do re¬ duktora 2 : 1 i wspólpracujace na przemian z sasiednimi stopniami. Celem niezawodnego *) Wlasciciel, patentu oswiiadczyl, ze twórca wynalazku jest inz. dypl. Dietrich Franke. sterowania licznikiem dwójkowym pracujacym na zasadzie systemu dwójkowego konieczne jest przy wiekszych liczbach zastosowanie obszernych matryc rozdzielczych i logicznych stopni wyjsciowych, które bardzo obciazaja stosunkowo mala liczbe stopni liczacych, tak ze uzyc trzeba stopni odprzegajacych, wlacza¬ nych 'pomiedzy poszczególnymi stopniami. Przy ukladach liczacych konieczne jest w stosunku do liczników dwójkowych wbudowanie stopnia przygotowawczego.Zadaniem wynalazku jest usuniecie wad ist¬ niejacych w poszczególnych systemach i zro¬ bienie uzytku z ich zalet.Wedlug wynalazku zostaje to osiagniete przez kcmbinacje stosowanego zwykle w licz¬ nikach dwójkowych mechanaamu dla kolejne¬ go wlaczania z ukladem rozdzielczym licznikaliniowego, sluzacym do sterowania stopni wyj¬ sciowych.Na .rysunku fig. 1 przedstawia schemat blo¬ kowy lancuchowego ukladu liczacego wedlug wynalazku, a fig. 2 — wyjasnia jego sposób pracy.Wedlug fig. 1 jako lancuchowy uklad liczacy o n stopniach liczacych zastosowany jest zna¬ ny uklad lancuchowy skladajacy sie z n (np. t$) równiez znanych stopni relaksacyjnych Ul, B2 itd., stanach zbudowanych przy uzyciu tranzystorów, którego wszystkie stopnie znaj¬ duja sie na poczatku w stanie zerowym ozna¬ czonym jako O. Nastepuje fprzy tym sprzeze¬ nie dwóch sasiednich stopni za pomoca czlon¬ ków ukladu RC np. C2, C3 — C6 w ten sposób, ze impuls sterujacy wychodzacy podczas relak¬ sacji z ich wyjscia, zostaje podany na wejscie nastepnego stopnia. Uwidocznione podwójne sprzezenie stopni liczacych B2 itd. z odpowied¬ nim stopniem wstepnym Ul itd. nie jest ko¬ nieczne, stosuje sie je jednak ze wzgledu na niezawodnosc sterowania. Tak* wiec liczone impulsy steruja pierwszy stopien UJ, wykona¬ ny jako reduktor o stosunku 2 : 1 wprowadza¬ jac go na przemian w stan „L" lub „0" pod¬ czas gdy kazdy nastepny stopien B2 itd., wsku¬ tek przebiegu relaksacyjnego w poprzedzaja¬ cym go stopniu, zostaje wprawiony w stan przeciwny, nowy dla tego. stopnia.Dla przedstawiania liczb wedlug kodu za pomoca kazdorazowego stanu kazdego ze stop¬ ni lancuchowego ukladu liczacego (fig. 2) prze¬ widziane sa uklady logiczne, zbudowane rów¬ niez przy uzyciu tranzystorów, które sluza ja¬ ko stopnie wyjsciowe i uzgadniajace, bedace jednoczesnie do dyspozycji dla celów „wypy¬ tywania" oraz kodowania i dekodowania. W przedlozonym przypadku do wyjscia kazdego stopnia liczacego, przylaczony jest tylko jeden stopien uzgadniajacy KI zgodnie z ujetymi w ramki polami na schemacie przedstawiajacym, stany poszczególnych stopni (fig. 2). Przynalez¬ ny do tego uklad rozdzielczy sklada sie tylko z 2 (n—1) diod. Dzieki wynalazkowi stworzony zostal uklad liczacy, w którym tylko stopien pierwszy Ul ma wzbudzenie obce, a stopien przygotowawczy i stopien redukcyjny dla roz¬ dzielenia przewodów sterujacych sa niepo¬ trzebne. Uklad rozdzielczy w porównaniu do rozdzielczych ukladów matrycowych, jest pro¬ sty .i nie wymaga duzych nakladów. Stopnie odiprzegajace dla wyjsc stopni liczacych sa w zasadzie zbedne. PL
Claims (1)
1. Zastrzezenie patentowe Uklad polaczen do liczenia jednobieguno- wych impulsów ze znanym ukladem lancucho¬ wym i znanymi stopniami relaksacyjnymi oraz z pierwszym stopniem o wzbudzeniu obcym i zastosowaniem logicznych stopni wyjscio¬ wych, znamienny tym, ze ma polaczony w ten sposób mechanizm licznika dwójkowego dla kolejnego wlaczania z ukladem rozdzielczym licznika liniowego iz znany uklad* lancuchowy sklada sie ze stopni relaksacyjnych np. {Ul, B2 — B6) o dwóch stanach równowagi, znajdu¬ jacych sie poczatkowo w stanie (O), a pierw¬ szy stopien (Ul) jest wykonany jako reduktor w stosunku 2 : 1 i za pomoca liczonych im¬ pulsów znajduje sie na przemian w stanie (L lub O), przy czym kazde dwa po sobie naste¬ pujace stopnie relaksacyjne sprzezone sa ze soba przy zastosowaniu czlonów ukladu RC w ten sposób, iz pirzy relaksacji jednego stopnia (Ul lub B2 — B5) z jego wyjscia podany zo¬ staje' impuls sterujacy na wejscie nastepnego stopnia (B2 lub 33 — B6), a ten nastepny sto¬ pien posiada wtedy stan przeciwny do poprze¬ dzajacego go stopnia (Ul lub B2 — B5). Wissenschaf tlich^T echnisches Buro fur Geratebau Institut fiirRegelungstechnik Zastepca: dr Andrzej Au rzecznik patentowyDo opisu patentowego Nr 46299 \ K \ » t 4 P^S'' Stopien relaksacyjny 0 1 2 3 4 5 6 0 H W m W m \m M W W fig. i 2050. RSW ..Prasa", Kiekft PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL46299B1 true PL46299B1 (pl) | 1962-10-15 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4512029A (en) | Non-volatile decade counter using Johnson code or equivalent | |
| PL46299B1 (pl) | ||
| US3230383A (en) | Clock pulse counter | |
| US2888647A (en) | System for representing a time interval by a coded signal | |
| US3054059A (en) | Pattern suppressed counter circuit | |
| US3091392A (en) | Binary magnitude comparator | |
| US3193666A (en) | Computer control systems | |
| US3521040A (en) | Pulse source | |
| DE1211687B (de) | System zur linearen systematischen Kodierung | |
| US3160794A (en) | Sequence counter | |
| US3423576A (en) | Reversible counting circuit apparatus | |
| US3148333A (en) | Counter employing plural circulating delay-line stores for stages with carry feedback to effect reset | |
| US3307024A (en) | Counter for data processing control system | |
| US2960684A (en) | Magnetic counter | |
| US2995663A (en) | Magnetic core binary counter circuit | |
| SU369565A1 (ru) | УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ФУНКЦИИ у = е^ | |
| SU122343A1 (ru) | Магнитный двухтактный переключатель регистра | |
| SU488207A1 (ru) | Устройство дл делени в числоимпульсном коде | |
| SU369566A1 (ru) | УСТРОЙСТВО дл ВЫДЕЛЕНИЯ КРАЙНЕЙ ЕДИНИЦЫ | |
| US3337810A (en) | Asynchronous to synchronous two-phase clock system | |
| SU441671A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
| GB924437A (en) | Improvements in or relating to number testing arrangements | |
| SU938283A1 (ru) | Микропрограммное устройство управлени | |
| DE1524263A1 (de) | Fehlerfeststellschaltung | |
| DE1524263C (de) | Schaltung zum Prüfen eines Binarzah lers |