PL147604B1 - Digital system for controlling dc chopper with optimum pdm and pulse frequency - Google Patents

Digital system for controlling dc chopper with optimum pdm and pulse frequency Download PDF

Info

Publication number
PL147604B1
PL147604B1 PL25709185A PL25709185A PL147604B1 PL 147604 B1 PL147604 B1 PL 147604B1 PL 25709185 A PL25709185 A PL 25709185A PL 25709185 A PL25709185 A PL 25709185A PL 147604 B1 PL147604 B1 PL 147604B1
Authority
PL
Poland
Prior art keywords
pulse
input
output
counter
pulse counter
Prior art date
Application number
PL25709185A
Other languages
English (en)
Other versions
PL257091A1 (en
Inventor
Miroslaw Lewandowski
Geza Nagy
Jozsef Tarcali
Erno Pungor
Klara Toth
Veronika Karpati
Zoofia Feher
Gyorgy Horvai
Peter Sarkany
Istvan Bokor
Original Assignee
Magyar Tudomanyos Akademia
Politechnika Warszawska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Magyar Tudomanyos Akademia, Politechnika Warszawska filed Critical Magyar Tudomanyos Akademia
Priority to PL25709185A priority Critical patent/PL147604B1/pl
Publication of PL257091A1 publication Critical patent/PL257091A1/xx
Priority claimed from HU874464A external-priority patent/HU198795B/hu
Publication of PL147604B1 publication Critical patent/PL147604B1/pl

Links

Landscapes

  • Rectifiers (AREA)

Description

Przedmiotem wynalazku jest uklad cyfrowy do sterowania przerywaczem pradu stalego z optymalge wartoscia wypelnienia i czestotliwoscia impulsów, stosowany zwlaszcza w ukladach napedowych z silnikami trakcyjnymi pradu stalego. Znany z publikacji "Przegled Elektrotech¬ niczny", nr 11-12 z 1983 r* uklad sterujacy z regulacje czestotliwosci w wspólczynnika wypel¬ nienia impulsów, wyposazony jest w generator sanodlawny o czestotliwosci proporcjonalnej do napiecia wejsciowego, którego wyjscie jest polaczone z wejsciem 8-mio bitowego licznika* Wyjscie tego licznika jest poleczone z pierwszym wejsciem przetwornika cyfrowo-analogowego oraz z blokiem logicznym z elementem NIE-I* Wyjscie przetwornika cyfrowo-analogowego poleczo¬ ne jest z komparatorem, na którego drugie wejscie podawane jest drugie napiecie wejsciowe* Wyjscie bloku z elementem NIE-I poleczone jest z przerzutnikiem monostabilnym, którego wyj¬ scie Jest poleczone z bramke pierwszego tyrystora, tyrystorowego przerywacza predu stalego* Wyjscie komparatora jest poleczone z drugim przerzutnikiem monostabilnym, którego wyjscie jest poleczone z drugim tyrystorem, tyrystorowego przerywacza predu stalego* Czestotliwosc i wspólczynnik wypelnienia impulsów, tyrystorowego przerywacza predu stalego jest funkcje dwóch napiec analogowych, które se podawane na wejscie generatora i komparatora* Zapewnienie optymalnej czestotliwosci i wspólczynnika wypelnienia impulsu po¬ miedzy napieciem wejsciowym wymaga nieliniowej zaleznosci pomiedzy napieciami wejsciowymi, a tym samym wymaga budowy bloku analogowego o charakterystyce nieliniowej* Uklad wedlug wynalazku, wyróznia sie tym, ze zawiera programowany blok pamieci, do którego wejscia se podawane dane wejsciowe proporcjonalne do wspólczynnika wypelnienia impulsu* Wyjscie bloku pamieci jest poleczone z wejsciem programujecym drugiego licznika impulsów, którego wejscie zegarowe jest poleczone z wejsciem zegarowym pierwszego licznika impulsów* Do wejscia programujecego pierwszego licznika se podawane dane wejsciowe, proporcjonalne do wspólczynnika wypelnienia impulsu* Wyjscie drugiego licznika impulsów jest poleczone z wejsciem zegarowym trzeciego licznika impulsów, na którego wejscie programujece se podawane dane wejsciowe o stalej wartosci* Wyjscie pierwszego licznika impulsów jest poleczone ze wzmacnia-147 604 2 czera impulsowym tyrystora komutacyjnego* natomiast wyjscia trzeciego licznika impulsów Jest poleczone ze wzmacniaczem impulsowym tyrystora roboczego* Zgodnie z wynalazkiem, uzyskano latwa adaptacje ukladu do ukladów o odmiennych charakterystykach czestotliwosci impulsów i wypelnienia impulsów* Zadawanie cyfrowe wspól¬ czynnika wypelnienia impulsów, umozliwia zarówno korzystanie z tych ukladów w systemach sterowania analogowego jak równiez w systemach sterowania komputerowego* W czesci progra¬ mowej, uklad umozliwia zabezpieczenie odpowiedniego czasu potrzebnego na komutacje przery¬ wacza tyrystorowego* Przedmiot wynalazku jest uwidoczniony w przykladzie wykonania na rysunku* który przedstawia schemat blokowy ukladu cyfrowego do sterowania przerywaczem pradu stalego* Uklad wyposazony jest w bufor B« do którego doprowadzane se i wyprowadzane dane wejsciowe NI pro¬ porcjonalne do wspólczynnika wypelnienia impulsu* Dane NI sa nastepnie podawane na wejscie programujace licznika impulsów LI i bloku pamieci BP* Dane N2, z wyjscia bloku pamieci BP, podawane se do wejscia programujacego licznika impulsów L2, na którego wejscie zegarowe C2 podawane se Impulsy z generatora impulsów zegarowych GIZ o stalej czestotliwosci fz* Impulsy przeniesienia licznika L2, które pojawiaja sie po N2 impulsach zegarowych, podawane se na wejscia zegarowe Cl i C3 liczników impulsów LI i L3* Na wejscie programujace licznika L3 podawane jest dane wejsciowe NO o stalej wartosci* Impulsy przeniesienia licznika LI podawa¬ ne sa do wzmacniacza impulsowego tyrystora komutacyjnego WTK, natomiast impulsy przeniesie¬ nia licznika L3 podawane sa do wzmacniacza Impulsowego tyrystora roboczego WTR. Dla zapew¬ nienia prawidlowej synchronizacji uklad zawiera blok sterujacy BS, na którego wejscia poda¬ wane se impulsy przeniesienia liczników LI, L2 i L3* Wejscie wzmacniacza WTK jest laczone z tyrystorem komutacyjnym TK, zas wyjscie wzmacniacza WTR jest laczone z tyrystorem roboczym TR przerywacza pradu stalego.Zastrzezenie patentowe Uklad cyfrowy do sterowania przerywaczem pradu s;s:ego z optymalna wartoscia wypelnienia i czestotliwoscia impulsów, zawierajacy liczniki impulsów, generator impulsów zegarowych i wzmacniacze impulsowe tyrystora roboczego i komutacyjnego przerywacza pradu stalego, blok sterujacy, znamienny tym, ze zawiera programowany blok pamieci /BP/, do którego wejscia sa podawane dane wejsciowe /NI/ proporcjonalne do wspólczynnika wypelnienia impulsu, natomiast wyjscie tego bloku /BP/ jest polaczone z wejsciem programuja¬ cym drugiego licznika impulsów /L2/, którego wejscie zegarowe /C2/ jest polaczone z wej¬ sciem zegarowym /Cl/ pierwszego licznika impulsów /LI/, przy czym do wejscia programujacego pierwszego licznika impulsów /Li/ podawane sa dane wejsciowe /NI/, proporcjonalne do wspól¬ czynnika wypelnienia impulsu, a wyjscie drugiego licznika impulsów /L2/ jest polaczone z wejsciem zegarowym /C3/ trzeciego licznika impulsów /L3/, na którego wejscie programujace sa podawane dane wejsciowe /NO/ o stalej wartosci, zas wyjscie pierwszego licznika impulsów /LI/ jest polaczone ze wzmacniaczem impulsowym tyrystora komutacyjnego /WTK/, natomiast wyjscie trzeciego licznika impulsów /L3/ polaczone ze wzmacniaczem impulsowym tyrystora roboczego /WTR/.147 604 PL

Claims (1)

1. Zastrzezenie patentowe Uklad cyfrowy do sterowania przerywaczem pradu s;s:ego z optymalna wartoscia wypelnienia i czestotliwoscia impulsów, zawierajacy liczniki impulsów, generator impulsów zegarowych i wzmacniacze impulsowe tyrystora roboczego i komutacyjnego przerywacza pradu stalego, blok sterujacy, znamienny tym, ze zawiera programowany blok pamieci /BP/, do którego wejscia sa podawane dane wejsciowe /NI/ proporcjonalne do wspólczynnika wypelnienia impulsu, natomiast wyjscie tego bloku /BP/ jest polaczone z wejsciem programuja¬ cym drugiego licznika impulsów /L2/, którego wejscie zegarowe /C2/ jest polaczone z wej¬ sciem zegarowym /Cl/ pierwszego licznika impulsów /LI/, przy czym do wejscia programujacego pierwszego licznika impulsów /Li/ podawane sa dane wejsciowe /NI/, proporcjonalne do wspól¬ czynnika wypelnienia impulsu, a wyjscie drugiego licznika impulsów /L2/ jest polaczone z wejsciem zegarowym /C3/ trzeciego licznika impulsów /L3/, na którego wejscie programujace sa podawane dane wejsciowe /NO/ o stalej wartosci, zas wyjscie pierwszego licznika impulsów /LI/ jest polaczone ze wzmacniaczem impulsowym tyrystora komutacyjnego /WTK/, natomiast wyjscie trzeciego licznika impulsów /L3/ polaczone ze wzmacniaczem impulsowym tyrystora roboczego /WTR/.147 604 PL
PL25709185A 1985-12-23 1985-12-23 Digital system for controlling dc chopper with optimum pdm and pulse frequency PL147604B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL25709185A PL147604B1 (en) 1985-12-23 1985-12-23 Digital system for controlling dc chopper with optimum pdm and pulse frequency

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PL25709185A PL147604B1 (en) 1985-12-23 1985-12-23 Digital system for controlling dc chopper with optimum pdm and pulse frequency
HU874464A HU198795B (en) 1987-10-05 1987-10-05 Arrangement of electrodes with liquid-metal electrode with surface regulation

Publications (2)

Publication Number Publication Date
PL257091A1 PL257091A1 (en) 1987-08-10
PL147604B1 true PL147604B1 (en) 1989-07-31

Family

ID=26317771

Family Applications (1)

Application Number Title Priority Date Filing Date
PL25709185A PL147604B1 (en) 1985-12-23 1985-12-23 Digital system for controlling dc chopper with optimum pdm and pulse frequency

Country Status (1)

Country Link
PL (1) PL147604B1 (pl)

Also Published As

Publication number Publication date
PL257091A1 (en) 1987-08-10

Similar Documents

Publication Publication Date Title
US4783728A (en) Modular power supply with PLL control
EP0151418B1 (en) Pulse width modulation inverter system
EP0358191A3 (en) Pwm-controlled power supply capable of eliminating modulation-frequency signal components from ground potentials
EP0420628A3 (en) Ac to dc to ac power conversion apparatus with few active switches and input and output control
EP0244186A2 (en) Electronic power supply
JPS57174894A (en) Power source for driving low voltage discharge lamp
PL147604B1 (en) Digital system for controlling dc chopper with optimum pdm and pulse frequency
JPS59104824A (ja) 三角波発生器
US6727674B2 (en) Device for producing or controlling an alternating current in at least one inductive load
EP0083866A3 (en) An a.c. supply converter
SU1058052A1 (ru) Устройство коммутации
JP2536945Y2 (ja) スイッチング・レギュレータ
SU1411960A1 (ru) Цифровое устройство управлени широтно-импульсным преобразователем
RU2042176C1 (ru) Способ управления коммутатором вольтодобавочного трансформатора для изменения напряжения
SU1129596A1 (ru) Стабилизированный преобразователь посто нного напр жени в посто нное
JPS63191832U (pl)
JP2842137B2 (ja) ブリッジ型インバ−タ装置
SU1403216A1 (ru) Устройство дл управлени трехфазным преобразователем напр жени
SU1436230A1 (ru) Преобразователь посто нного напр жени в посто нное
SU1541737A1 (ru) Стабилизированный преобразователь посто нного напр жени
SU1515299A1 (ru) Устройство дл управлени трехфазным тиристорным инвертором напр жени
SU1134998A1 (ru) Преобразователь напр жени
SU1300607A1 (ru) Стабилизированный конвертор
SU966845A1 (ru) Устройство дл управлени преобразователем частоты,предназначенным дл работы на группу нагрузок
SU1336175A1 (ru) Регулируемый преобразователь посто нного напр жени