Przedmiotem wynalazku jest uklad cyfrowy do sterowania przerywaczem pradu stalego z optymalge wartoscia wypelnienia i czestotliwoscia impulsów, stosowany zwlaszcza w ukladach napedowych z silnikami trakcyjnymi pradu stalego. Znany z publikacji "Przegled Elektrotech¬ niczny", nr 11-12 z 1983 r* uklad sterujacy z regulacje czestotliwosci w wspólczynnika wypel¬ nienia impulsów, wyposazony jest w generator sanodlawny o czestotliwosci proporcjonalnej do napiecia wejsciowego, którego wyjscie jest polaczone z wejsciem 8-mio bitowego licznika* Wyjscie tego licznika jest poleczone z pierwszym wejsciem przetwornika cyfrowo-analogowego oraz z blokiem logicznym z elementem NIE-I* Wyjscie przetwornika cyfrowo-analogowego poleczo¬ ne jest z komparatorem, na którego drugie wejscie podawane jest drugie napiecie wejsciowe* Wyjscie bloku z elementem NIE-I poleczone jest z przerzutnikiem monostabilnym, którego wyj¬ scie Jest poleczone z bramke pierwszego tyrystora, tyrystorowego przerywacza predu stalego* Wyjscie komparatora jest poleczone z drugim przerzutnikiem monostabilnym, którego wyjscie jest poleczone z drugim tyrystorem, tyrystorowego przerywacza predu stalego* Czestotliwosc i wspólczynnik wypelnienia impulsów, tyrystorowego przerywacza predu stalego jest funkcje dwóch napiec analogowych, które se podawane na wejscie generatora i komparatora* Zapewnienie optymalnej czestotliwosci i wspólczynnika wypelnienia impulsu po¬ miedzy napieciem wejsciowym wymaga nieliniowej zaleznosci pomiedzy napieciami wejsciowymi, a tym samym wymaga budowy bloku analogowego o charakterystyce nieliniowej* Uklad wedlug wynalazku, wyróznia sie tym, ze zawiera programowany blok pamieci, do którego wejscia se podawane dane wejsciowe proporcjonalne do wspólczynnika wypelnienia impulsu* Wyjscie bloku pamieci jest poleczone z wejsciem programujecym drugiego licznika impulsów, którego wejscie zegarowe jest poleczone z wejsciem zegarowym pierwszego licznika impulsów* Do wejscia programujecego pierwszego licznika se podawane dane wejsciowe, proporcjonalne do wspólczynnika wypelnienia impulsu* Wyjscie drugiego licznika impulsów jest poleczone z wejsciem zegarowym trzeciego licznika impulsów, na którego wejscie programujece se podawane dane wejsciowe o stalej wartosci* Wyjscie pierwszego licznika impulsów jest poleczone ze wzmacnia-147 604 2 czera impulsowym tyrystora komutacyjnego* natomiast wyjscia trzeciego licznika impulsów Jest poleczone ze wzmacniaczem impulsowym tyrystora roboczego* Zgodnie z wynalazkiem, uzyskano latwa adaptacje ukladu do ukladów o odmiennych charakterystykach czestotliwosci impulsów i wypelnienia impulsów* Zadawanie cyfrowe wspól¬ czynnika wypelnienia impulsów, umozliwia zarówno korzystanie z tych ukladów w systemach sterowania analogowego jak równiez w systemach sterowania komputerowego* W czesci progra¬ mowej, uklad umozliwia zabezpieczenie odpowiedniego czasu potrzebnego na komutacje przery¬ wacza tyrystorowego* Przedmiot wynalazku jest uwidoczniony w przykladzie wykonania na rysunku* który przedstawia schemat blokowy ukladu cyfrowego do sterowania przerywaczem pradu stalego* Uklad wyposazony jest w bufor B« do którego doprowadzane se i wyprowadzane dane wejsciowe NI pro¬ porcjonalne do wspólczynnika wypelnienia impulsu* Dane NI sa nastepnie podawane na wejscie programujace licznika impulsów LI i bloku pamieci BP* Dane N2, z wyjscia bloku pamieci BP, podawane se do wejscia programujacego licznika impulsów L2, na którego wejscie zegarowe C2 podawane se Impulsy z generatora impulsów zegarowych GIZ o stalej czestotliwosci fz* Impulsy przeniesienia licznika L2, które pojawiaja sie po N2 impulsach zegarowych, podawane se na wejscia zegarowe Cl i C3 liczników impulsów LI i L3* Na wejscie programujace licznika L3 podawane jest dane wejsciowe NO o stalej wartosci* Impulsy przeniesienia licznika LI podawa¬ ne sa do wzmacniacza impulsowego tyrystora komutacyjnego WTK, natomiast impulsy przeniesie¬ nia licznika L3 podawane sa do wzmacniacza Impulsowego tyrystora roboczego WTR. Dla zapew¬ nienia prawidlowej synchronizacji uklad zawiera blok sterujacy BS, na którego wejscia poda¬ wane se impulsy przeniesienia liczników LI, L2 i L3* Wejscie wzmacniacza WTK jest laczone z tyrystorem komutacyjnym TK, zas wyjscie wzmacniacza WTR jest laczone z tyrystorem roboczym TR przerywacza pradu stalego.Zastrzezenie patentowe Uklad cyfrowy do sterowania przerywaczem pradu s;s:ego z optymalna wartoscia wypelnienia i czestotliwoscia impulsów, zawierajacy liczniki impulsów, generator impulsów zegarowych i wzmacniacze impulsowe tyrystora roboczego i komutacyjnego przerywacza pradu stalego, blok sterujacy, znamienny tym, ze zawiera programowany blok pamieci /BP/, do którego wejscia sa podawane dane wejsciowe /NI/ proporcjonalne do wspólczynnika wypelnienia impulsu, natomiast wyjscie tego bloku /BP/ jest polaczone z wejsciem programuja¬ cym drugiego licznika impulsów /L2/, którego wejscie zegarowe /C2/ jest polaczone z wej¬ sciem zegarowym /Cl/ pierwszego licznika impulsów /LI/, przy czym do wejscia programujacego pierwszego licznika impulsów /Li/ podawane sa dane wejsciowe /NI/, proporcjonalne do wspól¬ czynnika wypelnienia impulsu, a wyjscie drugiego licznika impulsów /L2/ jest polaczone z wejsciem zegarowym /C3/ trzeciego licznika impulsów /L3/, na którego wejscie programujace sa podawane dane wejsciowe /NO/ o stalej wartosci, zas wyjscie pierwszego licznika impulsów /LI/ jest polaczone ze wzmacniaczem impulsowym tyrystora komutacyjnego /WTK/, natomiast wyjscie trzeciego licznika impulsów /L3/ polaczone ze wzmacniaczem impulsowym tyrystora roboczego /WTR/.147 604 PL