PL142964B1 - Circuit arrangement for stabilizing output power of electronic solid-state components,in particular of transistors - Google Patents

Circuit arrangement for stabilizing output power of electronic solid-state components,in particular of transistors Download PDF

Info

Publication number
PL142964B1
PL142964B1 PL24361583A PL24361583A PL142964B1 PL 142964 B1 PL142964 B1 PL 142964B1 PL 24361583 A PL24361583 A PL 24361583A PL 24361583 A PL24361583 A PL 24361583A PL 142964 B1 PL142964 B1 PL 142964B1
Authority
PL
Poland
Prior art keywords
series
contact
resistors
semiconductor elements
sockets
Prior art date
Application number
PL24361583A
Other languages
English (en)
Other versions
PL243615A1 (en
Inventor
Zdzislaw Zaremba
Original Assignee
Naukowo Prod Ct Polprzewodniko
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Naukowo Prod Ct Polprzewodniko filed Critical Naukowo Prod Ct Polprzewodniko
Priority to PL24361583A priority Critical patent/PL142964B1/pl
Publication of PL243615A1 publication Critical patent/PL243615A1/xx
Publication of PL142964B1 publication Critical patent/PL142964B1/pl

Links

Landscapes

  • Direct Current Feeding And Distribution (AREA)

Description

Przedmiotem wynalazku jest uklad do stabilizacji mocy wyjsciowej elektronicznych elementów pólprzewodnikowych, a zwlaszcza transoptorów, charakteryzujacy sie minimalnym bledem w stosunku do nominalnej mocy wyjsciowej, majacy zastosowanie w urzadzeniach do tech¬ nologicznej stabilizacji parametrów oraz do badan elementów pólprzewodnikowyeh.Znany jest uklad pomiarowy, w którym obwody wyjsciowe transoptorów to jest kolektor- -erniter sa zasilane napieciem stalym za posrednictwem rezystorów szeregowych o stalych rezys¬ tancjach. Wada tych ukladów jest zjawisko polegajace na tym, ze czesc transoptorów jest niedociazona, a czesc przeciazona, co jest powodem uszkodzenia ich w czasie technologicznej stabilizacji parametrów lub badan niezawodnosciowych.Istota ukladu do stabilizacji mocy wyjsciowej elektronicznych elementów pólprzewod¬ nikowych, a zwlaszcza transoptorów polega na tym, ze do kazdego z L zasilaczy pradowych z szeregu zasilaczy pradowych jest wlaczonych szeregowo n wejsc badanych elementów pólprze¬ wodnikowych, przy czym obwody wyjsciowe badanych elementów pólprzewodnikowych z szeregu sa polaczone z regulowanymi stabilizowanymi zasilaczami napieciowymi za posrednictwem matrycy stykowej zawierajacej szereg m pól stykowych i szereg m kolków stykowych oraz szereg k re¬ zystorów szeregowych a kazde pole stykowe z szeregu m pól stykowych zawiera k gniazd sty¬ kowych z tego szeregu* Rmadto wprowadzenia kazdego z gniazd stykowych od strony rezystorów pomiarowych sa zwarte i polaczone z tymi rezystorami pomiarowymi, natomiast przeciwlegle wyprowadzenia gniazd stykowych sa szeregowo polaczone z rezystorami szeregowymi, przy czym wyprowadzenia kazdego z k rezystorów szeregowych od strony regulowanych zasilaczy napiecio¬ wych sa zwarte i polaczone z odpowiednim k zasilaczem szeregu k zasilaczy napieciowych*2 142 964 Wynalazek jest uwidoczniony w przykladzie wykonania na rysunku, na którym fig. 1 przedstawia schemat ideowo-blokowy ukladu do stabilizacji mocy wyjsciowej transoptorów, figi 2 - wykres zaleznosci pradów wyjsciowych transoptorów od napiecia wyjsciowego a figi 3 - matry¬ ce stykowa*.Uklad do stabilizacji mocy wyjsciowej zawiera szereg regulowanych stabilizowanych zasilaczy pradowych ZP1, ZP2, i.., ZPL, które sluza do ustawiania pradów wejsciowych IF o sta¬ lej wartosci transoptorów szeregu Tl, T2f ..., Tm. Do wejsó kazdego z zasilaczy pradowych ZP1f ZP2, ...f ZPL jest przylaczonych szeregowo n wejsc transoptorów Tl, 12, ..., Tm w posta¬ ci szeregu diod elektroluminescencyjnych Dl, D2, ..., Oni Wyjscia szeregu transoptorów Tl, T2, •*., Tto stanowi szereg fototranzystorów FI, F2, ..., Fmi Bnitery wszystkich fototranzysto¬ rów F.z szeregu fototranzystorów FI, F2, •••, Fm sa zwarte i polaczone ze wspólnym przewodem regulowanych stabilizowanych zasilaczy napieciowych ZN1, ZN2, iii, ZNKi Kolektory fototranzystorów FI, F2, ..., Fm sa polaczone szeregowo z odpowiednimi rezystorami pomiarowymi Rp z szeregu Rp1, Rp2, ..., Rpm za posrednictwem matrycy stykowej MSi Matryca stykowa MS zawiera Ml, M2, ..., Mm pól stykowych, przy czym kazde z m pól stykowych Ml f V2.9 •••, Mm zawiera szereg gniazd stykowych G1, G2, ..., Gki Oiiazda stykowe G z szeregu G1, G2, ..., Gk od strony rezystorów pomiarowych Rp1, Rp2, i.., Rpm sa zwarte. Natomiast przeciwlegle wyprowadzenia kolejnych gniazd z szeregu gniazd stykowych G1, G2, ..., Gk sa szeregowo polaczone z jednym z rezystorów szeregu rezystorów RS1, RS2, mm^9 RSki Przykladowo przeciwlegle wyprowadzenia rezystorów szeregowych RS1 sa zwarte miedzy soba, a nastepnie polaczone z regulowanym stabilizowanym zasilaczem napieciowym ZN1 • W ana¬ logiczny sposób sa zwarte miedzy soba przeciwlegle wyprowadzenia rezystorów RS2 az do R3c i polaczone odpowiednio z regulowanymi stabilizowanymi zasilaczami napieciowymi ZN2, ..i, ZNki W celu uzyskania stabilizacji mocy wyjsciowej transoptorów Tl, T2, ..., Tm z doklad¬ noscia + 1+10# stosuje sie w ukladzie wedlug wynalazku k regulowanych stabilizowanych zasila¬ czy napieciowych ZN, k rezystancji rezystorów szeregowych RS oraz k gniazd stykowych G w po¬ lach stykowych Ml, M2, ..., Mm matrycy stykowej MS, gdzie k stanowi calkowita liczbe. Do¬ kladnosc stabilizacji mocy wyjsciowej m transoptorów Tl, T2, i.., lin jest tym wieksza im wieksza jest wartosc liczby ki Przebieg stabilizacji mocy wyjsciowej transoptorów Tl, T2, i.., Tm w ukladzie wedlug wynalazku jest nastepujacy. Najpierw ustawia sie nominalne wartosci wedlug katalogu pradów wejsciowych I„ transoptorów Tl, T2, ..., Tm, a nastepnie ustawia sie wartosc napiec regulowa¬ nych stabilizowanych zasilaczy napieciowych ZN1, ZL2, .i., ZNk dla mocy nominalnej transopto¬ rów T1, T2, ..., THu Wartosci te sa okreslone przez punkty przeciecia sie prostych CD, DE, EF, C', D', D", E' oraz E'f' z osia odcietych czyli UCEi Miernik cyfrowy IVy, który mierzy moc wyjsciowa Pwy za posrednictwem komutatora cy¬ frowego KC jest przelaczany do punktów pomiarowych napiecia U™, oraz pradu Ic pierwszego transoptora Tl z szeregu Tl, T2, ..., m# W przypadku gdy wskazana moc wyjsciowa Btfy transoptora Tl przez miernik cyfrowy Pwy bedzie sie róznila od mocy nominalnej o wiecej niz + 1+10% wyjmuje sie kolek stykowy K1 gniazda G1 co spowoduje odlaczenie rezystora szeregowego SS1 w obwodzie kolektor-emiter tran¬ soptora Tl, a nastepnie w obwód kolektor-emiter transoptora Tl wlacza sie ten rezystor z sze¬ regu rezystorów RS2, ii., RSk przy którym nastepuje ustalenie mocy z zadana dokladnoscia wkla¬ dajac kolek stykowy K1 odpowiednio w gniazdo stykowe z szeregu gniazd G2, i.i, Gk.W analogiczny sposób stabilizuje sie moc wyjsciowa z zadana dokladnoscia pozostalych transoptorów z szeregu transoptorów T2, T3, •••, Ttai142 964 3 Zastrzezenie patentowe Uklad do stabilizacji mocy wyjsciowej elektronicznych elementów pólprzewodnikowych, a zwlaszcza transoptorów, zawierajacy rezystory szeregowe, polaczone z obwodami wyjsciowymi badanych elementów pólprzewodnikowych oraz ze zródlami napiecia zasilajacego, znamien¬ ny tym, ze do kazdego z L zasilaczy pradowych (ZF) z szeregu zasilaczy pradowych (ZP1, ZP2, ..., ZPL) jest dolaczonych szeregowo n wejsc elementów pólprzewodnikowych (Tl, T2, •••, Tin), przy czym obwody wyjsciowe elementów pólprzewodnikowych z szeregu (Tl, 12, .?;, Tm) sa polaczone z regulowanymi stabilizowanymi zasilaczami napieciowymi (ZN1, ZN2, ###, ZNK) za posrednictwem matrycy stykowej (MS) zawierajacej szereg m pól stykowych (Ml, N2, •••, Mn) i szereg m kolków stykowych (K1, K2, ? *?, Km) oraz szereg k rezystorów szeregowych (RS1, RS2, ???, RSK), a kazde pole stykowe (M) z szeregu m pól stykowych (Ml, 1V2, ••<,, Mb) zawiera k gniazd stykowych (G) z szeregu (G1, G2, ? ??, C2c) ponadto wyprowadzenia kazdego z gniazd stykowych (G) z szeregu gniazd (G1, G2, ..., Gk) od strony rezystorów pomiarowych (Rp1, Rp2, • ••, Rpm) sa zwarte i polaczone z tymi rezystorami pomiarowymi (Rp1, Rp2, .*., Rpm) natomiast przeciwlegle wyprowadzenia gniazd stykowych (G1, G2, *•*, Gk) sa szeregowo polaczone z rezys¬ torami szeregowymi (RS1, RS2, • •?, RSk), przy czym wyprowadzenia kazdego z k rezystorów (Rs) z szeregu (RS1, RS2, • ••, RSk) od strony regulowanych zasilaczy napieciowych (ZN) sa zwarte i polaczone z odpowiednim k zasilaczem szeregu k zasilaczy napieciowych (ZN1, ZN2f • ••, ZNk), figi142 964 UceM Fig. 2 ® O—O G< 62 Gk K2 M2 ® O—O ® O—O ]}j 62 Gk M M* ® O—O (H 62 ^ K5 M5 ® O—O frl G2 Gk K6 M6 ® O—O G< 62 Gk K7 M7 ® O O GJ G2 Gk K8 N6 ® O-O 04 62 Gk K9 M9 ® o—o G\ G2 Gk MO M40 ® 0---0 £i_& fet li Km-4 Mm -4 ® o—o G4 62 Gk Km-S Mm-i ® O—O GJ 62 Gk Kw-2 Mm-i ® O—O Km-1 MikiH ® O—O 6J G2 Gk Km Mm ® O—O Iil_fi2 Gk ft9l.Pracownia Poligraficzna UP PRL. Naklad 100 egz Cena 220 zl PL

Claims (1)

1. Zastrzezenie patentowe Uklad do stabilizacji mocy wyjsciowej elektronicznych elementów pólprzewodnikowych, a zwlaszcza transoptorów, zawierajacy rezystory szeregowe, polaczone z obwodami wyjsciowymi badanych elementów pólprzewodnikowych oraz ze zródlami napiecia zasilajacego, znamien¬ ny tym, ze do kazdego z L zasilaczy pradowych (ZF) z szeregu zasilaczy pradowych (ZP1, ZP2, ..., ZPL) jest dolaczonych szeregowo n wejsc elementów pólprzewodnikowych (Tl, T2, •••, Tin), przy czym obwody wyjsciowe elementów pólprzewodnikowych z szeregu (Tl, 12, .?;, Tm) sa polaczone z regulowanymi stabilizowanymi zasilaczami napieciowymi (ZN1, ZN2, ###, ZNK) za posrednictwem matrycy stykowej (MS) zawierajacej szereg m pól stykowych (Ml, N2, •••, Mn) i szereg m kolków stykowych (K1, K2, ? *?, Km) oraz szereg k rezystorów szeregowych (RS1, RS2, ???, RSK), a kazde pole stykowe (M) z szeregu m pól stykowych (Ml, 1V2, ••<,, Mb) zawiera k gniazd stykowych (G) z szeregu (G1, G2, ? ??, C2c) ponadto wyprowadzenia kazdego z gniazd stykowych (G) z szeregu gniazd (G1, G2, ..., Gk) od strony rezystorów pomiarowych (Rp1, Rp2, • ••, Rpm) sa zwarte i polaczone z tymi rezystorami pomiarowymi (Rp1, Rp2, .*., Rpm) natomiast przeciwlegle wyprowadzenia gniazd stykowych (G1, G2, *•*, Gk) sa szeregowo polaczone z rezys¬ torami szeregowymi (RS1, RS2, • •?, RSk), przy czym wyprowadzenia kazdego z k rezystorów (Rs) z szeregu (RS1, RS2, • ••, RSk) od strony regulowanych zasilaczy napieciowych (ZN) sa zwarte i polaczone z odpowiednim k zasilaczem szeregu k zasilaczy napieciowych (ZN1, ZN2f • ••, ZNk), figi142 964 UceM Fig. 2 ® O—O G< 62 Gk K2 M2 ® O—O ® O—O ]}j 62 Gk M M* ® O—O (H 62 ^ K5 M5 ® O—O frl G2 Gk K6 M6 ® O—O G< 62 Gk K7 M7 ® O O GJ G2 Gk K8 N6 ® O-O 04 62 Gk K9 M9 ® o—o G\ G2 Gk MO M40 ® 0---0 £i_& fet li Km-4 Mm -4 ® o—o G4 62 Gk Km-S Mm-i ® O—O GJ 62 Gk Kw-2 Mm-i ® O—O Km-1 MikiH ® O—O 6J G2 Gk Km Mm ® O—O Iil_fi2 Gk ft9l. Pracownia Poligraficzna UP PRL. Naklad 100 egz Cena 220 zl PL
PL24361583A 1983-09-02 1983-09-02 Circuit arrangement for stabilizing output power of electronic solid-state components,in particular of transistors PL142964B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL24361583A PL142964B1 (en) 1983-09-02 1983-09-02 Circuit arrangement for stabilizing output power of electronic solid-state components,in particular of transistors

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL24361583A PL142964B1 (en) 1983-09-02 1983-09-02 Circuit arrangement for stabilizing output power of electronic solid-state components,in particular of transistors

Publications (2)

Publication Number Publication Date
PL243615A1 PL243615A1 (en) 1985-04-09
PL142964B1 true PL142964B1 (en) 1987-12-31

Family

ID=20018379

Family Applications (1)

Application Number Title Priority Date Filing Date
PL24361583A PL142964B1 (en) 1983-09-02 1983-09-02 Circuit arrangement for stabilizing output power of electronic solid-state components,in particular of transistors

Country Status (1)

Country Link
PL (1) PL142964B1 (pl)

Also Published As

Publication number Publication date
PL243615A1 (en) 1985-04-09

Similar Documents

Publication Publication Date Title
US3711747A (en) Power transformer primary winding fuse arrangement
US5550477A (en) Methods and apparatus for testing armature coils and coil lead connections using resistance measurements
PL142964B1 (en) Circuit arrangement for stabilizing output power of electronic solid-state components,in particular of transistors
ATE77178T1 (de) Speise- oder ueberbrueckungsgeraet fuer nebeneinander stehende elektrische einrichtungen.
EP0667963A1 (en) Armature connection resistance measuring method and apparatus
US3235677A (en) Arrangements for locating faults in communication lines
CN1048121C (zh) 功率限制稳压器
US2826737A (en) Generator and regulator tester
US5241264A (en) IC test apparatus
SU1551979A1 (ru) Имитатор дискретного приращени сопротивлени тензорезистора
US4841565A (en) Monolithically integratable telephone circuit for feeding a subscriber&#39;s telephone line
DE69228407T2 (de) Strombegrenzte Teilnehmerschnittstellenschaltung
JPH0333019Y2 (pl)
US6236547B1 (en) Zener zapping device and zener zapping method
JP2806593B2 (ja) 通信回線の障害探査方式
SU1179834A1 (ru) Уctpoйctbo bboдa элektpoпиtahия
US3614611A (en) Voltage and wattage indicator for arc lamps
DE3237287A1 (de) Schaltung zur selbsttaetigen umschaltung eines verbrauchers
US420924A (en) Vania
JPS56116130A (en) Voltage stabilizing circuit
JPH0716177B2 (ja) 光送信回路
SU143107A1 (ru) Устройство дл распределени нагрузок между параллельно работающими генераторами
EP0696122A2 (de) Fehlerstromschutzeinrichtung für ein Beistellgerät in digitalen Telefonanlagen
JPS5912612A (ja) 電圧分割回路
GB2168513A (en) Improvements in or relating to current adding circuits