PL134852B1 - System for automatic digital synthetizing line matching final impedance - Google Patents

System for automatic digital synthetizing line matching final impedance Download PDF

Info

Publication number
PL134852B1
PL134852B1 PL1981233559A PL23355981A PL134852B1 PL 134852 B1 PL134852 B1 PL 134852B1 PL 1981233559 A PL1981233559 A PL 1981233559A PL 23355981 A PL23355981 A PL 23355981A PL 134852 B1 PL134852 B1 PL 134852B1
Authority
PL
Poland
Prior art keywords
filter
output
digital
coefficients
line
Prior art date
Application number
PL1981233559A
Other languages
English (en)
Other versions
PL233559A1 (pl
Inventor
Robert Treiber
Original Assignee
Int Standard Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Int Standard Electric Corp filed Critical Int Standard Electric Corp
Publication of PL233559A1 publication Critical patent/PL233559A1/xx
Publication of PL134852B1 publication Critical patent/PL134852B1/pl

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/20Reducing echo effects or singing; Opening or closing transmitting path; Conditioning for transmission in one direction or the other
    • H04B3/23Reducing echo effects or singing; Opening or closing transmitting path; Conditioning for transmission in one direction or the other using a replica of transmitted signal in the time domain, e.g. echo cancellers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/54Circuits using the same frequency for two directions of communication
    • H04B1/58Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
    • H04B1/586Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa using an electronic circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03592Adaptation methods
    • H04L2025/03598Algorithms
    • H04L2025/03611Iterative algorithms
    • H04L2025/03656Initialisation
    • H04L2025/03668Initialisation to the value at the end of a previous adaptation period

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Networks Using Active Elements (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Processing Of Color Television Signals (AREA)

Description

Opis patentowy opublikowano: 88 02 15 134852 Int. Cl.3 H04Q 11/04 H04B 1/58 CZYTELNIA U^ecto Patentowego **¦! imiimpiuj mit |— Twórca wynalazku: Robert Treiber Uprawniony z patentu: International Standard Electric Corporation, Nowy Jork (Stany Zjednoczone Ameryki) Uklad do automatycznego cyfrowego syntezowania impedancji koncowej dopasowania linii Przedmioitem wynalazku jest uklad do automa¬ tycznego cyfrowego syntezowania impedancji kon¬ cowej dopasowania linii, zwlaszcza dila ukladów linii, telefonicznych i zwiazanych z nimi -ukladów telekomunikacji, frworzaeyah interfejsy miedzy a- inalogowymi i cyfrowymi telefonicznymi liniami abonenckimi i laczami dalekosieznymi a cyfro¬ wym ukladem przelacziaijaeym. W szczególnosci wynadazek doityozy cyfrowego ukladu linii, zapew¬ niajacego automatyczne dopasowanie impedancji limiiii/lacz dalekosieznych zakonczonych elekitronicz- nym ukladem hybrydowym oraz automatyczna synteze w ukladzfiie hybrydowym 'impedancji do¬ pasowania -Ijndd bez stosowani/a elementów dy¬ skretnych i ze zmmiejiszonym do miinliimum roz¬ proszeniem, moicy.Znany jest przy przeimiianiie linii dwuprzewo- dowej na czteroprzewodowa. problem powodowa¬ ny prizez niedopasowanie impedancjii w centrali telefonicznej miedzy iiniiami abonencktóii/linia la¬ czy dalekosieznych a impedancja koncowa. Takie niedopasowanie powoduje zla charakterystyke zwrotna strat i odbic czyli echa w zwiazku ze zla pnaca ukladu hybrydowego z linia dwuprze¬ wodowa zmieniana na czteroprzewodowa, który dla wlasciwego dzialania wymaga, zeby impedan¬ cja liniii 'i imipedancja koncowa byly równe co do fazy i wartosci w pasmie toru telefonicznego.Dotychczas stosowane bierne, stale impedancje koncowe uwzglednialja kompromis, oprócz szcze¬ gólnej czestoItMwoscil, w zwiazku z faktem, ze tai- ka impedancja jesit albo szeregowym albo rów¬ noleglym polaczeniem rezystora i kondensatora.Tafka prosta impeidiancja daje zle dopasowanie do 5 impedancji linii. Zwykle uklad hybrydowy, który zapewnia przemiane liniii dwuprzewodowej na eztetroprzewodowa, zalezy od wzglednie, scislego dopasowania miedzy linia a impediancjami kon¬ cowymi i dla opJtymialnydh wlasnosci wymagane 1° jes(t dobre dopasowainile w zakiresie interesujacych lozestotliwosei. Kompensacja tego niedopasowania jest dokonywana przy pomocy ukladów wyrówny¬ wania, które sa czescia ukladu hybrydowego.Dalszy problem zwiazany z niedopasowaniem t5 impedancji na dalekim koncu liniiii wysitepuje, gdy ten koniec jest niewlasciwie zakonczony. Niepo¬ zadane odbicie lub echo powraca do bliskiego konca. Jezeli impedancja kolcowa bliskiego kon¬ ca jest równa impedancji linii i jezeli straty w 20 ukladzie hybrydowym przesylowym sa równe ze¬ ru? optymalne wlasnosci sa uzyskiwane dzieki wy¬ posazeniu bliskiego, konca. Echo dailekdegp konca moize takze byc zmniejszone do minimum przez zastosowanie znanych technik usuwania ech, które 25 zaleza od wiedzy o miejscowo przesylanym syg¬ nale i od zwiazku miedzy sygnalem przesylanym z bliskiego konca a sygnalem odbieranym na dale¬ kim koncu.Przy uzyciu adaptacyjnych technik wyrówny- 30 wania, czesc sygnalu odbitego od dalekiego kon- 134 8523 ca, wystepujaca iw sygnale odbieranym na bliskiiim koncu, imoize byc regenerowania przy uzyciu adap¬ tacyjnego ukladu wyrównywania i odejmowania od odbieranego miejscowo sygnalu.Dla wlasciwej pracy adaptacyjnego uklaldiu wy¬ równywania musza byc spelnione pewnie wanun- ki. Uklad wyrównywania powinien mliec odpo¬ wiedni stosunek sygnalu do szumu, w celiu uzy¬ skania zbieznosci ukladu wyrównywanliai i linio¬ wej charakterystyki ukladu. Musi wystepowac wysitaircizaijaco duza .energia' w pasmie w celu u- mozliwifenia/ wlasciwego sterowania zwrotnego po¬ prze- regulacje parametrów filtru cyfrowego. Miej¬ scowa centrala cyfrowa, która, miuisi stanowic in¬ terfejs miedzy analogowymi petlami abonenckimi, musi teraz zawierac dodatkowo dwa konwertery linii dwuprzewodowej na cztercpnzawodowa w Ce¬ lu laczenia tyah petli. Poprzednio w przypadku central analogowych nie ,byly wymagane zadne uklady hybrydowe.Ostaltnlio stosowane* interfejsy hybrydowe moga wprcwaldzac odbicia ozyli niepozadane sygnaly po¬ wrotne. Poprzednio w przypadku przelaczników analogowych dodaitkowe uklady hybrydowe nie byly stosowane. Bez korzystnego zastosowania u- kladu hybrydowego, cenltrala cyfrowa ma poten¬ cjalnie gorsize wlasnosci n!iz centraila analogowi.Proiblem gwizdu czyli potencjalnej niestabilnosci sieci w sensie Nyaiuista wynika z niepoizadanego sprzezenia zwrotnego, powstajacego przy prizemiiai- nSe linii dwiuprizewoidowej na ozteropnzewodowa i syis'tem moze ewentualnie oscylowac, jezeli nie zostana powziete wlasciwe srodki ostroznosci.Wprowadza) sie wlasciwe tlumienia w siieici i o- kresla sie straty w ukladzie hybrydowym prze¬ sylowym tak, aby byly spelnione -pewne, minimail- ne kryteria w punktach -sieci, gdzie ma miejsce przemiana linii dwuprzewodowej na czteroprze- wodowa.Popnzednio przy wprowadzaniu tlumienia do sie- ^ci zwraicano uwage na te centrale /lub uklady/, które wykorzystywaly konwertery linii dwuprze¬ wodowej, na azteroprzewodowa, mianowicie,, lacza dalekosiezne. W przypadku centr,al analogowych miejscowych, rJie wymagajacych zastosowania kon- Wienterów linii, dwuprzewodowych na czteroprze- wodowe, dopuszczalne bylo zaistosowanie tlumiie- nia zerowego a straty byly równe jedynie kilku dziesiatym czesciom decybela. Problem projekto- wiania miejscowych central cyfrowych zapewnia¬ jac równorzedne dzialanie analogowe jest utrud¬ niony.Znane sa automatyczne uklady wyrównywania, stosowane w dziedzinie transmisji danych cyfro¬ wych, przedtisawlone np. w opisaloh patentowych Stanów Zjednoczonych Ameryki nr 3 579109 i 3 984 789. Cyfirowy, adaptacyjny uklad wyrówny¬ wania jest przedstawiony w opisie patentowym Stanów Zjednoczonych Ameryki nr 3 633 105; Opis patentowy Stanów Zjednoczonych Ameryki nr 60 3 798 560 przedstawia adaptacyjny, poprzeczny u- klad wyrównywania, wykorzystujacy mailtiplekso- wamy czasowo filtr cyfrowy drugiego rzedu.Uklad wedlug wynalazku zawiera konwerter A/C wlaczony w jedna galaz admitancji wyjscio- 65 852 4 wej, którego wejscie jest dolaczone do filtru wstep¬ nego a wyjscie. do filtru koncowego w tej galezi, której koncówka jest dolaczona do sumatora, któ¬ rego wyjscie jest dolaczone do drugiej galezi z 5 filtrem cyfrowym miajacym zmienne wspólczynni¬ ki i charakterystyke impedancji wyjsciowej rów¬ na YL~-YX, gdzie YL jest admlitancja koncowa a Yx jest adimitancja boczników. Do wyjscia fil¬ tru cyfrowego jest dolaczony konwerter G/A, któ- io rego wyjscie jest dolaczone do wejsciai wzmac¬ niacza tnanskonduktancji, którego wyjscie jest po¬ laczone z wejsciem filtru wstepnego.Korzystnie wedlug wynalazku do wejscia kon¬ wertera G'A, jest dolaczone wyjscie filtru wstep- 15 nego 0/A, którego wejscie jest dolaczone do filtru cyifrowego.Wyjsciie konwertena G/A, jest dolaczone do wej¬ scia filtru koncowego, którego wyjscie jest do¬ laczone do wejscia wzmacniacza transkonduktan- 20 cji.Uklad wedlug wynalazku zawiera korzystnie au¬ tomatyczny obwód korekcyjny dolaczony do fil¬ tru cyfrowego. Korzystnie filtr cyfrowy jest fil¬ trem cyfrowym rekursywnym. Filtr cyfrowy re- 25 kursywny posiada korzystnie piec zmiennych 'wspólczynników filtru.W jednym z wykonan impedancje bocznikujace tworza bateriai telefoniczna i impedaincja rozpro^ . szenia. 30 Do filtru cyfrowego jest dolaczony uklad ste¬ rujacy logiczny. Uklad sterujacy logiczny zawie¬ ra elementy^ doistairczajace sygnal cyfrowy repre¬ zentujacy iimipedancje linii i pamiec do parnietai- iriia tago< sygnalu cyfrowego. 35 Uklad logiczny sterujacy zawiera elementy- do zapoczatkowania wspólczynników filtru cyfrowe¬ go przy pomocy zapamietanych sygnalów cyfro¬ wych.Zaleta wynalazku jest wyeliminowanie analo- 40 gowych konwerterów linii dwuprzewodowej na czteroprziewodcwa w ukladzie linii telefonicznych (przez zapewnienie funkcji przemiany linii dwu¬ przewodowej na czteroprzawodowa w siposób cy¬ frowy. 45 Nastepuje automatyczne dopasowanie impedan¬ cji lancii w zespole wywolania przaz podanie elek¬ tronicznie syntezowanej impedancji koncowej w - ukladzie linii., której dopasowuje impadancje li¬ nii abonenta. Uklad wedlug wynalazku jest laltwy 50 do regulacji w technologii LSI. Wynalazek umo¬ zliwia zmniejszenie do miiniimuim ech zwiazanych z hybrydami i niedopasowianiami impedancji w centrali telefonicznej. Zapewniona jest automaty¬ czna funkcja wyrównywania dla abonentów tele- 5 5 foni'C(zyoh i krótki czas wyrówania.'Przedmiot wynalaizku jest przedstawiony w przykladach wykonania na rysunku, na którym fig. 1 przedstawia znany elektroniczny uklad hy¬ brydowy, fig. 2 — cyfrowy uklad linii wedlug wynalazku, fig. 3A — cyfrowe, syntezowanie ad- miitancji wyjsciowej, fig. 3B — uiprosoczony sche¬ mat blokowy dopasowania impedancji w cyfro¬ wym ukladzie hybrydowym, fig. 4 — wzmaicniacz 'transkonduktancjL, fig. 5 — tfekursywny, -auitoma- 'tyczny uklad wyrównywania, fig. 6 — schemat5 134 852 6 blokowy 'Uogólnionego filtru cyfrowego, fig. 7 — schemat blokowy ukladu wyrównywania, fig. 8 — schemat blokowy uogólnionego, cyfrowego kon¬ wertera linii dwuprzewodowej mai cztercprzewo- dowa, fiig. 9 — schemat blokowy zalecanego wy¬ konania ukladu wyrównywania wedlug wynalazku, fig. 10 — plierwsza czesc pamieci ukladu wyrów¬ nywania z fig. 9, fig. 11 — druga czesc pamieci ukladu wyrównywania z fig. 9, fig. 12 — schemait blokowy proceduralny operacji wyrównywania, fig. 13 — multiplekser/rozdzielacz wedlug wyna^ laizkiu oraz fig. 14 — polaczenlia interfejsu miedzy ukladem wyrównywania z lig. 9 a multipleksem remi/rozdzielaczem wedlug wynalazkiu.Fig. 1 przedstawia ogólnie elektroniczny uklad hybrydowy 10 ze stamu techniki,, który spelnia funkcje: \f\l\l' dopasowywania impedancji liiinii widzialnej mai jego koncówkach 12 i 14 ii pokazanej na fig. 1 jako impedancja skupiona Zl oznaczona przez 16, A/' minimalizowanie'niepozadanych sygnalów po¬ wrotnych z toru transmisji i przez dostarczenie sygnalu kasowania do toru toansmisji 2 takiego, ze na wyjsciu wzmacniacza odbiorczego 18 prze- . sylany sygnal jest zmniejiszony lub zminimalizo¬ wany. Dzialanie ukladu hybrydowego 10 jest jak nastepuje: Impedamcje Zg oznaczone przez 20, ZL i Z3, Z4 oznaczone odpowiednio 22 ii 24, tworza uklad mor- stka ze wzmacniaczem przesylania 26 dzialajacym jako zródlo zasilania i wzmacniaczem odbiorczym 18 dzialaljacym jako wzmacniacz wyzerowania. Je¬ zeli mostek jest wlasciwie zrównowazony, wtedy sygnal wyjsciowy wzmacniacza odbiorczego 18 be¬ dzie równy zeru dla kazdego przesylanego sygnar lu. Jednoczesnie kazdy sygnal pojawiajacy sie na liniach koncowej i obwodowej bedzie odbierany na wyjsciu wzmacniacza 18. W zwiazku z tym niepozadane przesylane sygnaly powrotne sa eli¬ minowane, skutkiem czego jest zapewniona funk¬ cji konwersji linii dwuprzewoidowej n/a: cztero- przewodowa przez uklad hybrydowy. Impedancja widziana przez ZL jest Z8 polaczona równolegle z Zi w 28. Jezeli Zx jest zniaczmie wieksze niz Z8, wtedy linia przesylowa widzi Zg jiako impe¬ damcje koncowa linii. W praktyce Zg jeist ustalone jako nastawiona wartosc, typowo 900 omów po¬ laczonych szeregowo z 2,2 ^F oraz Z3 i Z4 sa zmieniane lub (dobierane dla dania wlasciwego zrównowazenia, skutkiem czego mindmailizuje sie niepozadany sygnal powrotny. Wady tego ukladu sa jak nastepuje: 1/ Poniewaz Zg nie jest równe ZL dla wszy¬ stkich Mniiiii przesylowych, straty powrotne ukladu 10 sa zdefiniowane przez: ZL + Z8 /l/ Straty powrotne = 20 logio ~* — ZL — Zg i nie sa równe nieskonczonosci, co jest optymalna wartoscia dla zminlimailizowama odbic od sygna¬ lów przychodzacych z daiekiiego konca, 2i/ Z3 i Z4 musza byc, 'wybrane na podstawie kompromisu w oparciu p to, ze ten sam uklad hybrydowy 10 moze byc przystosowany do róz^ nych linii albo Z3 i Z4 musza byc wybrane recz¬ cie lub automatycznie przez wlasciwy zespól sy¬ gnalów sterujacych, które pobudzaija analogowa .siec komutacyjna, która umieszcza wlasciwe war¬ tosci Z3 i Z4 w obwodzie, zgodnlie z pewnym pro- 5 ceserci sterowania; 3i/ Wiejksizosc impedancji pokazanych w ukladzie na fig. 1 sa impedancjiami zespolonymi i stad wymagaja zarówno elementów rezystanicyjnych i pcijemnosciiowyeh; 10 4/ Uklad z fiig. 1 jest w zasadzie analogowy co do natury i nie nadaije sie do cyfrowych tech- nlik LSI o niskim koszcie, niskim poborze mocy i duzej gestosci; 5i/ Uklad z fig. 1 wymaga stosowania kosztow- 13- nych, stabilnych i precyzyjnych elementów w ce¬ lu zapewniiemia wlasciwej praicy w czasie eksplo- • atacji sprzetu, wraz z którym jest zastosowany; 6/ Wejsciei/wyjscie. ukladu z fig. 1 po stronie czteroprzewodowej sa wyprowadzone z ukladów 20 dekodera i kodera w bloku koidera stosowanym w cyfrowym ukladzie przelaczajacymi. W zwiazku z tym w celu wlasciwego dzialania., uklad linii dla cyfrowej centrali musi zawierac oddzielny b]ok kodera-dekodera i uklad hybrydowy, w u- 15 zupelnieniu do normalnych filtrów blokiu kodera- -dJekodera.Fig. 2 przedstawia ogólnie .schemat blokowy cy¬ frowego ukladu 100 linii wedlug wynalazku, w którym dzialanie ukladu hybrydowego konwersji 30 linii dwuprzewodowej na cziteroprzewodowa jest wykonywane jyrzez eliminacje, wystepujacego po¬ przednio zestawu elementów analogowych. Uklad 100 zapewnila równiez automatyczna synteze cy¬ frowa impedancji koncowej linii dla kazdej cha- 35 rakterystyki transmisyjnej linii, eliminujac poprze¬ dnio stosowane elementy analogowe. Cechy te u- mozliwiiaja wykonanie calkowitej hyibrydy elektro¬ nicznej w technice LSI i funkcji dcpasowyw&i- nia 'impedancji jako czesci calej funkcji bloku 40 'koderaHdekodera, umozliwiajac realizacje tych funkcji na pojedynczej strukturze LSI bez rozle¬ glego ukladu analogowego zewnetrznego równo- waczemda lub regulacji. Powoduje to utworzenie ukladu linii telekomunikacyjnej o mailym koszcie, 45 malym poborze mocy, duzej gestosci i duzej nie- zawoidnosci. Zóistana teraz opisane techniki, na kltórydh oparty jest ten uklad.W odniesieniiu do fig. 1, jezeli impedancja Zg moglaby byc dokladnie równa -impedancji Zl w 50 zakresie linii transmisyjnych, dla których ta im- pedameja jest przewidziana, wtedy impedancja , Zj ¦ di Z4 moglaby byc jednakowymi elementami rezystancyjnymi, powodujacymi eliminacje sygnai- lów powrotnych i dajacych dokladne dopasowanie 55 impedancji w celu maksymalizowania strat po¬ wrotnych, jak opisano poprzednio. Uklad z fig. 2 osiaga te uzytkowe techniki filtrowania cyfrowe¬ go i isprzezenia zwrotnego bez uzycia stosowanych dotad elementów analogowych. Odnosmie fig, 2, 60 impedancja widziana w kierunku zacisków kon¬ cowych i obwodowych 102 i 104 jest przeznaczona do dopasowania impedancji lamii.Impedancja koncowa Zg linii opisana odnosnie fig, 1 jest syntezowana cyfrowo przez petle cy- 6* frowa ukladu 100 utworzona, gdy przelacznik 106134 852 jest sterowalny przez sprzezenie zwrotnie z- toru* kodera 108 do tonu dekodera 110 przez linie 112.Fig. 3B przedstawia uproszczony schemat blo¬ kowy takiej, syntezy cyfrowej. Wzmacniacz trains- konduktancji lub g 200 jest urzadzeniem, które 5 przetwarza naciecie wejsciowe Vx na prad wyj¬ sciowy —gVx. Posiada on nieskonczona impedan- cje wyjsciowa czyJl zerowa admitancje wyjscio¬ wa. Ten typ ukladu jest dobrze znany ze stanu techniki. W jego najprostszej postaci moze on byc 10 porównany do pentody prózmiowetj lub tranzysto- ra polowego, w którym prady amody lub drenu sa proporcjonalne odpowiednio do napiec siatki lub bramka-dren. W tym wykonaniu uklad po¬ kazany na fig. 4 jako 200 jest przykladowy, w 15 którym wzmacniacz operacyjny o otwartej petli i duzym wzmocnieniu /wzmocnienie = 10fy jest • ¦stosowany z rezystancja, której koinduktancja jest g S.Wzmacniacz 200 w praktyce jest normalnym »o wzmacniaczem wyjsciowym dekodera 114 i nie posiada zadnego dodatkowego elementu. Pokazany jest funkcjonalnie oddzielnie tylko w calu wyjas- niienia. Dekoder 114 jest urzadzenliem, które prze- ' twarza sygnal cyfrowy na napiecie analogowe i 25 ta funkcja mozie byc realizowana przez dobrze znany ze stanu techniki przetwornik cyfrowo-a- nalogowy. Filtr H jest filtrem cyfrowym z pro¬ gramowanymi wspólczynnikami, który moze byc zrealizowany parzy pomocy technik dobrze zna- 30 nych ze stanu techniki filtrowania cyfrowego, jak - bedzie wyjasnione dalej. Filtr H 116 jest poprae- dizony przez cyfrowy wezel sumujacy 118, jak pokazano na fig. 3B. Funkcja filtru wstepnego 120 jest ograniczanie szerokosci pasma sygnalu 35 wejsciowego 114 dekodera* do obszaru interesu¬ jacego, tj. ,poniizej czestotliwosci' próbkowania ko¬ dera , 122 w celu zapobiegania nakladaniu sie wid¬ ma i optymalizacja charakterystyk,sygnai/szuim ko¬ dera 122. Filtr wstepny 120 moze zawierac pro- 40. sty, dwubiegunowy, pasywny filtr doilnoprzepustó¬ wy, poniewaz jest on z natury analogowy.Koder 122 jeisft korzystnie typu sigma delta, opi¬ sanego przez Candy'ego i in. Filtr koncowy 124 kodera spelnia funkcje ograniczania pasma, roz- 45 geszczania i podaje w ogólnosci doJnoprzepusto- wa, plaska odpowiiedz w polaczeniu z filtrem wste¬ pnym 120 tak, ze "calkowite wzmocnienie jest równe jednosci w interesujacym pasmie czestotli¬ wosci i spada monotoolioznie poza tym pasmem. 50 W przypadku systemu zdefiniowanego niniejszym, mozna pokazac, ze odpowiedz i adimlitancja wyj¬ sciowa w punktach pokazanych na fig. 3B moga bycrówne: .' W 55 V'o -^gH Von YL + gH a admitancja L wyjsciiowai, uwizigledniajac zalsilanie bateryjne 125, filtr wstepny 120 i obciazenia linii, ^ moze byc przedstawiona jako: A/ = Y'L + gH Na fig. 3A synteza cyfrowa admitancji wyjscio¬ wej jest rjokazana za pomoca uproszczonego i u- 65 ogólnlionego obwodu, który moze byc wykorzysta¬ ny dla licznych zastosowan, gdzie jest pozadane cyfrowe syntezowanie specyficznej adimiitaneji wyj¬ sciowej, gdzie konwertery A/C i C/A sa wykorzy¬ stywane zamiast wyspecjalizowanych postaci tele¬ fonicznych A/C i C/A i jako kodery-dekodery.Funkcja filtru wstepnego A/C 250 jest ograniczenie 'szerokosci pisisma sygnalu wejsciowego Vin na linii 252 w celu zapobiegania nakladaniu sie widm. odpowiednio do niedostatecznego próbkowania. Po konwersji analogowo-cyfrowej w konwerterze A/C 252 filtr koncowy A'C 254 przeksztalca sie w celu dania calkowicie dolnopnzepustowej charak- •terystyku) o jeidnostkowym wzmoicnieniu dla toru A/C 256. Wzmacniacz g 200 i filtr cyfrowy H 116 sa opisane ' dadej. Filtr wstepny CA 258 prze¬ ksztalca sie w celu zapewnienia toru O/A 260 o wzmocnieniu równym gH. Filtr koncowy C/A 262 eliminuje lub minimalizuje skutki procesu kwantyzacji O/A, powstajace w konwerterze G/A.Skutki kwantyzacji sa okreslone jako szum odpo¬ wiednio do bledu G'A w przyblizeniu ciaglego, 'analogowego sygnalu wyjsciowego.Dla przykladu, gdy impedancje ,/admitancjai/ £il- tru wstepnego i zasilania bateryjnego sa duze t/male/ w porównaniu z impedanicja /aidimitancja/ linii, moga byc zaniedbane. Normailnie iimpedancja zasilania bateryjnego jest zaprojektowana tak, ze na te charakterystyke w celu zapobiegania stra¬ tom sygnalu i praechodzentia niepozadanych sy¬ gnalów do bloku kodera^dekodera. Filtr wstepny moze byc takze zaprojektowany tak, ze ma te charakterystyke poprzez wykorzystanie duzej re¬ zystancji szeregowej lub duzej impedancji wej¬ sciowej na wejsciu bramki tranzystora polowego.W tych warunkach Y'L — Yl i admitancja wyj¬ sciowa: /4/ Yout = YL + gH Jezeli gH jest wykonane jako równe YL, wtedy: V'0 1 /5/ Vin 2, i impedancja wyjsciowa obwodu dopasowuje im- pedanojelinii. -- Ocipcwiedniio do tego, opózniony, przesylany sy¬ gnal Vin tlumiony o —ill/2 pojawi sie w wezle sumujacym 270 z fig. 3B. Jezeli filtr cyfrowy F 272 daje tluimijeoie l,/2 i bezwzgledne opóznienie od¬ powiadajace opóznieniu konliec-oibwód z wejscia filtru H Id 6 do wyjscia filtru koncowego 125 ko¬ dera, wtedy filtr wyjsciowy 272 bedzie usuwal niepozadany, powrotny przesylany sygnal Vin na wyjsciu wezla sumujacego 270, powodujac pow¬ stanie napiecia^ wyjsciowego V0, które mie zawie¬ ra) zadnej -czesci przesylanego sygnalu Vin. Reali¬ zacja filtru F 272 jest w tych warunkach upro¬ szczona, poniewaz moze stanowic prosty element opózniajacy typu rejestru przesuwajacego. Tlu¬ mienie o 1/2 jest ^realizowane przeiz przesuniecie w prawo binarnej wartosci napiecia Vin o jedna pozycje i zaokraglenie.W celu bardziej ogólnego zaistosowania tej tech^ niki, gdzie immitaocje typu filtru wstepnego i zasilania bateryjnego nie sa pomijane, ale znane,9 134 852 10 gH moze byc zmieniane w celu eliminowania skutków obciazenia immitancji na linii, tj. gH = YL —Yx W gdzie Yx odpowiada ich polaczonej admitancji.W tych warunkach wzmoicnienie obwodowe wy- zwaianlia /przez tory kodowania i dekO'dowania, odpowiednio 108 i 110/ zmienia sie na: IV Vin = — l,/2 + 2 YL i wypadkowa admitaneja widziiana przez linie na koncówkach 102 i 103 pozostaje równa YL. Wplyw drugiego z prawej strony wyrazu w równaniu IV reprezentuje skutek modyfikacji filtru H 116 w celu kompensacji Yx. Powoduje to taka modyfi¬ kacje filtru F 272, ze: /8/ F = +gH 2 YL w celu usuwania niepozadanego sygnalu przesy¬ lowego, powracajacego do wyjscia odbiorczego przez V0.W oznaczeniu przekisztaloenia Z próbkowanych danych filtr cyfrowy H posiada postac: Z* + KiZ + K2 N(W Hi/Z/ = Ko Ko Z2 + ZK3 + K4 [1 + K^-1 + K2Z-2] Kn d/z,/ [i + K3Z-1 + K4z-2] = Kc Ni/Z-V D/Z~V m gdzie: Z jest operatorem opóznienia, K sa pro¬ gramowanymi wispólczynnlikiamli a N i D repre¬ zentuja wielomiany licznika i mianownika. Bie¬ guny i zera filtru ograniczone ,sa do kola jedno¬ stkowego plaszczyzny; Z.Odnoszac powyzsze . do syntezowanego YL, u- mozliwia to, ze YL jest równowazne dowolnej kom- binacji rezystorów, kondensiatorów i cewiek induk¬ cyjnych, w których nie ma wiecej niz dwa ele¬ menty mierezysitancyjine. Ograniczenie to nie jest nieodlaczna cecha techniki. Zostalo ono wybrane dla uproszczenia postaci filtru H 116 z punktu. widzenia wykonania w technice ukladów scalo¬ nych o wielkiej integracji w celu uzyskania pro¬ stego, rekursywnego filtru cyfrowego majacego wspólczynniki /5/. W dodatku, ograniczenie liczby elementów tworzacych YL. jak opisano wyzej, przedsitawia dobre praktyczne prizyblizenlie funk¬ cji. Dla zastosowan innych niz -uklady linii tele¬ fonicznych, definicja filtru HM 16 moze byc roz¬ szerzona zgodnie ze zlozonoscia wchodzacych w sklad immliitancji w oparciu o techniki opisane tutaj. Dla prizylkladu, w przypadku, gdy Yx ma eiement niierazystancyjny, gH, odpowiadajacy YL — Yx, moze byc zaprojektowana jako po- siadaijaca. wielomiany trzeciego stopnia w liczniku i mianowniku. Powinno to umozliwic zsyntetyzo- waneimu YL spelnienie poprzednich ograniczen na nie wiecej niz dwa elementy rezysitancyjne.Omawiajac teraz fig. 5, zostanie opisany rekur- sywny automatyczny uklad wyrównywania 130.Koniecznosc ustalenia wspólczynników filtru H 116 takich, ze gH wynosi YL /lub YL — Yx/ jest spel- 5 nJone przez- funkcje ukladu wyrównywania 130.System wyrównywania 130 przy kontroli systemu utrzymywania programowo sprawdza, czy wspól¬ czynniki filtru cyfrowego sa prawidlowe oprócz ustalenia ich na poczatku. Uklad wyrównywania !0 pracuje w sposób ;aff-line /zaden uzytkownik nie wywoluje w postepiei/ i moze byc podzielony w czasie przez N linii. Po ustaleniu wspólczynników filtru, wspólczynniki .te musza byc jedynie spraw¬ dzane okresowo przy kontroli systemu utrzymy- u wania, poniewaz charakterystyka danej linii tele¬ fonicznej nie zmienia sie normalnie z dnia na dzien.Umozliiwia to podziali w czasie ukladu wyrów¬ nujacego pomiedzy kilka), ukladów linii, przez co 20 efektywnie amortyzuje sie -jego koszt pomiedzy kilka linii. Fig. 5 przedstawia warunki, w których dziala rekiurisywny uklad wyrównywania wedlug wynalazku. Przelaczniki 106 i 107 z fig. 2, gdy sa otwarte, odlaczaja filtr F 272 i sprzezenie * zwrotne nai linii 112 od tortu 108 kodera. Filtr H 116 jest ustawiany na rodzaj pnacy przepustowy /filtr H jest skutecznie zwarty pomiedzy kon¬ cówka wejscia/wyjscia, tj. gH = liA Fig. 2 moze byc opisana jak nastepuje. 30 Tor 108 kodu zawiera filtr wstepny 133 kodera, koder 135 sigma delta oraz rózgeszczajacy i dol- noprzapuistowy filtr 137. Wyjscie filtru 137 i filtru F 272 isa sumowane w * wezle sumujacym 139 W celu wyprowadzenia posredniego wyjscia od- 35 biorczego na linie 141, który jest filtrowany- w odbiorczym filtrze akustycznym 143. Na wyjsciu filtru 143 jest czteroprzewodowy sygnal odbior¬ czy jego ukladu linii na linii 145. Czteroprzewo¬ dowy sygnal przesylowy na linii 147 jest filtro¬ wo wany przez przesylowy filtr akustyczny 149. Wyj¬ scie filtru 149, wejscie posrednie przesylowe jest dolaczone do filtru 116 przez wezel sumujacy 151, na którym posredni sygnal przesylowy jest su¬ mowany z sygnaiem sprzezenia zwrotnego na linii *5 112, podczas gdy przelacznik 106 jest zamkniety, przy kontroli multipleksera/rozdzielacza 130. Przed dekodowaniem w dekoderze 114 filtrowany sygnal przejsciowy jest filtrowany przez filtr interpolu¬ jacy 153. Uklad programowanego generatora sy- 5G gnalowego 155 jest znany. Blok multipleksera/roz¬ dzielacza 130 zawiera* elementy sluzace do rozdzia¬ lu wspólczynników sterowania na 1 ... N obwodów linii, pokazanych ogólnie jako 157 i który zawie¬ ra cyfrowy akustyczny fuklad wyrównywania 159 55 i cyfrowy generator odniesienia 161.Podzespól telefoniczny po istronie abonenta jest przeprowadzany w sjtan oidpowiadajaey zdjeciu sluchawki z widelek przez dzialanie utrzymy¬ wania. W posrednim punkcie wejscia przesylowe¬ go go generator odniesienia 161 podaje sygnal od¬ niesienia o jednorodnych /równych/ skladowych energii w pasmie czestotliwosci normalnej pracy i zerowiej energii na zewnatrz pasma. Sygnal wyj¬ sciowy G/Z/ bedzie prawidlowy wtedy, gdy w 65 odniesieniu do fig. 5: V-134 852 11 12 V10/ WZ/' = O gdzie Z = operator opóznienia, i /li/ Kfzr = a'z/ = wz/-z-L Okreslenie Z_L kompensuje znane, bezwzgledne opóznienlia próbkowania przez petle. W tych wa¬ runkach: lW N/Z^V Ko = yl m D/z-y co jest wymaganym rezultatem i powstaile wspól¬ czynniki Ko, K1? K3, K4 rekursywnego filtru zo¬ staly utworzone prawidlowo dl moga byc wprowa¬ dzone ido filtru H 116 dla inormiailnej pracy. Gdy uklad wyrównywania 130 zaczynia prace, filtr H 116 jest zaopatrywany wspólczynmiJkaimi próbnymi lub ositaitoimli poprzednimi wartosciami wspólczyn¬ ników, które umozliwiaja szybka zbieznosc ukladu wyrównywania. Uklad wyrównywania skutecznie rozwiajzuje zespól równoczesnych czastkowych rów¬ nan rózniczkowych, które zmniejszaja do mlindmum sredni kwadrat G róznicy R [nT — LT] (i O/nTi/ jako funkcje wspólczynnika KK. Jest to pnzedisita- wione jako: /13/ wyraz bledu ó G d Kk 2 tO/lniy — R/hT—1T/] czastkowa pochodna d OMTif d Kk zigoidinie z ustalona teoria.Wyjscie PQ VMV, Px /nTV itd. przedstawilaja po¬ chodne czastkowe Q/nT7 wzgledem wspólczynni¬ ków filtru. Wyjscia te, gdy sa krzyzowo pomno¬ zone przez E/nT7, sumowane ii periodycznie ob¬ cinane, co zaokragla do wyrazu suimacyjnego oraz podaje wyjscia Ck, co umoizliwia aktualizacje wie¬ lomianów N,/Z-y i Di'Z-V nowymi wspólczynni¬ kami wedlug równania: /14/ Kk nowe = Kk stare — C^A gdzie: A jest wartoscia przyrostowa czy czynni¬ kiem regulacji1 stopniowej. Tai technika obcinania i elementy do reallizacji rozwiazania' równania 14 sa znane w dziedzinie automatycznych inkladów wyrównywania dla ¦ struktur nie rekursywnydh.Jednia(kze uklad z fig. 5 w spasób unikalny reali¬ zuje funkcje automatycznego lukladu wyrównuja¬ cego 'dla rekursywnej istnuiktury ukladu wyrów¬ nujacego. Uklad z fig. 5 zapewnila Pk czlonów, które biora pod uwaige oddzialywanie wspólczyn¬ ników Kk, które dotad byly uwazane zai jeden z 'czynników ograniczajacych w rekursywnych strukturach ukladu wyrównujacego. Moze to byc jednym z powodów, dla których struktury niere- kursywnych ukladów wyrównywania) przewazaly w stanie techniki, mianowicie wlasciwa prostota uzyskiwania czastkowych funkcji dla automatycz¬ nego ukladu wyrównywania dzialajacych na Kry¬ teria Bledu Sredniego Kwadratu. Taka nierekiur- sywna struktura ze stanu techniki wymaga 30—60 10 15 20 30 35 40 45 50 55 zlozonych wspólczynników, podczas gdy rekursyw- na struktura: wedlug niniejszego wynalazku wy¬ maga jedynie pieciu /£/ wspólczynników i w kon¬ sekwencji zmniejszenia stopnia zlozonosci ukladu i towarzyszacego iteimu zmniiej.szenia ilosci sprze¬ tu.Ze schematu blokowego z fig. 5, pokazujacego dzialanie rekursywnego ukladu wyrównywania, o- kreslono, ze równania sa: /l 5/ Po/Z/ = A/Z/ Pn/Zi/ = A/Z/ N/Z-V n/z-v KpZ-i D/Z-*/ Pi/Z/ = Z-1 Pj/Z/ P3/Z/ = —K0Z-i D/Z~V Po/Z/ P*/Z/ = Z-1 PjfZf O/Z/ = KJPJZJ- E/Z/ = O/Z/ — R/Z/ N Ck nowe = obciecie 2 Pfc/nTi/E/nT./ 1 mi m/ /19/ /20/- 'J2U mi /2a/ / 65 Kk nowe = Kk stare — Ck nowe A JStosujac powyzsze równania w iteracyjny spo¬ sób aktualizuje sile ciagle wsipólczynniikd filtru H 116 do punktu, w którym Ck sa pomijalne w porównaniu z pewnymi wartosciami dk: /24/ Ck ^ <5k Wartosc <5k jest zailezna od szumu i innych czyn¬ ników i jest okreslania empiryczmie. Gdy spelnio¬ ne jest kryterium na równanie 24, oznacza to, ze uklad wyrównujacy spelnil swoje zadanie i mo¬ ze byc przyporzadkowany innej linii Wartosci uzyskane dla Kk sa wprowadzane do filtru H. Dla przyklaidiu, gdy Yx = O charaktery¬ styka przenoszenia filtru F jest po prostu równa 1/2 i bezwzgledne opóznienie¦- odpowiadajace o- póznienioim próbkowiania obwodowego przez fiUtry cyfrowe jest równe Z-1 w oznaczeniu próbkowa¬ nych danych.Dla przykladu, gdzie Yx ¥= O, proces wyrów¬ nywania bedzie dawac: mi N/Z-1/ -5^- Ko - Y** + Y»W W celu otrzymania wymaganej wartosci na gH, znana wartosc Yx mnozona przez 2 musli byc od¬ jeta: /26/ n;z-v gH/Z/ = Ko — 2YX/Z/ = Yii/Z/ — Yx/Z/ D/Z-1/13 134 852 14 W tym przypadku liczba funkcji iczastkowych Pk musi byc zwiekszona idla przystosowania wie¬ lomianów trzeciego stopnia na Ni/Z~V i DfZ~\f w celu przystosowania admitancji typu wielomia¬ nu pierwszego stopnia na Yx/Z/. Filtr F 272 w tych warunkach staje siie: mi gH YL — Yx F = : =- 2YL 2YL Ta wartosc dla filtru F 272 moze byc wyliczona w systemie utrzymywania z wyników wyrówny¬ wania uzyskanych z okreslenia gH i znanej war¬ tosci Yx. Odmiennie, uklad wyrównywania moze byc uzyty do okreslania bezposrednio wartosci F.Operacja ta jest wykonania jak nastepuje: Wprowadzane sa wsipólczynnliki filtru H 116, przelacznik 106 w itorze sprzezenia, zwrotnego 112 na fig. 2 jest zamkniety przez sygnal sterowania przelaczaniem z ukladu 157, przelacznik 102 toru filtru F 272 jest otwarty ai uklad wyrównujacy 130 jesit w trakcie dzialania. Taka sekwencja o- peracji bedzie dawac: ^28/ N/Z-1/ _ 2YL D/Z-V " ° ~ YL^YX i stad: i/2fii/ D,/Z-V 1 N/Z-V " Ko Powyzsze zapewnia wspólczynniki dla filtru re- kursywnego tego samego typu co filtr H 116, posiadajacego wielomiany trzeciego stopnia diai Ni/Z~V i D/Z-1/, dla Yx typu wielomianu pierw¬ szego' stopnia. Rzeczywista realizacja ukladu fil¬ trów H ii F moze byc dokonanal przy uzyciu tech¬ nik ze stanu techniki.Fig. 6 pokazuje uogólnione filtry H i F 116 i 272 do przetwarzania wielomianów WZ-V i Di/Z-y rzedu ki/2 wedlug równania 30. 730/ Y\fcf Ko [1 +f KjZ-i +: K2Z~* ... Kk/2Z-k'2] X/Z(/ ~~ [1 + Kk/2+i Z"1... KkZ-k'*] Wspólczynniki i idane sa pamietane w pamieci pólprzewodnikowej z dostepem swobodnym zor¬ ganizowanej w pamieciach kolumnowych 300 i 302 i recyrkulujacych pamieciach kolumnowych 304 i 306 w oelu umozliwienia wprowadzenia i za¬ pamietania iniformaicjii. W kazdym czasie próbko¬ wania T wyjscia danych pamieci kolumnowych 300—306 dostepem swobodnym sa podawane do ukladu irinozeniaiisumowaniia 308, który oblicza wy¬ magane wyjscie Yn na linii $10 przez kolejne mno¬ zenie i akumulowanie wyników wedlug równa¬ nia 31. my Yn = K0 [Xn KiXn—i + K2Xn—2 ... Kk/2Xn—k/2] ~~ — [Kk/2 +lYn_i +Kk/2+2Yn—2 ... KkYn—k/2] Pierwszym obtoczonym wyrazem jest KoXn z przelacznikami Sj w 312 i S2 w 314 w polozeniu 1. Sj jest nastepnie ustawiony w polozenie 3 i wyliczone sa wyrazy X. Po tej operacji Si i S2 zostalja ustawione w poioizeniu 2 i obliczone zostaja wyrazy Y. W zwiiaizku z tym wchodzi w gre k + 1 operacji mnopeniaildodawania. Moze to byc latwoi uzyskane w okresie' próbkowania, przy 5 zachowaniu tej .samej pamieci i ukladu mnozacego 308 oraz akumulatora 316 dla obu filtrów H i F.Stad dla filtrów H i F majacych K = 6 ./szesc wspólczynników^ wchodza w gre 714/ operacje mno- zemiatfdodawamiia, dajac w przyblizeniu /!/ ^sek 10 dla kazdej takiej operacji i okres próbkowania T = 14 jOisek moze byc do tego przystosowany.Wielomiany' wyzszego rzedu moga byc przysto¬ sowane przez równoleglosc sumowania w opera¬ cjach arytmetycznych i pamieciowych'. Mozliwe sa w inne postaciie filtrów rekursywnydh i struktura filtru z fig. 6 jest tylko. przykladowa.Wedlug wynalazku mozna realizowac rózne wy¬ konania struktury ukladu wyrównywania. Zale- _ cane wykonanie wykorzystuje pamieci pólprzewod- 20 'nikowe z dostepem swobodnym, jednostke arytme¬ tyczna i uklad logiczny sterowania do wytwarza¬ nia cyfrowej struktury przetwarzania sygnalu w celu realizacji zaisad przedstawionych w ujawnio¬ nych równaniach. Ponadto, chociaz algorytm ble- 25 du sredniego kwadratu zastal zilustrowany tutaj jako podstawa operacji ukladu wyrównywania!, mo¬ zna stosowac inne algorytmy w .celu okreslenia wspólczynnika filtrów H i F. Dla, przykladu, op|i- sany algoryitm jest oparty ma okresleniu wartosci 30 Ck w okresie kilku próbek, równym NT. Zat kaz¬ dym razem, gdy obliczane sa Ck, wspólczynniki Kk sa akituaiizowane co kazde N próbek, stad /32/ imNT 35 Ck/mNTy = obciecie 2 Pk/nT/E^TY n = /m-nl/NT+il i nowe wartosci wspólczynników sa obliczane na podstawie skladowych wektora gradientu Ck rów¬ nania 1/33/: 40 i/33/ Kk/ny = K^/m—1/ — Ck/tm/ Przez uproszczenie obliczania »Ck dzieki przyblize¬ niu: 45 , /34/ Ck/nT/ = sign P^hTY • sign E/nTV wspólczyuinlikli Kk moga byc aktualizowane w kaz¬ dym czasie próbkowania T, umozliwiajac szyb¬ sza ^zbieznosc do wartosci koncowych i zimniej- 60 szeniia ilosci wymaganego sprzetu. Ten algoryitm jest uproszczeniem, które przybliza osiagnlileciie mi¬ nimum bledu sredniego kwaidraltu w filtrze rekur- sywnyrai i jego korzystne, szczególnie, gdy sklada sie nacisk na szybsza zbieznosc i zmniejszona ilosc 55 sprzejtu.FliUtry cyfrowe uzywane do uzyskania 'czastko¬ wych wyjsc Pk moga byc wykonywane w po¬ dobny sposób, jak filtry F i H.Na fig. 9 jest przedstawiony schemat blokowy W szczególnego wykonania ukladu wyrównywania 159.Jednostka arytmetyczno-logiczna 500 pracujaca z pcdziaieim czasu wykonuje kolejne operacje aryt¬ metyczne i logiczne na informacji zarejestrowa¬ nej w pamieci ukladu wyrównywania 502 przy 55 kontroli sygnalów logicznych sterowania) z ukladu15 134852 16 lOigfLozniego sterowania 504 i kitóre to logiczne sy¬ gnaly sterujace sa zsynchronizowanie z logicznym ukladem zegarowym 506 sterowania. Czestotliwosc ukladu zegarowego 506 sterowania 'jest z koled synchronizowana sygnalem zegarowym próbkowa¬ nia' danych - i jest jego wielokrotnoscia. Pierwsza i% druga pamiec 508 i 510 z dostepem swobodnym, które razem stanowia pamiec ulkladu wyrówny¬ wania 502, sa sterowane przez ciag slów steru- jacyah, kazde slowo sterujace steruje tez dzia¬ laniem jednostka logiliczno-arytmetycznej 500.Zewnetrzne slcwa sterujace na linii 512 sa pnze- suwane przez rejestr przesuwajacy 514 w celu sterowania elementów logicznych 514 dla zapew¬ nienia slów sterujacych na linii 516 przy kon¬ troli sterujacego ukladu logicznego 504. Stale mo¬ ga byc wprowadzone do pamiecli: 502 przy kontroli zewnetriznej, zawartosci pamieci moga byc bada¬ ne na zewnatrz li proces wyrównywania moze byc zapoczatkowany zewnetrznie. Wyjscie sygnalu lo¬ gicznego EC jest zapewnione po zakonczeniu ope¬ racji wyrównywania.Fig. 10 przedstawia organizacje pierwiszej pa¬ mieci 508, która zawiera cztery pamieci kolumno¬ we 520, 522, 524 i 526, z których pokazano szcze¬ góly fumkejonailne pamieci kolumnowej 520. Pa¬ mieci kolumnowe 522, 524 ii 526 dzialaja w po¬ dobny isposób, jak piamiec kolumnowa 520. Kazda pamiec kolumnowa 520—526 dziala tak, ze kazde nowe slowo wejsciowe na szynie 528 pamieci i liriii 530 zastepuje ostatnie, .poprzednie slowo w pamieci .kolumnowej i ostatnie slowo w pamiedi kolumnowej jest wyprowadzone z pamieci kolum¬ nowej. Jest to pierwsza operacja wprowaidzamia — ostaitniai wyprowadzania). Kazde umieszczenie da¬ nych w kazdej pamieci kolumnowej moze byc z dostepem swobodnym lub odczytem. Fam/iec ko¬ lumnowa 520 rejestru rejestruje slowa A/ni/, A/n—1/..., pamiec kolumnowa 522 rejestruje PcVn/, Bta—1/..., ramiec kolumnowa 524 rejestruje Pl/n/, P/n—d./..., pamiec kolumnowa 526 rejestru¬ je P3/ni/, P3/n—ii/... Dekoder 532 dekoduje slcwa sterujace na linii 516, z której ida 'indywidualne, sygnaly sterujace do kazdej pamieci kolumnowej.Wyjscie kazdej operaicji odczytu jest opamietane w rejestrze pamiedbwym 534 i jego wyjscie jest wejsciem do jednostki arytmetyczno-logliicznej 500.Fig. 11 przedstawia organizacje drugiej pamieci 510, która zawierai sekcje pamieciowe 540, 542, 544 i 546. .Sekcja pamieciowa 540 rejestruje stale Kk, obejmujac K0 do ^£4. Sekcja pamieciowa 542 rejestruje slowa danych SK, obejmujac Sq do S4.Sekcja pamieciowa 544 rejestruje slowa danych RW z generatora odniesienia 161, które sa prze¬ suniete do rejestru przesuwajacego 548. Sekcja pamieciowa - 546 rejestruje Ei'wA Wszystkie wejscia do wszystkich sekcji pamiieci moga byc rozdzie¬ lone na pamiec i odczyt przez odpowiednie slowa .sterujace,* krtóre sa dekodowane przez dekoder 550.Kazde aidresow.ane slowa danych w kazdej z sekcji pamieciowych 540^-546 powoduje doprowadzenie adresowanego slowa rejestru pamieciowego 552 przez sterujacy uklad logiczny 554. Sekcja pamlie- ciwa 544 jest zorganizowana jako pamiec kolum¬ nowa, w kltónej kazde zapamietane slowo danych R/m/, R/n-^L/... R/n—1/ moze byc adresowane bez¬ posrednio. Jednostka Arytmetyczno-logiczna 500 posiada na swych wejsciach wyjscia rejestrów 534 i 552 odpowiednio z pamieci 508 i 510. 5 Jednostka arytmetyczno-logiczna wykonuje prze¬ twarzanie arytmetyczne na tych wejsciach, po prizeitwarizaniiu wyniki sa umieszczone w akumu¬ latorze 556. Wyniki te sa nastepnie odprowadzone w celu rejestracji w pamieci przez sterujacy uklad 10 logiczny 504.Zostana teraz podsumowane aktualne operacje .arytmetyczne i logiczne wykonywane przez jed¬ nostke arytmetyozno-logiiczna 500. 15 20 25 Funkcja Pomnóz Pomnóz/Dodaj Odejimiji/Do Zwieksz oprzyrost Zmniejsz o przyrost Dopelnij ACC, jesli ujemne Wyzeruj ACC Zapoczatkuj Operacja CRli/C/R2t' ACC CVR1/0/R2i/l + Q'ACC/ ACC C/±Rli/±C/±R2/+G/ACC/ ACC C/M2/+ |LSB M2 C/M2/ — |LSB M2 Jesli znak ACC jest — 2N-eVACC!/' ACC Watrtosc „O" ACC Nastawienie w celu zaczecia" procesu wyrównywania W celu realizacji funkcji mnozenia, zawartosci rejestrów pamieci 534 i 552 sa mnozone i zapa- 30 mietywane w akumulatorze 556.W celu realizacji funkcji mnozeniai/dodawania, zawartosci rejestrów pamieci 534 li 552 sa mnozo¬ ne i wynik jest dodawany do zawartosci akumu¬ latora 556. 35 W celu realizacji funkcji dodawania/odejmowa- miai, zawartosci kazdego z dwu rejestrów 534 i 552 sa dodawane do zawartosci akumulatora 556, z odpcwiednlimi zmianami znaku przy sterowaniu kodu pola. 40 W celu realizacji operacji zwiekszenia o przy¬ rost lub operacji zmniejszenia o przyrost, zawar¬ tosc poszczególnego miejsca pamieci jest zwieksza¬ na o przyrost lub zmniejszana o przyrost, jezeli iZ-nak akumulatora w 560 jest odpowiednio ujemny 45 lub dodatni -równiez zgodnie z kodem pola.W celu realizacji funkcji dopelnienia akuimulai- tor.a, jesli jest ujemny, znak zawartosci akumu¬ latora jest zmieniany na dodatni, jesli jest ujem¬ ny. 60 W celu realizacji funkcji akumulacja zera, zero wartosci numerycznej jest magazynowane w aku¬ mulatorze.W celu realizacji funkcji zapoiczatkowania, któ¬ re umozliwia zewnetrzne wprowadzanie zawartosci, 55 Jezeli wystepuje zewnetrzny sygnal sterowania za¬ pisem, akumulator jest zerowany i znaczniki sta¬ nu akumulatora w562 sa zerowane.Struktura slowa sterujacego ze sterujacego ukla¬ du logicznego 504, które jest wyprowadzane przez 60 linie 514 do pamieci 534 i 552 zawiera, na przy¬ klad 6-tbitowev pole pamieciowe Ml, 7-bitowe pole ipamiecliowe M2 i 5-bJtowe pole jednostki arytme- tyczno-logioznej 500. Kazde slowo sterujace sklada sie wiec z 18 bitów. Powyzsze jest pojcazame po- ®5 nizej.17 134 852 18 Pole Ml Przesuniecie Adres Wybó Suma pamieci czastkowa Ml III 6 bitów Pole M2 Odczyt/Zapis Adres Wybór Suma pamieci ~ czastkowe M2 7 bitów Suma czastkowa 5 bitów III 1 3 Pole Operacja jednostki 5 arytme- tyczno- -logicznej 500 Slowo Pole in- Pole in- Pole in-- Suma sterujace strukcji strukcji strukcji pamieci pamieci arytmetycz- Ml M2 no-logicznej 6 18 bitów Omawiajac teraz fig. 12, przedstawiono schemat blokowy prooediuraiLny ukladu wyrównywania. Se¬ kwencja jest nastepujaca: Etap 1. Zapoiczatkowainie. Z zewnetrznego sy¬ gnalu poczatkowego na linii 570 sygnal wykony¬ wania wyrównywania /Znacznik EC/ nai linii 572 jest zerowany i komórki pamieci, akiuimulaitor 556 i zwiazane z nimi rejestry sa zerowane. Jezeli na linii 574 jesit olbejcny sygnal zewnetrznego zan piisu, sterujacy uklad logiczny 504 umozliwia wpro¬ wadzenie poczatkowych Kk i Sk zewnetrznie przez rejestr przesuwajacy 576. Gdy nie wystepuje sy¬ gnal zapisu zewnetrznego, wewnetrzniiie zapamie¬ tane wartosci Kk 1'Sk.sa dostarczane prizez ste¬ rujacy uklad logiczny 504.Etap 2. Obliczenie Pa/n/. Waritosci A/tnt/, R/n/ sa uzyskliwane nai zewnatrz w czasie .próbkowania nT. R/ni/ i A/n/ sa przeniieisione do ich paszcze- gólnych paimieciil 520 i 548, AM—2/ i K2 sa po¬ dawane odpowiednio do rejestru 534 pamieci 1 i rejestru 552 pamieci 2. Ioh diloctzyn jest oblicza¬ ny przez jednostke airytmetycizno-logiczna 500 i zatrzymywany w akumulatorze 556. Podobnie A*fri—1/.. Kj jest nastepnie obliczany ii dodawany do zawartosci akumulatora 556. Podobnie A/n/ jest nastepnie dodawane do zawartosci akumulatora.Wyr&izy iloczynu zwiazane z wyrazami Po sprze¬ zenia zwrotnego sa odejmowane od akumulatora zgodnie z równaniem: \ - /35/ nowe Po^ = A/b/ + ^Aiyln^l/ + K2A/n—2/ — — K3Po/n/ — K4Po/n-^l/ N/z-V Operacja ta odpowiada funkcji pokazar D/z~V nej na fig. 5.Wynik Po/n/ jest przeisuwany do pamieci Po 522.Etap 3. Obliczenie Pg/n/. Wyraz P»/n/ odpo- -Koz-i wiadaljacy wyjsciu z filtru przedstawio- B/z~V nego na fig. 5 jest obliczony w podobny sposób, zgodnie z: ¦ ¦ - mi nowe P»/h/ = -KoPo/n—1/ — Pa/n/ K3 — P3/h—1/ K4 15 wynik jest przesuniety do pamieci kolumnowej P3 526.Etap 4. Obliczenie Pi/n/. Podobnie, -P^W Jest • obliczane i przenoszone do pamieci kolumnowej ¦ Pi wedlug: /37,/ nowe P/n/ = KoA/in^l/ — P^n/-K3 — Pi/n-^1/• •K4 io Kor4 co odpowiada funkcji filtru—— przedsta- D/z-1/ wionej na fig.5. ' * Etap 5. Obliczenie E/n/. Wyraz bledu jest obli¬ czany wedlug: mi E/n/ = Pofo/Ko + RAi—1/ E/n/ jest zachowywane tzn. jest zapamietywane w zadanej komórce. Ta operacja odpowiaida funkcji 20 wezla sumowania, przedstawlilonego na fig. 5.Etapy 6 i 7. Obliczenie Ck i aktualizacja Kk.Ck sa oibliiczane w opainciu o uproszczone podej¬ scie opisane poprzednio. Openaicja wykorzystuje zwiekszenie lub zmniejszenie przyrostowe Kk o- 25 parte na znaku wyrazu Ck wektorze gradientu, tj.: mr zwiekszenie przyrostowe Kk, n *_/ ^ „ , ^, , J^1* zn3^ ujemny Cm/Sn/ = Pm/WE/n/ ... , . ¦ __ ¦ " - zmniejszenie przyrostowe Kk, 30 jesli znak dodatni Etapy 8, 9 i 10. Sprawdzanie wykonania wy¬ równania. Bezwzgledna wartosc Ck jest obliczona przez zmiane znaku Ck, jesli jest on ujemny.Odpowiadajaca wartosc <5k jest odejmowana od 35 bezwzglednej'" wartosci Ck. Jezeli wynlik w aku¬ mulatorze jest dodatni, znacznik testu jest nasta¬ wiony na 1. Jezeli jest on ujemny, przerzuitndk znacznika teistu pozoistaje niezmieniony, tj.: + nastaw znacznik testu 40 k k — nie ma zmliany znacznika testu J Ten etap jest wykonywany dla kazdego wyrazu Ck wektora gradientu, tj. C0 do C4. Na koncu tej procedury badany jest znacznik testu. Jezelii zna¬ cznik tesjtu = 0, wskazujac ze zaden wyraz Ck *s nie przekroiczyl odpowiedniej wamtosci dt, wtedy wyrównywanie jest calkowite. Jezeli jednak .znacz- , nik testu = 1, wskazujac, ze jedna lub wiecej wartosci /Ck/ przekroczyla jej odpowiednia war¬ tosc <5k, wtedy wyrównywanfe nie jest kompletne 50 i cykl nalezy powtórzyc. Sterujacy uklad logiczny 504 powróci do etapu 2, aby oczekiwac na na¬ stepny sygnal próbkujacy w przedziale jednoistek T. Kiedy • znacznik testu = 0, sygnal zakonczenia wyrównywania jest na wyjsciu . dla rozpoznania 55 zewnetrznego i procedura konczy sie, umozliwia¬ jac odczyt wartosci Ko do Ky z pamieci przez system zewnetrzny. Uklad wyrównywania moze byc tez przeniesiony w tym momencie do pewnej innej linii. 60 Z punktu widzenia czasów wykonania, uklad wyrównywania musi zakonczyc^ etap 2 dp etapu 9 w czasie krótszym lub równym czasowi próbko¬ wania T. Dla czasu próbkowania T odpowiada¬ jacego obecnemu stanowi techniki w zakresie prób- 65 kowania akustycznych sygnalów telefonicznych,19 134 852 20 wlasciwy jest czas 125 ^osek, odpowiadajacy cze- stotliwoscii próbkowania 4 kHiz.W oparciu o wykonanie maksimum 50 slów ste¬ rowana, odpowiadajacych etapowi 2 do etapu 9, kazde slowo sterujace musi byc wykonywane w czasie okolo 2 jwsek. W zwiazku z tym w najgor¬ szym przypadku slowa sterujacego skladajacego sie z odczytu dwóch slów z pamieci 508 i pamieci 510 mnozy sie je przez siebie i dodaje do ACC, a wymagania na wykonanie moga byc okreslone nastepujaco: Doistep dio pamiieci 0,5 joisek Mnozenie 1,0 //sek Dodawanie 0,5 "juisek Suma 2,0 yuisek (Znaczenie tych wymagan to równolegle pnzentfe- sieniai miedzyrejestrpwe i operacje arytmetyczne.Dla arytmetyki 13-bitowej, która .spelnia wymai- gania telefonii, te wymagania co do wykonania sa mozliwe do spelnienia w dzilsiejiszeg technologii LSI, przy wykorzystaniu opisanej tutaij struktury ukladu wyrównywania.Obecne, znane ze sltanu techniki mikrokompu¬ tery ogólnego zastosowania 8—16 bitowe nie byly¬ by w stanie spelniac powyzszych wymagan ro¬ boczych przy uzyciu standardowych technik pro¬ gramowania. Nowa cecha op'iisana tutaj jest ujaw¬ nienie struktury ukladu wyrównywania, umozli¬ wiajaca spelnienie tych wymagan.Krótkie wymienienie nowych cech wymienione¬ go ukladu wyrównywania zawiera, mliedzy inny¬ mi: iflj Wielokrotne pamieci, które moga byc adre¬ sowane równoczesnie, /2/ Specjiailna organizacje pa¬ mieci, ulatwiajaca zadane operacjev'przeniesienie pamieci kolumnowych, które sa adresowalne bez¬ posrednio/, /3/ jnozliwiosc arytmetycznego, równo¬ leglego mnozenia, dodawania,, /4/ mikrokodowane slowa sterujace;, które równoczesnie steruja pa¬ mieciami i jednostka arytmatyczno-loigiczna, 75/ Slowa sterujace zwiazane bezposrednio ze specy¬ ficzna, wymagana operacja np. mnozenJia/idodawa- nlie, otopelnianie ACC, jezeli jest uejimne, przy¬ rost dodaitni, przyrost ujemny.Alternatywne wykonanie ukladu wyrównywania opisanego powyzej mozna zrealizowac przy wy¬ korzystaniu pTiOicesona sygnalu ogólnego za/sitoso- waniia, majacego specjalne mozliwosci przetwarza¬ nia arytmetycznego (i pamieciowego. Uproszczony schemat blokowy takiego procesora ogólnego za- sitosowania jest przedstawiiony na fig. 7.Wszystkie opisane uklady mozna wykonac w cyfrowej technice LSI. Przez dodanie petli sprze¬ zenia zwroltnego i sprzezenia „w przód" oraz fil¬ trów F i H oraz przez zasitapliienie standardowego wzmacniacza wyjsciowego dekodera', mozliwe jest wykonanie ukladu linii na pojedynczej plytce LSI.Filtry F i H sa prostymi filtrami rekursywny- mi, które umozliwiaja ich umieszczenie bloku ko- dera-dekpdera i/lub plytce kodera-dekoderia i fil¬ tru. Stad, niniejszy wynalazek eliminuje znane ze staniu techniki uklady analogowe linii 2/4 hy¬ brydowe i zakonczone elementem dyskretnym oraz równowazace sie, zastepujac je programowanymi, cyfrowymi ukladami LSI. Powoduje -to obnizenie ^kosztów produkcji, instalacji i utrzymania, w uzu¬ pelnieniu do polepszonej skutecznosci.. Ohodiiaz filtry riierekiurisywne moga byc wyko¬ rzystane dla filtrów H i F, ich koszty przekra¬ czalyby koszty opisanych filtrów rekursywnych.Podobnie nierekursywny uklad wyrównywania, o- party na technikach znanych ze stanu techniki, móglby byc wykorzystany albo do filtrów F i H rekurisywnych albo nJiarekursywnych, ale bylby gorszy niz oposany powyzej. Konwersja/ struktur filtru nierekursywnego zapewniona przez uklad wyrównywania nierekursywny moglaby byc wy¬ korzystana do przemiany struktury rekursywnej opisanego typu wykorzystujac algorytm Fletohera- -Powella. Z drugiej strony, takie techniki wy¬ magaja zasadniczo wiejkszej dllosci osprzetu niz wszystkie calkowicie rekursywne struktury .^we¬ dlug riimiiejiszego wynalazku.Pamiec -330 z fig .7 zawiera przydzielone frag- mem/ty w, 336 dla zapamietywania wspólczynników Ck, w 338 dla, zapamietania wspólczynników Kk, w 340 dla zapamietania sum korelacyjnych, w 342 dla. zapamietania' wartosci Dk i <5k, w 344 dla zapamietania posrednich wyników A/n/, Pk/n/, ...P&1n—k/2/ i w 346 dla zapamietania programu ste¬ rowania dla dostepu do danych zapamietanych zgodnie z adresami zapewnionymi przez sterujacy uklad logliczny 332. Obliczanie jest wykonywane przez jednostke arytme/tyczna .334.Fig,. 8 przedstawia uogólniony cyfrowy konwer¬ ter linii dwuprzewoidowej na czteroprzewodowa dla sygnalów transmisji dwukfieTunkowej na linii 400. Koder posiada wzmocnienie jednostkowe i zawiera analogowo-cyfrowy filtr wstepny 402, a- nalogowo-cyfrowy przetwornik 404 i analogowo¬ -cyfrowy filtr wstepny 406. W czasie praicy uklad z fig. 8 dziala w sposób podobny do sposobu z fig. 3B, polegajacym na tym, ze nastepuje po¬ dobnie dopasowanie impedamcjli linii. Petla deko¬ dera, zawierajaca konwerter cyfrowo-analogowy 406 i wspólpracujacy filtr wstepny 408 i filtr kon¬ cowy 410 prze.twarzia cyfrowe sygnaly przesylane na linii 412 na sygnaly analogowe na linii 400.Wzmacniacz transkonduktacji 414- daije nieskon¬ czona admiltancje wyjsciowa. Automatyczny sy¬ stem ukladu wyrównywania 130 zapewnia aktu- alizowaine wspólczynniki filtru i sterowania do filtru H 416 i filtru F 418, przy czym powrót nie¬ pozadanego sygnalu w odbieranym sygnale jest wyeliminowany w wezle sumujacym 420. Sprze¬ zenie zwrotne kodera i sygnal nadawczy sa la¬ czone w wezle sumujacym 421. Zarówno sprzeze¬ nie zwrotne kodera jak i wtracenie filtru F 418 w uklad sa okreslone odpowiednio, przez przela¬ czniki 422 i 424 przy kontroli ukladu wyrówny¬ wania 130.MuMplekser/rozdziLelacz 157 opisany ogólnie z odniesieniem do fig. 2 jest przedstawiony bar- idziej szczególowo na fig, 13, mulrttipleksir,,'rozdzie¬ lacz 157 umozliwia podzial ukladu wyrównywania na wiele linii 1 — N. Zasiaidniczo multiplekser/roz¬ dzielacz 157 okreslai, która linie nalezy polaczyc z ukladem wyrównywania. Mzultiplekser/rózdzie- lacz 157 muMipleksuje sygnaly ASnl z wielu ukla- 40 1S 20 25 30 35 40 45 50 55 8021 dów linii 1 rozdziela wspólczynniki filtru, sygnaly sterowania przelacznika i rodzaju filtru i wyjscie generatora odniesieniai 161 daje na uklad liiinJii wybrany przy kontroli systemu utrzymania.Sygnaly z cyfrowego generatora odniesienia 161 R/h/ sa podane na linie 1 do N przez element logiczny sterowania 600, który mnozy logicznie R/n/ przez ADD1... ADD N z systemu uitrzyima- ncia w ukladzie logicznym 602. Wlasciwy adres jest przesuniety przez rejestr przesuwajacy 604, deko¬ dowany przez dekoder 606 i podawany do uklaldu logicznego 600, jak pokazano.Sygnaly zegarowe i sterujace przelaaznikdem/ro- dzajem przelacznika z systemu 'Utrzymywania sa podawane do linii 1 do N przez element logiczny 608. Sygnaly te sa doprowadzane do przerzutników 610 i 612, których wyjscia sa mnozone logicznie przez wlasciwy sygnal ADD do ADD N z deko¬ dera 606.Slowa A/n/ z linii 1 do N sa wybierane w elemeniaie logicznym 614 i podawane do ukladu wyrównywania jako sygnal wyjsciowy elementu LUB 616. Kazde wejscie A/n/ z kazdej linii 1 do N jest mnozone logicznie przez sygnaly ADD1 — ADDN z dekoderai 606 w elementach logicz¬ nych I w ukladzie logicznym 614.Wspólczynniki filtrów F i H dla kazdej z linii 1 do N jiak nip. filtr F 272 i filtr H 116 ukladu linii 1 — N sa doprowadzone z ukladu wyrówny¬ wania na wlasciwa linie 1 — N przez element logiczny 618. Wspólczynniki filtru sa mnozone lo¬ gicznie przez element I w ukladzie logicznym 618 z sygnalami ADD1 — ADDiN z dekoreda 606 w celu wybrania prawidlowejs linili.Na fig. 14 pokazano' teraz schemat blokowy glównych polaczen interfejsu pomiedzy ukladem wyrównywania, systemem utrzymywania, uklada¬ mi multiplekser^'rozdzielacza i Mii. System utrzy¬ mywania' 650 moze skladac sie z konwencjonal¬ nego zródla danych, jak np. komputer i wspól¬ pracujaca z nim pamiec. Przedstawione dane i sygnaly sterowania opisane w niniejszymi zapew- riLaija wymagiana regulacje w czasie i wspólprace miedzy ukladem, wyrównywania, systemem utrzy¬ mywania ai ukladem linii przez multiplekser/roz¬ dzielacz 157.Aczkolwiek niniejszy wynalazek zostal opisany w polaczeniu z zalecanym wyfeonaniem, nalezy rozumiec, ze dodaitkowe wykonania, modyfikacje' i zastosowania", które beda oczywiste dla specja¬ listów ze stanu tacnniki sa zawarte w idei i zar kresie wynalazku, jak przedstawiono w zalaczo¬ nych tutaj zastrzezeniach. 14 852 22 PL PL PL PL PL PL PL PL PL PL PL

Claims (10)

Zastrzezenia patentowe
1. Uklad do automatycznego, cyfrowego synte¬ zowania impedancji . koncowej dopasowania linii, B zawierajacej impedancje bocznikujace o admitan- cji Yx miedzy nia i ukladem i majacej admi- tancje YL, znamienny tym, ze zawiera konwerter A/C (252) wlaczony w jedna galaz admitancjl wyj¬ sciowej, którego wejscie jest dolaczone do filtru 10 wstepnego A/C (250) a wyjscie do filtru konco¬ wego A/C (254), w tej galezi, której koncówka jest dolaczona do sumatora, którego wyjscie jest dolaczone do drugiej galezi z filtrem cyfrowym (116) majacym zmienne wspólczynniki i charakite- 13 rystyke impedancji wyjsciowej równa YL — Yx, do którego wyjscia jest dolaczony konwerter O/A (264), którego wyjscie jest dolaczone do wejscia wzmacniacza (200) traniskoinduktaneji, którego wyj¬ scie jest polaczone z wejsciem fiJitr-u wstepnego 20 A/C <250).
2. Uklacl wedlug zasitrz. 1, znamienny, tym, ze do wejscia konwertera C/A (264) jest dolaczone wyjscie fiUtru wstepnego C/A (258), którego wej¬ scie jest dolaczone do filtru cyfrowego (116). 25
3. Uklad wedlug zastrz. 2, znamienny tym, ze wyjsaie konwertera C/A (264) jest dolaczone do wejscia filtru koncowego (262), którego wejscie jest -dolaczone do wejscia wzmacniacza (200) transkon- iduktancji. 30
4. Uklad wedlug zasitrz. 3, znamienny tym, ze zawiera automatyczny obwód korekcyjny (130) do¬ laczony do filtru cyfrowego (116) dla regulacji zmiennych wspólczynników.
5. Uklad wedlug zasitrz. 4, znamienny tym, ze 35 filtr cyfrowy jest fiiltoeim cyfrowym rekursyw- nym.
6. Uklad wedlug zasitrz. 5, znamienny tym, ze filtr cyfrowy rekursywny posiada piec zmiennych wspólczynników. 4«
7. Uklad wedlug zasitrz. 1, znamienny tym, ze impedancje bocznikujace tworza bateria telefo-. niczna i impedaneja rozproszenia.
8. Uklad wedlug zasitrz. 4, znamienny tym, ze do filtru cyfrowego (116) jest dolaczony uklad ste- 45 rujacy logiczny.
9. Uklad wedlug zasitrz. 8, znamienny tym, ze uklad sterujacy logiczny zabiera elementy do¬ starczajace sygnal cyfrowy reprezentujacy impe¬ dancje linii rjamliec do pamietania tego. sygnalu 5p cyfrowego.
10. Uklad wedlug zastrz. 9, znamienny tym, ze uklad sterujacy logiczny zawiera elementy do zapoczatkowania wspólczynników filtru cyfrowego przy pomocy zapamietanych sygnalów cyfrowych.134 852 T0R1 U^ M VTR ZL L16 10 „r VRCV n*h\ & T0R2 VXMIT XMIT Figi UKLAD ODNIESIENIA UKLAD UNII LSI MOFN aiudo multipleksera/rozdzielacza 5YGNAtY ^PRZEWODOWE IPUNJtt ODNIESIENIA J53 J^MU^PlEKSERA/flOZDZIELAtZ^ SY^MAt_PRÓBHY_ZMiILTIPLEKSERA/ROZOZIELACZA M55 Fig.2. #ii l#N 157 MULTIPLEKSER/ ROZDZIELACZ l_ Z/DO UKLADU UTRZYMYWANIA 159 I .PO/Z UKtADU ' UTRZYMYWANIA I _ 161 ^130 Z UKLADU UTRZYMYWANIA I c; igJA. WEJSCIE Y0=gH Ypf 250- 200- FigJB. Ybf DMITAN CIA Y L vo' WZMOCNIENIE JEDNOSTKOWE MC 252- 256; Mc 254- A/C 260, CIA 262 f 258 264 WZMOCNIENIE =+1 120 122 125 WZMOCNIENIE =gH Z^LMAfFI ^iTwCjA ZASILAJACE] UW! 200 —p— 114 -7— 116 H -116 A25? v WYJ -PROGRAMOWANE WSPÓLCZYNNIKI Vn' 270 Vn L-272 t^- -VWEJ •118134 852 203H 201 202 i w^j 200 20^ FigA, -[>Q Vwej I WYJ VWE) l 161 REJ BOCZNIK 262 r" 116 i 153 135 i 137 200 F'9 I g I 133 .5 Y|_ +R(Z)z-R n 4>—^ A(Z) NIZ-1) D(Z-I) Pq(Z) IwSPÓtCZYHNIKI AKTUALIZACJI (Kq.. . K/J KO W5P0kT?YHHlKI AKTUALIZACJI (K0) O(Z) Pb(z) -KqZ" D(Z-1) P4(Z) WSPÓLCZYNNIKI AKTUALIZACJI (K0lK3,K/l) kqz-i D(Z-I) T 1—' p#) P2(Z) P1(Z) WSPOtCZYHNIKI AKTUALIZACJI (K0.K3.K4) E(nT) STFROWAHIE .AKTUALIZACJA E(pT) «-^ KKHOWrKK5TARECK£i P0«nT) bini) .—i Pl(nT) -^^ttj-ss-^^™ tyiT) —|Xl KH-WPOWfia-^ AKTUALIZCJA K2 ALGORYTM AKTUALUACll PA(nT) —|Xl~B -fTOWlAF i_C4 AKTUALIZACJA •~ K4 130134 852 KoXn-1 300n KQXn-1 Kp^n'? = Kq [Xn+K1Xn.1+K2Xn.2...KKXn-Kl -[KfK.1)Vn-1^KK,2Yn_2...KKYn-K] 302-> Yn-1 Yn-f 304 K2 jsL Xn 11 2 1 ¦X Ji?12 S2^314 306 K LAU 306 -K^1 -KK ^316 310 , Yp / 'l.Yn Y(Z) X(Z) Ko p*KiZ-UK2Z-2.,.KKZ-|] [l^llZ-1...KKZ-f] ' Fig.6. WSPbkCZyiHlkl W5P0tClVNWlKl CK Kk KORELATOR CK L-336 KO lii i i KK AK Sk -338 *0 |/340 342- AO *l AK so S| sk I WYNIKI POSREDNIE ; A (n) PK(n) PK(n-^-J PROGRAM STEROWANIA ^344 346- 330 JL 332 I 334 Fig. 7. WZMOCNIENIE JEDNOSTKOWE 400 A/C 402^ H A/c H a/c T 403 "V" 404 422. >-420 . ^ 41 fl 414 410 406 408 416 / I t/A / r—STEROWANIE Hm# .-424 z-420 Y 412 T STEROWANIE Fig.8.134 852 J ZEW. ZAPIS DANYCH SR iMDB MDB2 TAKTOWANIE I • I I 502-J •l_ 159 514 508^ imdb 11 przycis [adres 2] M1 P^2 P R(nT) i ^576 STERO¬ WANIE JH Z 516 ^534 510' M2 ¦^ 1 W/R 2 L_2EL V f WANIE f M2 Jz 516 K5S2 Z GENERATORA ODNIESIENIA x556 560 562 i • r i TAKTOWANIE WYJSCIE PAMIECI ZEWNETRZNE] JJDCZYT PAMIECI ZEWNETRZNEJ STEROWANIE A(n) ^LjTRH 516 t 532 I—PRZYCISK A PRZYCISK Po- ITD U-ADRES A(n) k-ADRES A(rr1)| J-^—lTD PAMIEC 1 534- 00 ARYTMETYCZNEJ JEDNOSTKI LOGICZNEJ W/R 550 ADRES X TAKT. STEROWANIE WYJSCIE PAMlECf DANYCH Z GENERATORA ODNIESIENIA PAMIEC 2 Fig.1l134 852 POCZATEK © CZAS PRÓBKOWANIA CU) © ZAPOCZATKOWANIE PAMIECI ZEROWE NASTAWIENIE ZNA- CZNIKA EC © © © ® |pRZYasKA(n),A(n-D OBLICZENIE Po(n) (EQ1) PRZYCISK PoCfl) OBLICZENIE P3(n) (EQ2) WZYCM P3(n) OBLICZENIE Pl(n)(EQ3) PRZYCISK P^n) OBLICZENIE E(n)(EQM IZABEZPIEC2EMIEI OBLICZENIE CKEQ(5) © PRZYR05T DODATNI KK IF CK- PRZYROST UJEMNY KK IF CK* OBLICZENIE 1Ck'-Sk , ZNACZNIK NASTA¬ WIENIA = 1 IF* NASTAWIEWIE WYRÓWNANIA CALKOWITY ZNACZNIK (EC) Fig.12. eou L R(n) TAKT Z UKLADU ]ADRES .[ 'sr' I UTRlYHANIAjTAl(r ' i ] 602 P-l 1 /606 <*u_ p- y ADRES 11 lADRES N -tv_do Z UKLADU UTRZYMANIA STEROWANIE } DLA LINII 1... KI WEJSCIE A (n) fZLINII DO LINII FILTRÓW I,,, N134 852 UKbAD UTRZYMY¬ WANIA ZEWNETRZNY ZAPIS DANYCH ZEWUETRZNE STEROWANIE ZAPISKI ZEWNETRZNE 5LDWO STEROWANIA ZEWNETRZNA PAMIEC POtZATEK H KONIEC WYRÓWNYWANIA WYJSCIE PAMIECI TAKTOWANIE 159 1 WLACZANIE/WYLACZANIE161^ STEROWANIE PRZELACZANIEM l A(n) WSPOkCZYNNKI , FILTROWANIEM Rln) ADRES UNII | WEJSCIA „ Alnl i i i WSPObCZYNNIKI 'FILTRA ASI z'1-" i i Rln) ~i 1 STAWY PRACY 1 | PRZEbACZANlA Fig.1L %
PL1981233559A 1980-10-23 1981-10-23 System for automatic digital synthetizing line matching final impedance PL134852B1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/199,904 US4351060A (en) 1980-10-23 1980-10-23 Automatic, digitally synthesized matching line terminating impedance

Publications (2)

Publication Number Publication Date
PL233559A1 PL233559A1 (pl) 1982-08-02
PL134852B1 true PL134852B1 (en) 1985-09-30

Family

ID=22739494

Family Applications (1)

Application Number Title Priority Date Filing Date
PL1981233559A PL134852B1 (en) 1980-10-23 1981-10-23 System for automatic digital synthetizing line matching final impedance

Country Status (31)

Country Link
US (1) US4351060A (pl)
JP (1) JPS5799828A (pl)
KR (1) KR830008568A (pl)
AT (1) AT394293B (pl)
AU (1) AU546106B2 (pl)
BE (1) BE890839A (pl)
BR (1) BR8106624A (pl)
CA (1) CA1168776A (pl)
CH (1) CH656759A5 (pl)
DE (1) DE3141501A1 (pl)
DK (1) DK465881A (pl)
ES (1) ES506466A0 (pl)
FI (1) FI813326A7 (pl)
FR (1) FR2493078B1 (pl)
GB (1) GB2086196B (pl)
HK (1) HK90685A (pl)
IL (1) IL64020A (pl)
IN (1) IN155460B (pl)
IT (1) IT1195223B (pl)
MX (1) MX151068A (pl)
NL (1) NL8104701A (pl)
NO (1) NO157035C (pl)
NZ (1) NZ198651A (pl)
PH (1) PH17612A (pl)
PL (1) PL134852B1 (pl)
PT (1) PT73847B (pl)
RO (1) RO84856B (pl)
SE (1) SE454638B (pl)
SG (1) SG84585G (pl)
YU (1) YU253381A (pl)
ZA (1) ZA816778B (pl)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4453255A (en) * 1981-02-05 1984-06-05 Victor Company Of Japan, Ltd. Characteristic control system for a digital equalizer
US4669115A (en) * 1981-12-07 1987-05-26 Regents Of The University Of California Hybrid circuit and method
GB2130851A (en) * 1982-11-24 1984-06-06 Grundy & Partners Ltd Hybrid junction circuits
DE3408384C2 (de) * 1983-03-11 1993-11-25 Nippon Telegraph & Telephone Schaltkreis zur Nachbildung einer Impedanz
JPS60141006A (ja) * 1983-12-28 1985-07-26 Nec Corp インピ−ダンス合成回路
DE3428106A1 (de) * 1984-07-30 1986-02-06 Standard Elektrik Lorenz Ag, 7000 Stuttgart Teilnehmeranschlussschaltung
AU583222B2 (en) * 1985-08-20 1989-04-20 Mitsubishi Denki Kabushiki Kaisha Equalizer and equalizing circuit using the same
GB8528843D0 (en) * 1985-11-22 1985-12-24 British Telecomm Codec
US4682176A (en) * 1986-03-12 1987-07-21 The United States Of America As Represented By The Secretary Of The Air Force Active matching transmit/receive module
US4788652A (en) * 1987-03-26 1988-11-29 Unisys Corporation I-Q channel adaptive line enhancer
US4726035A (en) * 1987-03-26 1988-02-16 Unisys Corporation Analog/digital adaptive line enhancer
US4759035A (en) * 1987-10-01 1988-07-19 Adtran Digitally controlled, all rate equalizer
EP0310055B1 (en) * 1987-10-02 1994-01-12 Advanced Micro Devices, Inc. Adaptive echo-canceller with double-talker detection
US4908857A (en) * 1989-05-22 1990-03-13 Siemens Transmission Systems, Inc. Isolated drive circuit
US5018166A (en) * 1989-10-10 1991-05-21 Hayes Microcomputer Products, Inc. Method and apparatus for baud timing recovery
DE3939906A1 (de) * 1989-12-02 1991-06-06 Rohde & Schwarz Frequenzfilter ersten oder hoeheren grades
DE59003360D1 (de) * 1990-03-27 1993-12-09 Siemens Ag Zweidraht-Vierdraht-Umsetzer.
EP0448754B1 (de) * 1990-03-27 1993-11-03 Siemens Aktiengesellschaft Zweidraht-Vierdraht-Umsetzer
US5282157A (en) * 1990-09-13 1994-01-25 Telecom Analysis Systems, Inc. Input impedance derived from a transfer network
US5249225A (en) * 1991-10-25 1993-09-28 Coherent Communications Systems Corp. Self-balancing hybrid using digitally programmable attenuator for variable impedance elements
US6181792B1 (en) 1998-01-23 2001-01-30 International Business Machines Corporation Communication interface having synthesized matching impedances for different frequency bands and a design method therefor
US6198817B1 (en) 1998-01-23 2001-03-06 International Business Machines Corporation Communication interface having combined shaping of receive response and synthesized matching terminating impedances for different frequency bands and a design method therefor
US6553118B1 (en) * 1999-05-11 2003-04-22 Agere Systems Inc. Method and apparatus for calculating DC offset in a digital gyrator
US6573729B1 (en) 2000-08-28 2003-06-03 3Com Corporation Systems and methods for impedance synthesis
US7212502B2 (en) * 2002-08-08 2007-05-01 General Instrument Corporation Method and apparatus for dynamically adapting telephony analog loss based on channel content
DE102004014199A1 (de) * 2004-03-23 2005-10-20 Siemens Ag Schaltungsanordnung und Verfahren zur Dimensionierung eines Netzwerkes
US8254592B2 (en) * 2009-04-10 2012-08-28 Apple Inc. Electronic device and external equipment with configurable audio path circuitry
US10393781B2 (en) * 2013-08-05 2019-08-27 National Instruments Ireland Resources Limited Impedance synthesizer
WO2023056609A1 (zh) * 2021-10-08 2023-04-13 深圳市昊一源科技有限公司 接口转换装置、通话系统、回声对消方法和装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3579109A (en) * 1969-04-02 1971-05-18 Gen Dynamics Corp Automatic equalizer for digital data transmission systems
US3633105A (en) * 1970-04-01 1972-01-04 Gte Automatic Electric Lab Inc Digital adaptive equalizer system
US3789560A (en) * 1971-08-20 1974-02-05 Round Eight Corp Square circle house or like building structure
US3828281A (en) * 1973-02-26 1974-08-06 Lorain Prod Corp Impedance simulating circuit for transmission lines
US3906488A (en) * 1974-02-14 1975-09-16 Univ California Reversible analog/digital (digital/analog) converter
IT1024828B (it) * 1974-11-15 1978-07-20 Oselt Centro Studi E Lab Telec Equalizzatore numerico per trasmissione di dati
US4021654A (en) * 1975-06-11 1977-05-03 Paradyne, Inc. Digital filter
US4057696A (en) * 1976-08-09 1977-11-08 Bell Telephone Laboratories, Incorporated Recursive-like adaptive echo canceller
US4072830A (en) * 1976-10-04 1978-02-07 Bell Telephone Laboratories, Incorporated Variable phase shifter for adaptive echo cancellers
GB1583634A (en) * 1977-03-02 1981-01-28 Int Standard Electric Corp Subscriber line/trunk circuit
US4125900A (en) * 1977-07-01 1978-11-14 Ncr Corporation Cascaded recursive digital filter
GB2008903B (en) * 1977-08-17 1982-06-30 Gen Electric Co Ltd Amplifier arrangements
JPS54136253A (en) * 1978-04-14 1979-10-23 Nec Corp Adaptive type electronic hybrid circuit
JPS54157407A (en) * 1978-06-02 1979-12-12 Hitachi Ltd Level control unit for time-division exchange
IT1115559B (it) * 1978-08-29 1986-02-03 Cselt Centro Studi Lab Telecom Procedimento e dispositivo per la cancellazione numerica dell eco
EP0054033B1 (en) * 1980-06-18 1985-08-21 Advanced Micro Devices, Inc. Interpolative encoder for subscriber line audio processing circuit apparatus

Also Published As

Publication number Publication date
JPS5799828A (en) 1982-06-21
PH17612A (en) 1984-10-05
BR8106624A (pt) 1982-06-29
NO157035B (no) 1987-09-28
AU546106B2 (en) 1985-08-15
ZA816778B (en) 1983-01-26
DE3141501A1 (de) 1982-06-24
PL233559A1 (pl) 1982-08-02
PT73847A (en) 1981-11-01
FI813326L (fi) 1982-04-24
NL8104701A (nl) 1982-05-17
AT394293B (de) 1992-02-25
YU253381A (en) 1983-06-30
IT1195223B (it) 1988-10-12
SG84585G (en) 1987-07-24
MX151068A (es) 1984-09-20
CA1168776A (en) 1984-06-05
ES8304736A1 (es) 1983-03-01
IL64020A (en) 1984-09-30
FR2493078B1 (fr) 1985-07-19
IN155460B (pl) 1985-02-02
AU7652281A (en) 1982-04-29
DK465881A (da) 1982-04-24
GB2086196A (en) 1982-05-06
GB2086196B (en) 1985-05-01
SE454638B (sv) 1988-05-16
NO157035C (no) 1988-01-13
PT73847B (en) 1983-04-14
ES506466A0 (es) 1983-03-01
RO84856B (ro) 1984-09-30
NZ198651A (en) 1985-03-20
IT8124626A0 (it) 1981-10-22
NO813438L (no) 1982-04-26
IL64020A0 (en) 1982-01-31
US4351060A (en) 1982-09-21
FI813326A7 (fi) 1982-04-24
BE890839A (nl) 1982-04-23
KR830008568A (ko) 1983-12-10
FR2493078A1 (fr) 1982-04-30
HK90685A (en) 1985-11-22
SE8106156L (sv) 1982-04-24
CH656759A5 (de) 1986-07-15
DE3141501C2 (pl) 1988-01-28
RO84856A (ro) 1984-08-17
ATA451181A (de) 1991-08-15

Similar Documents

Publication Publication Date Title
PL134852B1 (en) System for automatic digital synthetizing line matching final impedance
PL138050B1 (en) Telephone line digital duplex system
US4386430A (en) Automatic equalizer for synthesizing recursive filters
US5590121A (en) Method and apparatus for adaptive filtering
US5297071A (en) Arithmetic circuit, and adaptive filter and echo canceler using it
US5343522A (en) Adaptive sparse echo canceller using a sub-rate filter for active tap selection
US5388092A (en) Echo canceller for two-wire full duplex digital data transmission
US4377793A (en) Digital adaptive finite impulse response filter with large number of coefficients
US4268727A (en) Adaptive digital echo cancellation circuit
US3997772A (en) Digital phase shifter
PL136262B1 (en) Digital converter for converting signals appearing on a bidirectional double-conductor line into a pair of digital signals
WO1998038582A1 (en) Adaptive dual filter echo cancellation
US4272648A (en) Gain control apparatus for digital telephone line circuits
JP3180739B2 (ja) 適応フィルタによる未知システム同定の方法及び装置
Borth et al. A flexible adaptive FIR filter VLSI IC
Bellanger New applications of digital signal processing in communications
US5249145A (en) Transforming adaptors for wave digital filter and balancing network using same
JPS5864830A (ja) 反響消去装置単位回路およびそれを用いた反響消去装置
Oh et al. Implementation of Multi-channel Echo Canceller in Mobile Switching Center
JPS61257011A (ja) デイジタルフイルタ
JPS61206330A (ja) エコ−キヤンセラ
Messersohmitt et al. T MS32020
JPH0638588B2 (ja) 反響消去装置
JPWO1991003872A1 (ja) ウェーブディジタルフィルタ用変換アダプタ及びウェーブディジタルフィルタを用いたバランシングネットワーク