Przedmiotem wynalazku jest sposób i uklad do rejestracji odstepów czasowych miedzy zdarzeniami, przeznaczony zwlaszcza do rejestracji odstepów czasowych miedzy bledami trans¬ misji danych lub miedzy zaklóceniami impulsowymi w miernictwie cyfrowym.Znany jest sposób rejestracji bledów transmisji danych z publikacji w „Budavox Telecommu- nication Review" nr 3-4/1969, str. 31-40 opisany w artykule Varga A. pt. „Eauipment for the Statistical Analysis of Errors on Data Transmission Circuits". Znany sposób polega na zapisie impulsów bledów oraz impulsów podstawy czasu na dwóch sciezkach tasmy magnetycznej w czasie trwania pomiaru stopy bledów. Nastepnie po zakonczeniu pomiaru i odczytaniu sygnalów z tasmy magnetycznej poddaje sie te sygnaly konwersji kodowej i rejestruje sie sygnaly bledów na papiero¬ wej, perforowanej tasmie.W znanym sposobie rejestracji bledów zaznacza sie bloki bezbledne na tasmie papierowej, a w blokach blednych dodatkowo pozycje blednych elementów informacji; ten sposób zapisu informa¬ cji ma bezposredni wplyw na ilosc zuzycia tasmy. Informacja z tasmy papierowej moze byc poddana obróbce statystycznej na EMC.Niedogodnoscia znanego sposobu jest konicznosc wykorzystywania dwóch nosników infor¬ macji: tasmy magnetycznej i tasmy papierowej, przy czym duze jest zuzycie tych nosników.Ponadto rejestracja na tasmie magnetycznej wymaga skomplikowanych ukladów sterujacych zapisem i odczytem informacji, a szczególnie ukladów stabilizacji szybkosci przesuwu tasmy.Sposób rejestracji odstepów czasowych miedzy zdarzeniami wedlug wynalazku polegajacy na detekcji zdarzen i sygnalizowaniu ich wystepowania impulsami, wykorzystaniu sygnalu podstawy czasu oraz perforowaniu informacji na tasmie papierowej charakteryzuje sie tym, ze w liczniku zlicza sie liczbe impulsów sygnalu podstawy czasu, a w momencie pojawienia sie impulsu w sygnale wystapienia zdarzenia, wpisuje sie stan licznika do buforowej pamieci za pomoca trzech sygnalów sterujacych wpisem informacji ze sterujacego czlonu, który jest sterowany impulsami sygnalu wystapienia zdarzenia.Po wpisaniu stanu licznika do buforowej pamieci licznik zeruje sie impulsem sygnalu adresu wpisu ze sterujacego czlonu, a informacje z buforowej pamieci przepisuje sie do rejestru za pomoca sygnalów sterujacych odczytem informacji i sygnalów sterujacych praca rejestru ze sterujacego2 130 551 czlonu. Nastepnie przekazuje sie informacje znak po znaku za pomoca sygnalów sterujacych praca rejestru do perforatora tasmy papierowej. Z wyjscia perforatora podaje sie sygnal ojego gotowosci do sterujacego czlonu, a praca perforatora steruje sie sygnalem blokady ze sterujacego czlonu.Uklad do rejestracji odstepów czasowych miedzy zdarzeniami wedlug wynalazku, posiadajacy detektor zdarzen i perforator tasmy papierowej, charakteryzuje sie tym, ze sygnal wystapienia zdarzenia z wyjscia detektora jest podany na wejscie sterujacego czlonu, a sygnal podstawy czasu z detektora jest doprowadzony do wejscia binarnego licznika. Wyjscie licznika jest polaczone z buforowa pamiecia, polaczona nastepnie poprzez rejestr z perforatorem papierowej tasmy, którego zezwalajace wyjscie jest polaczone z drugim wejsciem sterujacego czlonu. Wyjscia sterujacego czlonu sa polaczone: z kasujacym wejsciem licznika, z trzema wejsciami buforowej pamieci: wejsciem wpisu, wejsciem dostepu i adresu pamieci, z wejsciami taktujacym i bramkujacym rejestru oraz z blokujacym wejsciem perforatora.Sterujacy czlon ukladu wedlug wynalazku sklada sie z generatora impulsów prostokatnych, którego wyjscie jest polaczone z ukladem wytwarzania sygnalów sterujacych odczytem oraz z ukladem wytwarzania sygnalów sterujacych wpisem, na którego drugie wejscie jest podany sygnal o wystapieniu zdarzenia. Na trzech wyjsciach ukladu wytwarzania sygnalów sterujacych wpisem sa wytwarzane sygnaly: sygnal dostepu adresu wpisu do pamieci, sygnal wpisu i sygnal adresu wpisu, spelniajacy funkcje kasowania licznika i sterowania licznikiem adresu wpisu i wejsciem zliczajacym „w przód" rewersyjnego licznika kontroli zajetosci pamieci. Drugie wejscie licznika — zliczajace „wstecz" jest polaczone z wyjsciem sygnalu adresu odczytu ukladu wytwarzania impulsów steruja¬ cych odczytem oraz z wejsciem sterujacym licznika adresu odczytu.Natomiast z wyjscia rewersyjnego licznika sygnal informujacy ojego stanie zero jest podany na wejscie ukladu wspólpracy z perforatorem, na którego drugie wejscie jest podany sygnal gotowosci z perforatora. Z pierwszego wyjscia ukladu wspólpracy z perforatorem jest podany sygnal blokady do perforatora, natomiast z drugiego wyjscia tego ukladu jest podawany zmodyfikowany sygnal gotowosci na wejscie licznika znaków oraz równolegle na wejscie funktora iloczynu logicznego. Na wyjsciu tego funktora jest uzyskiwany taktujacy sygnal, sterujacy praca rejestru. Na drugie wejscie funktora jest podawany sygnal otrzymywany z wyjscia ukladu wytwarzania sygnalów sterujacych odczytem, na którego wejscie sa podawane nastepujace sygnaly: sygnal stanu jeden" z licznika znaków, bedacy bramkujacym sygnalem rejestru, drugi sygnal stanu „zero" licznika znaków, który jest podawany równiez na wejscie ukladu wspólpracy z perforatorem.Sygnal odczytu z wyjscia ukladu wytwarzania sygnalów sterujacych odczytem jest podany na wejscie funktora zanegowanego iloczynu logicznego, z którego wyjscia otrzymuje sie sygnal dostepu do pamieci, podawany na wejscie dostepu buforowej pamieci, przy czym na drugie wejscie tego funktora jest podany sygnal wpisu z ukladu wytwarzania sygnalów sterujacych wpisem.Sygnal wpisu jest równiez podany na wejsciu wpisu buforowej pamieci.Uklad wytwarzania sygnalów sterujacych wpisem ma wyjscie dostepu adresu wpisu, z którego sygnal jest podany na pierwsze bramkujace wejscie adresu wpisu ukladu bramkowania adresów oraz poprzez funktor negacji na drugie bramkujace wejscie adresu odczytu ukladu bramkowania adresów oraz równolegle na wejscie dostepu adresu odczytu ukladu wytwarzania sygnalów steruja¬ cych odczytem. Wyjscie adresowe licznika wpisu jest polaczone z wejsciem adresu wpisu ukladu bramkowania adresów. Wyjscie adresowe licznika adresu odczytujest polaczone z wejsciem adresu odczytu ukladu bramkowania adresów, z którego adresowego wyjscia jest wysylany sygnal adresu na adresowe wejscie buforowej pamieci.Zaleta stosowania sposobu i ukladu wedlug wynalazku jest rejestracja odstepów czasowych miedzy zdarzeniami, którymi moga byc bledy lub zaklócenia impulsowe — sposób ten pozwala na otrzymanie pelnej statystycznej informacji o analizowanych zdarzeniach.Korzystnym skutkiem stosowania sposobu i ukladu do rejestracji odstepów czasowych miedzy zdarzeniami wedlug wynalazku jest wykorzystywanie tylkojednego rodzaju nosnika informacji w postaci perforowanej tasmy papierowej. Zuzycie tasmy jest zminimalizowane i moze byc okolo 10-krotnie mniejsze w porównaniu ze stosowaniem ukladu, znanego ze stanu techniki. Zalety techniczne ukladu wynikaja z wyeliminowania nosnika informacji w postaci tasmy magnetycznej wymagajacej skomplikowanych ukladów sterowania.130551 3 Przedmiot wynalazku jest przedstawiony w przykladzie realizacji na rysunku, na którym fig. 1 przedstawia schemat blokowy ukladu do rejestracji odstepów czasowych miedzy bledami trans¬ misji danych, a fig. 2 — schemat blokowy sterujacego czlonu.Uklad do rejestracji odstepów czasowych miedzy bledami transmisji danych sklada sie z detektora wystapienia zdarzenia, którym jest miernik 1 stopy bledów, z którego wyjscia sygnal Iz podstawy czasu jest podawany na wejscie binarnego licznika 2, a z drugiego wyjscia miernika 1 sygnal Ib wystapienia zdarzenia, polegajacego na wystapieniu bledu, jest podany na wejscie sterujacego czlonu 3. Wyjscie binarnego licznika 2 jest polaczone z buforowa pamiecia 4, a nastepnie przez rejestr 5 z perforatorem 6 papierowej tasmy, z którego zezwalajacego wyjscia sygnal Ig gotowosci jest podany na drugie wejscie sterujacego czlonu 3. Z wyjsc sterujacego czlonu 3 sa wyprowadzone nastepujace sygnaly: sygnal law adresu wpisu, podany na wejscie kasujace licznika 2, sygnal Id dostepu do buforowej pamieci 4, sygnal Iw wpisu i sygnal la adresu slów podane do buforowej pamieci 4.Z wyjsc sterujacego czlonu 3 sa takze wyprowadzone sygnaly sterowania praca rejestru 5: sygnal It taktujacy praca rejestru 5 i sygnal Ip bramkujacy pobieranie informacji z buforowej pamieci 4 lub przesuwanie tej informacji w rejestrze 5.Ze sterujacego czlonu 3 podaje sie takze blokujacy sygnal Ip na wejscie blokujace perforatora 6. Sterujacy czlon 3 sklada sie z generatora 7 impulsów prostokatnych, którego wyjscie jest polaczone z ukladem 8 wytwarzania sygnalów sterujacych wpisem do buforowej pamieci 4 i z ukladem 9 wytwarzania sygnalów sterujacych odczytem z buforowej pamieci 4.Na drugie wejscie ukladu 8 jest podany sygnal Ib bledu z miernika 1 stopy bledów, a na jego trzech wyjsciach sa wytwarzane odpowiednie sygnaly.Sygnal law adresu wpisu, sterujacy licznikiem 10 adresu wpisu, wejsciem zliczajacym „w przód" rewersyjnego licznika 11 kontroli zajetosci buforowej pamieci 4oraz spelniajacy funkcje kasowania licznika 2.Sygnal Idw dostepu adresu wpisu do buforowej pamieci 4jest podany na pierwsze bramkujace wejscie Wl adresu wpisu ukladu 12 bramkowania adresów oraz przez funktor 13 negacji — na drugie bramkujace wejscie W2 adresu odczytu ukladu 12 oraz równolegle na wejscie Wd dostepu adresu odczytu ukladu 9 wytwarzania sygnalów sterujacych odczytem.Sygnal Iw wpisu do buforowej pamieci 4 jest podany na wejscie wpisu tej pamieci 4 i równoczesnie na wejscie funktora 14 zanegowanego iloczynu logicznego, na którego drugie wejscie jest podany sygnal Io odczytu z wyjscia ukladu 9 wytwarzania sygnalów sterujacych odczytem, a sygnal Id z wyjscia funktora 14 jest podany na wejscie dostepu do buforowej pamieci 4.Z wyjscia ukladu 9 jest podawany sygnal Iao adresu odczytu na wejscie licznika adresu odczytu oraz na wejscie zliczajace „wstecz" rewersyjnego licznika 11, którego wyjscie informujace o stanie „zero" tego licznika 11 jest podane na wejscie ukladu 16 wspólpracy z perforatorem 6, na którego wejscie jest podany sygnal Ig gotowosci z perforatora 6, a z pierwszego wyjscia ukladu i6 jest podany sygnal Ip blokady do perforatora 6. Natomiast zdrugiego wyjscia ukladu 16jest podawany zmodyfikowany sygnal Ik gotowosci na wejscie licznika 17 znaków oraz równolegle na wejscie funktora 18 iloczynu logicznego, na którego wyjsciu jest uzyskiwany taktujacy sygnal It, sterujacy praca rejestru 5, a na drugie wejscie funktora 18 jest podany sygnal otrzymany na wyjscia Wb ukladu 9 wytwarzania sygnalów sterujacych odczytem.Na wejscie ukladu 9 sa podawane sygnaly: sygnal stanu „jeden" z licznika 17 znaków, bedacy bramkujacym sygnalem Ir rejestru 5 oraz drugi sygnal Ao stanu „zero" licznika 17 znaków, który jest podany równiez na wejscie W16 ukladu 16 wspólpracy z perforatorem 6.Wyjscie adresowe licznika 10 adresu wpisu jest polaczone z wejsciem Ww adresu wpisu okladu 12 bramkowania adresów, a wyjscie adresowe licznika 15 adresu odczytujest polaczone z wejsciem Wo adresu odczytu tegoz ukladu 12, z którego adresowego wyjscia jest wysylany sygnal la adresu na wejscie adresowe buforowej pamieci 4.Sposób rejestracji odstepów czasowych miedzy bledami transmisji danych wedlug wynalazku polega na wykorzystaniu sygnalu Ib bledów oraz sygnalu Iz podstawy czasu z miernika 1 stopy bledów. * W liczniku 2 zlicza sie liczbe impulsów sygnalu Iz podstawy czasu, a w momencie pojawienia sie w sygnale Ib impulsu wystapienia bledu wpisuje sie stan licznika 2 do buforowej pamieci 4 za4 130 551 pomoca trzech sygnalów Iw. Id i la sterujacych wpisem informacji ze sterujacego czlonu 3, sterowanego impulsami sygnalu Ib wystapienia bledu. Po wpisaniu stanu licznika 2 nastepuje jego zerowanie impulsem sygnalu law adresu wpisu ze sterujacego czlonu 3, a informacje z buforowej pamieci 4 przepisuje sie do rejestru 5 za pomoca sygnalów Id oraz la sterujacych odczytem informacji i sygnalów It oraz Ir, sterujacych praca rejestru 5 ze sterujacego czlonu 3, a nastepnie przekazuje sie informacje znak po znaku za pomoca sygnalów It, Ir, sterujacych praca rejestru 5 do perforatora 6 tasmy papierowej. Z wyjscia perforatora 6 podaje sie sygnal o gotowosci perforatora 6 do sterujacego czlonu 3, a praca perforatora steruje sie sygnalem Ip blokady ze sterujacego czlonu 3. Sposób i dzialanie ukladu do rejestracji odstepów czasowych miedzy bledami transmisji danych przebiega nastepujaco.Przed rozpoczeciem pomiaru zeruje sie wszystkie liczniki ukladu. Od momentu rozpoczecia pomiaru licznik 2 zlicza impulsy sygnalu Iz podstawy czasu z miernika 1 stopy bledów. W chwili pojawienia sie impulsu sygnalu bledu Ib, podanego do wejscia sterujacego czlonu 3, na wejsciach tego czlonu 3 wystapia impulsy w sygnalach: w sygnale Iw wpisu i,w sygnale Id dostepu do buforowej pamieci 4, które sa podane na wejscie buforowej pamieci 4.Sygnaly Iw, Id oraz la adresu slów buforowej pamieci 4 spowoduja przepisanie stanu licznika 2 do buforowej pamieci 4. Nastepnie sygnalem law ze sterujacego czlonu 3 licznika 2 jest kasowany i rozpoczyna zliczanie od poczatku. Impulsy sygnalu law sa zliczane w liczniku 10 adresu wpisu i powoduja zmiane tego adresu oraz zliczane „wprzód"w rewersyjnym liczniku 11 kontroli zajetosci pamieci.Przeslanie sygnalu la adresu z licznika 10 adresu wpisu na wejscie adresowe buforowej pamieci 4 umozliwia sygnal Idw dostepu adresu wpisu podany na wejscie Wl ukladu 12 bramkowania adresów.Zanegowany sygnal Idw, podany na wejscie W2 ukladu 12 bramkowania adresów umozliwia przekazanie sygnalu la adresu licznika 15 adresu odczytu przez uklad 12 bramkowania adresów na wejscie adresowe buforowej pamieci 4.Zanegowany sygnal Idw umozliwia powstawanie impulsu w sygnale Io odczytu oraz impulsu w sygnale Iao adresu odczytu, gdy licznik 17 znaków w stanie Jeden". Licznik 17 znaków jest sterowany zmodyfikowanym sygnalem Ik gotowosci perforatora 6 z ukladu 16 wspólpracy z perforatorem 6. Ten zmodyfikowany sygnal Ik gotowosci umozliwia równiez uzyskanie przez funktor 18 iloczynu logicznego sygnalu It taktujacego praca rejestru 5, Sygnal Io odczytu, sygnal la adresu i sygnal It taktowania rejestru 5 umozliwiaja przepisanie informacji z buforowej pamieci 4 do rejestru 5.Rejestr 5 umozliwia zapisywanie informacji z buforowej pamieci 4 oraz przesuwanie znaków informacji, a wybór tych czynnosci jest sterowany sygnalem Ir bramkowania rejestru.Znaki informacji z wyjscia rejestru 5 sa podawane na wejscie perforatora 6 tasmy papierowej.Impulsy sygnalu Iao adresu odczytu sa zliczane w liczniku 15 adresu odczytu i powoduja zmiane tego adresu oraz zliczanie „wstecz" w rewersyjnym liczniku 11 kontroli zajetosci pamieci.Proces odczytu informacji z buforowej pamieci 4 powtarza sie az do wyzerowania stanu rewersyj- nego licznika 11. Gdy nastapi to wyzerowanie, sygnal z jego wyjscia informujacy o jego stanie „zero", podawany na wejscie ukladu 16 wspólpracy z perforatorem 6 oraz sygnal Ao z wyjscia licznika 17 znaków spowoduje blokade impulsów sygnalu Ig gotowosci z perforatora 6 w ukladzie 16 wspólpracy z perforatorem 6 i zatrzymanie perforatora 6 sygnalem Ip blokady.Uruchomienie perforatora 6 nastapi wówczas, gdy nowa informacja zostanie wpisana do buforowej pamieci 4 i rewersyjny licznik 11 zaliczy impuls sygnalu law adresu wpisu.Zastrzezenia patentowe 1. Sposób rejestracji odstepów czasowych miedzy zdarzeniami, polegajacy na detekcji zda¬ rzen i sygnalizowaniu ich wystepowania impulsami, wykorzystaniu sygnalu podstawy czasu oraz perforowaniu informacji na tasmie papierowej, znamienny tym, ze zlicza sie w liczniku (2) liczbe impulsów sygnalu (Iz) podstawy czasu, a w momencie pojawienia sie w sygnale (Ib) impulsu wystapienia zdarzenia, wpisuje sie stan licznika (2) do buforowej pamieci (4) za pomoca trzech sygnalów (Iw), (Id) i (la) sterujacych wpisem informacji ze sterujacego czlonu (3), który jest130 551 5 sterowany impulsami sygnalu (Ib) wystapienia zdarzenia, po czym licznik (2) zeruje sie impulsami sygnalu (law) adresu wpisu ze sterujacego czlonu (3), a informacje z buforowej pamieci (4) przepisuje sie do rejestru (5) za pomoca sygnalów (Id) oraz (la), sterujacych odczytem informacji i sygnalów (It). (Ir), sterujacych praca rejestru (5) ze sterujacego czlonu (3), a nastepnie przekazuje sie informacje znak po znaku — za pomoca sygnalów (It), (Ir), sterujacych'praca rejestru (5) — do perforatora (6) tasmy papierowej, z którego wyjscia podaje sie sygnal (Ig) o gotowosci perforatora (6) do sterujacego czlonu (3), a prace perforatora (6) steruje sie sygnalem (Ip) blokady ze sterujacego czlonu (3). 2. Uklad do rejestracji odstepów czasowych miedzy zdarzeniami posiadajacy detektor zda¬ rzen i perforator tasmy papierowej, znamienny tym, ze sygnal (Ib) wystapienia zdarzenia z wyjscia detektora (1) jest podany na wejscie sterujacego czlonu (3). a sygnal (Iz) podstawy czasu z detektora (1) jest doprowadzony do wejscia binarnego licznika (2), którego wyjscie jest polaczone z buforowa pamiecia (4), polaczona nastepnie poprzez rejestr (5) z perforatorem (6) papierowej tasmy, którego zezwalajace wyjscie jest polaczone z drugim wejsciem sterujacego czlonu (3). 3. Uklad wedlug zastrz. 2, znamienny tym, ze wyjscia sterujacego czlonu (3) sa polaczone z kasujacym wejsciem licznika (2), z trzema wejsciami buforowej pamieci (4) wejsciem wpisu, wejsciem dostepu i adresu pamieci, taktujacym i bramkujacym wejsciem rejestru (5) oraz z blokujacym wejsciem perforatora (6). ^ 4. Uklad wedlug zastrz. 2, znamienny tym, ze sterujacy czlon (3) sklada sie z generatora (7) impulsów prostokatnych, którego wyjscie jest polaczone z ukladem (9) wytwarzania sygnalów sterujacych odczytem oraz z ukladem (8) wytwarzania sygnalów sterujacych wpisem, na którego drugie wyjscie jest podany sygnal (Id) o wystapieniu zdarzenia, a na jego trzech wyjsciach jest wytwarzany sygnal (Idw) dostepu adresu wpisu do pamieci, sygnal (Iw) wpisu, sygnal (law) adresu wpisu, spelniajacy funkcje kasowania licznika (2), sterowania licznikiem (10) adresu wpisu i wejsciem zliczajacym „w przód" rewersyjnego licznika (11) kontroli zajetosci pamieci (4), a drugie wejscie tegoz licznika (11) zliczajace „wstecz" jest polaczone z wyjsciem sygnalu adresu (Iao) odczytu ukladu (9) wytwarzania impulsów sterujacych odczytem oraz z wejsciem sterujacym licznika (15) adresu odczytu, natomiast sygnal z wyjscia rewersyjnego licznika (11) informujacy o jego stanie zero jest podany na wejscie ukladu (16) wspólpracy z perforatorem (6), na którego drugie wejscie jest podany sygnal (Ig) gotowosci z perforatora (6), a z pierwszego wyjscia ukladu (16) jest podany sygnal (Ip)'blokady do perforatora (6), natomiast z drugiego wyjscia ukladu (16) jest podawany zmodyfikowany sygnal gotowosci (Ik) na wejscie licznika (17) znaków oraz równo¬ legle na wejscie funktora (18) iloczynu logicznego, na którego wyjsciu jest uzyskiwany taktujacy sygnal (It), sterujacy praca rejestru (5) a na drugie wejscie funktora (18) jest podawany sygnal otrzymany z wyjscia (W6) ukladu (9) wytwarzania sygnalów sterujacych odczytem, na którego wejscia jest podawany sygnal stanu „jeden" z licznika (17) znaków, bedacy bramkujacym sygnalem (Ir) rejestru (5), drugi sygnal (Ao) stanu „zero" licznika (17), który jest podany równiez na wejscie (W16) ukladu (16) wspólpracy z perforatorem (6) natomiast sygnal (Io) odczytu z wyjscia ukladu (9) jest podany na wejscie funktora (14) iloczynu logicznego, z którego wyjscia otrzymuje sie sygnal (Id) dostepu do pamieci, podawany na wejscie dostepu buforowej pamieci (4), przy czym na drugie wejscie funktora (14) jest podany sygnal (Iw) wpisu z ukladu (8) wytwarzania sygnalów sterujacych wpisem, który to sygnal (Iw) jest podany na wejscie wpisu buforowej pamieci (4). 5. Uklad wedlug zastrz. 4, znamienny tym, ze uklad (8) wytwarzania sygnalów sterujacych wpisem ma wyjscie dostepu adresu wpisu, z którego sygnal (Idw) jest podany na pierwsze bramku¬ jace wejscie (Wl) adresu wpisu ukladu (12) bramkowania adresów oraz poprzez funktor (13) negacji na drugie bramkujace wejscie (W2) adresu odczytu ukladu (12) oraz równolegle na wejscie (Wd) dostepu adresu odczytu ukladu (9) wytwarzania sygnalów sterujacych odczytem. 6. Uklad wedlug zastrz. 4, znamienny tym, ze wyjscie adresowe licznika (10) adresu wpisu jest polaczone z wejsciem (Ww) adresu wpisu ukladu (12) bramkowania adresów, a wyjscie adresowe licznika (15) adresu odczytu jest polaczone z wejsciem (Wo) adresu odczytu tegoz ukladu (12), z którego adresowego wyjscia jest wysylany sygnal (la) adresu na adresowe wejscie buforowej pamieci (4).130551 L_LJrt 2 Fig.1 Mu "T""" Ib .J?4_4 i —, : ; 1 J 11 W^ 1 i ' , *l ! I* M^W 15 Ir.X 1 u J H!6i U n Acl *Ik L^D-f"-^ -ifi* Fig.2 Pracownia Polisafiezna UP PRL. Naklad 100tgt.Cena. iOOzl PL