PL118484B1 - Electric system of timer with independent adjustment of output pulse slope delayrovkojj zaderzhki sklonov vykhodnogo impul'sa - Google Patents

Electric system of timer with independent adjustment of output pulse slope delayrovkojj zaderzhki sklonov vykhodnogo impul'sa Download PDF

Info

Publication number
PL118484B1
PL118484B1 PL21049578A PL21049578A PL118484B1 PL 118484 B1 PL118484 B1 PL 118484B1 PL 21049578 A PL21049578 A PL 21049578A PL 21049578 A PL21049578 A PL 21049578A PL 118484 B1 PL118484 B1 PL 118484B1
Authority
PL
Poland
Prior art keywords
output pulse
input
reference capacity
timer
output
Prior art date
Application number
PL21049578A
Other languages
English (en)
Other versions
PL210495A1 (pl
Inventor
Leslaw Komendera
Stanislaw Strzelec
Jozef Bajor
Alicja Fil
Original Assignee
Ct Nauk Prod Elektronik
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ct Nauk Prod Elektronik filed Critical Ct Nauk Prod Elektronik
Priority to PL21049578A priority Critical patent/PL118484B1/pl
Publication of PL210495A1 publication Critical patent/PL210495A1/xx
Publication of PL118484B1 publication Critical patent/PL118484B1/pl

Links

Landscapes

  • Pulse Circuits (AREA)

Description

Przedmiotem wynalazku jest uklad elektryczny przekaz¬ nika czasowego z niezalezna regulacja opóznienia zboczy impulsu wyjsciowego przeznaczonego do uzyskiwania. opóznien w ukladach zabezpieczen i automatyki stosowa¬ nych w energoelektrycznej automatyce zabezpieczeniowej.Znane uklady przekazników czasowych posiadaja regu¬ lacje opóznienia tylko jednego zbocza impulsu wyjsciowego.Sa to przewaznie przekazniki z opóznieniem zadzialania.Przekazniki z opóznionym powrotem sa wykonywane zwykle jako nienastawialne.W ukladach, w których konieczne jest uzyskanie opóz¬ nienia obu zboczy impulsu wyjsciowego musza byc sto¬ sowane dwa przekazniki czasowe, jeden opózniajacy za¬ dzialanie i drugi opózniajacy powrót ukladu do stanu po¬ czatkowego. Takie rozwiazanie ukladu czasowego posiada szereg wad: duzy pobór mocy, skomplikowany uklad polaczen — co zmniejsza niezawodnosc ukladu, niska klasa dokladnosci oraz duzy czas wlasny wynikajacy zkaskadowego polaczenia przekazników czasowych.Wedlug wynalazku wejscie ukladu polaczone jest poprzez czlon sterujacy z wejsciami czlonu rozladowania i czlonu rozladowania bezzwlocznego. Wyjscia czlonów rozladowania polaczone sa poprzez pojemnosc wzorcowa z wejsciem komparatora. Wyjscie komparatora bedace wyjsciem ukladu polaczone jest poprzez czlon blokujacy z drugim wejsciem czlonu rozladowania bezzwlocznego, przy czym do pojemno- nosci wzorcowej przylaczony jest czlon ladowania.Zaleta ukladu wedlug wynalazku jest uniwersalnosc zastosowan, szeroki zakres nastawien czasu zadzialania i czasu powrotu, bardzo krótki czas powrotu do stanu 10 15 20 25 30 ponownej gotowosci do powtórnego pomiaru czasu, wysoka klasa dokladnosci nastawionych opóznien, niezawodnosc dzialaniai niewielki pobór mocy.Przedmiot wynalazku pokazany jest w przykladzie wy¬ konania na rysunku, który przedstawia schemat blokowy ukladu.Jak przedstawiono na rysunku wejscie WE ukladu jest polaczone poprzez czlon sterujacy 1 z wejsciem czlonu rozladowania 2 oraz z wejsciem czlonu rozladowania bez¬ zwlocznego 6. Wyjscia czlonów rozladowania 2 i 6 pola¬ czone sa poprzez pojemnosc wzorcowa 4 z wejsciem kom¬ paratora 5. Do pojemnosci wzorcowej 4 przylaczony jest równiez czlon nastawny opóznienia przedniego zbocza im¬ pulsu wyjsciowego 9 poprzez czlon ladowania 3. Do czlonu rozladowania 2 przylaczony jest czlon nastawczy 8 opóznie¬ nia tylnego zbocza impulsu wyjsciowego umozliwiajacy nastawienie zadanej wartosci powrotu. Wyjscie kompara¬ tora 5 stanowiace wyjscie ukladu WY jest polaczone po¬ przez czlon blokujacy 7 z drugim wejsciem czlonu rozlado¬ wania bezzwlocznego 6.Dzialanie ukladu jest nastepujace. Sygnal sterujacy pojawiajacy sie na wejsciu WE czlonu sterujacego 1 powo¬ duje zablokowanie czlonu rozladowania 2 i czlonu rozlado¬ wania bezzwlocznego 6 inicjujac w ten sposób proces la¬ dowania pojemnosci wzorcowej 4 poprzez czlon ladowania 3. W chwili gdy napiecie na pojemnosci wzorcowej 4 prze¬ kroczy wartosc zadzialania komparatora 5 nastepuje jego zadzialanie i na wyjsciu WY ukladu pojawia sie sygnal wyjsciowy, który poprzez czlon blokujacy 7 blokuje czlon rozladowania bezzwlocznego 6 przygotowujac tym samym 118 484118 484 uklad do dzialania zgodnie z nastawionym czasem powrotu.Zanik sygnalu sterujacego na wejsciu WE ukladu powodu¬ je poprzez czlon sterujacy 1 odblokowanie czlonu rozlado¬ wania 2 oraz rozpoczecie procesu rozladowania pojemnosci wzorcowej 4. W chwili gdy napiecie na pojemnosci wzor¬ cowej 4 obnizy sie ponizej napiecia powrotu komparatora 5 nastepuje jego powrót do stanu poczatkowego i zanika sygnal na wyjsciu WY ukladu, co powoduje poprzez czlon blokujacy 7 odblokowanie czlonu rozladowania bezzwlocz¬ nego 6, który bezzwlocznie calkowicie rozladowuje pojemno- nosc wzorcowa 4. Jezeli zanik sygnalu sterujacego na wejsciu WE nastapi przed zadzialaniem komparatora 5, wówczas nastepuje, poprzez czlon sterujacy 1, odblokowanie czlonu rozladowania 2 i czlonu rozladowania bezzwlocznego 6 a tym samym bezzwloczne calkowite rozladowanie pojemno¬ sci wzorcowej 4.W przypadku gdy zanik sygnalu sterujacego na wejsciu WE nastepuje po.zadzialaniu komparatora 5 a po czasie mniejszym od czasu powrotu, sygnal sterujacy pojawia sie ponownie na wejsciu WE, nastepuje podtrzymanie sygnalu wyjsciowego i dalsze dzialanie ukladu moze nastapic do¬ piero po zaniku sygnalu sterujacego.Za s t rzezenie patento we Uklad elektryczny przekaznika czasowego z niezalezna regulacja opóznienia zboczy impulsu wyjsciowego zawiera¬ jacy czlon sterujacy, czlon rozladowania, czlon ladowania, pojemnosc wzorcowa, komparator, czlon rozladowania bezzwlocznego i czlon blokujacy, znamienny tym, ze wejscie (WE) ukladu jest polaczone poprzez czlon sterujacy (1) z wejsciami czlonu rozladowania (2) i czlonu rozlado¬ wania bezzwlocznego (6), których wyjscia polaczone sa poprzez pojemnosc wzorcowa (4) z wejsciem komparatora (5), którego wyjscie bedace wyjsciem ukladu (WY) jest polaczone poprzez czlon blokujacy (7) z drugim wejsciem czlonu rozladowania bezzwlocznego (6), przy czym do po¬ jemnosci wzorcowej (4) przylaczony jest czlon ladowania (3). 8 WE A 1 d 4 W LDD Z-d 2, z;. 1102/1400/82, n. 110 120 egz.Cena 100 zl PL

Claims (1)

1. Za s t rzezenie patento we Uklad elektryczny przekaznika czasowego z niezalezna regulacja opóznienia zboczy impulsu wyjsciowego zawiera¬ jacy czlon sterujacy, czlon rozladowania, czlon ladowania, pojemnosc wzorcowa, komparator, czlon rozladowania bezzwlocznego i czlon blokujacy, znamienny tym, ze wejscie (WE) ukladu jest polaczone poprzez czlon sterujacy (1) z wejsciami czlonu rozladowania (2) i czlonu rozlado¬ wania bezzwlocznego (6), których wyjscia polaczone sa poprzez pojemnosc wzorcowa (4) z wejsciem komparatora (5), którego wyjscie bedace wyjsciem ukladu (WY) jest polaczone poprzez czlon blokujacy (7) z drugim wejsciem czlonu rozladowania bezzwlocznego (6), przy czym do po¬ jemnosci wzorcowej (4) przylaczony jest czlon ladowania (3). 8 WE A 1 d 4 W LDD Z-d 2, z;. 1102/1400/82, n. 110 120 egz. Cena 100 zl PL
PL21049578A 1978-10-25 1978-10-25 Electric system of timer with independent adjustment of output pulse slope delayrovkojj zaderzhki sklonov vykhodnogo impul'sa PL118484B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL21049578A PL118484B1 (en) 1978-10-25 1978-10-25 Electric system of timer with independent adjustment of output pulse slope delayrovkojj zaderzhki sklonov vykhodnogo impul'sa

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL21049578A PL118484B1 (en) 1978-10-25 1978-10-25 Electric system of timer with independent adjustment of output pulse slope delayrovkojj zaderzhki sklonov vykhodnogo impul'sa

Publications (2)

Publication Number Publication Date
PL210495A1 PL210495A1 (pl) 1980-07-28
PL118484B1 true PL118484B1 (en) 1981-10-31

Family

ID=19992211

Family Applications (1)

Application Number Title Priority Date Filing Date
PL21049578A PL118484B1 (en) 1978-10-25 1978-10-25 Electric system of timer with independent adjustment of output pulse slope delayrovkojj zaderzhki sklonov vykhodnogo impul'sa

Country Status (1)

Country Link
PL (1) PL118484B1 (pl)

Also Published As

Publication number Publication date
PL210495A1 (pl) 1980-07-28

Similar Documents

Publication Publication Date Title
US3558911A (en) Underfrequency relay
GB1310044A (en) Time delay circuits
PL118484B1 (en) Electric system of timer with independent adjustment of output pulse slope delayrovkojj zaderzhki sklonov vykhodnogo impul'sa
EP0048638A2 (en) Maximum frequency limiter
JPH08308107A (ja) 電源装置
SU404021A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ СКОРОСТИ ИЗМЕНЕНИЯ
SU1276773A1 (ru) Устройство дл автоматического управлени работой группы насосных агрегатов
GB1475131A (en) Refrigerator control apparatus
SU1167721A1 (ru) Реле времени многоступенчатой релейной защиты
SU1091351A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1279056A1 (ru) Устройство защиты от дребезга
JPS55160227A (en) Controlling circuit for combustor
JPS5527776A (en) Programmable counter circuit
SU754704A1 (ru) УСТРОЙСТВО ДЛЯ ПРИЕМА СИГНАЛОВ С IП И Р ОТ Н О - И М П У Л Ь С Н О И М ОД У Л я Н и Е и I
SU1185642A1 (ru) Устройство дл приема информации в частотном коде
SU1027807A1 (ru) Генератор трапецеидального сигнала
SU842767A1 (ru) Устройство дл синхронизацииКАНАлОВ
SU1107230A1 (ru) Устройство дл управлени вентилем
SU1358063A1 (ru) Цифровой фазочастотный компаратор
RU1798848C (ru) Устройство однократного автоматического повторного включени выключател
SU846338A1 (ru) Устройство телеблокировки выклю-чАТЕлЕй фидЕРОВ КОНТАКТНОй СЕТиэлЕКТРифициРОВАННОй жЕлЕзНОйдОРОги
JPS5472544A (en) Defrosting controlling apparatus
JPS6023884Y2 (ja) 復帰遅延回路
SU1339899A1 (ru) Устройство дл контрол дешифраторов
SU449162A1 (ru) Устройство дл автоматического управлени турбиной