Opis patentowy opublikowano: 15.09.1982 114965 Int. CV H02M 1/03 CZYIfcLNIA UrzeJu Patentowego Twórcy wynalazku: Klemens Stankowski, Antoni Dmowski, Henryk Su- pronowicz Uprawniony z patentu: Politechnika Warszawska, Warszawa (Polska) Elektroniczny sterownik tyrystorów dla ukladów n-fazowych Przedmiotem wynaila-zku jest elektroniczny ste¬ rownik tyrystorów dla ukladów n-tfa-zowych.Znany jest uklad sterownika tyrystorowego z patentu nr 78 768 w którym napiecie przemienne z wyjscia generatora poprzez transformator poda¬ wane jest na klucz diiodowo-tranzystorowy w uikladzie mostkowym.. -Klucz ten starowany przez przesuw-niJk .na .którego wejscie podawane jest na¬ piecie synchronizacji. Napiecie z wyjscia ukladu klucza diodowo-tranzystorowego poprzez prostow¬ nik dWupolówkowy podawane jest na bramke ty¬ rystora.Znane uklady sterowników tyTystorowych pra¬ cuja poprawnie w przypadku gdy napiecie ano¬ dowe tyrystorów sinusoidalne ma ksztalt prawie nieznieksztalconej sinusoidy. Znaczne znieksztal¬ cenia napiecia nasilajacego wystepujace w urza¬ dzeniach przemyslowych sa czesto przyczyna wa¬ dliwej pracy znanych ukladów sterowniczych.Ponadto znane sterowniki tyrystorów umozli¬ wialy pojawienie sie topulsów zaplonowych rów¬ niez na tyrystorach posiadajacych na anodzie ujemne chwilowe wartosci napiecia przemiennego.Dla ukladów zasilanych napieciami wysokimi na¬ lezy unikac podawania impulsów bramkowych przy ujemnej .polaryzacji tyrystora, gdyz powoduje to zmniejszenie wlasnosci zaporowych zaworów.W rozwiazaniu wedlug wynalazku rozdzielono tory sterowania- • tyrystorów .przez wprowadzenie elementów NAND. Sterownik wedlug wynalazku 15 25 posiada oddzielne tory dla kazdej fazy sygnalu synchronizacji. Na wejsciu kazdego toru znajduje sie dysfcryiminator napiecia sinusoidalnego, który polaczony jest poprzez inwentor z jednym z wejsc elementu NAiND z wyjeciem przesuwnika impul¬ sów sterujacych tyrystory. : Wyjscie1 dyskrymkiatora . napiecia sinusoidalnego polaczone jiesrt: równiez z jednym z wejsc suma¬ tora, którego wyjscie polaczone jesit z wejsciem przesuwnika fazy. Sumator i przesuwnik fazy sa ukladami wspólnymi dla wszystkich, torów sterow¬ nica. Wyjscie przesuwnika fazy polaczone jest z drugim wejsciem elementu NANiD N kazdego toru sterownika. Wyjscie elementu NAiNID N kazdeigo toru polaczone jest z bramka tyrystora poprzez uklad formujacy impuilsy zaplonowe.Dzieki konstrukcji wejsc sygnalów synchroniza¬ cji znieikszrtalcenia .napiecia zasilania nie maja wiekszego wplywu na prace sterownika. Poza tym uklad pozwala na wprowadzenie na bramke ty¬ rystora napiecia jesli chwilowa wartosc napiecia na anodzie- tyrystora jest doda'tnia. Przedmiot wy¬ nalazku jest uwidoczniony w przykladzie wyko¬ nania przedstawionym na rysunku, który przed¬ stawia schemat blokowy elektronicznego sterow¬ nika tyrystorów dla ukladów n^fa^owych. Uklad posiada tor o wejsciu A, w którym elementy oznaczone sa przez dodanie cyfry „1" do litero¬ wego oznaczenia elementu oraz tor o wejsciu B, w którym elementy oznaczone sa przez dodanie 114 965114 965 3 cyfry „2" do Literowego oznaczenia elementu. Na wejsciu kazdego toru znajduje sie dyskryminator napiecia sinusoidalnego F, którego wyjscie pclla- czone jest z jednym z wejsc sumatora S oraz po¬ przez inwentor I polaczony jest z jednym z wejsc elementu NAJND N. Wyjscie sumatora S polaczone jest z wejsciem przesuwnika ST impulsów steru¬ jacych tyrystory, którego wyjscie polaczone jest z drugim wejsciem- elementu NAiND N, a- wyjscie elementu NAiND N za posrednictwem zipanych ukladów formujacych Wi i \V2 impulsy zaplonowe sa polaczone z odpowiednimi obwodami bramko¬ wymi tyrystorów Ii i I2. Sumator S i przesuwmik ST sa wspólne dla obu torów.Sinusoidalne naipieciowe sygnaly synchronizacji przesuniete wzgledem siebie o 1®0° el wprowadzo¬ ne sa do wejsc A i B dyskryminatorów Fi, F2, na¬ piecia sinusoidalnego, gdzie nastepuje zmiana sy¬ gnalu sinusoidalnego na sygnal o przebiegu pro- stokaftnyim dodaitniej polówki napiecia synchroni¬ zacji i o czasie trwania 17'iy0 el. Element logiczny S wykonuje operacje sumowania sygnalów o:bu torów, w wyniku czego na wyjsciu sumatora po¬ wstaje przebieg impulsowy o czasie trwania 10° el,- stanowiacy sygnal sterujacy praca przesuwnika 10 20 25 ST iiiripulsów sterujacych tyrystory. Sygnal, wyj¬ sciowy z przesuwnika ST którego czas trwania zmienia sie pod wplywem sygnalu sterujacego wprowadzony jest .poprzez bramki N oraz uklady formujace W na bramke tyrystora-, który posiada na anodzie dodatnie chwilowe wartosci napdecia. PL