PL112609B1 - Connection diagram in a unit controlling disc memory - Google Patents

Connection diagram in a unit controlling disc memory Download PDF

Info

Publication number
PL112609B1
PL112609B1 PL20478978A PL20478978A PL112609B1 PL 112609 B1 PL112609 B1 PL 112609B1 PL 20478978 A PL20478978 A PL 20478978A PL 20478978 A PL20478978 A PL 20478978A PL 112609 B1 PL112609 B1 PL 112609B1
Authority
PL
Poland
Prior art keywords
output
input
register
signal
disk memory
Prior art date
Application number
PL20478978A
Other languages
English (en)
Other versions
PL204789A1 (pl
Inventor
Marek Kazon
Edward Nowosielski
Wojciech Nowosielski
Tadeusz Pawlowski
Adam Stanislawski
Original Assignee
Os Bad Rozwojowy Urzadzen Info
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Os Bad Rozwojowy Urzadzen Info filed Critical Os Bad Rozwojowy Urzadzen Info
Priority to PL20478978A priority Critical patent/PL112609B1/pl
Publication of PL204789A1 publication Critical patent/PL204789A1/pl
Publication of PL112609B1 publication Critical patent/PL112609B1/pl

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

Opis patentowy opublikowano: 15,05.1982 112609 Int. Cl.2 G06F 13/06 Twórcy wynalazku: Marek Kazon, Edward Nowosielski, Wojciech ' Nowosielski, Tadeusz Pawlowski, Adam Stanislawski Uprawniony z patentu: Osrodek Badawczo-Rozwojowy Urzadzen Infor¬ matyki „Meramat", Warszawa (Polska) Uklad polaczen jednostki sterujacej pamiecia dyskowa Przedmiotem wynalazku -jest uklad polaczen jednostki sterujacej pamiecia dyskowa.Stan techniki. Znana jest jednostka, sterujaca pamiecia dyslkoiwa, uitwoirzona z uiklaidów elektro¬ nicznych polaczonych w nastepujacy sposób. Ka¬ nal procesora, reprezentowany przez dwukierun¬ kowa szyne typu BUS, jest polaczony z pierw¬ szym wejsciem przelacznicy elektronicznej. Wyj¬ scie przelacznicy. elektronicznej jest polaczone z pierwszym wejsciem pierwszego rejestru DA¬ NYCH, z wejsciem rejestru ADRESY PAO, z wejsciem rejestru OPERACJA I DEKODER, z wejsciem rejestru TRYB, z wejisciem rejestru JEDNOSTKI, z wejsciem rejestru BLOK i z pierwszym wejsciem pierwszego komparatora.Wyjscie pierwszego rejestru DANYCH jest po¬ laczone z pierwszym wejisciem drugiego rejestru DANYCH. Wyjscie drugiego rejestru DANYCH jest polaczone z pierwszym wejsciem rejestru przesuwnego, iz wyjsciem rejestru ADRESY PAO, z wyjsciem ukladu STATUSY i z kanalem procesora. Pierwsze wyjscie rejestru przesuwne¬ go jest polaczone z drugim wejsciem przelacznicy elektronicznej. Drugie wej'soie rejestru przesuw¬ nego jest polaczone z wejsciem. rejestru kontrol¬ nego i z paimiecia dyskowa za ipoimoca pierwszej linii dlugiej doprowadzajacej sygnal DANE SZE¬ REGOWE. Drugie wyjscie rejestru przesuwnego jest polaczone z wejsciem rejestru kootroinego, 10 15 2Q 30 oraz z pamiecia dyskowa za pomoca drugiej linii dlugiej odprowadzajacej sygnal DANE SZERE¬ GOWE. Pierwsze wejscie ellemetnitu dwuweijsctiowe- go typu LUB jest polaczone z kanalem procesora, a drugie wejscie tego elementu jest polaczone z przewodem doprowadzajacym ~sygnal wewnetrz¬ ny jednostki sterujacej, informujacej o zapel- niiernu rejestru przesuwnego danymi iz pamieci dysikowej oraz gotowosci do przeniesienia tych danych przez przelacznice do pierwszego rejestru DANYCH.Wyjscie dwuwejsciowego elementu typu LUB jest polaczone z wejsciem wskaznika REJESTR PIERWSZY PELNY, "przy czyni pierwsze wyjscie tego wskaznika, jest polaczone z drugim wejsciem pierwszego rejestru DANYCH, drugie wyjscie te¬ go wskaznika jest polaczone z pierwiszyjm wej¬ sciem ukladu ZADANIE OBSLUGI, a trzecie wyj¬ scie tego wskaznika jest polaczone z wejsciem wskaznika REJESTR DRUGI PELttY. Pierwsze wyjscie wskaznika REJESTR DRUGI PELNY jest polaczone z drugim wejisciem drugiego rejestru DANYCH, natomiast drugie wyijiscie tego wskazni¬ ka jest polaczone z drugim wejsciem ukladu ZA¬ DANIE OBSLUGI, przy czym wyjscie ukladu ZA¬ DANIE OBSLUGI jest polaczone z kanalem pro¬ cesora. Z kanalem procesora jest równiez pola¬ czone wyjscie ukladu ADRES DLA INTA. Wyj¬ scie rejestru JEDNOSTKI jest polaczane z dru- 112 6093 gim wejsciem pierwszego komparatora i z wej¬ sciem dekodera JEDNOSTKI. Wyjscie rejestru TRYB jest polaczone z trzecim wejsciem pierw¬ szego komparatora i z wejsciem dekodera TRYB.Pierwsze wyjscie dekodera JEDNOSTKI jest polaczone z pamiecia dyskowa za pomoca trzeciej linii dlugiej odprowadzajacej sygnal JEDNOSTKA ZERO, drugie wyjiscie tego dekodera jest polaczo¬ ne z ta pamiecia za pomoca czwartej linii dlu¬ giej odprowadzajacej sygnal JEDNOSTKA PIERWSZA, nastepnie trzecie, wyjscie jest pola¬ czone za pomoca piatej linii dlugiej odprowadza¬ jacej sygnal JEDNOSTKA DRUGA, a czwarte wyjiscie jest polaczone za pomoca szóstej linii dlugiej, odprowadzajacej sygnal JEDNOSTKA TRZECIA.Pierwsze wyjscie dekodera TRYB jest polaczo¬ ne z pierwszym wejsciem ukladu FUNKCJA TRYB oraz z innymi czesciami jednostki pracu¬ jacymi w dwunasto-sektorowym trybie. Drugie wyjiscie dekodera TRYB jest polaczone z drugim wejsciem ukladu FUNKCJA TRYB oraz z innymi czesciami jednositki pracujacymi w dwuldlziesto- cziteronselktorowym tryfoie. Trzecie wyjiscie deko¬ dera TRYB jeslt polaczone z trzecim wej'sciem u- kladu FUNKCJA TRYB oraz z innymi czesciami jednostki, pracujacymi w tnzyidizieistoiszescioHseftóto- rowym tryibie. Wyjiscie pierwszego komparaitora jest polaczone z pierwszym wejsciem ulkladu ZMIANA JEDNOSTKI LUB TRYBU. r Drugie wejscie ukladu ZMIANA JEDNOSTKI LUB TRYBU jest polaczone z pamiecia dyiskowa za pomoca siódmej linii dlulgiej, doprowadzajacej sygnal INDEKS. Pierwsze wyjscie rejestru BLOK jest polaczone z pamiecia dyslkowa za pomoca ósmej linii dlugiej odprowadzajacej sygnal NU¬ MER CYLINDRA, GLOWICY. Drugie wyjiscie re¬ jestru BLOK jest polaczone z pierwszym wej¬ sciem drugiego komparatora. Drugie wejiscie dru¬ giego komparatora jeslt pdlaczone z wyjfsciem su¬ matora.^ Trzecie wejscie drugiego komparatora jesit polaczone z pamiecia dyslkowa za pomoca dziewiatej linii dlugiej doprowadzajacej sygnal NUMER SEKTORA.Wyjscie drugiego komparatora jest polaczone z ukladem SYNCHRONIZACJA. Wyjscie ulkladu FUNKCJA TRYB jest polaczone z pierwszym wejsciem sumatora, z pienwlszym wejsciem liczni¬ ka PSEUDOSEKTOR i z pierwszym wejsciem dzielnika PSEUDOSEKTOR. .Drugie wejiscie dziel¬ nika PSEUDOSEKTOR jest polaczone z pamiecia dyskowa za pomoca dziesiatej linii dlugiej do¬ prowadzajacej sygnal PSEUDOSEKTOR. Wyj¬ scie dzieOmilka PSEUDOSEKTOR jest polaczone z drugim wejsciem licznika PSEUDOSEKTOR, przy czym wyjscie* tego licznika jest polaczone z dru¬ gim wejsciem sumatora.Wyjscie generatora jeslt polaczone z pierwszym wejsciem drugiej przelacznicy elektronicznej, przy czym drugie wejiscie tej przelacznicy jest polaczo¬ ne z pamiecia dyiskowa za pomoca jedenastej li¬ nii dlugiej doprowadzajacej sygnal ZEGAR. Wyj¬ scie dirugiej przelacznicy jest polaczone z wejsciem drugiego licznika. Wyjscia cLrmgiego liozmika sa 2 609 4 polaczone z okreslonymi wejsciami ulkladu STE¬ ROWANIE FORMATEM SEKTORA. Pierwsze wyjiscie ukladu STEROWANIE FORMATEM SEK¬ TORA jest polaczone z pamiecia dyslkowa za po¬ moca dwunaisitej linii dlugiej, odprowadzajacej sygnal ZEZWOLENIE NA ZAPIS, drugie wyjscie tego ukladu jest polaczone z ta pamiecia za po¬ moca trzynastej linii dlugiej, odprowadzajacej sy¬ gnal ZEZWOLENIE NA ODCZYT, natomiast trzecie wyjscie tego ulkladu jest polaczone z pa¬ miecia dyskowa za pomoca czternastej linii dlu¬ giej, odprowadzajacej sygnal ZEZWOLENIE NA KASOWANIE. w Oba rejestry DANYCH sa szesnaatobitowe. Re¬ jestry te w czasie zapisu sa zapelniane kolejno danymi z PAO poprzez kanal procesora. Wskaz¬ niki tych rejestrów slediza ich aktualny stan. I tak na przyklad ustawienie wskaznika REJESTR 20 PIERWSZY PELNY powoduje przepisanie danych z rejestru pierwszego do rejestru dirugiego, -usta¬ wienie wskaznika REJESTR DRUGI PELNY i wyzerowanie wskaznika REJESTR PIERWSZY PELNY. Rejestr pnzesuwiny zamienia dane z po- 28 staci równoleglej na postac szeregowa w cza¬ sie operacji zaipisu i odwrotnie w czasie operacji odczytu. Rejestr konitrotoy pozwala na przepros wadzenie kootroli w czasie odczytu na podstawie wytworzonej w tym rejestrze i zapisanej na dy- 30 sku dodatkowej informacji konltroilnej. Rej'estr ADRESY PAO jest ladowany programowo przez kanal procesora, a w czasie pracy kanalu bezpo¬ sredniego dostepu jego wartosc automatycznie po¬ wieksza sie, wskazujac kolejne adresy PAO, do 35 których przesyla sie lu!b z których pobiera sie dane.Uklad ZADANIE OBSLUGI zada od procesora przydzialu kanalu bezposredniego dostepu. Zada¬ nie od procesora przydzialu kanalu beziposrednie- 40 go dostepu ma miejsce w czasie operacji zapisu, gdy wskaznik REJESTR PIERWSZY PELNY jest wyzerowany i w czasie operacji odczyftu, gdy wskaznik REJESTR DRUGI jest ustawiony. U- stawienie wskaznika REJESTR PIERWSZY PEL- 43 NY w czasie operacji zapisu odbywa sie za po¬ moca sygnalu z procesora informujacego o prze¬ sylaniu danych z PAO do jednostki sterujacej, natomiast w czasie operacji odczytu ustawienie tego wskaznika odibywa sie za pomoca sygnalu 50 wewnetrznego jednostki slterujacej, informujacego o zapelnieniu rejestru przesuwnego danymi z pa¬ mieci dyskowej oraz o gotowosci do przeslania tych danych przez pierwsza przelacznice do pierw¬ szego rejestru DANYCH. Rejestr OPERACJA, re- B5 jestr TRYB, i rejestr JEDNOSTKA sa ladowane programowo i ustalaja spolsób dzialania ukladu jednostka sterujaca -*— panniec dyskowa.Rejestr OPERACJA zapamietuje /wybrana ope¬ racje to anacizy odczyt, zapis, sprawdzenie lub ze¬ ro rowanie. Rejestr TRYB pozwala zapamietac wy¬ brany tryb podzialu na dw/unasto-se/ktorowe, dwudiziestocztero-fselktorowe lulb trzydziestoszescio- -sektorowe. Rejestr JEDNOSTKA pozwala zapa¬ mietac numer wybranej jednostki pamieci dysko- 65 wej. Pierwszy komparator porównuje aktualna5 zawartosc rejestru TRYB i rejestru JEDNOSTKA z nowymi wartosciami przyslanymi kanalem z procesora. W przypadku zmiany trybu lub jed¬ nostki uklad ZMIANA JEDNOSTKI LUB TRYBU zezwala na kontynuowanie operacji po przejsciu sygnalu INDEKS.Rejestr BLOK pozwala zapamietac sygnal NU¬ MER CYLINDRA, GLOWICY oiraz NlJMER SEK¬ TORA. Informacje o numerze cylindra i glowicy przesyla sie bezposrednio do jedjniositki pamieci dyskowej. Sygnal NUMER SEKTORA trafia do drugiego koimiparatora, gdizie zostaje porównany z sygnalem NUMER SEKTORA przychodzacym z pamieci* dysikowej oraz z wytworzonym w zalez¬ nosci od trybu sygnalem PSEUDO-SEKTOR. Spo¬ sób tworzenia sygnalu PSEUDOSEKTOR polega na wykorzystaniu sygnalu generatora pseudo-sek tora dostarczanego z jednoisitki pamieci dyskowej.Sygnal ten przechodzi przez dzielinilk pseuldoisek- tora o podziale zaleznym od trybu ,i steruje licz¬ nik pseudoiselktora. Suma stanu licznika pseujdo- sektora i uikladu FUNKCJA TRYBU jesft sygnalem NUMER PSEUDOSEKTORA. Sygnal NUMER PSEUDOSEKTORA moze miec nastejpujaca war¬ tosc 0 — w trybie diwunastosektorowym, 0,1 — w trybie dwudziestoicztero — sektorowym, 0,1,2 — w trybie trzydziestaszescio — sekltorowym.Sygnal wyjsciowy z drugiego komparatora uru¬ chamia uklad SYNCHRONIZACJA, który rozpo¬ czyna wylkomywanie wybranej operacji. Uklad ADRES DLA INTA poizwada na programowy od¬ czyt numeru jednostki .sterujacej w przypadku gdy wyzyska ona sygnal przerwania pracy pro¬ cesora. W czasie zapisu sygnal z generatora, po¬ przez druga przelacznice, steruje licznik, którego kolejne stany sa wykorzystywane w ukladzie STEROWANIE FORMATEM SEKTORA. Uklad ten generuje sygnaly wyznaczajace poczatek ob¬ szaru wstepu-, danych, slowa konitro/lnego i za¬ konczenia na zapisywanej sciezce w obrebie sek¬ tora. W czasie odczytu sygnal generatora jest za¬ stapiony dzieki drugiej przelacznicy sygnalem ZEGAR pochodzacym z jednostki pamieci dysko¬ wej.Istota wynalazku. Uklad polaczen jednostki ste¬ rujacej wedlug wynalazku jest Utworzony z przy¬ rzadów i zespolów elektronicznych, polaczonych nastepujaco. Szyna procesora z którym wspól¬ pracuje jednostka sterujaca, jest polaczona z pierwszym wejsciem pierwszej przelacznicy elek¬ tronicznej i z wejsciem/wyjsciem ukladu ZADA¬ NIE OBSLUGI. Wejscie drugiego' rejestru prze¬ suwnego jest polaczone z pierwszym wyjsciem pamieci dysikowej za pomoca pierwszej linii dlu¬ giej, doprowadzajacej sygnal DANE SZEREGO¬ WE, a wyjscie tego rejestru jest polaczone z drugim wejsciem pierwszej przelacznicy elektro¬ nicznej. .Wejscie rejestru kontroLkiego jest po¬ laczone z wejsciem drugiego rejestru przesuw¬ nego, a wyjscie tego rejestru jest polaczone z pierwszym wejsciem pamieci dyskowej za po¬ moca drugiej linii dlugiej, odprowadzajacej sy¬ gnal DANE SZEREGOWE.Pierwsze wyjscie rejestru OPERACJA I DE~ 2 609 6 KODER odprowadzajace sygnal OPERACJA ZA¬ PIS, drugie wyjscie odprowadzajace sygnal O- PERACJA ODCZYT, trzecie wyjscie odprowadza¬ jace sygnal OPERACJA SPRAWDZENIE i czwar¬ te wyjscie odprowadzajace sygnal OPERACJA COFANIE sa polaczone z dyskiem pamieci dys¬ kowej i z innymi czesciami jednostki, bioracy¬ mi udzial w tych operacjach. Dwa wyjscia re- v jestru TRYB sa polaczone z innymi czesciami jednostki, pracujacymi w dwunasto- i dwudzie- stocztero-isek1xrowym trybie. Pierwsze wyjscie re¬ jestru NUMER JEDNOSTKI I DEKODER jest polaczone z drugim wejsciem pamieci dyskowej za pomoca trzeciej linii dlugiej, odprowadzajacej 15 sygnal JEDNOSTKA NUMER ZERO, drugie wyj¬ scie tego rejestru jest polaczone z trzecim wejs¬ ciem pamieci dyskowej za pomoca czwartej li¬ nii dlugiej, odprowadzajacej sygnal JEDNOSTKA NUMER PIERWSZY, trzecie wyjscie jest pola¬ czone z czwartym wejsciem pamieci dysikowej za pomoca piatej linii dlugiej odprowadzajacej sy¬ gnal JEDNOSTKA NUMER DRUGI, a czwarte wyjscie jest polaczone z piatym wejsciem tej pamieci za pomoca szóstej linii dlugiej odpro- 25 wadzajacej sygnal JEDNOSTKA NUMER TRZE¬ CI.Pierwsze wyjscie rejestru BLOK jest polaczo¬ ne z szóstym wejsciem pamieci dyskowej za po- 30 moca siódmej linii dlugiej odprowadzajacej sy¬ gnal NUMER CYLINDRA, GLOWICY. Pierwsze wejscie komparatora jest polaczone z dwoima wyjsciami rejestru TRYB I DEKODER. Drugie wejscie komparatora jest polaczone z dnugim wyj- 3_ sciem rejestru BLOK. Trzecie wejscie kompara¬ tora jest polaczone z drugim wyjsciem pamieci dyskowej za pomoca ósmej linii dlugiej dopro¬ wadzajacej sygnal NUMER SEKTORA. Wejscie ukladu SYNCHRONIZACJA jest polaczone z wyj- 40 sciem komparatora. Wyjscie generatora jest po¬ laczone z pierwszym wejsciem trzeciej' przelacz¬ nicy elektronicznej, przy 'czym drugie wejscie tej przelacznicy jest polaczone z trzecim wyjisciem pamieci dysikowej za pomoca dziewiatej linii dlu- 4g giej doprowadzajacej sygnal ZEGAR.Wejscie licznika jest polaczone z wyjsciem trze¬ ciej przelacznicy eilektroniczmej. Wyjscia* licznika sa polaczone z okreslonymi wejisciami ukladu STEROWANIE FORMATEM SEKTORA. Pierw- 60 sze * wyjscie Ukladu STEROWANIE FORMATEM SEKTORA jest polaczone z 'pamiecia za pomoca przewodu odprowadzajacego sygnal ZEZWOLE¬ NIE NA ZAPIS, drugie wyjscie jest polaczone z pamiecia za pomoca przewodu odprowadzajace- 55 go sygnal ZEZWOLENIE NA ODCZYT, natomiast N •trzecie wyjscie jest polaazone z sektorem za po¬ moca przewodu odprowadzajacego sygnal ZEZ¬ WOLENIE NA KASOWANIE. Wyjscie pierwszej przelacznicy elektronicznej jest polaczone z pier- eo wiszymi wejsciami czterech rejestrów DANYCH.Drugie wejscia tych rejestrów DANYCH sa po¬ laczone z pierwszym wyjsciem ukladu STERO¬ WANIE BUFOREM.Wyjscia rejestrów DANYCH sa polaczone z 65 wejsciem pierwszego rejestru przesuwnego i z112 60A 7 drugim wejsciem drugiej przelacznicy elektroni¬ cznej. Wyjscie pierwszego rejestru przesuwnego jest potlaozone z wyjsciem rejestru kontrolnego i z wejisciem drugiego rejestru przesuwnego. Dru¬ gie ^ wyjscie ukladu STEROWANIE BUFOREM jesft pc4ajczone z wejsciem ukladu ZADANIE OB¬ SLUGI. Wejscia rejestru ADRESY PAO, wejscie rejesitru OPERACJA I DEKODER, wejscie reje¬ stru TRYB I DEKODER, wejscie rejestru NUMER JEDNOSTKI I DEKODER i wejistoie rejestru BLOK sa polaazone z szyna procesora.Wyjscie ADRESY PAO jesit polaczone z pierw¬ szym wejsciem drugiej przelacznicy elektronicz¬ nej. Wyjscie ukladu STATUSY jest polaczone z trzecim wejisciem drugiej przelacznicy elektroni¬ cznej. Wyjscie ukladu ADRES DLA INTA' jest polaczone z czwartym wejsciem drugiej przelacz¬ nicy elektronicznej, przy czym wyjscie tej prze¬ lacznicy jest polaczone z szyna procesora.Przyklad wykonania. Uklad polaczen jednostki sterujacej pamiecia dyskowa, w przykladzie wy¬ konania jest przedstawiony na rysunku w po¬ staci blokowej.Procesor przedstawiony na rysunku jako dwu¬ kierunkowa szyna S typu BUS, jest polaczony z pierwszym wejsciem pierwszej przelacznicy elek¬ tronicznej Pi, z wejsciem rejestru Ri ADRESY PAO, z wyjsciem drugiej przelacznicy elektroni¬ cznej P2, z wejsoiem/wyjsoieim ukladu V1 ZA¬ DANIE OBSLUGI, z wej;sciem rejestru R2 OPE¬ RACJA I DEKODER, z wejscierni rejestru R3 TRYB I DEKODER, z wejsciem rejestru R4 NU- M&R JEDNOSTKI I DEKODER i z wejsciem re¬ jesitru R5 BLOK.Wyjscie pierwszej przelacznicy elektronicznej Pi jest polaczone z pierwszym wejsciem pierw¬ szego rejestru Re DANYCH, z pierwszym wej¬ sciem drugiego rejestru R7 DANYCH, z pierw¬ szym wejsciem trzeciego rejestru Rg DANYCH i z pierwiszyim wejisciem czwartego rejestru R9 DA¬ NYCH. Wyjscie rejestru Ri ADRESY PAO jest polaczone z pierwiszyim wejsciem drugiej prze¬ lacznicy elektronicznej P2.Wyjscie pierwszego rejestru Re DANYCH, wyj¬ scie drugiego rejesitru R7 DANYCH, wyjscie trze¬ ciego rejestru Rg DANYCH i wyjscie czwartego rejestru R9 sa polaczone z wejsciem pierwszego rejestru przesuwnego Rio i z drugim wejisciem drugiej przelacznicy eletóronijcznej P2. Trzecie wejscie drugiej przelacznicy elektronicznej P2 jest polaczone z ukladem U2 STATUSY, a czwarte wejiscie tej przelacznicy P2 jest polaczone z u- kladem U3 ADRES DLA INTA. Drugie wejiscie pierwszego rejestru Re DANYCH, drugiego re¬ jestru R7 DANYCH, trzeciego rejestru Rg DA¬ NYCH i czwartego rejestru R9 DANYCH sa po¬ laczone z pierwszym wyjsciem u/kladu U4 STE¬ ROWANIE BUFOREM, przy czym drugie wyjscie tego ukladu U4 jesit polaczone z wejsciem ukladu Uj ZADANIE OBSLUGI.Wyjscie pierwslzego rejestru przesuwnego Rio jest polaczone z wejisciem rejesitru konltro/lnego Bil, z wejsciem drugiego rejestru przesuwnego Bj2 oo^ajz z pierwszym wyjsciem pamieci dysko¬ wej, niepokazamej na rysunku, za pomoca pierw¬ szej linii dlugiej Li doprowadzajacej sygnal DA¬ NE SZEREGOWE. Poiza tym wyjscie pierwisize- go rejestru przesuwnego Rio jest polaczone z wyjsciem rejestru kontrolnego Rn oraz z pierw¬ szym wejisciem pamieci dyskowej, za pomoca dru¬ giej linii dlugiej L9, odprowadzajacej sygnal DA¬ NE SZEREGOWE. Wyjscie drugiego rejestru prze¬ suwnego Ri2 jesit polaczone z drugim wejisciem pierwszej przelacznicy elektronicznej Pi.Pierwsze wyjscie rejestru R2 OPERACJA I DE¬ KODER odprowadzajace sygnal OPERACJA ZA^ PIS, drugie wyjscie odprowadzajace sygnal O- PERACJA ODCZYT, trzecie wyjscie odprowadza¬ jace sygnal OPERACJA SPRAWDZANIE i czwar-. te wyjscie odprowadzajace sygnal OPERACJA COFANIE, sa polaczone z dyskiem pamieci nie- pokazanym na rysunku i z innymi czesciami je¬ dnostki, bioracymi udzial w tych operacjach.Pierwsze wyjscie rejestru R3 TRYB I DElKADER jesit polaczone równiez - z pierwszym wejsciem koimipairaitora K oraz z innymi czesciami jedno¬ stki, pracujacymi w dwudziestocziteronsekitorowym trybie, niepolkaizanymi na rysunku." Drugie wyj¬ scie rejesitru R3 TRYB I DEKODER jest polaczo¬ ne równiez z pierwiszym wejsciem koimpairatora K oraz z innymi czesciami jednoisitki pracujacy¬ mi w dwunasto —iseJktorowym trybie^ niepokaza- •nymi na rysunku.Pierwsze wyjscie rejestru R4 NUMER JEDNO¬ STKI I DEKODER jest polaczone z drugim wej¬ sciem pamieci dyskowej za pomoca trzeciej linii dlugiej L3, odprowadzajacej sygnal JEDNOSTKA NUMER ZERO, drugie wyjscie jest polaczone z trzecim wejsciem pamieci dyskowej za pomoca czwartej linii dlugiej L4, odprowadzajacej sygnal JEDNOSTKA NUMER PIERWSZY, trzecie wyj¬ scie jest polaczone z czwartym wejsciem pamieci dyskowej za pomoca piatej linii dlugiej L5, od¬ prowadzajacej sygnal JEDNOSTKA NUMER DRU¬ GI, a- czwarte wyjscie tego rejesitru R4 jest po¬ laczone z piatym wejsciem pa/mieci dyskowej za pomoca szóstej linii dlugiej Le, odprowadzajacej sygnal JEDNOSTKA NUMER TRZECI.Pierwsze wyjscie rejestru R5 BLOK jest pola¬ czone, z szóstym wejsciem pamieci dyskowej za pomoca siódmej linii dlugiej L7, odprowadzaja¬ cej sygnal NUMER CYLINDRA, GLOWICY. Dru¬ gie wyjscie tego rejestru R5 jesit polaczone z dru¬ gim wejsciem komparatora K. Trzecie wejiscie komparatora K jest polaczone z drugim wyjs¬ ciem pamieci dyskowej za pomoca ósmej linii dlugiej L8, doprowadzajacej sygnal NUMER* SE¬ KTORA. Wyjscie komparatora K jest polaczone z ukladem VU5 SYNCHRONIZACJA.Wyjscie generatora G jest polaczone z pierw¬ szym wejisciem trzeciej przelacznicy elektronicz¬ nej P3. Drugie wejscie trzeciej przelacznicy P3 jest polaczone z trzecim wyjsciem (pamieci dys¬ kowej za pomoca dziewiatej linii dlugiej L9l do¬ prowadzajacej sygnal . ZEGAR. Wyjscie trzeciej przelacznicy leiekitroniciznej P3 jest polaczone z Ucznikieim Lf Wyjscia Uoznilka L sa polaczone z 10 15 20 25 30 35 40 45 50 55 00112 669 9 10 sektorem, niepokazanym na rysunku, za pomoca przewodu odprowadzajacego .sygnal ZEZWOLENIE NA ZAPIS, drugie wyjscie jest polaczone z for- mateni sektora za pomoca przewodu, odprowadza¬ jacego sygnal ZEZWOLENIE NA ODCZYT, na¬ tomiast trzecie wyjscie jeisrt polaczone z forma¬ tem sektora za pomoca przewodu, odprowadza¬ jacego sygnal ZEZWOLENIE NA KASOWANIE.Uklad jednostki dziala nastepujaco. Równole¬ gly uklad polaczen wszystkich czterech rejestrów R$, R7, R8, R9 DANYCH tworzacych bufor poz¬ wala na bezposredni dostep kaizdego rejestru do szyny S procesora. Uklad Vt ZADANIE OBSLU¬ GI sledzi iksc woHnych miejsic w buforze i po¬ woduje wyslanie sygnalu z zadaniem dostepu do szyny S procesora. Drugi rejestr przesuwny Ri2 przyjmuje DANE w positaci szeregowej. Z tego rejestru R12 DANE jnuz w postaci równole¬ glych slów szesnasto-bitowych sa przesylane do wolnego miejsca w buforze poprzez pierwsza prze¬ lacznice elektroniczna Pj, natomiast z bufora DA¬ NE te przechodza do pierwlsizego rejestru prze¬ suwnego Rio- Z pierw/szego rejestru przesulwnego Rio, w cza¬ sie operacji zapisu, DANE juz w postaci szere¬ gowej sa przesylane do rejestru konltrottnego Rn oraz do pamieci dyskowej. W rejestrze kontrolnym Rn wytwarza sie, po przeslaniu wszystkich DA¬ NYCH do pamieci dyskowej, talk izwane slowo kon¬ trolne. Slowo kontrolne jest nastepnie zapisywane na dysku. Przy odczycie slowo kontrolne jest wytwarzane w identyczny sposób jaik przy za¬ pisie i po odczytaniu tego silowa z dysiku jest ono porównywane ze slowem wyltworzonym w rejestrze kontrolnym R^, Niezgodnosc tych slów jest bledem. Niezgodnosc ta jest sygnalizowana przez jednoistke sterujaca dla procesora."Rejestr Ri ADRESY PAO jest ladowany pro¬ gramowo i po kazdej transmisji jest powiekszo¬ ny o jeden adres, wsfca:zu;jac nastepny adres PAO,. do którego lub z którego odbedzie sie kolejna transmisja DANYCH. Uklad U2 STATUSY paz-5- wala na programowy -odozylt stanu jednositki ste¬ rujacej oraz pamieci dyskowej. Uklad U2 ADRES DLA INTA poizwaJla na programowy odczyt nu¬ meru jednostki sterujacej w przypadku, gdy wyr syla ona sygnal przerwania pracy procesora. Re¬ jestry R3, R3, R4 sa ladowane programowo i u- stailaja sposób dzialania ulkladu jednostka steru¬ jaca — pamiec dyslkowa, przy czym rejestr R2 zapamietuje wybrana operacje to jest odczyt, za¬ pis, .sprawdzanie, kasowanie, rejestr R3 poizwala zapamietac wybrany tryb podzialu na sektory to jest dwunastenselktorowy lub dwudziestoiozte- ro-sektorowy, natomiast rejestr R4 pozwala za¬ pamietac numer wybranej pamieci dyskowej.Generator G steruje w czasie operacji zapisu, licznik L, przy czym slterowanie odbywa sie po¬ przez trzecia przelacznice P3, Kolejne .stany li¬ cznika L isa wykorzystywane iw ukladzie U$ STE¬ ROWANIE FORMATEM SEKTORA. Uklad U6 wytwarza sygnaly wyznaczajace poczatek obszaru wstepu, danych, slowa kontrolnego i zakonczenia na zapisanej sciezce w obrabie sektora. W czasie operacji odczytu sygnal Z generatora G jest za¬ stapiony sygnalem ZEGAR przeslanym, poprzez trzecia przelacznice P3, z pamieci dyskowej.Z a strzezenie patent o w e Uklad polaczen jednostki sterujacej pamiecia dyskoiwa, wspólpracujacy z procesorem, sklada¬ jacy sie z pierwszej przelacznicy elektronicznej, której pierwsze wejscie jest polaczone z szyna tego procesora, z drugiego rejestru przesuwne¬ go, którego wejscie jest polaczone z pierwiszym wyjsciem pamieci dyskowej za pomoca pierwszej linii dlugiej doprowadzajacej sygnal DANE SZE¬ REGOWE, a wyjiscie jest polaczone z drugim wejsciem pierwszej przelacznicy elektronicznej, z rejestru kontrolnego, którego wejscie jest pola¬ czone z wejsciem drugiego rejestru przesuwne¬ go, a wyjscie jest polaczone z pierwiszym wej¬ sciem pamieci dyskowej za pomoca drugiej li¬ nii dlugiej odprowadzajacej sygnal DANE SZE¬ REGOWE, z ukladu ZADANIE OBSLUGI, któ¬ rego wejiscie/wyjscie jest polaczone z szyna pro¬ cesora, z rejestru OPERACJA I DEKODER, któ¬ rego pierwsze wyjscie odprowadzajace sygnal O- PERACJA ZAPIS, drugie wyjiscie odprowadzaja¬ ce sygnal OPERACJA ODCZYT, trzecie wyjscie odprowadzajace sygnal OPERACJA SPRAWDZA¬ NIE i czwarte wyjscie odprowadzajace sygnal OPERACJA COFANIE sa polaczone z dyskiem pamieci dyskowej i z innymi czesciami jedno- , stki, bioracymi udzial w tfyich operacjach, z re¬ jestru TRYB I DEKODER, którego dwa wyjscia sa polaczone z innymi ozesciaimi jednostki pra¬ cujacymi w dwunasto- i dwudziesitoicztero^sekto- rowym rybie, z rejestru NUMER JEDNOSTKI I DEKODER, którego pierwsze wyjiscie jest .pola¬ czone z drugim wyjsciem pamieci dyskowej za pomoca trzeciej linii dlugiej odprowadzajacej sy¬ gnal JEDNOSTKA NUMER ZERO, drugie wyj¬ scie jest polaczone z trzecim wejsciem pamieci dyskowej za pomoca czwartej linii dlugiej od¬ prowadzajacej sygnal JEDNOSTKA NUMER PIERWiSZY, trzecie wyjiscie jest polaczone z czwartym wejsciem pamieci - dyskowej za pomo¬ ca piatej linii dlugiej odprowadzajacej sygnal JEDNOSTKA NUMER DRUGI, a czwarte wyj¬ scie jest polaczone z piajtyim wejsciem pamieci dyskowej za pomoca szóstej linii dlugiej odpro¬ wadzajacej sygnal JEDNOSTKA NUMER TRZE¬ CI, z rejestru BLOK,- którego pierwsze wyjscie jest polaczone z szóstym wejsciem pamieci dys¬ kowej za pomoca siódmej linii dlugiej odprowa¬ dzajacej sygnal NUMER CYLINDRA, GLOWICY, z komiparaitora, którego pierwsze wejscie jesjt rx laczone z dwoma wyjsciami rejestru TRYB I DEKODER, drugie wejiscie jeist polaczone z dru¬ gim wyjisciem rejestru BLOK, a trzecie wejscie jest polaczone z drugim wyjsciem pamieci dys¬ kowej za pomoca ósmej linii dlugiej doprowa¬ dzajacej sygnal NUMER SEKTORA, z ulkladu SYNCHRONIZACJA, którego wyjscie jest pola¬ czone z wyjsciem komiparatora, z generatora, któ¬ rego wyjscie jest polaczone z pierwiszym wej- 10 15 20 25 30 35 40 45 50 (55 60112 60d 11 12 sciem trzeciej przelacznicy elektronicznej, przy czym drugie wejscie tej przelacznicy jest pola¬ czone z trzecim wyjsciem pamieci dyskowej za pomoca dziewiatej linii dlugiej doprowadzajacej sygnal ZEGAR, z licznika, którego wejscie jest polaczone z wyjsciem trzeciej przelacznicy, z u- kladu STEROWANIE FORMATEM SEKTORA, którego wejscia sa polaczone z okreslonymi wyj¬ sciami licznika, natomiast pierwsze wyjscie jest. polaczone z sektorem za pomoca przewodu od¬ prowadzajacego sygnal ZEZWOLENIE NA ZA¬ PIS, drugie wyjscie jest polaczone z pamiecia. za pomoca przewodu odprowadzajacego sygnal ZEZWOLENIE NA ODCZYT, a trizecie wyjscie jest polaczone z pamiecia za pomoca przewodu odprowadzajacego sygnal ZEZWOLENIE NA KA¬ SOWANIE, z rejestru ADRESY PAO, z ukladu STATUSY i z uklady ADRES DLA INTA, zna¬ mienny tym,, ze - wyjscie pierwszej przelacznicy elektronicznej (Pi) jest polaczone z pierwszymi wejsciami czterech rejestrów (R6, R7» R-8 Kg) DA¬ NYCH, drugie wejscia tych rejestrów (Re» R7» R8» Rj) sa polaczone z pierwszym wyjsciem uik}a 10 10 20 (U4) STEROWANIE BUFOREM, wyjscia rejestrów (R6, R7, R8, R9) sa polaczone z wejsciem pierw¬ szego rejestru prze&uwinego (Rio) i z drugim wej¬ sciem drugiej przelacznicy eleiktronicznej (P2), wyjscie pierwszego rejestru przesuwnego (Rio) jest polaczone z wyjsciem rejestru kontroilnego (Ru) i z wejsciem "drugiego rejeistru przesuw¬ nego (Ri2), drugie wyjscie ukladu WANIE BUFOREM jest polaczone z wejsciem ulkladu (Ui) ZADANIE OBSLUGI,, wejscia reje¬ strów (Ri, R2, R3, R4, Rs) ADRESY PAO, OPE¬ RACJA I DEKODER, TRYB I DEKODER, NU¬ MER JEDNOSTKI I DEKODER, BLOK sa po¬ laczone z szyna (S) procesora, wyjscie rejestru (Ri) ADRESY PAO jest polaczone z pierwiszym wejsciem drugiej przelacznicy eleiktronicznej (P2)» wyjscie uikladu (U2) STATUSY jest polaczone z trzecim wejsciem drugiej przelacznicy elektroni¬ cznej (P2), a wyjscie ulkladu INTA jest polaczone z czwaantym wejsciem dru¬ giej przelacznicy elektronlicznej (P2), przy czym wyjscie tej przelacznicy (P2) jest polaczone z szyna (S) proceisora, I - - — ~~ jp ^DAireszraeschie i L3 ^ zeafiR ZEZWOLENIE NA: „ . ZAPIS ODCZYT M kASOWAtflE U< ¥A ' ' L ^a*« RcK tdP. *<£ ^Ope*aqa sap/s ^JPERAgjA ODCZYT -JPFPAcya sPRA»22/?fnE- ^OPFMgn CQr*"if JEJHrOs.TtrA h/UMER ZERO , JEDHOsrfcA uuHse Pienisz* i «¦ nEiHQSTKf\ MM CR TRZECI L7 hfONee cvLi/vjiia Glouiey wuMez s butoa A I Us \ Hf DN-3, zam. 780/81 Cena 45 zl PL

Claims (1)

1. Z a strzezenie patent o w e Uklad polaczen jednostki sterujacej pamiecia dyskoiwa, wspólpracujacy z procesorem, sklada¬ jacy sie z pierwszej przelacznicy elektronicznej, której pierwsze wejscie jest polaczone z szyna tego procesora, z drugiego rejestru przesuwne¬ go, którego wejscie jest polaczone z pierwiszym wyjsciem pamieci dyskowej za pomoca pierwszej linii dlugiej doprowadzajacej sygnal DANE SZE¬ REGOWE, a wyjiscie jest polaczone z drugim wejsciem pierwszej przelacznicy elektronicznej, z rejestru kontrolnego, którego wejscie jest pola¬ czone z wejsciem drugiego rejestru przesuwne¬ go, a wyjscie jest polaczone z pierwiszym wej¬ sciem pamieci dyskowej za pomoca drugiej li¬ nii dlugiej odprowadzajacej sygnal DANE SZE¬ REGOWE, z ukladu ZADANIE OBSLUGI, któ¬ rego wejiscie/wyjscie jest polaczone z szyna pro¬ cesora, z rejestru OPERACJA I DEKODER, któ¬ rego pierwsze wyjscie odprowadzajace sygnal O- PERACJA ZAPIS, drugie wyjiscie odprowadzaja¬ ce sygnal OPERACJA ODCZYT, trzecie wyjscie odprowadzajace sygnal OPERACJA SPRAWDZA¬ NIE i czwarte wyjscie odprowadzajace sygnal OPERACJA COFANIE sa polaczone z dyskiem pamieci dyskowej i z innymi czesciami jedno- , stki, bioracymi udzial w tfyich operacjach, z re¬ jestru TRYB I DEKODER, którego dwa wyjscia sa polaczone z innymi ozesciaimi jednostki pra¬ cujacymi w dwunasto- i dwudziesitoicztero^sekto- rowym rybie, z rejestru NUMER JEDNOSTKI I DEKODER, którego pierwsze wyjiscie jest .pola¬ czone z drugim wyjsciem pamieci dyskowej za pomoca trzeciej linii dlugiej odprowadzajacej sy¬ gnal JEDNOSTKA NUMER ZERO, drugie wyj¬ scie jest polaczone z trzecim wejsciem pamieci dyskowej za pomoca czwartej linii dlugiej od¬ prowadzajacej sygnal JEDNOSTKA NUMER PIERWiSZY, trzecie wyjiscie jest polaczone z czwartym wejsciem pamieci - dyskowej za pomo¬ ca piatej linii dlugiej odprowadzajacej sygnal JEDNOSTKA NUMER DRUGI, a czwarte wyj¬ scie jest polaczone z piajtyim wejsciem pamieci dyskowej za pomoca szóstej linii dlugiej odpro¬ wadzajacej sygnal JEDNOSTKA NUMER TRZE¬ CI, z rejestru BLOK,- którego pierwsze wyjscie jest polaczone z szóstym wejsciem pamieci dys¬ kowej za pomoca siódmej linii dlugiej odprowa¬ dzajacej sygnal NUMER CYLINDRA, GLOWICY, z komiparaitora, którego pierwsze wejscie jesjt rx laczone z dwoma wyjsciami rejestru TRYB I DEKODER, drugie wejiscie jeist polaczone z dru¬ gim wyjisciem rejestru BLOK, a trzecie wejscie jest polaczone z drugim wyjsciem pamieci dys¬ kowej za pomoca ósmej linii dlugiej doprowa¬ dzajacej sygnal NUMER SEKTORA, z ulkladu SYNCHRONIZACJA, którego wyjscie jest pola¬ czone z wyjsciem komiparatora, z generatora, któ¬ rego wyjscie jest polaczone z pierwiszym wej- 10 15 20 25 30 35 40 45 50 (55 60112 60d 11 12 sciem trzeciej przelacznicy elektronicznej, przy czym drugie wejscie tej przelacznicy jest pola¬ czone z trzecim wyjsciem pamieci dyskowej za pomoca dziewiatej linii dlugiej doprowadzajacej sygnal ZEGAR, z licznika, którego wejscie jest polaczone z wyjsciem trzeciej przelacznicy, z u- kladu STEROWANIE FORMATEM SEKTORA, którego wejscia sa polaczone z okreslonymi wyj¬ sciami licznika, natomiast pierwsze wyjscie jest. polaczone z sektorem za pomoca przewodu od¬ prowadzajacego sygnal ZEZWOLENIE NA ZA¬ PIS, drugie wyjscie jest polaczone z pamiecia. za pomoca przewodu odprowadzajacego sygnal ZEZWOLENIE NA ODCZYT, a trizecie wyjscie jest polaczone z pamiecia za pomoca przewodu odprowadzajacego sygnal ZEZWOLENIE NA KA¬ SOWANIE, z rejestru ADRESY PAO, z ukladu STATUSY i z uklady ADRES DLA INTA, zna¬ mienny tym,, ze - wyjscie pierwszej przelacznicy elektronicznej (Pi) jest polaczone z pierwszymi wejsciami czterech rejestrów (R6, R7» R-8 Kg) DA¬ NYCH, drugie wejscia tych rejestrów (Re» R7» R8» Rj) sa polaczone z pierwszym wyjsciem uik}a 10 10 20 (U4) STEROWANIE BUFOREM, wyjscia rejestrów (R6, R7, R8, R9) sa polaczone z wejsciem pierw¬ szego rejestru prze&uwinego (Rio) i z drugim wej¬ sciem drugiej przelacznicy eleiktronicznej (P2), wyjscie pierwszego rejestru przesuwnego (Rio) jest polaczone z wyjsciem rejestru kontroilnego (Ru) i z wejsciem "drugiego rejeistru przesuw¬ nego (Ri2), drugie wyjscie ukladu WANIE BUFOREM jest polaczone z wejsciem ulkladu (Ui) ZADANIE OBSLUGI,, wejscia reje¬ strów (Ri, R2, R3, R4, Rs) ADRESY PAO, OPE¬ RACJA I DEKODER, TRYB I DEKODER, NU¬ MER JEDNOSTKI I DEKODER, BLOK sa po¬ laczone z szyna (S) procesora, wyjscie rejestru (Ri) ADRESY PAO jest polaczone z pierwiszym wejsciem drugiej przelacznicy eleiktronicznej (P2)» wyjscie uikladu (U2) STATUSY jest polaczone z trzecim wejsciem drugiej przelacznicy elektroni¬ cznej (P2), a wyjscie ulkladu INTA jest polaczone z czwaantym wejsciem dru¬ giej przelacznicy elektronlicznej (P2), przy czym wyjscie tej przelacznicy (P2) jest polaczone z szyna (S) proceisora, I - - — ~~ jp ^DAireszraeschie i L3 ^ zeafiR ZEZWOLENIE NA: „ . ZAPIS ODCZYT M kASOWAtflE U< ¥A ' ' L ^a*« RcK tdP. *<£ ^Ope*aqa sap/s ^JPERAgjA ODCZYT -JPFPAcya sPRA»22/?fnE- ^OPFMgn CQr*"if JEJHrOs.TtrA h/UMER ZERO , JEDHOsrfcA uuHse Pienisz* i «¦ nEiHQSTKf\ MM CR TRZECI L7 hfONee cvLi/vjiia Glouiey wuMez s butoa A I Us \ Hf DN-3, zam. 780/81 Cena 45 zl PL
PL20478978A 1978-02-21 1978-02-21 Connection diagram in a unit controlling disc memory PL112609B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL20478978A PL112609B1 (en) 1978-02-21 1978-02-21 Connection diagram in a unit controlling disc memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL20478978A PL112609B1 (en) 1978-02-21 1978-02-21 Connection diagram in a unit controlling disc memory

Publications (2)

Publication Number Publication Date
PL204789A1 PL204789A1 (pl) 1979-10-22
PL112609B1 true PL112609B1 (en) 1980-10-31

Family

ID=19987662

Family Applications (1)

Application Number Title Priority Date Filing Date
PL20478978A PL112609B1 (en) 1978-02-21 1978-02-21 Connection diagram in a unit controlling disc memory

Country Status (1)

Country Link
PL (1) PL112609B1 (pl)

Also Published As

Publication number Publication date
PL204789A1 (pl) 1979-10-22

Similar Documents

Publication Publication Date Title
US4367525A (en) CPU Channel monitoring system
US5473754A (en) Branch decision encoding scheme
US7363389B2 (en) Apparatus and method for enhanced channel adapter performance through implementation of a completion queue engine and address translation engine
CA1246748A (en) Dual function i/o controller
US4625307A (en) Apparatus for interfacing between at least one channel and at least one bus
US4733390A (en) Data transmission system
CA1089107A (en) Channel bus controller
JPH0561822A (ja) データ事象記録装置およびoemiチヤネル活性のモニタ 装置
CN101833424A (zh) 基于fpga的高速存储与传输装置
US7249288B2 (en) Method and apparatus for non-intrusive tracing
KR20120000065A (ko) 트리거링 이벤트에 응답하여 저장 내용의 전송을 최적화하는 시스템
US3704453A (en) Catenated files
EP0209565A1 (en) PRINTER MAGNETIC TAPE DATA LINK PROCESSOR.
JP2007066336A (ja) 集積回路内の診断データ取り込み
PL112609B1 (en) Connection diagram in a unit controlling disc memory
US6189075B1 (en) Circuit for the management of memories in a multiple-user environment with access request and priority
CN103136571A (zh) 一种智能卡系统
CN103150262A (zh) 管道式串行接口闪存访问装置
KR0145936B1 (ko) 전전자교환기에 있어서 과금데이타 관리방법
JP2818163B2 (ja) データ信号の伝送方法および装置
SU1451711A1 (ru) Управл юща вычислительна система
SU521559A1 (ru) Мультиплексный канал многопроцессорной вычислительной системы
TW578059B (en) Streaming memory controller
SU938277A2 (ru) Мультиплексный канал
SU934464A1 (ru) Мультиплексный канал