Przedmiotem wynalazku jest uklad do bezstykowego przelaczania programów przeznaczony do urzadzen elektronicznych, w których wykorzystuje sie dwustanowe elementy logiczne TTL.Znane sa w urzadzeniach elektronicznych multipleksery umozliwiajace selektywny wybór okreslonej grupy sygnalów i skierowanie ich do wspólnego odbiornika sygnalów. Do realizacji tych rozwiazan stosuje sie elementy logiczne TTL z otwartym kolektorem. Przyklady ukladów takich multiplekserów opublikowane zostaly w wy¬ dawnictwie Przemyslowego Instytutu Elektroniki pt. „Elementy pólprzewodnikowe. Uklady scalone. Zastoso¬ wania. Uklady cyfrowe." Zeszyt nr 1 z 1975 r. Wada tych ukladów jest duzy pobór pradu bez wzgledu na stan logiczny, w którym sie znajduje, oraz ograniczona ilosc wyjsc do osmiu, pracujacych na wspólny rezystor kolektorowy.Istota rozwiazania wedlug wynalazku polega na tym, ze do wejsc poszczególnych dwustanowych elemen¬ tów logicznych TTL podaje sie sygnaly wejsciowe, natomiast odpowiadajace sobie wyjscia tych dwustanowych elementów logicznych polaczone sa wspólnie z odbiornikiem sygnalów, zas jeden z zacisków zasilania kazdego elementu logicznego polaczony jest z jednym biegunem zródla napiecia popizez klucz elektroniczny sterowany selektorem sekwencji programu, a drugi z biegunów zródla napiecia kazdego elementujogicznego polaczony jest bezposrednio z drugim zaciskiem zasilania kazdego elementu logicznego.Zaleta ukladu jest latwosc konstruowania dowolnej liczby wybieranych programów, a podstawowym skut¬ kiem technicznym rozwiazania jest to, ze pozbawione zasilania elementy logiczne polaczone ze soba wyjsciami nie wywoluja zadnych obciazen i nie oddzialywuja na pozostale elementy logiczne, zarówno od strony wejscia jak i od strony wyjscia, przez co kazdy dwustanowy element logiczny realizuje funkcje elementu trój stanowego.Przyklad wykonania wynalazku uwidoczniono na rysunku, na którym fig. 1 przedstawia ogólny schemat ideowy ukladu, fig. 2 - schemat ukladu w zastosowaniu do dynamicznego odczytu stanu liczników BCG o po¬ jemnosci 9999 z wykorzystaniem elementów UCY7400.Do wejsc 1 dwustanowych elementów logicznych 2 TTL podaje sie sygnaly wejsciowe. Odpowiadajace sobie wyjscia dwustanowych elementów logicznych 2 polaczone sa wspólnie z odbiornikiem sygnalów 3. Jeden z zacisków zasilania kazdego elementu logicznego 2 polaczony jest z jednym biegunem zródla napiecia poprzez \2 111863. klucz elektroniczny 4 sterowany poprzez selektor 5 sekwencji programu, a drugi biegun zródla napiecia polaczo¬ ny jest bezposrednio do drugiego zacisku zasilania kazdego elementu logicznego.Na figurze 2 przedstawiono dynamiczny odczyt stanu liczników, wzglednie rejestrów. W ukladach tych do cyklicznego przekazywania informacji z wyjsc poszczególnych dekad 6 licznika 7 do ukladu ^dekodera 8 wyko¬ rzystuje sie, badz to uklady z otwartym kolektorem typu UCY7401, badz czterobitowe multipleksery UCY 74153, lub bramki AND-OR UCY 7453. Przy zastosowaniu sterowanych od strony zasilania bramek 9 UCY 7400 uzyskuje sie jednak uklad najprostszy i najoszczedniejszy pod wzgledem zuzycia pradu.W przypadku wykorzystania w ukladzie odczytu wyswietlaczy elektroluminescencyjnych 10 typu CQXP 74 zasilanych od strony anod napieciem 5 V o standardzie TTL, napiecie to musi byc na te wszystkie anody podawane cyklicznie i synchronicznie z momentami przekazywania informacji z danej dekady do dekodera.Istnieje wiec mozliwosc wykorzystania ukladów sterujacych anodami wyswietlaczy i pobierania z nich napiecia do zasilania odpowiednich elementów UCY 7400 tak, aby moment zalaczenia danej bramki, polaczonej z okres¬ lona dekada, byl zgodny z momentem pojawienia sie napiecia na anodzie wskaznika odpowiadajacego danej dekadzie.Uklad wedlug wynalazku znajduje zastosowanie miedzy innymi do bezstykowego przelaczania matryc w sterownikach wieloprogramowych oraz w czteromiejscowym displayu pracujacym na zasadzie multipleksu.Zastrzezenie patentowe Uklad do bezstykowego przelaczania programów zbudowany z dwustanowych elementów logicznych TTL, których wejscia stanowia wejscia ukladu, znamienny tym, ze odpowiadajace sobie wyjscia dwustano¬ wych elementów logicznych.(2) polaczone sa wspólnie z odbiornikiem sygnalów (3), zas kazdy z elementów logicznych (2) polaczony jest ze zródlem napiecia poprzez klucz elektroniczny (4) sterowany selektorem (5) sekwencji programu.¦V_"V Prac. Poligraf. UP PRL naklad 120+18 Cena 45 zl PL