PL111863B2 - System for contactless selection of programs - Google Patents

System for contactless selection of programs Download PDF

Info

Publication number
PL111863B2
PL111863B2 PL1977203050A PL20305077A PL111863B2 PL 111863 B2 PL111863 B2 PL 111863B2 PL 1977203050 A PL1977203050 A PL 1977203050A PL 20305077 A PL20305077 A PL 20305077A PL 111863 B2 PL111863 B2 PL 111863B2
Authority
PL
Poland
Prior art keywords
logic elements
programs
elements
ttl
inputs
Prior art date
Application number
PL1977203050A
Other languages
English (en)
Other versions
PL203050A1 (pl
Inventor
Cezary Wyszynski
Piotr Alejski
Original Assignee
Politechnika Poznanska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Politechnika Poznanska filed Critical Politechnika Poznanska
Priority to PL1977203050A priority Critical patent/PL111863B2/pl
Publication of PL203050A1 publication Critical patent/PL203050A1/pl
Publication of PL111863B2 publication Critical patent/PL111863B2/pl

Links

Landscapes

  • Logic Circuits (AREA)

Description

Przedmiotem wynalazku jest uklad do bezstykowego przelaczania programów przeznaczony do urzadzen elektronicznych, w których wykorzystuje sie dwustanowe elementy logiczne TTL.Znane sa w urzadzeniach elektronicznych multipleksery umozliwiajace selektywny wybór okreslonej grupy sygnalów i skierowanie ich do wspólnego odbiornika sygnalów. Do realizacji tych rozwiazan stosuje sie elementy logiczne TTL z otwartym kolektorem. Przyklady ukladów takich multiplekserów opublikowane zostaly w wy¬ dawnictwie Przemyslowego Instytutu Elektroniki pt. „Elementy pólprzewodnikowe. Uklady scalone. Zastoso¬ wania. Uklady cyfrowe." Zeszyt nr 1 z 1975 r. Wada tych ukladów jest duzy pobór pradu bez wzgledu na stan logiczny, w którym sie znajduje, oraz ograniczona ilosc wyjsc do osmiu, pracujacych na wspólny rezystor kolektorowy.Istota rozwiazania wedlug wynalazku polega na tym, ze do wejsc poszczególnych dwustanowych elemen¬ tów logicznych TTL podaje sie sygnaly wejsciowe, natomiast odpowiadajace sobie wyjscia tych dwustanowych elementów logicznych polaczone sa wspólnie z odbiornikiem sygnalów, zas jeden z zacisków zasilania kazdego elementu logicznego polaczony jest z jednym biegunem zródla napiecia popizez klucz elektroniczny sterowany selektorem sekwencji programu, a drugi z biegunów zródla napiecia kazdego elementujogicznego polaczony jest bezposrednio z drugim zaciskiem zasilania kazdego elementu logicznego.Zaleta ukladu jest latwosc konstruowania dowolnej liczby wybieranych programów, a podstawowym skut¬ kiem technicznym rozwiazania jest to, ze pozbawione zasilania elementy logiczne polaczone ze soba wyjsciami nie wywoluja zadnych obciazen i nie oddzialywuja na pozostale elementy logiczne, zarówno od strony wejscia jak i od strony wyjscia, przez co kazdy dwustanowy element logiczny realizuje funkcje elementu trój stanowego.Przyklad wykonania wynalazku uwidoczniono na rysunku, na którym fig. 1 przedstawia ogólny schemat ideowy ukladu, fig. 2 - schemat ukladu w zastosowaniu do dynamicznego odczytu stanu liczników BCG o po¬ jemnosci 9999 z wykorzystaniem elementów UCY7400.Do wejsc 1 dwustanowych elementów logicznych 2 TTL podaje sie sygnaly wejsciowe. Odpowiadajace sobie wyjscia dwustanowych elementów logicznych 2 polaczone sa wspólnie z odbiornikiem sygnalów 3. Jeden z zacisków zasilania kazdego elementu logicznego 2 polaczony jest z jednym biegunem zródla napiecia poprzez \2 111863. klucz elektroniczny 4 sterowany poprzez selektor 5 sekwencji programu, a drugi biegun zródla napiecia polaczo¬ ny jest bezposrednio do drugiego zacisku zasilania kazdego elementu logicznego.Na figurze 2 przedstawiono dynamiczny odczyt stanu liczników, wzglednie rejestrów. W ukladach tych do cyklicznego przekazywania informacji z wyjsc poszczególnych dekad 6 licznika 7 do ukladu ^dekodera 8 wyko¬ rzystuje sie, badz to uklady z otwartym kolektorem typu UCY7401, badz czterobitowe multipleksery UCY 74153, lub bramki AND-OR UCY 7453. Przy zastosowaniu sterowanych od strony zasilania bramek 9 UCY 7400 uzyskuje sie jednak uklad najprostszy i najoszczedniejszy pod wzgledem zuzycia pradu.W przypadku wykorzystania w ukladzie odczytu wyswietlaczy elektroluminescencyjnych 10 typu CQXP 74 zasilanych od strony anod napieciem 5 V o standardzie TTL, napiecie to musi byc na te wszystkie anody podawane cyklicznie i synchronicznie z momentami przekazywania informacji z danej dekady do dekodera.Istnieje wiec mozliwosc wykorzystania ukladów sterujacych anodami wyswietlaczy i pobierania z nich napiecia do zasilania odpowiednich elementów UCY 7400 tak, aby moment zalaczenia danej bramki, polaczonej z okres¬ lona dekada, byl zgodny z momentem pojawienia sie napiecia na anodzie wskaznika odpowiadajacego danej dekadzie.Uklad wedlug wynalazku znajduje zastosowanie miedzy innymi do bezstykowego przelaczania matryc w sterownikach wieloprogramowych oraz w czteromiejscowym displayu pracujacym na zasadzie multipleksu.Zastrzezenie patentowe Uklad do bezstykowego przelaczania programów zbudowany z dwustanowych elementów logicznych TTL, których wejscia stanowia wejscia ukladu, znamienny tym, ze odpowiadajace sobie wyjscia dwustano¬ wych elementów logicznych.(2) polaczone sa wspólnie z odbiornikiem sygnalów (3), zas kazdy z elementów logicznych (2) polaczony jest ze zródlem napiecia poprzez klucz elektroniczny (4) sterowany selektorem (5) sekwencji programu.¦V_"V Prac. Poligraf. UP PRL naklad 120+18 Cena 45 zl PL

Claims (1)

1. Zastrzezenie patentowe Uklad do bezstykowego przelaczania programów zbudowany z dwustanowych elementów logicznych TTL, których wejscia stanowia wejscia ukladu, znamienny tym, ze odpowiadajace sobie wyjscia dwustano¬ wych elementów logicznych.(2) polaczone sa wspólnie z odbiornikiem sygnalów (3), zas kazdy z elementów logicznych (2) polaczony jest ze zródlem napiecia poprzez klucz elektroniczny (4) sterowany selektorem (5) sekwencji programu. ¦V_"V Prac. Poligraf. UP PRL naklad 120+18 Cena 45 zl PL
PL1977203050A 1977-12-15 1977-12-15 System for contactless selection of programs PL111863B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL1977203050A PL111863B2 (en) 1977-12-15 1977-12-15 System for contactless selection of programs

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL1977203050A PL111863B2 (en) 1977-12-15 1977-12-15 System for contactless selection of programs

Publications (2)

Publication Number Publication Date
PL203050A1 PL203050A1 (pl) 1979-07-30
PL111863B2 true PL111863B2 (en) 1980-09-30

Family

ID=19986272

Family Applications (1)

Application Number Title Priority Date Filing Date
PL1977203050A PL111863B2 (en) 1977-12-15 1977-12-15 System for contactless selection of programs

Country Status (1)

Country Link
PL (1) PL111863B2 (pl)

Also Published As

Publication number Publication date
PL203050A1 (pl) 1979-07-30

Similar Documents

Publication Publication Date Title
US3728534A (en) Constructable logic system
PL111863B2 (en) System for contactless selection of programs
US2913704A (en) Multiple emitter matrices
US3100294A (en) Time-division multiplexer
US3558934A (en) Apparatus for sensing magnetic signals
US3411019A (en) Electronic converter and switching means therefor
GB1482114A (en) Bistable trigger stages
EP0385482B1 (en) Input switching device used in a logic mos integrated circuit
US3321632A (en) Two-state radiant energy actuated circuits
US3774235A (en) Alternating current static control system
SU853646A1 (ru) Устройство дл индикации
US3121804A (en) Pulse counter employing parallel feed input with external gating to control sequencing
CN217739293U (zh) 可配置的电压检测电路
RU2098768C1 (ru) Устройство индикации
SU907805A1 (ru) Логический элемент и-или-и/и-или-и-не
JP2508085B2 (ja) Icカ−ド
SU507945A1 (ru) Многостабильна пересчетна схема
PL75582B2 (pl)
Tandon et al. AVR Development Board
SU372693A1 (ru) Комбинационный логический элемент
SU1045385A1 (ru) Коммутатор
PL171534B1 (pl) Mikroprocesorowy pozycjoner do sterowania położeniem czaszy anteny satelitarnej
US3153777A (en) Superconductive element
CS215530B1 (cs) Zapojení obvodů pro vzájemnou kontrolu libovolného počtu analogových veličin
CS263681B1 (cs) Zapojenipro beztransformátorovéovládánipůleni zdrojové souztavy

Legal Events

Date Code Title Description
LAPS Decisions on the lapse of the protection rights

Effective date: 20080818