PL110078B1 - Apparatus for measuring square root of the mean square of the electric signal instantaneous value,for any predetermined time periods - Google Patents

Apparatus for measuring square root of the mean square of the electric signal instantaneous value,for any predetermined time periods Download PDF

Info

Publication number
PL110078B1
PL110078B1 PL18649276A PL18649276A PL110078B1 PL 110078 B1 PL110078 B1 PL 110078B1 PL 18649276 A PL18649276 A PL 18649276A PL 18649276 A PL18649276 A PL 18649276A PL 110078 B1 PL110078 B1 PL 110078B1
Authority
PL
Poland
Prior art keywords
output
input
control
inputs
signal
Prior art date
Application number
PL18649276A
Other languages
Polish (pl)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL18649276A priority Critical patent/PL110078B1/en
Publication of PL110078B1 publication Critical patent/PL110078B1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Przedmiotem wynalazku jest urzadzenie do po¬ miaru pierwiastka ze sredniego kwadratu chwilo¬ wej wartosci sygnalu elektrycznego za dowolnie za¬ dane interwaly czasowe, pozwalajace np. na reje¬ strowanie przebiegu wartosci skutecznej w zalez¬ nosci od czasu dla przebiegów zwarciowych.Wynalazek dotyczy metrologii, w szczególnosci miernictwa elektrycznego. W znanym z polskiego opisu patentowego nr 97971 ukladzie, do zacisków wejsciowych dolaczony jest kwadrator oraz jedno z wejsc ukladu sterujacego, zas wyjscie kwadra- tora — poprzez pierwszy klucz elektroniczny — dolaczone jest do jednego z wejsc integratora glównego, którego wyjscie zlaczone jest z wej¬ sciem komparatora o wyjsciu dolaczonym do dru¬ giego z wejsc ukladu sterujacego. Niezaleznie od tego, zródlo ujemnego napiecia odniesienia — po¬ przez drugi klucz elektroniczny — jest zlaczone z wejsciem pierwszego integratora pomocniczego.Wyjscie jego — poprzez trzeci klucz elektroniczny — jest dolaczone do wejscia drugiego integratora pomocniczego, którego wyjscie — poprzez czwar¬ ty klucz elektroniczny — przylaczone jest do dru¬ giego wejscia integratora glównego. Zaciski wyj¬ sciowe wyprowadzone sa z glównego wyjscia ukla¬ du sterujacego, natomiast pozostale wyjscia ukla¬ du sterujacego polaczone sa odpowiednio z wej¬ sciami sterujacymi wszystkich integratorów i klu¬ czy elektronicznych.Konwencjonalne ustroje mierników wartosci 10 15 20 25 30 skutecznej wykazuja tak dlugi czas usredniania kwadratu chwilowej wartosci sygnalu elektrycz¬ nego, ze nadaja sie jedynie do badania przebie¬ gów stacjonarnych. Wady tej nie posiadaja reje¬ stratory wartosci chwilowej przebiegów elektrycz¬ nych np. oscylografy. Natomiast otrzymanie zada¬ nego wyniku wymaga przeprowadzenia zmudnego opracowania zapisanego rejestrogramu, a osiagal¬ na dokladnosc jest niewielka; uchyby sa rze¬ du ±10%.Celem wynalazku jest opracowanie urzadzenia do pomiaru pierwiastka ze sredniego kwadratu chwilowej wartosci sygnalu elektrycznego za do¬ wolnie zadane interwaly czasowe, które zapewni dobra proporcjonalnosc i dokladnosc charaktery¬ styki mirniczej, a jednoczesnie realizuje usrednie¬ nie dokladnie w zadanym interwale czasowym.Waznym jest przy tym, by wynik pomiaru byl wydawany podczas trwania nastepnego inter¬ walu.Postawiony cel zostal osiagniety przez to, ze wyjscie bloku wejsciowego o kwadratowej charak¬ terystyce przetwarzania jest przylaczone równo¬ legle do wejsc glównych dwóch bloków pomiaro¬ wych, których wyjscia sa dolaczone do dwóch wejsc glównego funktora sumy logicznej, maja¬ cego wyjscie doprowadzone do zacisków wyjscia glównego urzadzenia. Wejscie sygnalu zadajacego jest dolaczone do wejscia sterujacego jednego z bloków pomiarowych bezposrednio, zas przez in- 110 078s* 15 20 25 wertor polaczone jest z Wejsciem sterujacym dru¬ giego z bloków pomiarowych. W kazdym z blo¬ ków pomiarowych wyjscie klucza elektronicznego jest zlaczone z jednym?^. aaci^6w-wej&ciowycl^ ^ analogowego czlonu sumujacego dolaczonego do , glównego wejscia integratora glównego o wyjsciu przylaczonym do wejscia komparatora. Czlon ste¬ rujacy bloku pomiarowego posiada dwa wejscia — sterujace, bedace wejsciem sterujacym caly blok oraz wejscie informacyjnie, polaczone z wyjsciem komparatora, Czlonten posiada wyjscia sterujace: ftffcFwszH;bodace wyjscijfem glównym calego bloku pomiarowego, oraz drugie, trzecie i czwarte.Wyjscie sterujace .drugie jest dolaczone równo¬ legle do wejscia sterujacego klucza elektroniczne¬ go oraz pierwszego wejscia sterujacego generato¬ ra sygnalu pomocniczego. Wyjscie sterujace trzecie jest dolaczone do drugiego wejscia sterujacego generatora sygnalu pomocniczego. Natomiast wyj¬ scie sterujace czwarte Jest polaczone równolegle z wejsciem sterujacym integratora glównego oraz trzecim wejsciem sterujacym generatora sygnalu pomocniczego, którego wyjscie jest dolaczone do jednego z wejsc funktora sumy logicznej.Czlon sterujacy bloku pomiarowego ma wejscie sterujace, które — poprzez uklad posredniczacy — jest dolaczone równolegle do wyjscia steruja¬ cego-drugiego a—takze do jednego z zacisków funktora sumy logicznej oraz do wejscia negu¬ jacego funktora iloczynu logicznego. Wejscie in¬ formacyjne czlonu sterujacego jest polaczone równolegle do drugiego z zacisków funktora su¬ my logicznej oraz do wejscia zwyczajnego fun¬ ktora iloczynu logicznego. Wyjscie funktora sumy logicznej stanowi wyjscie sterujace trzecie, na¬ tomiast wyjscie funktora iloczynu logicznego sta¬ nowi wyjscie sterujace czwarte. Równolegle do tego wyjscia jest dolaczony uklad dopasowujacy, którego wyjscie stanowi wejscie sterujace pierwsze.Generator sygnalu pomocniczego bloku pomia¬ rowego ma sterowane dwustanowe zródlo sygna¬ lu elektrycznego o wyjsciu polaczonym do glów¬ nego wejscia integratora pomocniczego, którego wyjscie jest dolaczone do wejscia zadajacego wartosc wspólczynnika przetwarzania przetworni¬ ka czasu na sygnal elektryczny, majacego wyjscie dolaczone do jednego z wejsc analogowego czlonu sumujacego. Wejscia sterujace dwustanowego zródla sygnalu elektrycznego, integratora pomoc¬ niczego oraz przetwornika czasu na sygnal elek¬ tryczny stanowia odpowiednio pierwsze, drugie i trzecie wejscie sterujace generatora sygnalu po¬ mocniczego.Przedmiot wynalazku jest przedstawiony sche¬ matycznie w przykladowym wykonaniu na rysun¬ ku, na którym fig. 1 przedstawia urzadzenie w schemacie blokowym, fig. 2 — blok pomiaro¬ wy, fig. 3 — czlon sterujacy, a fig. 4 — generator sygnalu pomocniczego.Jak pokazano na fig. 1 wejscie 1 badanego sy¬ gnalu jest dolaczone do wejscia bloku wejsciowe¬ go 2 o kwadratowej charakterystyce ' przetwarza¬ nia. Wyjscie 3 tego bloku 2 polaczone jest równo¬ legle do wejsc glównych obu bloków pomiarowych ^ 35 40 45 50 55 60 4, których wyjscia sa |io^<^di^ ^^ b)^ y^^ glównego funktora sunjy logicznej",5^*£ia~jacego wyjscie doprowadzone |o zacisl^^ £*.¦ tftajiowia- ¦tflyrh wyjscte glówoe iirgadzenia. Wejscie 7 sygna¬ lu zadajacego jest dolaczone do wejscia bloku for¬ mujacego 8, którego wyjscie 9 ^dola^one jest do wejscia sterujacego jednego z,^^^||^^^miaro- -wych :4 bezposrednio, zas z Mj^^il^^^ijacym drugiego z bloków pora$arowyo&;,'$:' poprzez szeregowo wlaczony inwerter\ljbV^-.Na fig. 2 wejscie glówne klucza elScfronicznego 11 jest dolaczone do wejscia 3 bloku wejsciowego *£ a Wyjscie klucza elektronicznego 11 jest zlaczo¬ ne z jednym z zacisków wejsciowych analogowe¬ go czlonu sumujacego 12, który ma wyjscie dola¬ czone do glównego wejscia integratora glównego 13 o wyjsciu przylaczonym "do wejscia kompara¬ tora 14. Wyjscie komparatora 14 je5£ dolaczone do wejscia informacyjnego 15 czlonu sterujacego 16, którego zaciski 17 stanowia wejscie sterujace. Za¬ ciski 18 sa wyjsciem bloku pomiarowego 4 i stano¬ wia wyjscie sterujace i sa one przylaczone do od¬ powiednich wejsc generatora sygnalu pomocnicze¬ go 22, a oprócz tego Wyjscie 19, stanowiace drugie wyjscie sterujace, jest zlaczone z wejsciem steru¬ jacym klucz elektroniczny 11. Wyjscie 20, stano¬ wiace trzecie wyjscie sterujace, jest dolaczone do wejscia sterujacego integratora glównego 13, .któ¬ rego wspólczynnik przetwarzania jest zerowy dla Jednej z wartosci sygnalu logicznego na wejsciu sterujacym, natomiast dla drugiej z wartosci tego sygnalu jest rózny od zera.W czlonie sterujacym 16 przedstawionym na fig. 3, zaciski 17 wejscia sterujacego sa polaczone — poprzez uklad posredniczacy 23 — do wyjscia 19 czlonu sterujacego 16, jak równiez do jednego z wejsc funktora sumy logicznej 24, którego dru¬ gie wejscie jest polaczone z wejsciem informa¬ cyjnym 15. Wyjscie funktora sumy logicznej 24 jest dolaczone do wyjscia 20, stanowiacego trzecie wyjscie sterujace, czlonu sterujacego 16. Wejscie negujace funktora iloczynu logicznego 25 jest po¬ laczone z wyjsciem ukladu posredniczacego 23, a wejscie zwyczajne tego funktora 25 zlaczone jest z wejsciem informacyjnym 15. Z wyjscia fun¬ ktora iloczynu logicznego 25 jest wyprowadzone wyjscie 21, stanowiace drugie wyjscie sterujace, bezposrednio, zas wyjscie 18, stanowiace pierwsze wyjscie sterujace, posrednio, poprzez czlon dopa¬ sowujacy 28.Jak pokazano na fig. 4 w generatorze sygnalu pomocniczego wyjscie sterowanego dwustanowego zródla sygnalu elektrycznego 27 jest polaczone z glównym wejsciem integratora pomocniczego 28, którego wyjscie jest dolaczone do wejscia zada¬ jacego wartosc wspólczynnika przetwarzania prze¬ twornika 29 czasu na sygnal elektryczny. Jego Wyjscie jest' dolaczone jdo jednego z zacisków wej¬ sciowych analogowego czlonu sumujacego 12, na¬ tomiast wejscia sterujace dwustanowego zródla sygnalu elektrycznego 27, integratora pomocnicze¬ go 28 oraz przetwornika 29 stanowia odpowiednio pierwsze, drugie i trzecie wejscia sterujace i sa odpowiednio dolaczone do wyjsc sterujacych dru¬ giego, trzeciego i czwartego 19, 20 i 21 czlonu ste-rajacego 16. Wartosc sygnalu wyjsciowego lub wspólczynnika przetwarzania elementów 27-^0 jest zerowa dla jednej z wartosci sygnalu logicz¬ nego na odpowiednim wejsciu sterujacym, nato¬ miast dla drugie} jest rózna od zera.-Dzialanie urzadzenia jest nastepujace. W: pierw¬ szym etapie pomiarowym nastepuje zerowanie inte¬ gratora glównego 13 oraz generatora sygnalu po¬ mocniczego 22. Z poczatkiem drugiego etapu naste¬ puje calkowanie kwadratu chwilowej wartosci syg¬ nalu wejsciowego w integratorze glównym 13, a jednoczesnie na wyjsciu integratora pomocnicze¬ go 28 wytwarzany jest sygnal proporcjonalny do czasu trwania tego etapu. W trzcim etapie sygnal wyjsciowy sterowanego dwuetapowego zródla syg¬ nalu elektrycznego 27 staje sie równy zeru, w zwiazku z czym na wyjsciu integratora pomoc¬ niczego 28 utrzymuje sie zapamietana sygnal, o wartosci proporcjonalnej do czasu trwfcnia dru¬ giego etapu. Sygnal ten zadaje wartosc yfspólczyn- nika przetwarzania w przetworniku czalu na sy¬ gnal elektryczny 29. Znak tego sygnalu Jest .prze¬ ciwny do znaku sygnalu wyjsciowego z bloku wejsciowego 2. W etapie trzeSm klucz elektronicz¬ ny 11 Jest otwarty, ana wejscie integratora glów¬ nego 13 podawany jest -^ poprzez analogowy czlon symujacy 12 — sygnal wyjsciowy generato¬ ra sygnalu pomocniczego 22. W zwiazku z tym sy¬ gnal wyjsciowy integratora glównego 13 maleje z kwadratem czasu, jaki mija od poczatku trze¬ ciego etapu. Wspólczynnik proporcjonalnosci jest liniowo zalezny od czasu trwania drugiego etapu.Z chwila osiagniecia zerowej wartosci sygnalu na wyjsciu integratora glównego 13 nastepuje zmia¬ na stanu komparatora 14, co wywoluje zakoncze¬ nie trzeciego etapu i jednoczesnie zapoczatkowuje pierwszy etap nastepnego cyklu pomiarowego.Wyzej przedstawione dzialanie dotyczy kazdego z bloków pomiarowych 4 z tym, ze ich funkcjono¬ wanie jest przesuniete w czasie tak, iz poczatek drugiego etapu w jednym z bloków pomiarowych wypada w chwili rozpoczecia trzeciego etapu w drugim z bloków. Czas trwania trzeciego etapu stanowi proporcjonalna miare pierwiastka srednie¬ go kwadratu sygnalu wejsciowego za czas trwa¬ nia drugiego etapu. Czas trwania drugiego etapu jest zadawany za pomoca elektrycznego sygnalu zadajacego, którym w szczególnym przypadku mo¬ ze byc sygnal wejsciowy. Jezeli równoczesnie blok formujacy 8 reaguje na jednoznakowe przejscia przez wartosc zerowa, to wówczas wynik prze¬ twarzania jest proporcjonalny do prawdziwej war¬ tosci skutecznej sygnalu wejsciowego za pojedyn¬ czy okres. Wynik ten jest wyprowadzany z urza¬ dzenia w czasie trwania nastepnego okresu syg¬ nalu wejsciowego.Urzadzenie wedlug wynalazku, realizujac po¬ stawiony cel, zapewnia uzyskiwanie dobrej do¬ kladnosci i liniowosci charakterystyki mierniczej, a jednoczesnie daje szybkosc pomiaru, nieosiagal¬ na dla rozwiazan konwencjonalnych.Przedmiot wynalazku znajduje zastosowanie w pomiarach pierwiastka ze sredniego kwadratu chwilowej wartosci sygnalu elektrycznego za do¬ wolnie zadane interwaly czasowe.Zastrzezenia patentowe 1. Urzadzenie do pomiaru pierwiastka ze sred¬ niego kwadratu chwilowej wartosci sygnalu elek- 5 trycznego za dowolnie zadane interwaly czasowe, w którym wejscie badanego sygnalu dolaczone jest do wejscia bloku o kwadratowej charaktery¬ styce przetwarzania, a uklad pomiarowy zawiera na wejsciu klucz elektroniczny dolaczony do jed- jp nego z wejsc integratora glównego o wyjsciu zla¬ czonym z wejsciem komparatora, którego wyjscie przylaczone jest do jednego z wejsc czlonu steru¬ jacego, znamienne tym, ze do wyjscia (3) bloku wejsciowego (2) o kwadratowej charakterystyce 15 przetwarzanie przylaczone sa równolegle wejscia , glówne dwóch bloków pomiarowych (4), których wyjscia dolaczone sa do obu wejsc funktora su- ... my logicznej (5) majacego wyjscie doprowadzone | do \zacisków (6) stanowiacych wyjscie glówne jq urzadzenia, natomiast wejscie (7) sygnalu zadaja¬ cego dolaczone jest do wejscia bloku formujace- ^ ^ go (8), którego wyjscie (9) dolaczone jest do wej¬ scia sterujacego jednego z bloków pomiarowych (4) bezposrednio, zas poprzez inwerter (10) pola- 25 czone Jest z wejsciem sterujacym drugiego z blo¬ ków pomferowych (4). 2. Urzadzenie wedlug zastrz. 1, znamienne tymf ze w czlonie pomiarowgym wyjscie klucza elektro¬ nicznego (11) zlaczone jest z jednym z zacisków 30 wejsciowych analogowego czlonu sumujacego (12), o wyjsciu dolaczonym do glównego wejscia inte¬ gratora glównego (13), którego wejscie sterujace polaczone jest z wyjsciem sterujacym (20) czlonu sterujacego (16), w którym zaciski (17) stanowia 35 wejscie sterujace, a zaciski (18) sa wyjsciem z blo¬ ku pomiarowego (4) i stanowia wyjscie sterujace pierwsze, natomiast zaciski (19, 20, 21) czlonu ste¬ rujacego (16) stanowia odpowiednio drugie, trze¬ cie i czwarte wyjscia sterujace i sa przylaczone 40 do odpowiednich wejsc generatora sygnalu po¬ mocniczego (22), a oprócz tego wyjscie (19), stano- nowiace drugie wyjscie sterujace, jest zlaczone z wyjsciem sterujacym klucz elektroniczny (11), przy czym wspólczynnik przetwarzania integrato- '45 ra glównego (13) jest zerowy dla jednej z wartosci sygnalu logicznego na wejsciu sterujacym, nato¬ miast dla drugiej z wartosci tego sygnalu jest rózny od zera. 3. Urzadzenie wedlug zastrzezenia 2, znamienne M tym, ze w czlonie sterujacym (16), zaciski (17) wej¬ scia sterujacego polaczone sa poprzez uklad po¬ sredniczacy (23) do wyjscia (18) czlonu sterujacego (16), stanowiac drugie wyjscie sterujace, jak rów¬ niez — do jednego z wejsc funktora sumy logicz- 55 nej (24), którego drugie wejscie polaczone jest z wejsciem informacyjnym (25), a wyjscie dolaczo- ¦""¦¦ ne jest do wyjscia (20) czlonu sterujacego (16), sta¬ nowiacego trzecie wyjscie, sterujace, natomiast wejscie negujace funktora iloczynu logicznego (25) W polaczone jest z wyjsciem ukladu posredniczacego (23) a wejscie zwyczajne funktora iloczynu logicz¬ nego (25), zlaczone jest z wejsciem informacyj¬ nym (15), przy czym z wyjscia funktora iloczynu logicznego (25) wyprowadzone jest wyjscie (21), ^ stanowiace czwarte wyjscie sterujace, bezposred-110 078 nio, zas pierwsze wyjscie (18) — poprzez czlon do¬ pasowujacy (26). 4. Urzadzenie wedlug zastrz. 2, znamienne tym, ze w generatorze sygnalu pomocniczego wyjscie sterowanego dwustanowego zródla sygnalu elek¬ trycznego (27) polaczone jest z glównym wej¬ sciem integratora pomocniczego (28), którego wyj¬ scie dolaczone jest do wejscia zadajacego war¬ tosc wspólczynnika przetwarzania przetwornika (29) czasu na sygnal elektryczny, którego wyjscie dolaczone jest do jednego z zacisków wejsciowych 8 10 analogowego czlonu sumujacego (12), natomiast wejscia sterujace dwustanowego zródla sygnalu elektrycznego (27), integratora pomocniczego (28) oraz przetwornika (29), stanowiac odpowiednio pierwsze, drugie i trzecie wejscia sterujace, sa dolaczone odpowiednio do wyjsc sterujacych dru¬ giego, trzeciego i czwartego (19—21) czlonu steru¬ jacego (16), przy cz^m wartosc sygnalu wyjscio¬ wego lub wspólczynnika przetwarzania elementów (27—29) jest zerowa dla jednej z wartosci sygnalu logicznego na odpowiednim wejsciu sterujacym, natomiast dla drugiej — jest rózna od zera. fin 1 Fiq2110 078 47 *3 7" 8 19 1S & & 2 Fig.3 ml %4 PLThe subject of the invention is a device for measuring the root of the mean square of the instantaneous value of the electrical signal for any given time intervals, allowing e.g. for recording the course of the effective value depending on the time for short-circuit waveforms. The invention relates to metrology, in particular electrical metrology. In the system known from the Polish patent description No. 97971, a quadrator and one of the control system inputs are connected to the input terminals, and the quadratic output - through the first electronic key - is connected to one of the main integrator inputs, the output of which is connected to the input is a comparator with an output connected to the second input of the control circuit. Regardless of this, the source of the negative reference voltage - via the second electronic key - is connected to the input of the first auxiliary integrator. Its output - through the third electronic key - is connected to the input of the second auxiliary integrator, the output of which - through the fourth electronic key - it is connected to the second input of the main integrator. The output terminals are derived from the main output of the control circuit, while the remaining outputs of the control circuit are connected to the control inputs of all integrators and electronic keys, respectively. Conventional systems of 10 15 20 25 30 effective meters show such a long time of averaging the square of the instantaneous value of the electrical signal, which is only suitable for studying stationary waveforms. This disadvantage is not present in recorders of the instantaneous value of electric waveforms, eg oscillographs. On the other hand, to obtain the desired result, it is necessary to carry out a laborious preparation of the recorded record, and the accuracy achieved is small; The deviations are in the order of ± 10%. The aim of the invention is to develop a device for measuring the root of the mean square of the instantaneous value of the electrical signal for freely set time intervals, which will ensure good proportionality and accuracy of the myrrhic characteristic, and at the same time perform averaging accurately It is important that the measurement result is output during the next interval. The set goal is achieved by the fact that the output of the input block with square processing characteristics is connected parallel to the inputs of the main two measuring blocks. ¬ the outputs of which are connected to the two inputs of the main functor of logical sum, having an output connected to the output terminals of the main device. The reference signal input is connected to the control input of one of the measuring blocks directly, and through the other 110 078s * 15 20 25 vertor it is connected to the control input of the second measuring block. In each of the measuring blocks, the output of the electronic key is connected to one of the measuring blocks. aaci ^ 6w-input & cpc. ^ ^ analog summing member connected to the main integrator input with the output connected to the comparator input. The control part of the measuring block has two inputs - the control input, which is the control input for the entire block, and the information input, connected to the comparator output, the component has control outputs: ftffcFwszH; stimulus at the main output of the entire measuring block, and second, third and fourth control outputs. the second is connected in parallel to the control input of the electronic key and the first control input of the auxiliary signal generator. The third control output is connected to the second control input of the auxiliary signal generator. On the other hand, the fourth control output is connected in parallel with the control input of the main integrator and the third control input of the auxiliary signal generator, the output of which is connected to one of the inputs of the logic sum functor. The control module of the measuring block has a control input, which - via the intermediate circuit - is connected parallel to the output of the control-second and - also to one of the terminals of the logical sum functor and to the input of the negative functor of the logical product. The information input of the control element is connected in parallel to the other of the terminals of the logic functor and to the input of the ordinary logical product functor. The output of the logical sum functor is the third control output, while the output of the logical product functor is the fourth control output. Parallel to this output, a matching circuit is connected, the output of which is the control input 1. The signal generator of the auxiliary measuring block has a controlled binary electrical signal source with an output connected to the main input of the auxiliary integrator, whose output is connected to the command input a factor for converting a time converter to an electrical signal having an output connected to one of the inputs of an analog summing element. The control inputs of the binary source of the electric signal, the auxiliary integrator and the time-to-electric signal converter constitute the first, second and third control inputs of the auxiliary signal generator, respectively. The subject of the invention is schematically illustrated in an exemplary embodiment in the drawing, in which Fig. 1 shows the device in a block diagram, Fig. 2 - a measuring block, Fig. 3 - a control unit, and Fig. 4 - an auxiliary signal generator. As shown in Fig. 1, the input 1 of the tested signal is connected to the input of the input block 2 with a square processing characteristic. The output 3 of this block 2 is connected parallel to the main inputs of both measuring blocks ^ 35 40 45 50 55 60 4, the outputs of which are | io ^ <^ di ^ ^^ b) ^ y ^^ of the main logical function ", 5 ^ * Its output connected | to the terminal ^^ £ * .¦ tftaiowia- ¦tflyrh output of the head of the setter. Input 7 of the command signal is connected to the input of the formatting block 8, the output of which is 9 ^ lower ^ it is the control input of one of the, ^^^ || ^^^ measured values: 4 directly, while with Mj ^^ il ^^^ of the second of the time blocks $ arowyo &;, '$:' through the series connected inverter \ ljbV ^ - In Fig. 2, the main input of the electronic key 11 is connected to the input 3 of the input block and the output of the electronic key 11 is connected to one of the input terminals of the analog summing element 12, which has an output connected to the main input of the main integrator 13 with the output connected "to the input of the comparator 14. Output of the comparator 14 is connected to the information input 15 of the rudder terminal 16, whose terminals 17 are the control input. Terminals 18 are the output of the measuring block 4 and constitute the control output and are connected to the corresponding inputs of the auxiliary signal generator 22, and besides, the Output 19, being the second control output, is connected to the key control input. electronic 11. Output 20, the third control output, is connected to the control input of the main integrator 13, where the processing factor is zero for one of the logic values on the control input, while for the other, the value of this signal is different from In the control unit 16 shown in Fig. 3, the control input terminals 17 are connected - via the intermediate circuit 23 - to the output 19 of the control element 16, as well as to one of the inputs of the logical sum functor 24, the second input of which is connected to the information input 15. The output of the logical sum functor 24 is connected to the output 20, which is the third control output, of the control element 16 The input negating the logical product functor 25 is connected with the output of the intermediate system 23, and the ordinary input of this functor 25 is connected with the information input 15. From the output of the logical product functor 25 there is output 21, which constitutes the second control output, directly, and the output 18, constituting the first control output, indirectly, through the matching element 28. As shown in Fig. 4 in the auxiliary signal generator, the output of the controlled binary source of the electric signal 27 is connected to the main input of the auxiliary integrator 28, the output of which is connected to the input the value of the conversion factor of the time converter 29 into an electric signal. Its Output is connected to one of the input terminals of the analog summing element 12, while the control inputs of the binary electric signal source 27, auxiliary integrator 28 and converter 29 constitute the first, second and third control inputs, respectively, and are respectively connected to of the control outputs of the second, third and fourth 19, 20 and 21 of the control stage 16. The value of the output signal or the processing factor of the elements 27-0 is zero for one of the logic values on the corresponding control input, while for the second} is non-zero. -The device operation is as follows. In: the first measuring step, the main integrator 13 and the auxiliary signal generator 22 are reset. At the beginning of the second step, the square of the instantaneous value of the input signal is integrated into the main integrator 13, and at the same time at the output of the auxiliary integrator. 28, a signal proportional to the duration of this step is produced. In the third stage, the output of the controlled two-stage electrical signal source 27 becomes zero, so that the output of the auxiliary integrator 28 maintains a stored signal proportional to the duration of the second stage. This signal sets the value of the conversion factor in the signal converter 29. The sign of this signal is opposite to the sign of the output signal from the input block 2. In the third step, the electronic key 11 is open, an input of the head integrator 13 is fed - via an analog simulator 12 - the output of the auxiliary signal generator 22. Accordingly, the output of the main integrator 13 decreases with the square of the time elapsed since the beginning of the third stage. The proportionality factor is linearly dependent on the duration of the second stage. As soon as the signal value at the output of the main integrator 13 is reached, the comparator 14 changes state, which causes the end of the third stage and at the same time initiates the first stage of the next measurement cycle. each of the measuring blocks 4, but their operation is deferred in time, so that the beginning of the second stage in one of the measuring blocks falls at the beginning of the third stage in the other block. The duration of the third stage is a proportional measure of the root of the mean square of the input signal over the duration of the second stage. The duration of the second stage is set by means of an electrical set point, which in a particular case may be an input signal. If simultaneously the forming block 8 responds to single-character zero crossings, then the processing result is proportional to the true RMS value of the input signal for a single period. This result is derived from the device during the next period of the input signal. The device according to the invention, by fulfilling the set goal, ensures obtaining good accuracy and linearity of the measuring characteristic, and at the same time gives a measurement speed unattainable for the solutions. The subject of the invention is used in measuring the root of the mean square of the instantaneous value of an electric signal for any given time intervals. Patent Claims 1. A device for measuring the root of the square of the instantaneous value of an electrical signal for any given time intervals, in which the input of the tested signal is connected to the input of a block with a square processing characteristic, and the measuring system contains an electronic key connected to one of the inputs of the main integrator with an output connected to the input of the comparator, the output of which is connected to one from the inputs of the rudder member ego, characterized in that to the output (3) of the input block (2) with a square characteristic, the processing is connected in parallel with the inputs, the main two measuring blocks (4), the outputs of which are connected to both inputs of the logical sum functor ( 5) having the output fed | to the terminals (6) constituting the main output of the device, while the input (7) of the set signal is connected to the input of the forming block (8), whose output (9) is connected to the control input of one of the blocks (4) directly, while it is connected via the inverter (10) to the control input of the second of the pump blocks (4). 2. Device according to claim 1, characterized by the fact that in the measuring section the output of the electronic key (11) is connected to one of the input terminals 30 of the analog summing element (12), with the output connected to the main input of the main integrator (13), the control input of which is connected to with the control output (20) of the control element (16), in which the terminals (17) constitute the control input, and the terminals (18) are the output from the measuring block (4) and constitute the first control output, while the terminals (19, 20 21) of the control unit (16) are the second, third and fourth control outputs, respectively, and are connected to the corresponding inputs of the auxiliary signal generator (22), and in addition to the output (19), constituting the second output is connected to the control output electronic key (11), the main integrator -45 processing factor (13) is zero for one of the values of the logic signal on the control input, and for the other value of the signal alu is not zero. 3. Device according to claim 2, characterized by the fact that in the control element (16), the control input terminals (17) are connected via the intermediate circuit (23) to the output (18) of the control element (16), constituting the second a control output, as well as to one of the inputs of the logical sum functor (24), the second input of which is connected to the information input (25), and the output is connected to the output (20) the control element (16), constituting the third control output, while the negating input of the logical product functor (25) W is connected with the output of the intermediate system (23) and the ordinary input of the logical product functor (25) is connected with the information input ¬ (15), where the output (21) is derived from the output of the logical product functor (25), constituting the fourth control output, directly 110 078, and the first output (18) - through the matching member (26) . 4. Device according to claim 2. A method according to claim 2, characterized in that in the auxiliary signal generator the output of the controlled binary source of the electric signal (27) is connected to the main input of the auxiliary integrator (28), the output of which is connected to the input setting the value of the conversion factor of the converter ( 29) time for the electric signal, the output of which is connected to one of the input terminals 8 of the analog summing element (12), and the control inputs of the two-state electric signal source (27), the auxiliary integrator (28) and the converter (29), are respectively the first , the second and third control inputs are connected to the control outputs of the second, third and fourth (19-21) control stage (16), respectively, with some of the output signal or component processing factor (27-29) ) is zero for one of the logic values on the corresponding control input, and for the other - it is different from zero. fin 1 Fiq2110 078 47 * 3 7 "8 19 1S & & 2 Fig. 3 ml% 4 PL

Claims (4)

Zastrzezenia patentowe 1. Urzadzenie do pomiaru pierwiastka ze sred¬ niego kwadratu chwilowej wartosci sygnalu elek- 5 trycznego za dowolnie zadane interwaly czasowe, w którym wejscie badanego sygnalu dolaczone jest do wejscia bloku o kwadratowej charaktery¬ styce przetwarzania, a uklad pomiarowy zawiera na wejsciu klucz elektroniczny dolaczony do jed- jp nego z wejsc integratora glównego o wyjsciu zla¬ czonym z wejsciem komparatora, którego wyjscie przylaczone jest do jednego z wejsc czlonu steru¬ jacego, znamienne tym, ze do wyjscia (3) bloku wejsciowego (2) o kwadratowej charakterystyce 15 przetwarzanie przylaczone sa równolegle wejscia , glówne dwóch bloków pomiarowych (4), których wyjscia dolaczone sa do obu wejsc funktora su- ... my logicznej (5) majacego wyjscie doprowadzone | do \zacisków (6) stanowiacych wyjscie glówne jq urzadzenia, natomiast wejscie (7) sygnalu zadaja¬ cego dolaczone jest do wejscia bloku formujace- ^ ^ go (8), którego wyjscie (9) dolaczone jest do wej¬ scia sterujacego jednego z bloków pomiarowych (4) bezposrednio, zas poprzez inwerter (10) pola- 25 czone Jest z wejsciem sterujacym drugiego z blo¬ ków pomferowych (4).Claims 1. A device for measuring the square root of the instantaneous value of an electric signal for arbitrarily set time intervals, in which the input of the tested signal is connected to the input of a block with a square processing characteristic, and the measuring system includes a key at the input electronic connected to one of the inputs of the main integrator with the output connected to the input of the comparator, the output of which is connected to one of the inputs of the control element, characterized in that to the output (3) of the input block (2) with a square characteristic 15 processing are connected in parallel the inputs, the main of two measuring blocks (4) whose outputs are connected to both inputs of the logical sum functor ... to the terminals (6) constituting the main output of the device, while the input (7) of the set signal is connected to the input of the forming block (8), whose output (9) is connected to the control input of one of the blocks (4) directly, while it is connected via the inverter (10) to the control input of the second of the pump blocks (4). 2. Urzadzenie wedlug zastrz. 1, znamienne tymf ze w czlonie pomiarowgym wyjscie klucza elektro¬ nicznego (11) zlaczone jest z jednym z zacisków 30 wejsciowych analogowego czlonu sumujacego (12), o wyjsciu dolaczonym do glównego wejscia inte¬ gratora glównego (13), którego wejscie sterujace polaczone jest z wyjsciem sterujacym (20) czlonu sterujacego (16), w którym zaciski (17) stanowia 35 wejscie sterujace, a zaciski (18) sa wyjsciem z blo¬ ku pomiarowego (4) i stanowia wyjscie sterujace pierwsze, natomiast zaciski (19, 20, 21) czlonu ste¬ rujacego (16) stanowia odpowiednio drugie, trze¬ cie i czwarte wyjscia sterujace i sa przylaczone 40 do odpowiednich wejsc generatora sygnalu po¬ mocniczego (22), a oprócz tego wyjscie (19), stano- nowiace drugie wyjscie sterujace, jest zlaczone z wyjsciem sterujacym klucz elektroniczny (11), przy czym wspólczynnik przetwarzania integrato- '45 ra glównego (13) jest zerowy dla jednej z wartosci sygnalu logicznego na wejsciu sterujacym, nato¬ miast dla drugiej z wartosci tego sygnalu jest rózny od zera.2. Device according to claim 1, characterized by the fact that in the measuring section the output of the electronic key (11) is connected to one of the input terminals 30 of the analog summing element (12), with the output connected to the main input of the main integrator (13), the control input of which is connected to with the control output (20) of the control element (16), in which the terminals (17) constitute the control input, and the terminals (18) are the output from the measuring block (4) and constitute the first control output, while the terminals (19, 20 21) of the control unit (16) are the second, third and fourth control outputs, respectively, and are connected to the corresponding inputs of the auxiliary signal generator (22), and in addition to the output (19), constituting the second output is connected to the control output electronic key (11), the main integrator -45 processing factor (13) is zero for one of the values of the logic signal on the control input, and for the other value of the signal alu is not zero. 3. Urzadzenie wedlug zastrzezenia 2, znamienne M tym, ze w czlonie sterujacym (16), zaciski (17) wej¬ scia sterujacego polaczone sa poprzez uklad po¬ sredniczacy (23) do wyjscia (18) czlonu sterujacego (16), stanowiac drugie wyjscie sterujace, jak rów¬ niez — do jednego z wejsc funktora sumy logicz- 55 nej (24), którego drugie wejscie polaczone jest z wejsciem informacyjnym (25), a wyjscie dolaczo- ¦""¦¦ ne jest do wyjscia (20) czlonu sterujacego (16), sta¬ nowiacego trzecie wyjscie, sterujace, natomiast wejscie negujace funktora iloczynu logicznego (25) W polaczone jest z wyjsciem ukladu posredniczacego (23) a wejscie zwyczajne funktora iloczynu logicz¬ nego (25), zlaczone jest z wejsciem informacyj¬ nym (15), przy czym z wyjscia funktora iloczynu logicznego (25) wyprowadzone jest wyjscie (21), ^ stanowiace czwarte wyjscie sterujace, bezposred-110 078 nio, zas pierwsze wyjscie (18) — poprzez czlon do¬ pasowujacy (26).3. Device according to claim 2, characterized by the fact that in the control element (16), the control input terminals (17) are connected via the intermediate circuit (23) to the output (18) of the control element (16), constituting the second a control output, as well as to one of the inputs of the logical sum functor (24), the second input of which is connected to the information input (25), and the output is connected to the output (20) the control element (16), constituting the third control output, while the negating input of the logical product functor (25) W is connected with the output of the intermediate system (23) and the ordinary input of the logical product functor (25) is connected with the information input ¬ (15), where the output (21) is derived from the output of the logical product functor (25), constituting the fourth control output, directly 110 078, and the first output (18) - through the matching member (26) . 4. Urzadzenie wedlug zastrz. 2, znamienne tym, ze w generatorze sygnalu pomocniczego wyjscie sterowanego dwustanowego zródla sygnalu elek¬ trycznego (27) polaczone jest z glównym wej¬ sciem integratora pomocniczego (28), którego wyj¬ scie dolaczone jest do wejscia zadajacego war¬ tosc wspólczynnika przetwarzania przetwornika (29) czasu na sygnal elektryczny, którego wyjscie dolaczone jest do jednego z zacisków wejsciowych 8 10 analogowego czlonu sumujacego (12), natomiast wejscia sterujace dwustanowego zródla sygnalu elektrycznego (27), integratora pomocniczego (28) oraz przetwornika (29), stanowiac odpowiednio pierwsze, drugie i trzecie wejscia sterujace, sa dolaczone odpowiednio do wyjsc sterujacych dru¬ giego, trzeciego i czwartego (19—21) czlonu steru¬ jacego (16), przy cz^m wartosc sygnalu wyjscio¬ wego lub wspólczynnika przetwarzania elementów (27—29) jest zerowa dla jednej z wartosci sygnalu logicznego na odpowiednim wejsciu sterujacym, natomiast dla drugiej — jest rózna od zera. fin 1 Fiq2110 078 47 *3 7" 8 19 1S & & 2 Fig.3 ml %4 PL4. Device according to claim 2. A method according to claim 2, characterized in that in the auxiliary signal generator the output of the controlled binary source of the electric signal (27) is connected to the main input of the auxiliary integrator (28), the output of which is connected to the input setting the value of the conversion factor of the converter ( 29) time for the electric signal, the output of which is connected to one of the input terminals 8 of the analog summing element (12), and the control inputs of the two-state electric signal source (27), the auxiliary integrator (28) and the converter (29), are respectively the first , the second and third control inputs are connected to the control outputs of the second, third and fourth (19-21) control stage (16), respectively, with some of the output signal or component processing factor (27-29) ) is zero for one of the values of the logic signal on the corresponding control input, and for the other - it is different from zero. fin 1 Fiq2110 078 47 * 3 7 "8 19 1S & & 2 Fig. 3 ml% 4 PL
PL18649276A 1976-01-12 1976-01-12 Apparatus for measuring square root of the mean square of the electric signal instantaneous value,for any predetermined time periods PL110078B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL18649276A PL110078B1 (en) 1976-01-12 1976-01-12 Apparatus for measuring square root of the mean square of the electric signal instantaneous value,for any predetermined time periods

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL18649276A PL110078B1 (en) 1976-01-12 1976-01-12 Apparatus for measuring square root of the mean square of the electric signal instantaneous value,for any predetermined time periods

Publications (1)

Publication Number Publication Date
PL110078B1 true PL110078B1 (en) 1980-06-30

Family

ID=19975264

Family Applications (1)

Application Number Title Priority Date Filing Date
PL18649276A PL110078B1 (en) 1976-01-12 1976-01-12 Apparatus for measuring square root of the mean square of the electric signal instantaneous value,for any predetermined time periods

Country Status (1)

Country Link
PL (1) PL110078B1 (en)

Similar Documents

Publication Publication Date Title
US3422352A (en) Apparatus for measuring current flow
US3718860A (en) Real time digital energy meter
PL110078B1 (en) Apparatus for measuring square root of the mean square of the electric signal instantaneous value,for any predetermined time periods
Kumar et al. Frequency deviation transducer for power system applications
RU2032884C1 (en) Integrating meter of ratio of two time intervals
GB1569720A (en) Device for producing electric signals whose period is a function of a temperature
US3710248A (en) Measurements with digital voltmeters
RU2153682C1 (en) Ferroprobe magnetometer
SU1688173A1 (en) Device for measuring average value of amplitude of steady-state voltage
SU426134A1 (en) DIGITAL TENSOR METER
SU1742742A1 (en) Relative pulse duration digital meter
SU1764060A1 (en) Device for electric signals value comparative analyzing
GB947061A (en) Improvements in or relating to frequency sensitive electric circuits
SU1506405A1 (en) Current probe
SU705673A1 (en) Voltage to frequency converter
SU1232962A1 (en) Digital thermometer
SU661491A1 (en) Time interval digital meter
SU1620816A1 (en) Device for measuring areas of flat objects
SU983551A1 (en) Digital disbalanced measuring bridge
SU1406500A1 (en) Digital a.c. voltmeter
RU1780053C (en) Device for nondestructive inspection of electric circuit insulation strength
SU756411A1 (en) Device for processing signals of composition analyzer
SU1501095A2 (en) Device for simulating a graph
SU938198A1 (en) Device for measuring resistance
SU789813A1 (en) Voltage extremum and drop meter