PL105255B1 - Cyfrowy uklad dzielacy zwlaszcza do kolejnego dzielenia trzech wielkosci - Google Patents
Cyfrowy uklad dzielacy zwlaszcza do kolejnego dzielenia trzech wielkosci Download PDFInfo
- Publication number
- PL105255B1 PL105255B1 PL19076576A PL19076576A PL105255B1 PL 105255 B1 PL105255 B1 PL 105255B1 PL 19076576 A PL19076576 A PL 19076576A PL 19076576 A PL19076576 A PL 19076576A PL 105255 B1 PL105255 B1 PL 105255B1
- Authority
- PL
- Poland
- Prior art keywords
- register
- block
- counter
- decimal
- gate
- Prior art date
Links
- 238000001514 detection method Methods 0.000 description 5
- 210000000988 bone and bone Anatomy 0.000 description 2
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
Landscapes
- Power Sources (AREA)
Description
Przedmiotem wynalazku jest cyfrowy uklad dzie¬
lacy zwlaszcza do kolejnego dzielenia trzetah wiel¬
kosci, szczególnie przeznaczony do wyznaczania
Wspólczynnika mocy róznych odbiorników energii
elektrycznej.
Znany cyfrowy uklad dzielacy do jednokrotnego
dzielenia sklada sie z bloj&u porównania .polaczone¬
go z rejestrem dzielnika, rejestrem pomocniczym
i licznikiem, bramki polaczonej z rejestrem pomoc¬
niczym i blokiem zadajacym dokladnosc dzielenia
i dalej z rejestrem dzielnej, który polaczony jest
z blokiem wykrywania zera, przy czym blok wy¬
krywania zera polaczony jest z bramka. Uklad taki
nie nadaje sie do wyznaczania wspólczynnika mocy
poniewaz istnieja trudnosci w bezposrednim pomia¬
rze mocy pozornej.
" Cyfrowy uklad (dzielacy wedlug wynalazku za¬
wiera blok porównania polaczony z rejestrem dziel¬
nika, rejestrem pomocniczym i licznikiem, oraz
bramke polaczona z rejestrem pomocniczym i z
blokiem zadajacym dokladnosc dzielenia i dalej
z rejestrem dzielnej, który polaczony jest z blokiem
wykrywania zera, a blok wykrywania zera pola¬
czony z bramka. Uklad posiada blok pamieci po¬
laczony z licznikiem, blok wpisywania polaczony
z licznikiem i z rejestrem dzielnej oraz blok ste¬
rowania polaczony z rejestrem pomiocniczymb z blo¬
kiem pamieci, z licznikiem, z blokiem wpisywania
i z bramka.
Uklad sterowania korzystnie sklada sie z syste-
BO
2 *
mu zadawania polaczonego z blokiem kasowania i
dalej z rodzielaczem z pamiecia. Licznik jest ko¬
rzystnie licznikiem dziesietnym i rejestr dzielnej
jest rejestrem dziesietnym.'
W przypadku wykorzystywania cyfrowego ukladu
dzielacego wedlug wynalazku do wyznaczania
wspólczynnika mocy, uklad wykonuje dzielenie
wielkosci mocy czynnej przez wielkosc napiecia
skutecznego i pradu skutecznego. Undka sie w ten
sposób klopotliwego pomiaru mocy pozornej.
Uklad wyznacza wartosc wspólczynnika mocy z
definicji, dlatego dokladnosc wyniku jest duza.
Cyfrowy uklad dzielacy wedlug wynalazku po¬
kazano w przykladzie wykonania na rysunku, któ¬
ry przedstawia schemat iblokowy ukladu.
Uklad zawiera blok porównania 2 polaczony z
rejestrem 3, rejestrem pomocniczym 1 i dzdesiejtnym
licznikiem 5 oraz bramke 14 polaczona z rejestrem
pomocniczym 1 i z blokiem 8 zadajacym doklad¬
nosc dzielenia i dalej z dziesietnym rejestrem 7
dzielnej, który polaczony jest z blokiem 13 wykry¬
wania zera, a blok 13 wykrywania zera polaczony
z bramka 14. Uklad posiada blok pamieci 4 pola¬
czony z dziesietnym licznikiem 5, blok wpisywa¬
nia 6 polaczony z licznikiem 5 i z dziesietnym re¬
jestrem 7 dzielnej oraz blok sterowania 9 polaczo¬
ny z rejestrem pomocniczym 1, z blokiem pamie¬
ci 4, z dziesietnym licznikiem 5, z blokiem wpisy¬
wania 6 i z bramka 14. Blok sterowania posiada
105 255105 255
system zadawania 10 polaczony z blokiem kaso¬
wania 11 i dalej z roizdzSielaczeim 12 z pamiecia.
Dzialanie ukladu jest nastepujace. Po zarejestro¬
waniu w dziesietnym rejestrze 7 dzielnej i reje¬
strze 3 dzielnika odpowiednich dwóch wielkosci iijp.
mocy czynnej i napiecia skutecznego system za¬
dawania 10 uruchamia blok kasowania 11, który
zeruje dziesietny licznik 5 oraz rejestr pomocni¬
czy 1.
Rozdzielacz 12 z pamiecia rozpoczyna pierwsza
operacje dzielenia. Impulsy z bramki 14 podawane
sa bezposrednio na wejscie taktujace rejestru po¬
mocniczego 1, oraz przez blok 8 zadajacy doklad¬
nosc dzielenia na wejscie odejmujace dziesietnego
rejestru 7 dzielnej. Przy kazdorazowym zrównaniu
zawartosci rejestrów 1 i 3 blok porównujacy 2 wy¬
syla jeden impuls na wejscie taktujace licznika
dziesietnego 5 oraz na wejscie zerujace rejestru po¬
mocniczego 1. Impulsy z bloku 8 zadajacego do¬
kladnosc dzielenia sa jednoczesnie odejmowane od
pierwotnej zawartosci dziesietnego rejestru 7 dziel¬
nej do momentu calkowitego wyzerowania rejestru.
Blok 13 wykrywania zera konczy operacje dziele¬
nia.
Wyndik posredni zarejestrowany w liczniku dzie¬
sietnym 5 jest wproslt proporcjonalny do pierwotnej
zawartosci dziesietnego rejestru 7 i odwrotnie pro¬
porcjonalny do zawartosci rejestru dzielnika 3. Po
zakonczeniu pierwszej operacji dzielenia impuls
sterujacy z rozdzielacza 12 z pamiecia dokonuje
przepisania wyniku posredniego z dziesietnego licz¬
nika 5 przez blok wpisywania 6 do dziesietnego re¬
jestru 7 dzielnej. Po zarejestrowaniu trzeciej wiel¬
kosci np. pradu skutecznego w rejestrze 3 dziel-
nika, oraz wyzerowaniu pomocniczego rejestru 1
i dziesietnego licznika 5,* rozdzielacz 12 z pamiecia
rozpoczyna diruga operacje dzielenia, której prze¬
bieg jest identyczny jak opisany wyzej. Blok 13
wykrywania zera konczy dzielenie, a wynik odpo¬
wiadajacy wartosci wspólczynnika mocy zostaje
przepisany z dziesietnego licznika 5 do bloku pa¬
mieci 4 sygnalem sterujacym z rozdzielacza 12 z
pamiecia.
Claims (3)
1. Cyfrowy uklad dzielacy, zwlaszpza do kolejne¬ go dzielenia trzech wielkosci zawierajacy blok po¬ równania polaczony z rejestrem dzielnika, reje¬ strem pomocniczym i licznikiem oraz bramka po¬ laczona z rejestrem pomocniczym i z ukladem za¬ dajacym dokladnosc dzielenia i dalej z rejestrem dzielnej, który polaczony jest z blokiem wykrywa¬ nia zera, a blok wykrywania zera polaczony z bramka, znamienny tym, ze posiada blok pamieci (4) polaczony z licznikiem (5), blok wpisywania (6) polaczony z licznikiem (5) i z rejestrem (7) dzielnej, oraz blok sterowania (9) polaczony z rejestrem po¬ mocniczym (1), z blokiem pamieci (4), z licznikiem (5), z blokiem wpisywania (6) i z bramka (14).
2. Cyfrowy uklad dzielacy wedlug zastrz. 1, zna¬ mienny tym, ze jego blok sterowania (9) posiada system zadawainia (10) polaczony z blokiem kaso¬ wania (11) i dalej z rozdzielaczem (12) z pamiecia.
3. Cyfrowy uklad dzielacy wedlug zastrz. 1, albo 2, znamienny tym, ze licznik (5) jest licznikiem dziesietnym i rejestr (7) dzielnej jest rejestrem dziesietnym. J~ i r 3 7 H 8 c-L. iO ii +-£[ iZ ik 43 h DN-3, zam. 596/79 Cena zl 45.—
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL19076576A PL105255B1 (pl) | 1976-06-26 | 1976-06-26 | Cyfrowy uklad dzielacy zwlaszcza do kolejnego dzielenia trzech wielkosci |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL19076576A PL105255B1 (pl) | 1976-06-26 | 1976-06-26 | Cyfrowy uklad dzielacy zwlaszcza do kolejnego dzielenia trzech wielkosci |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PL190765A1 PL190765A1 (pl) | 1978-01-02 |
| PL105255B1 true PL105255B1 (pl) | 1979-10-31 |
Family
ID=19977515
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL19076576A PL105255B1 (pl) | 1976-06-26 | 1976-06-26 | Cyfrowy uklad dzielacy zwlaszcza do kolejnego dzielenia trzech wielkosci |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL105255B1 (pl) |
-
1976
- 1976-06-26 PL PL19076576A patent/PL105255B1/pl unknown
Also Published As
| Publication number | Publication date |
|---|---|
| PL190765A1 (pl) | 1978-01-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| IT1126936B (it) | Perfezionamento nei circuiti per il pilotaggio di strumenti di misura ad esempio tachimetri elettronici | |
| JPH03189571A (ja) | 電気量の値を求める装置 | |
| JPS5811027B2 (ja) | 電力測定装置 | |
| PL105255B1 (pl) | Cyfrowy uklad dzielacy zwlaszcza do kolejnego dzielenia trzech wielkosci | |
| US3622764A (en) | Method of determining the drift of a gyrocompass | |
| JPH053991Y2 (pl) | ||
| SU798831A1 (ru) | Умножитель частоты | |
| SU901989A1 (ru) | Измеритель временных интервалов | |
| SU443330A1 (ru) | Измеритель фазового сдвига дл фазовых систем автоматического управлени | |
| SU808955A1 (ru) | Цифровой измеритель скважностипР МОугОльНыХ иМпульСОВ | |
| EP0333197B1 (en) | Supply circuit for a hall sensor multiplication circuit | |
| SU892346A2 (ru) | Цифровой автокомпенсационный фазометр | |
| SU758228A1 (ru) | Устройство для измерения скорости транспортных средств 1 2 | |
| SU898339A1 (ru) | Частотомер | |
| SU974146A1 (ru) | Цифровой измеритель температуры | |
| SU883764A1 (ru) | Измеритель мощности переменного тока | |
| JP3871835B2 (ja) | 検針機能付き電子式電力量計 | |
| SU968765A1 (ru) | Цифровое устройство дл определени кода скорости и ускорени | |
| JPS5834761B2 (ja) | ひずみ測定装置 | |
| SU1409951A1 (ru) | Фазометр на фиксированную частоту | |
| JPS61134618A (ja) | 車両の運送料金計算表示装置 | |
| SU1474842A1 (ru) | Устройство дл измерени перемещени в реальном масштабе времени | |
| SU1206824A1 (ru) | Блок масштабировани дл устройства считывани графической информации | |
| SU519659A1 (ru) | Цифровой измеритель магнитной индукции | |
| SU457936A1 (ru) | Устройство дл определени ортогональности двух векторов |