MXPA97002562A - Circuito de inductor autorregulador - Google Patents

Circuito de inductor autorregulador

Info

Publication number
MXPA97002562A
MXPA97002562A MXPA/A/1997/002562A MX9702562A MXPA97002562A MX PA97002562 A MXPA97002562 A MX PA97002562A MX 9702562 A MX9702562 A MX 9702562A MX PA97002562 A MXPA97002562 A MX PA97002562A
Authority
MX
Mexico
Prior art keywords
mechanisms
control
self
decoding
inductor circuit
Prior art date
Application number
MXPA/A/1997/002562A
Other languages
English (en)
Other versions
MX9702562A (es
Inventor
Yongping Xia
Joshua Zhu
Sreeraman Venkitasubrahmanian
Raj Jayaraman
Thomas Farkas
Original Assignee
Philips Electronics North America
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US08/512,868 external-priority patent/US5691605A/en
Application filed by Philips Electronics North America filed Critical Philips Electronics North America
Publication of MX9702562A publication Critical patent/MX9702562A/es
Publication of MXPA97002562A publication Critical patent/MXPA97002562A/es

Links

Abstract

Un controlador de una lámpara incluye un circuito de interfase, o receptor, que recibe una señal de entrada y decodifica señales de control abastecidas desde un dispositivo de transmisión, como un controlador de pared de línea de energía, de acuerdo con por lo menos dos de las siguientes técnicas de comunicación:control deángulo de fase, control de paso, y control codificado. El receptor prueba la señal de entrada e identifica quétipo de técnica de control es empleada por el controlador de pared conectado al controlador de la lámpara. El receptor decodifica entonces el comando de control desde la señal de entrada. En una incorporación descubierta, el controlador de la lámpara es un inductor autorregulador de reducción de luz de una lámpara de descarga de gas que tiene dos entradas de alambre para conexión a conductores, uno cargado de reducción de luz y otro neutral del controlador de línea de energía.

Description

CIRCUITO DE INDUCTOR AUTORREGULADOR ANTECEDENTES DE LA INVENCIÓN El invento se refiere a un circuito de inductor au-torregulador para operar una lámpara eléctrica que consta de: - entradas de energía para recibir una señal AC de energía, - un mecanismo para generar una corriente de lámpa-ra de dicha señal AC de energía, - un mecanismo para controlar la operación de la lámpara eléctrica en respuesta a un comando de control, y - un receptor para recibir una señal de entrada que porte a dicho comando de control, y una señal de entrada que tenga un período fundamental con una forma de onda de tensión nominal. Dicho circuito da inductor autorregulador se conoce del documento de EE. UU. 5,068,576. Otro circuito de inductor autorregulador que se apega a la descripción del primer párrafo se descubre en la solicitud de EE . UU. no. de serie 08/414,859, y otro circuito de inductor autorregulador se descubre en la solicitud de EE . UU. no. de serie 08/512,856. En los tres mencionados circuitos de inductor autorregulador, la señal AC de energía y la señal de entra- da que porta el comando de control son idénticas y el cir-cuito de inductor autorregulador es parte de un sistema operador de una lámpara que consta de mecanismos de codificación. La forma de onda de tensión nominal es senoidal en los tres casos. En el caso del sistema descubierto en el documento de EE . UU. 5,068,576, dicho mecanismo de codificación corta o reduce completamente la magnitud de un medio período completo, de manera que haya un impulso perdido o un impulso de un voltaje significativamente reducido en la salida DC rectificada de un rectificador comprendido en el circuito de inductor autorregulador. El período de tiempo entre impulsos perdidos sucesivos representa un comando de reducción de luz. Por ejemplo, el tiempo "n" entre impulsos perdidos puede representar un 70% de nivel de reducción de luz mientras que el tiempo "m" entre impulsos perdidos representa un 90% de nivel de reducción de luz. En el sistema descubierto en la solicitud de EE . UU. no. de serie 08/414,859, los mecanismos de codificación codifican el comando de control al aplicar un corte de fase a cada medio período de la señal senoidal de energía. La salida de luz de la lámpara varía inversamente al ángulo de fase del corte de fase. En el sistema descubierto en la solicitud de EE. UU no. de serie 08/512,856, los comandos son indicados por una identificación de ocurrencia de una perturbación seleccionada previamente en la forma de onda de tensión no-minal que ocurren dentro de un período de control de un nú-mero seleccionado previamente de períodos fundamentales . De preferencia, la forma de onda de tensión nominal es senoidal, dicho período fundamental es un medio ciclo de la señal senoidal rectificada de onda completa y la perturba-ción consiste de un corte de fase de parte de los períodos fundamentales comprendidos dentro de un período de control . Una desventaja de los circuitos de inductor autorregulador que están disponibles comercialmente es que el receptor en el inductor autorregulador se dedica a un tipo particular de controlador de pared. Por ejemplo, los inductores autorreguladores que usan reductores de luz de ángulo de fase sólo pueden ser usados con controladores de pared de ángulo de fase y no con controladores de pared que abastezcan una señal de control por medio del método de re-ducción de luz de paso en, por ejemplo, el documento de EE. UU. 5,068,576. Aun dentro de la técnica de control de ángulo de fase, los inductores autorreguladores que emplean la reducción de luz de ángulo de fase pueden estar limitados al uso con controladores de pared de tipo triac, y no con controladores de pared electrónicos (de ángulo de fase inversa) . Esta limitación del inductor autorregulador hacia ciertos controladores de pared, y al contrario, limita la flexibilidad para el consumidor así como al fabricante de inductores autorreguladores . DESCRIPCIÓN DE LA INVENCIÓN La invención tiene el fin de proporcionar un controlador de circuito de inductor autorregulador con un receptor y un mecanismo de decodificación para su uso en un circuito de inductor autorregulador, que superen las des-ventajas arriba mencionadas del arte previo. Un circuito de inductor autorregulador como se describió en el párrafo inicial se caracteriza por lo tanto, de acuerdo con la invención, en que dicho receptor incluye un mecanismo de decodificación para decodificar los cómandos de control presentes en la señal de entrada de acuerdo con por lo menos dos de : (i) una primera técnica de control en la que los comandos son indicados por el ángulo de fase de un corte de ángulo de fase en la forma de onda nominal; (ii) una segunda técnica de control en donde los comandos son indicados por el número de períodos fundamentales entre los puntos de inicio y finalización del comando, en que los puntos de finalización e inicio son períodos fundamentales que tienen una tensión nominal menor que la forma de onda nominal; y (iii) una tercera técnica de control en donde los comandos están indicados por una identificación de ocurrencia de una perturbación seleccionada previamente en la forma de onda nominal que ocurre dentro de un período de control de un número seleccionado previamente de períodos fundamentales . Puesto que el mecanismo de decodificación consta de mecanismos para decodificar comandos de control de acuerdo con por lo menos dos de las técnicas de control, el circui-to de inductor autorregulador es compatible con por lo menos dos codificadores o controladores de pared diferentes. De preferencia, dichos mecanismos de decodificación incluyen mecanismos para decodificar comandos de control de cada una de las tres mencionadas técnicas de control . En una incorporación preferida de un circuito de inductor autorregulador de acuerdo con la invención, dichos mecanismos de decodificación incluyen por lo menos dos de: - primeros mecanismos para decodificar comandos de control de acuerdo con dicha primera técnica de control, - segundos mecanismos para decodificar comandos de control de acuerdo con dicha segunda técnica de control, - terceros mecanismos para decodificar comandos de control de acuerdo con dicha tercera técnica de control, y también incluyen mecanismos de identificación pa-ra identificar la técnica de control de los comandos codificados de acuerdo a por lo menos dos de dichas primera, segunda y tercera técnicas y para activar a uno de los respectivos mecanismos de por lo menos dos mecanismos que corresponden a la técnica de control identificada por dichos mecanismos de identificación. De esta manera, la compati-bilidad del circuito del inductor autorregulador se realiza de manera relativamente sencilla y confiable. De preferencia, dichos mecanismos de identificación incluyen mecanismos para generar una primera señal de de-tección que comprende mecanismos para diferenciar la señal de entrada. Puesto que en la primera técnica de control y en incorporaciones preferidas de la tercera técnica de control se utilizan cortes de fase en por lo menos parte de los períodos fundamenteiles, la diferenciación en la señal de entrada produce primeras señales de detección que consisten de impulsos de tensión en caso de ambas técnicas de control. Estos impulsos no son producidos cuando la segunda técnica de control está siendo utilizada. En el caso de que se use la primera técnica de control, cada período fun-damental de la señal de entrada tiene un corte de fase, mientras que en caso de la tercera técnica de control sólo parte de los períodos fundamentales de la señal de entrada tiene un corte de fase. Los mecanismos de identificación, de preferencia, primero prueban la presencia de los coman-dos de control de acuerdo con dicha primera técnica de control al contar el número de primeras señales de detección generadas en un primer período predeterminado de tiempo. Debido a la ausencia de comandos de control de acuerdo con la primera técnica de control, dichos mecanismos de identi- ficación prueban entonces la presencia de comandos de con-trol de acuerdo con dicha segunda técnica. Si los comandos de control de acuerdo con dicha segunda técnica son identificados, dicho mecanismo de identificación activa dicho segundo mecanismo de dichos mecanismos de decodificación y si los comandos de control de acuerdo con dicha segunda técnica no son identificados, dicho mecanismo de identificación f activa dichos terceros mecanismos de dichos mecanismo de decodificación. Para permitir tal funcionamiento de los mecanismos de identificación, dicho mecanismo de identifi-cación incluye, de preferencia, mecanismos para generar una segunda señal de detección en respuesta a la presencia de uno de dichos puntos de inicio y finalización de acuerdo con dicha segunda técnica de control . Esto puede ser hecho fácilmente en caso de que el mecanismo de identificación pruebe la presencia de comandos de acuerdo con dicha segunda técnica de control al contar el número de dichas segundas señales de detección generadas en un segundo período predeterminado de tiempo. En otra incorporación preferida de un circuito de inductor autorregulador de acuerdo con el invento, dicho receptor está acoplado a dichas entradas de energía para recibir los comandos de control llevados por dicha señal AC de tensión. Debido a que los comandos de control son portados por la señal AC de tensión, el circuito de inductor autorregulador no necesita entrada separada para recibir la señal de entrada, de manera que el circuito de inductor autorregulador es relativamente fácil de instalar. Se han obtenido buenos resultados con circuitos de inductor .autorregulador de acuerdo con el invento, en donde dicha forma de onda nominal es senoidal y dicho período fundamental es un medio ciclo de la señal senoidal rectificada de onda completa. Estos y otros objetivos, características y ventajas del invento se harán aparentes de los siguientes dibujos, descripción detallada y cláusulas anexas. DESCRIPCIÓN DE LOS DIBUJOS En el dibujo, la Fig. 1 es un diagrama de bloque de una incorporación de un circuito de inductor autorregulador para operar una lámpara eléctrica de acuerdo con la presen-te invención; la Fig. 2 muestra los mecanismos de decodificación comprendidos en el receptor de la incorporación mostrada en la Fig. 1; la Fig. 3 muestra las formas de señales que pueden estar presentes en el receptor de la incorporación mostrada en la Fig. 1 durante la operación, y la Fig. 4 muestra una gráfica de flujo para controlar la operación de los mecanismos de decodificación mostrados en la Fig. 2. DESCRIPCIÓN DETALLADA DE LA INVENCIÓN El circuito de inductor autorregulador de una lámpara fluorescente, que se muestra en la Figura 1, incluye un filtro "A" amortiguador E I y triac conectado a un rectificador "B" de entrada de puente completo, que juntos convierten una tensión AC de línea de energía en una tensión DC rectificada, filtrada en la salida de la misma. El circuito "C" de acondicionamiento previo incluye el conjunto de circuitos para la corrección del factor de energía activa, así como para incrementar y controlar la tensión DC del circuito B del rectificador, en que dicha tensión DC es proporcionada a través de un par de guías DC, RL1, RL2. El circuito de inductor autorregulador incluye un convertidor DC-AC, o inversor "E" y un controlador "G" que controla al inversor. El inversor .E tiene una configuración de medio puente que bajo el control del controlador de medio puente, o conductor, el circuito G, proporciona una corriente de lámpara de alta frecuencia a la lámpara La acoplada al inversor E. En la incorporación mostrada en la Fig. 1 los mecanismos para generar una corriente de lámpara están for-mados por el filtro "A", el rectificador "B" , el circuito "C" de acondicionamiento previo, y el inversor "E" . El controlador G forma mecanismos para controlar la operación de la lámpara eléctrica en respuesta a un comando de control. Un circuito "I" de interfase de reducción de luz está conectado entre una salida del circuito B rectificador y una entrada de control del circuito del inductor autorregulador presente en el controlador G para controlar la operación de luz, más particularmente en esta incorporación la salida de luz de la lámpara. El circuito "I" de interfase de reducción de luz está acoplado a las entradas de energía por medio del filtro "A" y del rectificador "B" de entrada de puente completo. En la incorporación mostrada en la Fig. 1, la señal de entrada y la señal AC de energía son idénticas. El conjunto de circuitos de interfase de reducción de luz proporciona una señal de tensión de reducción de luz al controlador G y forma el receptor para recibir una señal de entrada que porte el comando de control . El receptor comprende mecanismos de decodificación para deco-dificar comandos de control presentes en la señal de entrada de acuerdo con: (i) una primera técnica de control en donde los comandos son indicados por el ángulo de fase de un corte de ángulo de fase en la forma de onda nominal; (ii) una segunda técnica de control en donde los comandos son indicados por el número de períodos fundamentales entre los puntos de inicio y finalización del comando,- los puntos de finalización y de inicio son períodos fundamentales que tienen una tensión nominal menor que la forma de onda nominal; y (iii) una tercera técnica de control en donde los comandos están indicados por una identificación de ocurrencia de una perturbación seleccionada previamente en la forma de onda nominal que ocurre dentro de un período de con-trol de un número seleccionado previamente de períodos fundamentales . Puesto que los mecanismos de decodificación comprenden mecanismos para decodificar por lo menos dos señales de entrada diferentes que corresponden a diferentes técnicas de control, el circuito de inductor autorregulador es compatible con por lo menos dos diferentes codificadores o controladores de pared. La señal de energía AC que es usada con el circuito de inductor autorregulador mostrado en la Fig. 1 es una tensión de abastecimiento senoidal de 60 Hz . Una descripción detallada de la operación de todas las partes del circuito de inductor autorregulador mostrado en la Fig. 1 excepto el receptor es proporcionada en el documento de solicitud de EE. UU. No. de serie 08/414,859 y no será repetida de nuevo en éste. La Fig. 2 muestra el receptor que está comprendido en el circuito de inductor autorregulador de la Fig. 1. Este receptor consta de mecanismos de decodificación para decodificar comandos de control presentes en la señal de entrada de acuerdo a cada una de las técnicas de control mencionadas aquí mismo arriba. La perturbación en la tercera técnica de control es un corte de fase. La primera, segunda y tercera técnicas de control se conocen también como reducción de luz de ángulo de fase, reducción de luz de paso y reducción de luz codificada, respectivamente. Los mecanismos de codificación que pueden ser usados en combinación con el circuito de inductor autorregulador mostrado en la Fig. 1 y se conocen como reductor de luz de ángulo de fase, reductor de luz de paso y reductor de luz co-dificado, respectivamente. Las Figuras 3 (a) , 3 (b) y 3(c) muestran diferentes formas de onda como diversos nodos de llave dentro del circuito. El núcleo del circuito de interfase es el microcon-trolador IC2 (por ejemplo, un Z86C04 de la Zilog, Inc.) que convierte las señales de control de reducción de luz a una salida PWM (Modulación de Ancho de Impulso) correspondiente. El microcontrolador IC2 tiene tres entradas P31, P32 y P33 que aceptan las señales de reducción de luz, codifica-das, de paso y de ángulo de fase, respectivamente. La señal de salida PWM (reductora de luz) se forma sobre una terminal P27 y se convierte 'a una señal DC para entrada al conductor de medio puente en la entrada 'reductora de luz' del controlador G para ajustar la energía a la lámpara. El nodo A (también ref . Z8) del circuito B rectifi-cador está conectado a tierra (ref. Z9) por medio de una red de trabajo divisora de tensión que consiste de los resistores GR1, GR2 y GR3. La entrada P32 está conectada a un nodo C entre los resistores GR2 y GR3. La entrada P31 está conectada a un nodc B a través de un circuito diferencial formado por GC2 y GR4. Un diodo GD6 Zener paralelo conecta con GR5 para prcteger la entrada del microcontrola-dor IC2. La terminal de entrada P33 está conectada a un nodo D entre el resistor GR4 y el diodo GD5. El microcon-trolador es energizado en la terminal VCC con una fuente 5V de tensión, en este caso del regulador U3 de voltaje. Un resonador XL1 (de 2 MHZ) externo de cerámica está conectado entre las terminales XI, X2 de reloj . Las terminales de reloj están conectadas a tierra por medio de los capacito-res GC3 y GC4 , respectivamente, que aseguran la operación adecuada de resonancia. El capacitor GC5 está conectado entre tierra y el abastecimiento de tensión para suprimir el ruido. Los resistores GR6, GR7 y los capacitores GC6 y GC7 alisan la señal PWM de salida de la terminal P27 a una señal DC promedio para entrada a la entrada reductora de luz del controlador G. La Figura 4 es una gráfica de flujo del software para el microcontrolador IC2. Cuando se enciende la energía, i.e., se proporciona la tensión piloto desde el con-trolador de pared a las terminales 1', 2' de entrada del inductor autorregulador, se inicializa el microcontrolador IC2, y se establece la salida P27 en un valor PWM de falla para un nivel de falla de luz, por ejemplo un 85% de salida de luz. La Figura 3 (a) muestra las formas de onda y los niveles de tensión presentes en el nodo B para cada uno de los tres tipos de controladores de pared. El receptor determina qué tipo de controlador externo de pared es instalado, i.e., conectado a las entradas 1', 2' del inductor autorregulador . En la presente incorporación, el controlador primero determina si se instala un reductor de luz de ángulo de fase. Un reductor de luz de ángulo de fase se distingue de los reductores de luz de los tipos de paso y codificados al contar el número de impulsos sobre la terminal P31 por 120ms. La terminal P31 está conectada al nodo E. que es la salida del circuito de diferenciación formado por el resistor GR5 y el capacitor GC2. La forma de onda y los niveles de tensión presentes en el nodo E para cada uno de los tres tipos de controles de reducción de luz se muestra en la Fig. 3 (c) . El nivel de umbral de entrada del microcontrolador es de cerca de 2.5V. Esto significa que es lógico "1" si la entrada es mayor que 2.5V y lógico "0" si la entrada es menor que 2.5V. Un lógico "1" será recibido en la terminal P31 sólo cuando el voltaje sobre P31 exceda los 2.5V. El circuito de diferenciación proporciona un impulso a la terminal P31 mayor que 2.5V (lógico "1") cada vez que un medio ciclo senoidal incluya un corte de fase con un reductor de luz de ángulo de fase o el reductor de luz codificado, pero no para un medio ciclo de magnitud reducida como con el reductor de luz de paso. La señal AC de energía que es utilizada es una tensión senoidal de 60 Hz de abastecimiento. La salida DC rectificada alimentada al circuito de interfa-se es una DC impulsada de 120 Hz . Durante 120 ms, hay por lo menos 13 impulsos si un reductor de luz de ángulo de fase es instalado y no hay impulso si se instala un reductor de luz de paso. En una incorporación preferida del reductor de luz codificado, el período fundamental es la mitad de un período de la señal senoidal rectificada de energía AC y un período de control consiste de seis períodos fundamentales. En cada período 0 (cero) de control, 1 ó 2 períodos fundamentales son perturbados por medio de un corte de fase. Como resultado, en caso de que se instale esta incorporación preferida del reductor de luz codificado, cuando mucho estarán presentes 6 impulsos en P31 dentro de 120 ms . El curso del programa se dirige hacia un ciclo que sólo trata con un reductor de luz de ángulo de fase (ver ciclo PAL) si el número de impulsos es mayor que 9. Por lo tanto, las señales de control del reductor de luz de ángulo de fase son identificadas y se distinguen de aquellas de los otros dos tipos de reductores de luz al diferenciar la señal de entrada y generar una señal de detección en la forma de un impulso para cada ocurrencia de corte de fase, y determinar el número de impulsos en un período seleccio-nado de tiempo. Si el número de impulsos no es mayor que 9, entonces el controlador instalado de encendido podría ser tanto un reductor de paso como un reductor codificado. Una característica del reductor de paso puede ser utilizada para diferenciar entre estos dos anteriores. Cada vez que el reductor de paso cambie desde "apagado" a cualquier nivel de luz deseado, el conocido reductor de luz de paso envía una señal de control dentro de un período de tiempo conocido, por ejemplo, de 2.4 segundos. La señal de control pue-de ser detectada al medir el estado lógico sobre la terminal P32, la cual está conectada al nodo C. La forma de onda y los niveles de voltaje son mostrados en la Fig. 3 (b) . En las formas de onda de la Fig. 3 (b) , la señal de control generada por el reductor de luz codificado alcanzará una lógica "1" durante cada medio ciclo, puesto que la tensión pico para cada medio ciclo es mayor que el nivel umbral de la terminal P32. Esto también se aplica para una señal de control del reductor de paso, excepto para los ciclos de inicio y finalización. Durante estos dos ciclos, la ten- sión de pico solo alcanzará la mitad del valor normal (cerca de 1.75V, que es menor que el nivel lógico "1") . Esto significa que hay una separación de impulso cada vez que se generan las señales de inicio y finalización. Si hay una separación (lógico "0") sobre P32 durante los pri-meros 3 segundos, el reductor de luz instalado debe ser del tipo de paso conocido y el software se dirigirá a un ciclo de control de reductor de; luz de paso ("SDL") . De otra manera, el reductor codificado es instalado y el software se dirigirá a un ciclo continuo de control de la reducción de luz ("CDL") . Por lo tanto, las señales de control de un reductor del tipo de paso son identificadas, y se distinguen de otras de un reductor codificado, al generar unas segundas señales de detección en la forma de impulsos perdidos, y determinando el número de tales segundas señales de detección que ocurren en un segundo período de tiempo. Si un interruptor convencional de pared de APAGADO/ENCENDÍDO es instalado en lugar de cualquier dispositivo de control de la reducción de luz, la señal PWM de salida es establecida al nivel de falla, puesto que la lí-nea de energía no es modificada y el microcontrolador U2 no detectará impulso alguno en sus entradas. El microprocesador IC2 incluye un registrador de 8 bits denominado PWM que controla una señal PWM de salida de forma de onda substancialmente cuadrada. Un programador 0 en el microcontrolador determina la duración de th (el in-tervalo de tiempo durante el cual la señal de salida es alta) y tL (el intervalo de tiempo durante el cual la señal de salida es baja) basados en el valor PWM en el registro. Después de que el contador 0 deja de contar, se generará una interrupción 4. En la subrutina de interrupción, la primera prueba es el estado de salida del registro PWM de corriente. Si la salida de registro PWM actual es lógico "0", entonces establece la salida de registro PWM en 1 e instala el valor PWM al contador 0. Si la* salida de regis-tro PWM actual es lógico "1", establece la salida de registro PWM a lógico "0" e instala (el valor 255 - PWM) al contador 0. El tiempo para invocar la siguiente interrupción es proporcional al valor instalado en el contador 0. El tiempo de th más tL es establecido para que sea independien-te del valor PWM para que la frecuencia de señal PWM sea una constante. Por lo tanto, con un valor PWM grande, el registro PWM tiene más tiempo para permanecer en la condición lógico "1" y proporciona una tensión de control de reducción de salida de promedio mayor. Los límites para la tensión de control de reducción son establecidos desde 0.4V a 3V lo cual significa que el ciclo PWM de trabajo debe de ser de 8% a 60%, puesto que el lógico "0" es de cero volts y el lógico "1" es de 5 volts. El controlador G controla el ancho de impulso de la señal que hace a los elementos de conmutación comprendidos en el circuito de medio puente del inversor E dependientes de la tensión promedio de reducción de salida presente en el nodo Z7. El procedimiento de control de reducción de luz de ángulo de fase (el ciclo PAL) lee la duración del tiempo lógico "0" sobre la terminal P33. El tiempo lógico "0" es proporcional al ángulo de corte de fase del reductor de luz de ángulo de fase. Los cortes de fase mayores, que indican niveles de luz menores, producen tiempos lógicos "0" de ma-yor duración. Los tiempos lógicos "0" más largos producen un valor PWM menor, para causar, por lo tanto, un nivel de señal DC menor para la entrada reductora del controlador G. Puesto que la relación entre la duración lógica "0" y el valor PWM puede no ser linear, se incluye una tabla de con-sulta en el microprocesador IC2 para convertir la duración lógico "0" a un valor PWM deseado. El procedimiento de control de reducción de luz de ángulo de fase funciona tanto para un controlador de pared del tipo triac como para un controlador de pared (de ángulo de fase inverso) . El ciclo de control (SDL) de reducción de luz de paso siempre busca una separación, i.e., un cambio en el estado lógico de "1" a "0" provocado por un impulso perdido, sobre la terminal P32. El valor PWM no cambia si no hay dicha separación. Si se encuentra una separación, un registro nombrado "número contador" empieza a contar el nú-mero de ondas completamente rectificadas sobre P32 hasta que encuentre una segunda separación. Después, el ciclo SDL establece un nuevo valor PWM que corresponde al número contado en el registro "número contador" . En el ciclo de control (CDL) codificado de reducción de luz, un impulso sobre la terminal P31 invoca una "interrupción 1" de subrutina. El procedimiento de "interrupción 1" incrementa en 1 el valor de un registro nombrado "número de impulso" . El ciclo de control (CDL) codificado de reducción de luz confirma el valor en el registro "número de impulso" cada 50 ms y restablece el registro "número de impulso" . Puesto que 50 ms equivale a 3 ciclos de línea, el valor del registro "número de impulso" determinará si el nivel de luz debe de cambiar. Cuando el valor en el registro "número de impulso" equivale a cero (0) , no hay impulso, de manera que no ocurren cambios en el nivel de luz o en el valor PWM. Cuando el registro "número de impulso" equivale a uno (1) , el valor PWM se disminuye en una cantidad predeterminada. Esto se repite cada vez que el CDL encuentre el valor del registro "número de impulso" equivalente a uno (1) hasta que el valor PWM llegue al valor mínimo preestablecido. Cuando el registro "número de impulso" equivale a dos (2), el valor PWM incrementa en una cantidad predeterminada. Esto se repite cada vez que el CDL encuentre el valor del registro de "número de impul-so" equivalente a dos (2) hasta que el valor PWM llegue a un valor máximo preestablecido. Por lo tanto, el conjunto de circuitos de interfase permite que el circuito de inductor autorregulador acepte automáticamente entradas de re-ducción de luz a partir de cada uno de tres diferentes controladores de luz y produce una señal DC, de entrada al controlador G, para controlar el nivel de luz de las lámparas fluorescentes. El microcontrolador incluye un ciclo respectivo de decodificación para cada una de estas técni-cas de control. El microcontrolador y el conjunto de circuitos asociados primero identifican qué tipo de señales de control están siendo recibidas, y después activa el ciclo respectivo de decodificación para decodificar las señales y emitir la señal DC adecuada de reducción de luz por medio del control PWM.

Claims (11)

  1. NOVEDAD DE LA INVENCIÓN Habiendo descrito la invención, se considera como una novedad y, por lo tanto, se reclama como propiedad lo contenido en las siguientes cláusulas. CLÁUSULAS 1. Un circuito de inductor autorregulador para operar una lámpara eléctrica, que consta de: - entradas de energía para recibir una señal AC de energía, - mecanismos para generar una corriente de lámpara fuera de dicha señal AC de energía, - mecanismos para controlar la operación de la lámpara eléctrica en respuesta a un comando de control, y - un receptor para recibir una señal de entrada que porte a dicho comando de control, dicha señal de entrada tiene un período fundamental con una forma de onda de tensión nominal, que se caracteriza en que dicho receptor incluye mecanismos de decodificación para decodificar comandos de control presentes en la señal de entrada de acuerdo con por lo menos dos de: (i) una primera técnica de control en donde los comandos son indicados por el ángulo de fase de un corte de ángulo en la forma de onda nominal; (ii) una segunda técnica de control en donde los comandos son indicados por el número de períodos fundamen-tales entre los puntos de inicio y finalización del comando, en que los puntos de inicio y finalización son períodos fundamentales que tienen una tensión nominal menor que la forma de onda nominal ; y (iii) una tercera técnica de control en donde los comandos son indicados por una identificación de ocurrencia de una perturbación seleccionada previamente en la forma de onda nominal que ocurre dentro de un período de control de un número seleccionado previamente de períodos fundaméntales.
  2. 2. Un circuito de inductor autorregulador de acuerdo con la Cláusula 1, en donde dichos mecanismos de decodificación incluyen mecanismos para decodificar comandos desde cada una de dichas tres técnicas de control .
  3. 3. Un circuito de inductor autorregulador de acuerdo con la Cláusula 1 ó 2, en donde dichos mecanismos de decodificación incluyen por lo menos dos de - primeros mecanismos para decodificar comandos de control de acuerdo con dicha primera técnica de control, - segundos mecanismos para decodificar comandos de control de acuerdo con dicha segunda técnica de control, - terceros mecanismos para decodificar comandos de control de acuerdo con dicha tercera técnica de control, y también incluye mecanismos de identificación para identificar la técnica de control de comandos codificados de acuerdo con por lo menos dos de dichas primera, segunda y tercera técnicas y para activar el mecanismo respectivo de por lo menos dos mecanismos que corresponden a la técnica de control identificada por dichos mecanismos de identi-ficación.
  4. 4. Un circuito de inductor autorregulador de acuerdo con la Cláusula. 3, en donde dichos mecanismos de identificación incluyen mecanismos para generar una primera señal de detección que comprende mecanismos para diferen-ciar la señal de entrada.
  5. 5. Un circuito de inductor autorregulador de acuerdo con la Cláusula 4, en donde dichos mecanismos de identificación prueban primero la presencia de comandos de control de acuerdo con dicha primera técnica de control al contar el número de primeras señales de detección generadas en dicho primer período de tiempo predeterminado.
  6. 6. Un circuito de inductor autorregulador de acuerdo con la Cláusula 5, en donde debido a la ausencia de comandos de control de acuerdo con dicha primera técnica de control, dichos mecanismos de identificación prueban entonces para detectar la presencia de comandos de control de acuerdo con dicha segunda técnica; si los comandos de control de acuerdo con dicha segunda técnica son identificados, dicho mecanismo de identificación activa dichos segun-dos mecanismos de dichos mecanismos de decodificación, y si los comandos de control de acuerdo con dicha segunda técnica no son identificados, dichos mecanismos de identificación activan dichos terceros mecanismos de dichos mecanismos de decodificación.
  7. 7. Un circuito de inductor autorregulador de acuerdo con la Cláusula 6, en donde dichos mecanismos de identificación incluyen mecanismos para generar una segunda señal de detección en respuesta a la presencia de dicho punto de inicio y dicho punto de finalización de acuerdo con dicha segunda técnica de control .
  8. 8. Un circuito de inductor autorregulador de acuerdo con la Cláusula 7, en donde dichos mecanismos de identificación prueban la presencia de comandos de acuerdo con dicha segunda técnica de control al contar el número de dichas segundas señales de detección generadas en un segundo período de tiempo predeterminado.
  9. 9. Un circuito de inductor autorregulador de acuerdo con una o más de las Cláusulas previas, en donde dicho receptor está acoplado a dichas entradas de energía para recibir comandos de control portados por dicha señal AC de energía.
  10. 10. Un circuito de inductor autorregulador de acuerdo con una o más de las Cláusulas previas, en donde dicha forma de onda nominal es senoidal y dicho período fundamental es un medio ciclo de la señal senoidal rectifi-cada de onda .completa.
  11. 11. Mecanismos de decodificación adecuados para su uso en un circuito de inductor autorregulador de acuerdo con una o más de las Cláusulas previas.
MXPA/A/1997/002562A 1995-08-09 1997-04-08 Circuito de inductor autorregulador MXPA97002562A (es)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US08512868 1995-08-09
US08/512,868 US5691605A (en) 1995-03-31 1995-08-09 Electronic ballast with interface circuitry for multiple dimming inputs
PCT/IB1996/000763 WO1997006655A1 (en) 1995-08-09 1996-07-31 Ballast circuit
IBIB96/00763 1996-07-31

Publications (2)

Publication Number Publication Date
MX9702562A MX9702562A (es) 1997-10-31
MXPA97002562A true MXPA97002562A (es) 1998-07-03

Family

ID=

Similar Documents

Publication Publication Date Title
EP0786193B1 (en) Ballast circuit
US5872429A (en) Coded communication system and method for controlling an electric lamp
CA2049075C (en) Remote control of fluorescent lamp ballast using power flow interruptioncoding with means to maintain filament voltage substantially constant as the lamp voltage decreases
US5055746A (en) Remote control of fluorescent lamp ballast using power flow interruption coding with means to maintain filament voltage substantially constant as the lamp voltage decreases
US6069457A (en) Method and apparatus for controlling lights and other devices
US5107184A (en) Remote control of fluorescent lamp ballast using power flow interruption coding with means to maintain filament voltage substantially constant as the lamp voltage decreases
JP5968974B2 (ja) 調光制御回路調光方法及びシステム
US5068576A (en) Remote control of fluorescent lamp ballast using power flow interruption coding with means to maintain filament voltage substantially constant as the lamp voltage decreases
US6963178B1 (en) Apparatus for controlling operation of gas discharge devices
US7227310B2 (en) Method and devices for controlling loads connected to a power line
EP1727404B1 (en) Two light level ballast
CA2160864A1 (en) Method to operate a discharge lamp, and circuit arrangement for operation of the discharge lamp
KR20010085530A (ko) 낮은 왜곡 라인 조광기 및 조광 안정기
WO2009013656A1 (en) Universal dimming method and system
MXPA97002562A (es) Circuito de inductor autorregulador
EP0791281B1 (en) System for operating a lamp
MXPA97002563A (es) Sistema para operar una lampara
KR102097553B1 (ko) 전력선 통신을 이용하는 전력 제어 방법
JP3584522B2 (ja) 照明装置
CA2785497C (en) Three light level electronic ballast
KR100229230B1 (ko) 대형건물용 조명제어 시스템
JPH0562785A (ja) 放電灯点灯装置およびこの点灯装置を用いた照明器具
JPH0869892A (ja) 放電灯点灯装置および照明制御装置
JPH02177798A (ja) 信号伝送システム
JPH0313817B2 (es)