MXPA05007094A - Transmisiones fuertes de senal en difusion de television digital. - Google Patents

Transmisiones fuertes de senal en difusion de television digital.

Info

Publication number
MXPA05007094A
MXPA05007094A MXPA05007094A MXPA05007094A MXPA05007094A MX PA05007094 A MXPA05007094 A MX PA05007094A MX PA05007094 A MXPA05007094 A MX PA05007094A MX PA05007094 A MXPA05007094 A MX PA05007094A MX PA05007094 A MXPA05007094 A MX PA05007094A
Authority
MX
Mexico
Prior art keywords
reed
solomon
data
error correction
segments
Prior art date
Application number
MXPA05007094A
Other languages
English (en)
Inventor
Le Roy Limberg Allen
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of MXPA05007094A publication Critical patent/MXPA05007094A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0059Convolutional codes
    • H04L1/006Trellis-coded modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0065Serial concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03828Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
    • H04L25/03866Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using scrambling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/3405Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
    • H04L27/3416Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power in which the information is carried by both the individual signal points and the subset to which the individual points belong, e.g. using coset coding, lattice coding, or related schemes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2383Channel coding or modulation of digital bit-stream, e.g. QPSK modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Power Engineering (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Un campo de datos de senales transmitidas de television digital incluye un primer conjunto de segmentos de datos acatados a A/53 que transportan informacion de carga util e incluye adicionalmente un segundo conjunto de segmento de datos acatados a A/53 que contiene byte de paridad para la codificacion transversal de correccion anticipada de errores de Reed-Solomon de los datos contenido dentro del primer con junto de segmentos de datos acatados a A/53. Un receptor de television digital usa los bytes de paridad en el segundo conjunto de segmentos de datos acatados a A/53 para implementar la descodificacion transversal de correccion anticipada de errores de Reed-Solomon que corrige los errores de bytes en los datos contenidos en el primer conjunto de segmentos de datos acatados a A/53.

Description

TRANSMISIONES FUERTES DE SEÑAL EN DIFUSION DE TELEVISION DIGITAL Campo de la Invención Esta invención se refiere a técnicas para la corrección anticipada de errores en un sistema de difusión digital, y en particular, se refiere a codificación complementaria de corrección anticipada de errores para paquetes de datos en la capa de la corriente de transporte.
Antecedentes de la Invención La norma MPEG-2 afronta la combinación de una o más corrientes elementales de vídeo, audio y otros datos en corrientes individuales o múltiples que son adecuadas para el almacenamiento o transmisión. En términos muy generales, la norma MPEG-2 para transmitir vídeo digital y audio asociado y otra información comprende los siguientes tres pasos. En el primer paso, una señal de vídeo digital (de una cámara digital o de un convertidor de analógico a digital) se comprime al analizar y codificar la señal usando redundancia espacial y temporal . La redundancia espacial se refiere a la información redundante dentro de un cuadro de vídeo en tanto que la redundancia temporal se refiere a la información redundante entre cuadros sucesivos . Este proceso genera: intra-cuadros (I-cuadros) , que contienen toda la KEF:165110 información en una imagen completa; cuadros predic os (P-Cuadros) , que tienen alguna compresión puesto que se predicen en base a los I-cuadros anteriores y/o otros P-cuadros ; y cuadros bi-direccionalmente predichos (B-cuadros) que son las imágenes más comprimidas puesto que se predicen de los I-cuadros y P-cuadros pasados y futuros. En el segundo paso llevado a cabo concurrentemente con el primer paso, se comprime una señal de audio al remover los tonos de baja potencia adyacentes a los tonos de alta potencia. La remoción de estos tonos no afecta la señal, debido a que los tonos de alta potencia tienden a enmascarar a los tonos de baja potencia, haciéndolos inaudibles al oído humano. En el tercer paso final, las señales comprimidas de vídeo, las señales de audio y las marcas de tiempo relacionadas de estas señales se montan en paquetes e insertan en una corriente elemental por paquetes (PES) . Cada paquete en una corriente elemental por paquetes contiene información suplementaria tal como un código de inicio, ID de corriente, longitud de paquete, encabezado opcional de la corriente elemental por paquetes y bytes de relleno, además de los bytes reales del paquete de datos de vídeo y audio. Para facilitar la multiplexión- conjunta de varias corrientes de corrientes elementales por paquetes de diferentes tipos de datos, también se crea una tabla de información específica de programa (PSI) que incluye una serie de tablas para re-montar la corriente específica elemental por paquetes dentro de múltiples canales de corrientes elementales por paquetes. La corriente elemental por paquetes y la información específica de programa proporcionan la base para una Corriente de Transporte (TS) de la corriente elemental por paquetes y los paquetes de información específica de programa. De interés particular a la invención descrita en la presente es la corriente de transporte como se define en el Anexo D de la "ASTC Digital Televisión Standard" publicada por Advanced Televisión Systems Committee (ATSC) en 1995 como su documento A/53. Esta norma define la difusión de señales de televisión digital (DTV) dentro de los Estados Unidos de América y se refiere en esta especificación simplemente como "A/53". El anexo D de A/53 especifica que la corriente de transporte de datos original está compuesta de paquetes de 187 bytes de datos que corresponden a paquetes de MPEG-2 sin sus bytes de sincronización iniciales. El anexo D de A/53 especifica que los datos que se van a aleatorizar al ser sometidos a operación de O exclusivo con una secuencia binaria pseudo-aleatoria, de longitud máxima de 216 bitios (PRBS) que se inicializa al comienzo de cada campo de datos. El anexo D de A/53 especifica (207, 187) la codificación de corrección anticipada de errores de Reed-Solomon (R-S FEC) de paquetes de datos aleatorizados seguido por intercalación convolucional . La intercalación convolucional predicha por A/53 proporciona la capacidad de corrección de errores para ruido de ráfaga continuo hasta 193 microsegundos (2070 espacios de símbolo) de duración. Los datos convolucionalmente intercalados con codificación R-S FEC se codifican reticularmente de forma subsiguiente a 2/3 de velocidad de codificación original y se correlacionan en símbolos digitales de nivel ocho . Los símbolos se analizan sintácticamente en secuencias de -828 símbolos. El anexo D específica que el cuadro de datos se debe componer de dos campos de datos, cada campo de datos compuesto de 313 segmentos de datos, y cada segmento de datos compuesto de 832 símbolos. El segmento D especifica que cada segmento de datos debe empezar con una secuencia de sincronización de segmento de datos (DSS) de cuatro símbolos. El anexo D especifica que el segmento inicial de datos de cada campo de datos debe contener una señal de sincronización de campo de datos (DFS) después de la secuencia de DSS de cuatro símbolos en el mismo. Las señales de DSS y DFS están compuestas de símbolos con valores de señal de modulación +5 ó -5. El 2o hasta 313av° segmentos de datos concluyen cada uno con una respectiva de las secuencias de 828 símbolos codificadas reticularmente, la intercalación convolucional de estas secuencias se extiende estos símbolos que son una señal de pre-código que repite los doce símbolos de los datos en el último segmento de datos del campo previo de datos. A/53 especifica esta señal de pre-código para implementar los procedimientos de descodificación y codificación reticular que ' son capaces de reasumirse en el segundo segmento de datos de cada campo que procede de donde estos procedimientos omiten procesar los datos en el campo precedente de datos . Las transmisiones de 8VSB tienen una velocidad de baudios de 10.76 millones de bitios por segundo para ajustarse dentro de un canal de televisión de difusión de 6 megahercios de ancho, y la carga útil y efectiva es de 19.3 millones de bitios por segundo (Mbps) . En un canal de ruido Gaussiano aditivo-blanco (AWGN) , un receptor perfecto requerirá al menos una relación de señal a ruido (SNR) de 14.9 dB a fin de mantener los errores por debajo de un umbral de visibilidad (TOV) definido como 1.93 errores de segmento de datos por 10,000 segmentos de datos, suponiendo que se difundan señales de 8VSB. Después de que la "Norma de Televisión Digital de ATSC" se estableció en 1995, probó ser problemática la recepción de señales de DTV de difusión terrestre, particularmente si se usaban antenas interiores. A principios de 2000, la ATSC hizo un llamado a nivel industria para expertos en la transmisión de recepción de difusión terrestre para conjuntar una Fuerza de Tarea con respecto al desempeño del Sistema de RF para estudiar problemas con recepción adecuada y sugerir posibles soluciones a estos problemas. A finales del 2000 o cercano, hubo el consenso general que, además de los problemas con la ecualización del canal de recepción, había la necesidad de hacer más fuerte la señal de 8VSB, si se fueran a recibir exitosamente durante condiciones de recepción ruidosas . El 26 de Enero del 2000, el Grupo de Especialistas de ATSC de Transmisión de RF (T3/S9) emitió un "Petitorio para Propuesta para Revisiones Potenciales a las Normas de ATSC en el Área de Especificaciones de Transmisión" . Este RFP con respecto a como mejorar el desempeño de 8VSB se dirigió a la industria de DTV, universidades y otras partes interesadas en el problema. La mejora compatible del servicio de DTV terrestre de 8-VSB fijado e interior se especifica en el RFP de ATSC ampliamente distribuido para ser de prioridad máxima . Las propuestas subsiguientes para hacer más fuerte la señal de 8VSB al alterar la modulación de la onda portadora comparten un problema común que la información transmitida en el formato fuerte no se puede utilizar por los llamados receptores de DTV de "herencia" que se han vendido ya al público receptor. Cada 187 bytes de carga útil fuerte desplaza al menos 374 bytes de carga útil normal que se pueden recibir por los receptores de DTV de herencia y se pueden usar para HDTV. Es decir, la cantidad de información contenida en un segmento de datos transmitido por 8VSB como se especifica por el Anexo D de la norma A/53 ocupan dos o más segmentos de datos de la señal fuerte en las propuestas para hacer más fuerte la señal de 8VSB al dividir en dos la velocidad de código. Esto significa que, si los receptores de DTV de herencia aun se van a acomodar con respecto a la recepción de un programa de televisión con buena resolución en su contenido de imagen y razonablemente alta fidelidad en el contenido del sonido acompañante, se puede transmitir muy poca carga útil en el formato fuerte. El problema es particularmente molesto si una parte de la carga útil normal se va a transmitir en el formato fuerte, debido a que la mayoría de las propuestas para la transmisión de datos en un formato más fuerte tienen el siguiente requerimiento. El contenido de información de la parte de la carga útil normal tiene que ser transmitido, no sólo en el formato 8VSB más fuerte, sino adicionalmente en el formato 8VSB normal de modo que se puedan adaptar los receptores de herencia. La especificación y figuras de la patente de los Estados Unidos No. 6,430,159 titulada "Forward Error Correction at MPEG-2 Transport Stream Layer" y emitida el 6 de Agosto de 2002 a Xiang Wan y Marc H. Morin se incorporan en la presente como referencia. La patente de los Estados Unidos No. 6,430,159 describe una operación de corrección de error que se realiza en un súper grupo de paquetes dentro de una corriente de transporte (TS) usando el protocolo MPEG-2 TS . La codificación de corrección anticipada de errores (FEC) como un grupo seguidor de paquetes de TS que cumplen con la norma MPEG-2 que no contienen datos de carga útil, sino sólo un campo de adaptación. Los paquetes del grupo seguidor se proporcionan con PID que los hacen ser descartados por un descodificador normal de MPEG-2. Sin embargo, un descodificador de MPEG-2 especialmente equipado reconoce las PID y extrae los paquetes del grupo seguidor que se van a usar para recuperar los datos perdidos o corrompidos en la transmisión de la TS . Un concepto general que se puede extraer de la patente de los Estados Unidos No. 6,430,159 es que la codificación de FEC puede estar contenida en los paquetes de datos que no contienen datos de carga útil y que están separados de los paquetes de datos que contienen carga útil. Este concepto, como se aplica a los paquetes de datos que cumplen con MPEG-2, fue crítico a los objetivos de la invención de la patente de los Estados Unidos No. 6,430,159. an y Morin buscan proporcionar un sistema y método para corregir una corriente de transporte de MPEG-2 que se puede usar en cualquiera de los formatos de difusión de vídeo digital (DVB) , sin la necesidad de descodificadores de FEC que fueron específicos al formato particular de DVB. Otro objeto de la invención de la Patente de los Estados Unidos No. 6,430,159 fue evitar anexar codificación de FEC al final de cada paquete, adicionando en efecto otra capa a la pila de protocolo . Esta nueva capa es específica a la arquitectura de transmisión y no sometida a la norma MPEG-2. Por consiguiente, un difusor tendrá que depender de cada receptor propuesto que tiene un descodificador simétrico de FEC para que se reciba la señal transmitida . La invención de la patente de los Estados Unidos No. 6,430,159 no se tomó por la industria de difusión vía satélite, la industria de distribución por cable o la industria de difusión terrestre. Estas industrias continúan la práctica de insertar la corriente de transporte original en un codificador de corrección anticipada de errores y difunden la señal resultante sobre su medio respectivo de difusión a los receptores, cada uno que tiene un descodificador simétrico de FEC para la señal transmitida. Los varios receptores para los sistemas de difusión vía satélite, de distribución por cable y de difusión terrestre continúan recuperando las corrientes de transporte acatadas a MPEG-2 de las señales recibidas, usando descodificadores de FEC específicos a los varios sistemas y simétricos con los codificadores de FEC empleados en estos varios sistemas. Wan y Morin han buscado la necesidad de evitar estas prácticas con su invención en la patente de los Estados Unidos No. 6,430,159. La transmisión de codificación de FEC en paquetes de datos que no contienen datos de carga útil es una modificación práctica de la norma actual norteamericana para la difusión de televisión digital aunque la codificación de FEC específica del sistema de los datos que se difunden se anexe a cada paquete de datos de MPEG-2. El anexar la codificación de FEC específica del sistema a los paquetes de datos de MPEG-2 es una práctica del tipo que Wan y Morin buscan evitar al usar su invención de la patente de los Estados Unidos No. 6,430,159. Aun así, los paquetes de datos de DTV que contienen codificación de FEC complementaria, pero no contienen datos de carga útil, se pueden usar como la base para la recepción más fuerte de paquetes convencionales de datos de DTV que contienen carga útil. Esta codificación complementaria de FEC no afecta los segmentos de datos que contienen datos de carga útil. Esto evita el tener que transmitir dos veces la misma información de DTV, una vez para los receptores de DTV de herencia y nuevamente para los receptores de DTV de nuevo diseño. Los paquetes convencionales de datos de DTV que contienen carga útil son utilizables por los receptores de herencia, así como son parte de la transmisión fuerte. La patente de los Estados Unidos No. 6,430,159 describe codificación transversal de corrección anticipada de errores de Reed-Solomon que se usa para generar los campos de adaptación que acompañan a los campos de datos en una transmisión. Los códigos transversales de corrección anticipada de errores de red-Solomon se aplican a las rutas que cruzan cada uno de los paquetes de un grupo de datos o segmentos de datos, con cada byte de cada segmento de datos que se incluye en una de las rutas . Los códigos de R-S FEC transversales generan bytes de paridad. La patente de los Estados Unidos No. 6,430,159 describe estos bytes de paridad que se arreglan en paquetes adicional-es separados de los paquetes de datos. Estos paquetes adicionales son similares en el formato general a los paquetes de datos y se transmiten de acuerdo a los protocolos similares a aquellos usados para transmitir los paquetes de datos. Sin embargo, la patente de los Estados Unidos No. 6,430,159 no lleva a un experto en la técnica de DTV a una apreciación completa de la flexibilidad en el diseño del sistema de transmisión dado por esta codificación. Se puede usar una amplia variedad de códigos transversales de Reed-Solomon para proporcionar codificación adicional de corrección anticipada de errores para campos de datos como se definen en A/53. Se puede usar una variedad de códigos transversales de R-S para proporcionar codificación adicional de corrección anticipada de errores para un número predicho de segmentos de datos que se acatan a ?/53 seleccionados de uno o más campos de datos como se define en A/53. La codificación transversal de R-S da mayor flexibilidad en la elección de la cantidad de redundancia en las transmisiones fuertes que se proporciona por propuestas para hacer más fuerte la señal de 8VSB al alterar la modulación de la onda portadora para dividir en dos la velocidad de código o en cuatro la velocidad de código. Los difusores quienes participaron en la Fuerza de Tarea en el Desempeño del Sistema de RF expresaron el deseo de la flexibilidad al reducir la velocidad de código y esperaron reducciones más pequeñas en la velocidad de codificación. La codificación transversal de R-S FEC facilita la elección de la cantidad de redundancia en transmisiones fuertes que son mayores que la cantidad de redundancia en las transmisiones normales de 8VSB por factores de uno y dos. Acoplado con no tener que transmitir la misma información de DTV dos veces , una vez para los receptores de DTV de herencia y nuevamente para los receptores de DTV de nuevo diseño, esto permite que la transmisión de DTV sea más fuerte en tanto que aun mantiene mayor resolución que la resolución normal de DTV. Esto permite que los receptores de DTV de nuevo diseño reciban difusión de HDTV de potencia radiada efectiva (ERP) dada en sustancialmente más sitios de recepción que lo que los receptores de DTV de herencia pueden recibir transmisiones normales de HDTV del mismo transmisor. Al mismo tiempo, los receptores de DTV de herencia pueden continuar recibiendo la difusión de HDTV en los sitios de recepción donde estos receptores eran capaces de recibir transmisiones normales de HDTV del mismo transmisor. Las propuestas previas para hacer más fuerte la señal de 8VSB al alterar la modulación de la onda portadora no permiten la transmisión fuerte de señales de HDTV que se pueden recibir por los receptores de DTV de herencia así como por los receptores de DTV de nuevo diseño. La codificación transversal de R-S FEC se combina con la codificación lateral (207, 187) de R-S FEC predicha por A/53 para proporcionar codificación bi-dimensional de R-S FEC. Como se señala de forma previa, la Patente de los Estados Unidos No. 6,430,159 desacredita el uso de codificación lateral de R-S FEC y enseña en consecuencia algo alejado de la codificación bi-dimensional de R-S FEC. La codificación bidimensional de R-S FEC se conoce per se en la técnica diferente de la técnica de DTV. La grabación de audio digital en disco compacto usa codificación de Reed-Solomon intercalada transversalmente (CIRC) . La codificación bidimensional de R-S FEC también se ha usado cuando se graba información digital en cinta magnética. Sin embargo, las razones que la codificación bi-dimensional de R-S FEC es ventajosa son diferentes en la técnica de DTV que en las otras técnicas . Se usa codificación transversal de R-S FEC en la modificación de la norma de DTV de A/53 debido a que la codificación adicional de corrección anticipada de errores se puede introducir en la señal de DTV con efecto mínimo en la recepción por los receptores de DTV de herencia. La codificación lateral (207, 187) de R-S FEC predicha por A/53 proporciona un medio para que el desmultiplexor de la corriente de transporte de un receptor de DTV determine si un paquete recibido de datos contienen o no errores de bytes no corregidos. De este modo, la codificación lateral (207, 187) de R-S FEC es indispensable cuando se modifica la norma de DTV de A/53, particularmente a los receptores de DTV de herencia. Por consiguiente, la corrección de errores por codificación lateral (207, 187) de R-S se realiza en los paquetes de datos subsiguientes a la corrección lateral de errores de R-S, como un paso final antes de la des-aleatorización de los bitios en cada paquete de datos. La realización de la corrección lateral de error de R-S subsiguiente a la corrección transversal de error de R-S invierte el orden de la corrección bi-dimensional de error de R-S que se usa convencionalmente en el aparato de reproducción para grabaciones en cinta magnética de datos digitales . La codificación transversal de corrección anticipada de errores de Reed-Solomon proporciona poca ayuda particular a la mejora de la ecualización. Por consiguiente, los aspectos adicionales de la invención se refieren a la multiplexión por división de tiempo de señales "súper-fuertes" en la señal de DTV. Estas señales súper-fuertes usan sólo la mitad del alfabeto completo de los símbolos de 8VSB, de modo que más bien se usan ocho niveles de modulación. Debido a que la DTV de difusión usa codificación reticular después de la intercalación convolucional , en lugar de la intercalación en bloque, los símbolos de modulación fuerte deben ser unos que se puedan incorporar en la corriente de datos que incluyan también los símbolos de 8VSB codificados reticularmente sin que se afecte la codificación reticular de los símbolos de 8VSB. Por ejemplo, un conjunto de símbolos de 8VSB de alfabeto restringido que correlacionan datos en cerca de los valores de señal de modulación de +7, +5, -5 y -7 se propuso por Phillips Research. Esta señal de alfabeto restringido se refiere como Kpseudo-2VSB" , puesto que la información en la señal de modulación resultante se transporta completamente por la polaridad de esta señal. Usando pseudo-2VSB de principio a fin de la difusión completa de DTV se divide a la mitad la carga útil efectiva a 9.64 millones de bitios por segundo (Mbps) , pero esto es más que suficiente para transmitir una señal de televisión de definición normal (SDTV) . La separación entre el nivel de modulación normalizado menos negativo, -5, y el nivel de modulación normalizado menos positivo, +5, es 10. Esto es cinco veces la separación de 2 entre niveles de modulación adyacentes en una señal de 8VSB, permitiendo que se logre un TOV a una S R significativamente peor bajo condiciones de AWGN. La SNR requerida a fin de mantener los errores por debajo de TOV en un canal de AWGN se reduce a 8.5 dB, una reducción de 6.4 dB. Es decir, aproximadamente un cuarto de tanta potencia que se requeriría para la recepción satisfactoria de un canal de AWGN, presumiendo que los niveles de modulación no tengan que ser disminuidos para mantener los niveles de potencia radiada efectiva (ERP) promedio dentro de la especificación actual. La ERP promedio de los símbolos de pseudo-2VSB tienden a incrementarse con respecto a 8VSB codificados reticularmente, convencionales, debido a que sólo los valores de señal de modulación de +7, +5, -5 y -7 se usan y no se usan los valores de señal de modulación de +3, +1, -1 y -3 de 8VSB. Una disminución de 1.5 dB en la potencia pico del transmisor es necesaria si se transmiten secuencias largas de símbolos de 2VSB modificados. De este modo, si se transmiten secuencias largas de símbolos de pseudo-2VSB, el incremento en el área de servicio para la señal de pseudo-2VSB es sólo aquella que se puede lograr con un incremento de 4.9 dB en la potencia de una señal convencional de 8VSB codificada reticulármente . Adicionalmente, se disminuye el área de servicio para la señal convencional de 8VSB codificada reticularmente que acompaña la señal de pseudo-2VSB. En consecuencia, las señales de pseudo-2VSB estarían en práctica de difusión real probablemente restringidas a sólo un pequeño número de segmentos de datos en cada campo de datos del segmento 313. Varios alfabetos restringidos de los símbolos de 8VSB se pueden analizar para determinar como la corriente original de transporte de datos se puede modificar para hacer que cada una de las corrientes de símbolo de 8VSB de alfabeto modificado se genere durante el procedimiento de codificación reticular en el transmisor. Cada bit en una corriente de datos aleatorizados se puede repetir inmediatamente para generar una corriente modificada de datos suministrada al codificador (207, 187) de R-S FEC, se hace que la señal de pseudo-2VSB se genere por el procedimiento de codificación reticular. En otro procedimiento diferente, se inserta un UNO después de cada bit en una corriente de datos aleatorizados para generar una corriente modificada de datos suministrada al codificador (207, 187) de R-S FEC . Esta corriente modificada de datos hace que el procedimiento de codificación reticular genere una señal de alfabeto restringido que excluye los valores de símbolos de -7, -5, +1 y +3 del alfabeto completo de 8VSB. La energía portadora piloto se incrementa sustancialmente en la modulación resultante, que hace más fácil la desmodulación sincrónica en el receptor de DTV. La separación entre el nivel de modulación normalizada menos negativo, -5, y el nivel de modulación normalizada menos positivo, +1 es 6 en esta señal de alfabeto restringido. Esta separación es tres veces la separación de 2 entre los niveles de modulación adyacentes en una señal de 8VSB, permitiendo que se logre un TOV a una S R significativamente más pobre bajo condiciones de AWGN que es el caso con la señal de 8VSB o con una señal de E-4VSB. Se requiere una mejor SNR bajo condiciones de AWGN para lograr el TOV que es el caso con pseudo-2VSB. Esta señal de alfabeto restringido tiene sustancialmente menos potencia promedio que una señal de pseudo-2VSB, pero algo más grande que la potencia promedio que la señal de 8VSB normal . Aun en otro procedimiento diferente, se inserta un CERO después de cada bit en una corriente de datos aleatorizados para generar una corriente modificada de datos suministrada al codificador de (207, 187) R-S FEC . Esta corriente modificada de datos hace que el procedimiento de codificación reticular genere una señal de alfabeto restringido que excluye los valores de símbolos de -3, -1, +5 y +7 del alfabeto completo de 8VSB. La separación entre el nivel de modulación normalizada menos negativo, -5, y el nivel de modulación normalizada menos positivo, +1, es también 6 en esta señal de alfabeto restringido. Sin embargo, esta señal de alfabeto restringido tiene una potencia promedio algo menor que la señal de 8VSB normal. Un problema difícil con el uso de esta señal de alfabeto restringido es que se invierte la polaridad de la señal piloto en la modulación resultante, lo que interfiere con la desmodulación sincrónica en los receptores de DTV, particularmente en los de herencia. Un receptor para señales de DTV de difusión puede usar diferentes procedimientos de descodificación de símbolos dependiendo de si se este transmitiendo al mismo el alfabeto completo de los símbolos de 8VSB o sólo la mitad del alfabeto de los símbolos de 8VSB se este transmitiendo al mismo. Si se hace la descodificación de símbolos por los procedimientos de descodificación reticular de Viterbi, el árbol de descodificación se puede podar para excluir las posibilidades de descodificación que están descartadas por conocimiento que sólo se transmitió la mitad del alfabeto de los símbolos de 8VSB. Si embargo, esto supone que en el momento en que se hizo esta codificación de símbolos, el receptor de DTV tiene conocimiento disponible al mismo en cuanto a si se transmitió la señal de DTV actualmente recibida usando el alfabeto completo de los símbolos de 8VSB o sólo la mitad de este alfabeto. ( Los bitios de código de identificación de paquete (PID) de un paquete de datos indican si se usó el alfabeto completo de símbolos de 8VSB o sólo la mitad de este alfabeto en la generación del paquete de datos, pero esta información no está oportunamente disponible en el receptor. La intercalación convolucional de bytes realizada en el trasmisor antes de la codificación de corrección anticipada de errores divide la PID en dos partes y dispersa las partes dentro del campo de datos. La desintercalación convolucional realizada en el receptor subsiguiente a la descodificación de símbolos restaura la PID pero sólo un tiempo considerable después de la terminación de la descodificación de símbolos de los bytes que incluyen la PID. La información en cuanto a si la señal de DTV en cuanto a que si la señal de DTV actualmente recibida se transmitió usando el alfabeto completo de símbolos de 8VSB o sólo la mitad de este alfabeto se puede transmitir en forma codificada durante la porción "reservada" de 92 símbolos del segmento de datos cero-ésimo, inicial de un campo de datos. La porción "reservada" sigue inmediatamente la señal de sincronización de campo de datos (DFS) . El 19 de Diciembre de 2002, Phillips Research. describió un concepto general para hacer esto, como parte de una propuesta a ATSC para mejorar las señales de 8VSB. El 9 de Abril de 2002, V. R.
Gaddam y D. Birru presentaron la solicitud de Patente de los Estados Unidos No. de Serie 118,876 titulada "Packet Identification Mechanism at the Transmitter and Receiver for an Enhanced ATSC 8-VSB System" . Esta solicitud asignada a Koninklijke Phillips Electronics N.V. Se publico el 19 de Diciembre de 2002 con el No. de publicación 20020191712. Esta publicación describe el patrón de segmentos de datos para la transmisión normal y para la transmisión fuerte en un campo de datos que es aun intercalado convolucionalmente que se inserta en un mapa de bitios intercalado convolucionalmente para proporcionar un homólogo del mapa de bytes de los datos intercalados que se codifican de manera reticular . El 3 de diciembre de 2001 M. Fimoff, R. W. Citta y J Xia presentaron la solicitud de Patente de los Estados Unidos No. de Serie 011,333 titulada "Kerdock Coding and Decoding System for Map Data" . Esta solicitud asignada a Zenith Electronics Corporation se publicó el 27 de Marzo de 2003 con el número de publicación No. 20030058140. Esta publicación describe códigos Kerdock que codifican diferentes patrones de transmisión fuerte dentro de campos de datos que se insertan en el segmento de datos cero-ésimo, inicial de cada campo de datos . Este método se puede adaptar para describir la señal de DTV transmitida usando el alfabeto completo de símbolos de 8VSB o usando sólo la mitad de este alfabeto.
Breve Descripción de la Invención Un campo de datos de señales de televisión digital transmitida de acuerdo con un aspecto de la invención incluye un primer conjunto de segmentos de datos de acuerdo con A/53 gue transporta información de carga útil e incluye adicionalmente un segundo conjunto de segmentos de datos de acuerdo con A/53 que contienen bytes de paridad para codificación transversal de corrección anticipada de errores de Reed-Solomon de los datos contenidos dentro del primer conjunto de segmentos de datos acatados a A/53. Un receptor de televisión digital construido de acuerdo con otro aspecto de la invención usa los bytes de paridad en el segundo conjunto de segmentos de datos acatados a A/53 para implementar la descodificación transversal de corrección anticipada de errores de Reed-Solomon que corrige errores de bytes en los datos contenidos en el primer conjunto de segmentos de datos acatados a A/53. La descodificación transversal de corrección anticipada de errores de Reed-Solomon puede incrementar de manera significativa el nivel de ruido Gaussiano aditivo-blanco (AWGN) requerido para disminuir la relación de señal a ruido (SNR) suficientemente tal que los errores excedan el umbral de visibilidad (TOV) . El TOV se define como 2.5 errores de segmento de datos por segundo, un nivel al cual los errores de transmisión son fácilmente observables en el vídeo digital. Los aspectos adicionales de la invención se refieren a la multiplexion por división de tiempo de señales componentes "súper-fuertes" en la señal de DTV. Estas señales componentes súper-fuertes son la mitad del alfabeto completo de símbolos de 8VSB. La colocación de los segmentos de datos en cada campo de datos que contienen señales componentes súper-fuertes se señaliza por el código transmitido en la sección "invertida" del segmento inicial de datos del campo de datos. El receptor de DTV responde a esta señalización para modificar las operaciones de descodificación de símbolos para señales componentes super-fuertes . Estas modificaciones de procedimientos de descodificación de símbolos pueden beneficiar la ecualización adaptable en el receptor de DTV así como de incrementar el nivel de AWGN requerido para que los errores excedan el TOV.
Breve Descripción de las Figuras La Figura 1 es un diagrama esquemático del aparato de transmisión para transmitir una señal fuerte de 'DTV con una carga útil que se reduce de aquella de una señal de HDTV que se ajusta a la norma A/53, aparato que se construye de acuerdo con un aspecto de la invención para realizar la codificación transversal de corrección anticipada de errores de Reed-Solomon en bytes de datos antes de que se intercalen de manera convolucional . La Figura 2 es una tabla que muestra las características de los códigos transversales de corrección anticipada de errores de Reed-Solomon que atraviesan un campo de datos de 312 segmentos y que muestra las reducciones de carga útil asociadas con el uso de estos códigos . La Figura 3 es una tabla que muestra las características de algunos códigos transversales de corrección anticipada de errores de Reed-Solomon que atraviesan la mitad de un campo de datos de 312 segmentos y que muestra las reducciones de carga útil asociadas con el uso de estos códigos . La Figura 4 es un diagrama esquemático de un receptor de DTV para recibir señales fuertes de DTV que emplea códigos transversales de corrección anticipada de errores de Reed-Solomon que atraviesan campos completos de datos, receptor de DTV que se construye de acuerdo con un aspecto de la invención. La Figura 5 es un diagrama esquemático de una modificación del receptor de DTV de la Figura 4 hecho para explotar más completamente los beneficios de la codificación bi-dimensional de corrección anticipada de errores de Reed-Solomoii de acuerdo a un aspecto adicional de la invención. La Figura 6 es un diagrama esquemático de un detalle de la construcción del receptor de DTV de la Figura 4 como se modifica por la Figura 5. La Figura 7 es un diagrama esquemático de un receptor de DTV para recibir señales fuertes de DTV que emplean códigos transversales de corrección anticipada de errores de Reed-Solomon que atraviesan la mitad de los campos de datos, el receptor de DTV que se construye de acuerdo con un aspecto de la invención. La Figura 8 es un diagrama esquemático de una modificación del receptor de DTV de la Figura 7 hecho para explotar más completamente los beneficios de la codificación bi-dimensional de corrección anticipada de errores de Reed-Solomon de acuerdo con un aspecto adicional de la invención. La Figura 9 es un diagrama esquemático de un detalle de la construcción del receptor de DTV de la Figura 7 como se modifica por la Figura 8. La Figura 10 es un diagrama esquemático del aparato de transmisión para transmitir una señal de DTV que incluye una señal de audio fuerte, u otra señal fuerte no relacionada a la señal primaria de televisión, aparato de transmisión, de acuerdo con un aspecto de la invención, que aplica de forma selectiva la codificación transversal de Reed-Solomon a esa señal fuerte antes de que se intercale de manera convolucional . Las Figuras 11A, 11B y 11C son porciones de una tabla que muestra las características de los códigos transversales de corrección anticipada de errores de Reed-Solomon para la transmisión fuerte de datos de audio o auxiliares, y que muestra las reducciones de carga útil asociadas con el uso de estos códigos. La Figura 12 es un diagrama esquemático de un receptor de DTV para recibir una señal de DTV que incluye una señal fuerte, como se transmite por el aparato de transmisión del tipo mostrado en la Figura 10, receptor de DTV que se construye de acuerdo con un aspecto de la invención. La Figura 13 muestra un receptor de DTV capaz de recibir señales fuertes de DTV como se transmite por el aparato de transmisión de cualquiera de los tipos mostrados en las Figuras 1 y 10. La Figura 14 es un diagrama esquemático del aparato de transmisión para transmitir una señal de DTV que incluye una señal fuerte de audio u otra señal fuerte no relacionada a la señal primaria de televisión, aparato de transmisión que se construye de acuerdo con un aspecto de la invención como una alternativa al aparato de transmisión de la Figura 10. La Figura 15 es un diagrama esquemático de una modificación hecha al transmisor de la Figura 1 para permitir la transmisión de una señal fuerte de DTV junto con una señal "súper-fuerte" aun más fuerte. Las Figuras 16A y 16B se combinan para formar un diagrama esquemático de la Figura 16 de un receptor de DTV de la Figura 4, modificado, capaz de recibir señales de DTV usando los códigos transversales de corrección anticipada de errores de Reed-Solomon que atraviesan campos completos de datos, como se transmiten por el aparato de transmisión de los tipos como se muestra en las Figuras 14 y 15. Las Figuras 17A y 17B se combinan para formar un diagrama esquemático de la Figura 17 de un receptor de DTV de la Figura 7 modificado capaz de recibir señales de DTV usando códigos transversales de corrección anticipada de errores de Reed-Solomon que atraviesan la mitad de los campos de datos, como se transmiten por el aparato de transmisión de un tipo como se muestra en las Figuras 14 y 15. La Figura 18 es un diagrama esquemático de una modificación hecha al transmisor de la Figura 1 de acuerdo con un aspecto de la invención, modificación que permite la transmisión de una señal de DTV que incluye una señal "súper-fuerte" que usa modulación de pseudo-2VSB junto con codificación transversal de corrección anticipada de errores de Reed-Solomon.
La Figura 19 es un diagrama esquemático de una modificación hecha al transmisor de la Figura 1, modificación que permite la transmisión de una señal fuerte de DTV que incluye una señal "súper-fuerte" aun más fuerte que usa la modulación de pseudo-2VSB junto con codificación transversal de corrección anticipada de errores de Reed-Solomon. La Figura 20 es un diagrama esquemático de una modificación hecha al transmisor de la Figura 1 de acuerdo con un aspecto de la invención, modificación que permite la transmisión de una señal de DTV que incluye una señal "súper-fuerte" que tiene codificación transversal de corrección anticipada de errores de Reed-Solomon y excluye los valores de los símbolos -3, -1, +5 y +7 del alfabeto completo de símbolos de 8VSB. La Figura 21 es un diagrama esquemático de una modificación hecha al transmisor de la Figura 1, modificación que permite la transmisión de una señal fuerte de DTV que incluye una señal "súper-fuerte" aun más fuerte que tiene su propia codificación transversal de corrección anticipada de errores de Reed-Solomon y excluye los valores de símbolos de -3, -1, +5 y +7 del alfabeto completo de símbolos de 8VSB. Las Figuras 22A y 22B se combinan para formar un diagrama esquemático de la Figura 22 de un receptor de DTV de la Figura 16, modificado, capaz de recibir señales de DTV transmitidas por el aparato de transmisión de los tipos mostrados en las Figuras 18 y 19 o de los tipos mostrados en las Figuras 20 y 21. Las Figuras 23A y 23B se combinan para formar un diagrama esquemático de la Figura 23 de un receptor de DTV modificado de la Figura 17, capaz de recibir señales de DTV transmitidas por el aparato de transmisión de los tipos mostrados en las Figuras 18 y 19 o de los tipos mostrados en las Figuras 20 y 21.
Mejor Modo para Llevar a cabo la Invención La Figura 1 muestra un transmisor para transmitir una señal fuerte de DTV con carga útil que se reduce de aquella de una señal de HDTV que se ajusta a la norma A/53. La parte de la carga útil se reemplaza con un código adicional de corrección anticipada de errores (FEC) a fin de incrementar la fortaleza de la transmisión de DTV. Una fuente 1 de programa suministra la corriente de transporte básica en los paquetes de datos de 187 bytes a una memoria intermedia 2 de primero en entrar/primero en salir para el almacenamiento temporal en la misma. Se conecta un multiplexor 3 de división de tiempo para suministrar paquetes de datos de 187 bytes a un aleatorizador 4 de datos manipulado. Algunos de estos paquetes de datos de 187 bytes corresponden a los paquetes de datos de 187 bytes leídos de la memoria intermedia 2 de FIFO. Otros de estos paquetes de datos de 187 bytes comprenden el código transversal de corrección anticipada de errores de Reed-Solomon, la generación del cual se describirá en más detalle adicionalmente en esta especificación. El aleatorizador 4 de datos manipulado incluye el aparato para generar una secuencia binaria pseudo-aleatoria (PRBS) de 216-bit de la clase especificada en A/53, Anexo D, Sección 4.2.2 titulada "aleatorizador de Datos". El aleatorizador 4 de datos manipulado se "enciende" a bitios de 0 exclusivo de este PRBS con bitios contemporáneos en los paquetes de datos de 187 byte que el multiplexor 3 por división de tiempo suministra respuesta de la lectura de la memoria intermedia 2 de FIFO. El aleatorizador 4 de datos manipulado también se "enciende" a bitios de O exclusivo del PRBS con bitios contemporáneos en los encabezados de 3-byte de los paquetes de datos de 187 byte que comprenden el código transversal de corrección anticipada de errores de Reed-Solomon, pero se "apaga" durante los 184 bytes restantes de "carga útil" de estos paquetes de datos. Esto evita la aleatorización de la codificación transversal de corrección anticipada de errores de Reed-Solomon. Los datos aleatorizados del aleatorizador 4 de datos se suministran al codificador 5 de corrección anticipada de errores de Reed-Solomon (207, 187) de la clase especificada en A/53, Anexo D, Sección 4.2.3 titulada "codificador de Reed-Solomon" . El codificador 5 anexa veinte bytes del código lateral de corrección anticipada de errores de Reed-Solomon a la conclusión de cada uno de los paquetes de datos aleatorizados de 187 bytes, para generar un respectivo segmento de 207 byte acatado a A/53 descrito en una memoria de acceso aleatorio 6. Puesto que la codificación de R-S FEC toma lugar a lo largo de una ruta de bytes que corresponde con los bytes de orden que aparecen en una ruta de datos, esta especificación caracteriza esta codificación de R-S FEC como que es de naturaleza "lateral" y el codificador 5 se describe como que es un codificador de R-S FEC (207, 187) "lateral". La RAM 6 almacena un byte de 8 bitios de código en cada una de sus ubicaciones de almacenamiento direccionadas y tiene suficientes ubicaciones de almacenamiento direccionadas para almacenar al menos dos súper-grupos sucesivos de (N + Q) segmentos de datos. En uno de los diseños preferidos cada súper grupo de (N + Q) segmentos de datos es un campo de datos, y (N + Q) es igual por lo tanto 312. En otro de los diseños preferidos cada súper grupo de (N + Q) segmentos de datos es la mitad de un campo de datos y (N + Q) por lo tanto es igual a 156. Después de que se han escrito un número N sucesivo de segmentos de datos de la corriente de transporte básica que aparecerán en un súper grupo en un banco de la RAM 6, se aplica el direccionamiento de lectura a este banco para explorar estos N sucesivos segmentos de datos en dirección transversal. Esto se hace para leer los segmentos de datos transversales de N-byte a un codificador 7 transversal de corrección anticipada de errores de Reed-Solomon (M, N) . M es un número entero algo menor que (N + Q) . Hay P bytes de paridad en cada código transversal (M, N) de corrección anticipada de errores de Reed-Solomon. Puesto que la mitad de estos errores se puede localizar y corregir por un código de R-S FEC como hay bytes de paridad, P es preferentemente un número par. N es un número entero igual a M menos P. Un ensamblador 8 de datos monta la codificación transversal de R-S FEC resultante del codificador 7 transversal de R-S FEC en Q paquetes de datos que cumplen con la norma MPEG-2 excepto que no tiene un byte inicial de sincronización. El ensamblador 8 de datos suministra cada uno de estos paquetes con un encabezado de 3 bytes que incluye una PID de identificación y una cuenta de continuidad. Los 184 bytes restantes de cada uno de estos paquetes son bytes de paridad de la codificación transversal de R-S FEC. El multiplexor 4 por división de tiempo se opera para suministrar estos paquetes de datos de 187 bytes al codificador 5 de R-S FEC (207, 187) . El codificador 5 lateral de R-S FEC anexa veinte bytes del código lateral de R-S FEC a la conclusión de cada uno de estos paquetes de datos de 187 bytes, para generar un segmento respectivo de 207 bytes, acatado a A/53 escrito en la RAM 6. Los Q segmentos de datos que contienen bytes de paridad de la codificación transversal de R-S FEC se escriben en el banco de la RAM 6, para completar el súper grupo almacenado temporalmente en el mismo . El súper grupo complementado entonces se lee de la RAM 6. Un código de R-S de longitud completa tiene 2n -1 bytes, n que es un número entero mayor de uno por un factor considerable. Un número predicho de estos bytes son bytes de paridad. Un código de R-S FEC se "acorta" al suponer un número de bytes en un código de R-S FEC de longitud completa que tiene valores predeterminados, habitualmente valores completamente de cero bitios, de modo que estos bytes se pueden omitir de la transmisión del código. Hay varios códigos de R-S de longitud completa de la longitud predicha para cada valor de n, y tienen diferentes números de bytes de paridad. El anexo 7D al capitulo 11 del libro "Error Correcting Coding Theory" descrito por Man Young Rhee y registrado oficialmente en 1989 por McGraw-Hill Publishing Company contiene tablas de polinomios generadores útiles en la generación de códigos de BCH. Estas tablas indican el número de errores de bytes que se pueden tanto localizar como corregir en los códigos de BCH, que proporcionan una base para generar códigos de R-S. El acortamiento de algunos de estos códigos de R-S se puede hacer para reducir el número de bytes de paridad requerido, para generar de este modo un código de errores de R-S "expurgado" . Suponiendo que (N+Q) es igual a 312, de modo que el súper grupo abarca un campo de datos, se pueden acortar cualquiera de los varios códigos de R-S FEC con una longitud original de 511 bytes para el uso en el codificador 7 transversal (M, N) de FEC de Reed-Solomon. Los Q segmentos de datos se empacarán más completamente por los bytes de paridad de algunos de estos códigos acortados de R-S FEC de 511 bytes que por otros de ellos. Si hay 207 códigos transversales de R-S FEC con P bytes de paridad por cada uno, hay un total de 207P bytes de paridad que se van a empacar en los Q segmentos de datos. Cada 207 bytes de paridad rellenan cerca de 9/8 de la capacidad de carga útil de 184 bytes de un segmento individual de datos. Si P es un múltiplo de 8, los 207P bytes de paridad empacan casi completamente los Q segmentos de datos, con la condición que Q sea un múltiplo de 9. Esto conserva mejor la eficiencia de codificación. La Figura 1 muestra un intercalador 9 convolucional conectado para recibir segmentos de datos leídos sucesivamente de la RAM 5 y para suministrar segmentos de datos intercalados de forma convolucional a un codificador 10 reticular de 12 fases. En la práctica real, una porción de la intercalación convolucional se puede implementar al leer los bytes de la RAM 6 en orden correcto, el íntercalador 9 convolucional que consiste esencialmente de un generador de dirección de lectura. El patrón de intercalación convolucional se ajusta a la prescripción de A/53, Anexo D, Sección 4.2.4 titulado "intercalación". El codificador 10 reticular de 12 fases se construye de acuerdo con A/53, Anexo D, Sección 4.2.5 titulado "codificación Reticular" . Los resultados de la codificación reticular del codificador 10 reticular se suministran como entrada que se dirige a la memoria 11 de lectura únicamente que funciona como un correlacionador de símbolos que suministra símbolos de 8 niveles y 3 bit a una memoria intermedia 12 de primero en entrar/primero en salir. La memoria intermedia 12 de FIFO se opera para proporcionar amortiguamiento de velocidad y para abrir intervalos entre los grupos de 828 símbolos en la corriente de símbolos suministrada a intervalos en los cuales el ensamblador 13 de códigos de símbolo inserta símbolos de señal de sincronización. Cada uno de los campos de datos sucesivos empieza con un intervalo respectivo en el cual el ensamblador 13 de códigos de símbolo inserta el código de símbolo descriptivo de una secuencia de sincronización de segmento de datos (DSS) seguida por un código de símbolo descriptivo de un segmento de datos inicial que incluye una secuencia apropiada de sincronización de campo de datos (DFS) . Cada segmento de datos en el resto respectivo de cada campo de datos se sigue por un intervalo respectivo en el cual el ensamblador 13 de códigos de símbolo inserta el código de símbolo descriptivo de una secuencia respectiva de DSS. El aparato 14 para insertar el desplazamiento para hacer que el piloto se conecte para recibir los campos de datos montados del ensamblador 13 de códigos de símbolos . El aparato 14 es simplemente un adicionador digital con reloj que extiende en cero el número usado como código de símbolo y adiciona un término constante al mismo para generar una señal de modulación electrónicamente en forma digital, suministrada a un transmisor 15 de televisión digital de modulación de amplitud de banda lateral residual de construcción convencional . Una cuestión que surge en los diseños para transmisores del tipo mostrado en la Figura 1 es donde los segmentos de datos que incluyen la codificación transversal de R-S FEC se van a colocar en un campo de datos de 312 segmentos de datos. La agrupación de estos segmentos de forma conjunta hace más fácil transmitir información con respecto a su ubicación, suponiendo que esta información se transmite por un medio diferente de las PID de estos segmentos de datos. La colocación de estos segmentos de datos en la conclusión del campo de datos proporciona una oportunidad para conservar el consumo de energía en el receptor de DTV. Si ninguno de los segmentos de datos anteriores dentro de un campo de datos que contienen carga útil se encuentra que contiene error de transmisión que los procedimientos de descodificación lateral de R-S FEC (207, 187) deja sin corregir, entonces los procedimientos de descodificación transversal de R-S FEC se pueden prescindir para ese campo de datos . Esto evita el consumo de energía asociado con los procedimientos de descodificación transversal de R-S FEC durante este campo de datos . Otro conjunto de cuestiones que surge en los diseños para transmisores del tipo mostrado en la Figura 1 se refiere a las rutas usadas para la codificación transversal de R-S FEC, la naturaleza de estas rutas que se reconoce durante la preparación de esta especificación que es una variable que puede afectar los resultados. A/53 prescribe intercalación convolucional de las señales transmitidas de DTV. Los efectos de la intercalación convolucional de la des-intercalación convolucional en la codificación transversal de R-S FEC tienen que ser considerados . La codificación transversal de R-S FEC puede emplear de manera ventajosa una forma de intercalación conocida como intercalación de código, en la cual bytes sucesivos en el campo original de datos mantiene sus posiciones originales con respecto uno al otro. Los efectos de los errores de ráfaga en los códigos transversales de R-S FEC se dispersan debido a que las rutas de código están transversales al orden lateral en el cual se transmiten de forma sucesiva de forma final los bytes. Se ha contemplado un método para discernir un conjunto de rutas adecuadas de códigos transversales a través de un campo de datos que arregla los segmentos de datos que ya han estado a través de la codificación lateral de R-S FEC. Este método empieza con una consideración de la forma general del campo de datos antes de la intercalación convolucional . Los pasos del método se listan en el orden de su realización, a continuación. a) Se marcan los bytes de paridad de la codificación lateral de R-S FEC en los segmentos de datos que contienen los bytes de paridad de la codificación transversal de R-S FEC, puesto que los bytes de paridad de esta codificación lateral de R-S FEC no están comprendidos en la codificación transversal de R-S FEC. b) Entonces se realiza la intercalación convolucional del campo de datos por la norma A/53 para determinar las ubicaciones dentro del campo de datos intercalado que están ocupadas por los bytes previamente marcados como que son bytes de paridad de la codificación lateral de R-S FEC que no están comprendidos en la codificación transversal de R-S FEC. c) Se marca cualquier byte- en la vacancia de longitud . conocida en la conclusión del campo de datos intercalados como bytes particulares de esa vacancia. La vacancia de longitud conocida en la conclusión del campo de datos intercalados puede contener cero bytes o un múltiplo de 23 bytes. d) Se exploran por cuadriculas los bytes en el campo de datos intercalados para implementar un procedimiento de cuenta de bytes que salta sobre los bytes previamente marcados como que son bytes de paridad de la codificación lateral de R-S FEC que no están comprendidos en la codificación transversal de R-S FEC. La cuenta de bytes se detiene cuando se alcanza la vacancia de longitud conocida en la conclusión del campo intercalado de datos . La cuenta de bytes se hace para contar el módulo-207 de bytes, para determinar cual de las 207 rutas de codificación transversal de R-S FEC es parte cada byte, y para contar los bytes sucesivos en cada una de estas rutas. Cada byte se marca con dos números que identifican las 207 rutas de codificación transversal de R-S FEC, en la cual está contenido y su posición sucesiva en esa ruta particular. e) Se aplica el algoritmo de desintercalación usado para los campos de bytes con intercalación convolucional por la norma A/53 entonces al campo de bytes marcados para generar una descripción del campo original de datos gue generará el campo de bytes intercalados que se transmite. Las posiciones de los bytes en cada una de las rutas del código transversal de R-S FEC se indicarán por la marcación de los bytes, que se mantiene de principio a fin del procedimiento de desintercalación. Este método genera un conjunto de rutas de códigos transversales de R-S FEC en las cuales los bytes dentro de cada código se transmiten de forma sucesiva a intervalos no más cortos que 77.3 microsegundos de duración de un segmento de datos. En un tipo alternativo de codificación transversal de R-S FEC, las rutas de código están transversales a los segmentos de datos en el campo de datos antes de la intercalación convolucional . Una ventaja de este tipo alternativo de codificación transversal de R-S FEC es que hace más fácil codificar transversalmente por R-S FEC de los bytes de paridad de la codificación lateral (207, 187) de R-S FEC de los segmentos de datos en una base selectiva. Los bytes de paridad de la codificación lateral (207, 187) R-S FEC de segmentos de datos se puede someter a la codificación transversal de R-S FEC en todo momento, y nunca se somete a la codificación transversal de R-S FEC. Otra opción es para aquellos bytes de paridad de codificación lateral (207, 187) de R-S FEC gue se someten a codificación transversal de R-S FEC, pero los bytes de paridad resultantes de la codificación transversal de R-S FEC que se van a transmitir sólo cuando las demandas de carga útil no sean excepcionalmente severas. Se han hecho propuestas a ATSC para modificar A/53 para permitir símbolos de valores predichos para ser insertados en la conclusión de cada campo de datos. El número incrementado de símbolos conocidos permite que los parámetros de. la filtración de ecualización se ajusten más rápidamente y de forma exacta que cuando se hacen dependiendo sólo de los símbolos conocidos en la señal de DFS al comienzo de cada campo de datos. En Junio de 2001, BroadCom Corporation propuso a la ATSC que la señal de sincronización de campo de datos (DFS) de cada campo de datos se preceda por una extensión de 384 símbolos de largo en el campo de datos precedente de una señal de DTV como se especifica por A/53. Esta extensión se diseño para conservar la codificación reticular, con una sucesión de noventa bytes de valor preestablecido que se preceden por seis bytes de código de transmisión. Esta pre-extensión de la señal de DFS destruye los datos en una señal de DTV como se especifica por A/53, y la recuperación de los datos destruidos depende de los procedimientos de descodificación lateral (207, 187) de R-S FEC. Esto reduce la capacidad del código lateral (207, 187) de R-S FEC para corregir otros errores que surgen durante la transmisión sobre el aire. De acuerdo con un aspecto de la invención, cuando la señal de DTV como se especifica por A/53 se modifica para incluir codificación transversal de eed-Solomon en los últimos segmentos del campo de datos desintercalado, la vacancia de longitud conocida en la conclusión del campo de datos intercalado se diseña para a ustar todos o la mayoría de los 96 bytes de la extensión de DFS. Por consiguiente, la capacidad del código lateral (207, 187] de R-S FEC para corregir errores que surgen durante la transmisión sobre el aire está intacta o es sustancialmente menos intacta. Las solicitudes provisionales de patente de los Estados Unidos Nos. de Serie 60/437,648 y 60/458,547 describen variantes del aparato de transmisión de la Figura 1. Se realiza la aleatorización de datos en una base manipulada en estas variantes, subsiguiente a la multiplexión por división de tiempo de los paquetes de datos con paquetes que contienen codificación transversal de R-S FEC. En estas variantes, cuando se suministran paquetes de datos al codificador lateral de R-S FEC (207, 187), se activa o enciende la aleatorización de datos. Sin embargo, cuando se suministran paquetes que contienen codificación transversal de R-S FEC al codificador lateral (207, 187) de R-S FEC, se desactiva o apaga la aleatorización de datos. La operación total es esencialmente equivalente a aquella del aparato de transmisión como se muestra en la Figura 1.
La Figura 2 es una tabla que muestra las características de algunos de los códigos transversales de corrección anticipada de errores de Reed-Solomon que atraviesa un campo completo de datos y que muestra las reducciones de carga útil asociadas con el uso de estos códigos. La carga útil disponible con cualquiera de estos códigos transversales de R-S FEC es la carga útil de 19.28 megabitios por segundo disponible de los tiempos normales de transmisión de 8VSB, N/312, donde N es el número de segmentos de datos que contienen carga útil en el campo de datos con la codificación transversal de R-S FEC. Los códigos transversales de R-S FEC tabulados en la Figura 2 son sólo unos pocos de los que están disponibles. Sin embargo, se debe asentar como que son normales un conjunto de unos pocos códigos transversales de R-S FEC , para evitar la proliferación de tipos de receptor de DTV que se elaborarán. Los cinco iniciales de los códigos transversales de R-S FEC listados en la tabla de la Figura 2 se diseñan para acomodar la extensión de DFS propuesta por BroadCom Corporation. Los seis finales códigos de R-S FEC listados en la tabla de la Figura 2 se diseñan para empacar los bytes de paridad de los códigos transversales de R-S FEC en segmentos de datos con una fracción tan pequeña como sea posible de un segmento de datos aplazado. El código transversal (300, 208) de R-S FEC que es la primera entrada en la tabla de la Figura 2 se generó al acortar un código de R-S FEC (511, 419) capaz de localizar y corregir 46 bytes erróneos. La codificación transversal de R-S FEC es equivalente de 92 segmentos y de este modo consiste de 92 veces 207 bytes. Estos 19,044 bytes se suministran al ensamblador 8 de datos para arreglar la codificación transversal de R-S FEC en segmentos de datos de 187 bytes cada uno con su propio encabezado de 3 bytes, pero sin su propio código lateral de R-S FEC de 20 bytes. Puesto que deben darse 3 bytes al encabezado, sólo 184 bytes de la codificación transversal de R-S FEC se pueden escribir en cada segmento de datos de 187 bytes. Esto significa que se pueden obtener 19,044 bytes de la codificación transversal de R-S FEC en los 104 segmentos de datos acatados a A/53, como se determina al agrupar el siguiente número entero mayor de 19,044/184 = 103.5. Al sustraer los 104 segmentos de datos que contienen codificación transversal de R-S FEC de los 312 disponibles en un campo de datos se dejan 208 segmentos de datos para la información de programa de difusión. La adición del equivalente de 92 segmentos de datos para la codificación transversal de R-S FEC a estos 208 segmentos de datos para la información de programa de difusión establece la longitud de la ruta de la codificación transversal de R-S FEC que sea 300 bytes. El código de R-S FEC (511, 419) acortado en la codificación transversal de R-S FEC es por consiguiente el código de R-S FEC (300, 208) . El código transversal de R-S FEC (296, 172) que es la segunda entrada en la tabla de la Figura 2 se generó al acortar un código de R-S FEC (511, 387) capaz de localizar y corregir 62 bytes erróneos . La codificación transversal de R-S FEC es el equivalente de 124 segmentos de datos y consiste de este modo de 124 veces 207 bytes. Estos 25,668 bytes se suministran al ensamblador 8 de datos para arreglar la codificación transversal de R-S FEC en los segmentos de datos de 187 bytes cada uno con su propio encabezado de 3 bytes, pero sin su propio código de R-S FEC lateral de 20 bytes. Puesto que tres bytes se deben dar al encabezado, sólo 184 bytes de la codificación transversal de R-S FEC se pueden escribir en cada segmento de datos de 187 bytes. Esto significa que 25,668 bytes de la codificación transversal de R-S FEC pueden estar contenidos en 140 segmentos de datos acatados a ?/53, como se determina al redondear al siguiente número entero mayor de 25,668/184 = 139.5. La sustracción de estos 140 segmentos de datos acatados a ATSC de los 312 disponibles en un campo de datos deja 172 segmentos de datos para la información del programa de difusión. La adición del equivalente de 124 segmentos de datos para la codificación transversal de R-S FEC a estos 172 segmentos de datos para la información del programa de difusión establece la longitud de ruta de la codificación transversal de R-S FEC para ser 296. bytes. El código de R-S FEC (511, 387) acortado, usado en la codificación transversal de R-S FEC es por consiguiente un código de R-S FEC (296, 172) con una velocidad de código que es algo más que la mitad de aquella de una señal de HDTV que se ajusta a la norma A/53. Esta señal fuerte de DTV puede transmitir por ejemplo de forma concurrente tres señales de televisión de definición normal (SDTV) . El código transversal de R-S FEC (290, 120) que es la tercera entrada de la Figura 2 se generó al acortar un código de R-S FEC (511, 341) capaz de localizar y corregir 85 bytes erróneos. La codificación transversal de R-S FEC es el equivalente de 170 segmentos de datos y consiste de este modo de 170 veces 207 bytes. Estos 35,190 bytes se suministran al ensamblador 8 de datos para arreglar la codificación transversal de R-S FEC en segmentos de datos de 187 bytes cada uno con su propio encabezado de 3 bytes, pero sin su propio código lateral de R-S FEC de 20 bytes. Puesto que se deben dar tres bytes al encabezado, sólo 184 bytes de la codificación transversal de R-S FEC se pueden escribir en cada segmento de datos de 187 bytes. Esto significa que 35,190 bytes de codificación transversal de R-S FEC pueden estar contenidos en 192 segmentos de datos, acatados a A/53, como redetermina al redondear al siguiente número entero mayor de 35,190/184 = 191.25. La sustracción de estos 192 segmentos de datos, acatados a ATSC de los 312 disponibles en un campo de datos deja 120 segmentos de datos para la información del programa de difusión. La adición del equivalente de 170 segmentos de datos para la codificación transversal de R-S FEC a estos 120 segmentos de datos para la información del programa de difusión establece la longitud de ruta de la codificación transversal de R-S FEC para que sea 290 bytes. El código de R-S FEC (511, 385) usado en la codificación transversal de R-S FEC es por consiguiente un código de R-S FEC (290, 120) con una velocidad de código que es algo más que un tercio de aquella de una señal de HDTV que se ajusta a la norma A/53. Por ejemplo, esto más que soportará las transmisiones fuertes concurrentes de dos canales de SDTV. El código transversal de R-S FEC (284, 102) que es la cuarta entrada en la tabla de la Figura 2 se generó al acortar un código de R-S FEC (511, 325) capaz de localizar y corregir 93 bytes erróneos. La codificación transversal de R-S FEC es el equivalente de 182 segmentos de datos y consiste de este modo de 186 veces 207 bytes. Estos 38,502 bytes se suministran al ensamblador 8 de datos para arreglar al código transversal de R-S FEC en segmentos de datos de 187 bytes cada uno con su propio encabezado de 3 bytes, pero sin su propio código lateral de R-S FEC de 20 bytes. Puesto que se deben dar tres bytes al encabezado, sólo 184 bytes de la codificación transversal de R-S FEC se pueden escribir en cada segmento de datos de 187 bytes . Estos significa que 38,502 bytes de codificación transversal de R-S FEC pueden estar contenidos en 210 segmentos de datos acatados a A/53, como se determina al redondear al siguiente número entero mayor de 38,502/184 = 209.25. La sustracción de estos 210 segmentos de datos acatados a ATSC de los 312 disponibles en un campo de datos deja 102 segmentos de datos para la información del programa de difusión. La adición del equivalente de 182 segmentos de datos para la codificación transversal de R-S FEC a estos 102 segmentos de datos para la información del programa de difusión establece la longitud de ruta de la codificación transversal de R-S FEC para que sea 284 bytes. El código de R-S FEC (511, 325) acortado, usado en la codificación transversal de R-S FEC es por consiguiente un código de R-S FEC (284, 102) con una velocidad de código que es ligeramente menor que un tercio de aquella de una señal de HDTV que se ajusta a la norma A/53. Esto por ejemplo soportará las transmisiones fuertes concurrentes de dos canales de SDTV. El código transversal (284, 66) de R-S FEC que es la tercera entrada en la tabla de la Figura 2 se generó al acortar un código de R-S FEC (511, 293) capaz de localizar y corregir 109 bytes erróneos. La codificación transversal de R-S FEC es el equivalente de 218 segmentos de datos y consiste de este modo de 218 veces 207 bytes. Estos 45,126 bytes se suministran al ensamblador 8 de datos para arreglar la codificación transversal de R-S FEC en segmentos de datos de 187 bytes con su propio encabezado de 3 bytes, pero sin su propio código lateral de R-S FEC de 20 bytes. Puesto que se deben dar 3 bytes al encabezado, sólo 184 bytes de la codificación transversal de R-S FEC se pueden escribir en cada segmento de datos de 187 bytes. Esto significa que pueden estar contenidos 45,126 bytes de la codificación transversal de R-S FEC en 246 segmentos de datos, acatados a A/53, como se determina al redondear al siguiente número entero mayor de 45,126/184 = 245.25. La sustracción de estos 246 segmentos de datos acatados a ATSC de los 312 disponibles en un campo de datos deja 66 segmentos de datos para la información del programa de difusión. La adición del equivalente de 218 segmentos de datos para la codificación transversal de R-S FEC a estos 66 segmentos de datos para la información del programa de difusión establece que la longitud de ruta de la codificación transversal de R-S FEC sea de 284 bytes. El código de R-S FEC (511, 293) acortado, usado en la codificación transversal de R-S FEC es por consiguiente un código de R-S FEC (284, 66), con una velocidad de código que es algo más que un quinto de aquella de una señal de HDTV que se ajusta a la norma A/53. Esto soportará la transmisión fuerte de un canal de SDTV más alguna información incidental, a manera de ejemplo. El código transversal (300, 208) de R-S FEC que es la séptima entrada en la tabla de la Figura 2 se generó al acortar un código de R-S FEC (511, 417) capaz de localizar y corregir 62 bytes erróneos. La velocidad de código es 66.67% de la velocidad de código máxima de HDTV de 19.28 Mbps, y las transmisiones de HDTV aún se soportarán si no hubo una gran cantidad de movimiento rápido de las porciones individuales del campo de imagen. El código transversal (296, 172) de R-S FEC que es la octava entrada de la tabla de la Figura 2 se generó al acortar un código de R-S FEC (511, 387) capaz de localizar y corregir 62 bytes erróneos. La velocidad de código es 55.13% de la velocidad de código máxima de HDTV de 19.28 Mbps, y se pueden soportar hasta tres transmisiones de SDTV. El código transversal (290, 120) de R-S FEC que es la novena entrada en la tabla de la Figura 2 se generó al acortar un código de R-S FEC (511, 341) capaz de localizar y corregir 85 bytes erróneos. La velocidad de código es 38.46% de la velocidad de código máxima de HDTV de 19.28 Mbps y se pueden soportar dos transmisiones de SDTV sin que tengan que ser muy cuidadosas. El código transversal (284, 102) de R-S FEC que es la décima y penúltima entrada en la tabla de la Figura 2 se generó al acortar un código (511, 325) de R-S FEC capaz de localizar y corregir 93 bytes erróneos. La velocidad de código es 32.69% de la velocidad máxima del código de HDTV de 19.28 Mbps, y aún se pueden soportar con cuidado dos transmisiones de SDTV. El código transversal (284, 66) de R-S FEC que es la onceava y final entrada en la tabla de la Figura 2 se generó al acortar un código de R-S FEC (511, 293) capaz de localizar y corregir 109 bytes erróneos. La velocidad de código es 21.15% de la velocidad máxima de código de HDTV de 19.28 Mbps, y se puede soportar una transmisión individual de SDTV. Una cuestión que surge en el diseño de un transmisor por la Figura 1 es por dónde los segmentos de datos que incluyen la codificación transversal de R-S FEC se van a colocar en el campo de datos de 312 segmentos de datos . La colocación preferida es en el extremo del campo de datos en cada caso. Una razón para esto es que esta colocación proporciona una oportunidad para ahorrar consumo de energía en el receptor de DTV. Si ninguno de los segmentos de datos anteriores dentro de un campo de datos que contiene carga útil se encuentra que contengan error de transmisión que los procedimientos de codificación lateral (207, 187) de R-S FEC dejan sin corregir, entonces se pueden omitir para ese campo de datos los procedimientos de descodificación transversal de R-S FEC. Esto evita el consumo de energía asociado con los procedimientos de descodificación transversal de R-S FEC durante este campo de datos que no contiene error de transmisión sin corregir después de la descodificación reticular y los procedimientos de descodificación lateral (207, 187) de R-S FEC. Hay otra razón para preferir que los segmentos de datos que incluyen la codificación transversal de R-S FEC se cologuen en la conclusión del campo de datos de 312 segmentos de datos. Con esta colocación, la fracción de un segmento de datos que es adicional a aquella requerida para la codificación transversal de R-S FEC se puede llenar con datos dispersados a intervalos que corresponden a la conclusión del campo de datos intercalado, suministrado del intercalador convolucional 9. Esto acomoda el campo de datos intercalado que concluye, por ejemplo, con una pre-extensión de la señal de DFS contenida en el siguiente campo de datos . Si se usa esta pre-extensión, los cinco códigos iniciales transversales de R-S FEC listados en la tabla de la Figura 2 se prefieren con respecto a otros códigos transversales de R-s FEC que se adaptan dentro de un campo de datos. Esto es debido a que la fracción de un segmento de datos que es adicional a aquella requerida para la codificación transversal de R-S FEC es al menos de 96 bytes de largo. La fracción de un segmento de datos que es adicional a aquella requerida para la codificación transversal de R-S FEC es de 368 símbolos de largo para los códigos transversales (300, 208) y (296, 172) de R-S FEC. La fracción de un segmento de datos qué es adicional a aquella requerida para la codificación transversal de R-S FEC es de 552 símbolos de largo para los códigos transversales (290, 120), (284, 102) y (284, 66) de R-S FEC. Los transmisores del tipo mostrado en la Figura 1 usan de manera preferente codificación transversal de R-S FEC con ciclos que corresponden al campo de datos de 312 segmentos. La cobertura de los 312 segmentos completos del campo de datos en la codificación transversal de R-S FEC permite la corrección de errores de ráfaga muy largos . Sin embargo, el almacenamiento temporal para dos campos de datos o como es necesario en el receptor de DTV para adquirir el campo de datos que se va a someter a la descodificación transversal de R-S FEC y que soporta la descodificación transversal de R-S FEC en tanto que se adquiere el siguiente campo de datos que se va a someter a la descodificación transversal de R-S FEC. Los transmisores alternativos construidos de acuerdo con la invención usan codificación transversal de R-S FEC con ciclos que corresponden a la mitad del campo de datos de 312 segmentos. Es decir, (N+Q) es igual a 156. Esto reduce los requerimientos de almacenamiento temporal en el receptor de DTV asociados con la descodificación transversal de R-S FEC. Se puede usar la codificación acortada de R-S FEC de 255 bytes así como la codificación acortada de R-S FEC de 511 bytes con ciclos que corresponden a un grupo de (N+Q) segmentos de datos que se extienden sobre sólo la mitad de un campo de datos de 312 segmentos . La Figura 3 tabula algunos códigos transversales de R-S FEC con ciclos que corresponden a la mitad del campo de datos de 312 segmentos que se puede usar en especies alternativas de transmisores de DTV del tipo general mostrado en la Figura 1. Estos códigos transversales de R-S FEC más cortos reducen los requerimientos de almacenamiento temporal en el receptor de DTV asociado con la descodificación transversal de R-S FEC. La codificación acortada de R-S FEC de 255 bytes se puede usar así como la codificación acortada de R-S FEC de 511 bytes con ciclos que corresponden a la mitad del campo de datos de 312 segmentos. La carga útil disponible con cualquiera de estos códigos transversales de R-S FEC es la carga útil de 19.28 megabitios por segundo disponible con los tiempos normales de transmisión de 8VSB, N/156, donde N es el número de segmentos de datos' que contienen carga útil en el campo de datos con codificación transversal de R-S FEC. Los seis códigos transversales de R-S FEC que la tabla de la Figura 3 lista inicialmente se diseñan para acomodar la extensión de DFS propuesta por BroadCom Corporation. Un código de R-S FEC (255, 209) capaz de localizar y corregir 21 bytes erróneos se puede acortar para generar un código de R-S FEC (150, 108) . La velocidad de códigos es un poco menos de 69.2% de la velocidad de código de HDTV de 19.28 Mbps, que soportará la transmisión de una señal de EDTV o la transmisión concurrente de cuatro señales de SDTV. Cada medio campo de datos termina con sólo 48 segmentos de datos acatados a A/53, de modo que se prefiere usar probablemente un código acortado de R-S FEC de 511 bytes. Un código de R-S FEC (511, 461) capaz de localizar y corregir 25 bytes erróneos acortados a un código transversal (149, 99) de R-S FEC acomoda la pre-extensión de las señales de DFS en las conclusiones de los campos de datos y proporciona 63.5% de los 19.28 Mbps de la velocidad de código de HDTV. El acomodo de la pre-extensión de la señales de DFS en las conclusiones de los campos de datos es más fácil puesto que se reduce adicionalmente la velocidad de código . Un código de R-S FEC (255, 195) capaz de localizar y corregir 30 bytes erróneos se puede acortar para generar un código transversal de R-S FEC (148, 88) . La velocidad de código es 56.4% de la velocidad de código de HDTV de 19.28 Mbps, de modo que se soporta la transmisión concurrente de tres programas de SDTV. Cada medio campo de datos termina con 68 segmentos de datos acatados a ATSC, que acomoda la pre-extensión de la señal de DFS en las conclusiones de los campos de datos . Un código de R-S FEC (255, 165) capaz de localizar y corregir 45 bytes erróneos se puede acortar para generar un código transversal de R-S FEC (144, 54) . Los 108 paquetes de datos de carga útil en cada campo de datos soportarán la transmisión concurrente de dos señales de SDTV. Cada medio campo de datos termina con 102 segmentos de datos acatados a ATSC, que acomoda la pre-extensión de las señales de DFS en las conclusiones de los campos de datos. No hay código de R-S FEC transversal de 255 bytes en base directamente al código de BCH, que atraviese el código de R-S FEC que es capaz de localizar y corregir más de 45 errores que acomoda fácilmente la pre-extensión de las señales de DFS en las conclusiones de los campos de datos. De este modo, si se van a usar estas pre-extensiones , un código mucho más acortado de R-S FEC de 511 bytes es probablemente preferible de usar para la transmisión más fuerte de un canal individual de SDTV. Un código de R-S FEC (511, 403) capaz de localizar y corregir 54 bytes erróneos se puede acortar para generar un código de R-S FEC transversal (142, 34) que proporciona 21.8% de la velocidad de código de 19.28 Mbps de HDTV. Un código de R-S FEC (511, 395) capaz de localizar y corregir 58 bytes erróneos se puede acortar para generar un código de R-S FEC (141, 25) que proporciona 16.0% de la velocidad de código de 19.28 Mbps de HDTV. El séptimo y octavo códigos transversales de R-S FEC listados en la tabla de la Figura 3 se diseñan para empacar los bytes de paridad para la codificación transversal de Reed-Solomon en segmentos de datos tan estrechamente como sea posible. Un código de R-S FEC (255, 247) capaz de localizar y corregir 4 bytes erróneos se puede acortar para generar un código de R-S FEC (155, 147) . La velocidad de código es 94.2% de la velocidad de código de HDTV de 19.28 Mbps. El costo suplementario de 5.8% de este código transversal de Reed-Solomon es menor del costo suplementario de 9.7% del código lateral de Reed-Solomon (207, 187) . Un código de R-S FEC (255, 239) capaz de localizar y corregir 8 bytes erróneos se puede acortar para generar un código de R-S FEC (154, 138) . La velocidad de códigos es un poco menos de 88.5% de la velocidad de código de HDTV de 19.28 Mbps. El costo suplementario de 11.5% de este código transversal de Reed-Solomon es algo más que el costo suplementario de 9.7% del código lateral de Reed-Solomon (207, 187) . El noveno código transversal de R-S FEC listado en la tabla de la Figura 3 se diseña para empacar los bytes de paridad para la codificación transversal de Reed-Solomon más estrechamente del segmento de datos que el código transversal de R-S FEC listado primero. Un código de R-S FEC (255, 209) capaz de localizar y corregir 23 bytes erróneos se puede acortar para generar un código de R-S FEC (150, 104) . La velocidad de código es dos tercios de la velocidad de código de HDTV de 19.28 Mbps, que soportará la transmisión de una señal de EDTV por la transmisión concurrente de cuatro señales de SDTV. El décimo código transversal de R-S FEC listado en la tabla de la Figura 3 se diseña para empacar los bytes de paridad para la codificación transversal de Reed-Solomon más estrechamente en segmentos de datos que el código transversal de R-S FEC listado tercero. Un código de R-S FEC (255, 193) capaz de localizar y corregir 31 bytes erróneos se puede acortar para generar un código de R-S FEC (147, 85) . La velocidad de código es de 54.5% de la velocidad de código de HDTV de 19.28 Mbps, que soportará la transmisión concurrente de tres señales de SDTV. El onceavo código transversal de R-S FEC listado en la tabla de la Figura 3 se diseña para empacar los bytes de paridad para la codificación transversal de Reed-Solomon más estrechamente en segmentos de datos que el código transversal de R-S FEC listado cuarto. Un código de R-S FEC (255, 163) capaz de localizar y corregir 46 bytes erróneos se puede acortar para generar un código de R-S FEC (144, 50). La velocidad de código es 32.1% de la velocidad de código de HDTV de 19.28 Mbps, que soportará la transmisión concurrente de dos señales de SDTV. La Figura 4 muestra la construcción general de un receptor de DTV para señales fuertes de DTV empleando códigos transversales de R-S FEC que atraviesan campos completos de datos. Los tipos específicos del transmisor de la Figura 1 pueden transmitir estas señales . El receptor de DTV de la Figura 4 incluye una sección frontal 16 de receptor de DTV de modulación de amplitud de banda lateral residual (VSB AM) para seleccionar una señal de DTV de radiofrecuencia para la recepción, que convierte la señal de DTV de RF seleccionada a una señal de DTV de frecuencia intermedia, y para amplificar la señal de DTV de IF . El receptor de DTV de la Figura 4 incluye además un convertidor 17 de analógico a digital para digitalizar la señal de DTV de IF amplificada suministrada de la sección frontal 16 del receptor de DTV. El receptor de DTV de la Figura 4 incluye adicionalmente un desmodulador 18 para desmodular la señal de DTV de IF de VSB AM digitalizada para generar una señal de DTV de banda base digitalizada suministrada a la filtración 19 digital para la ecualización de la respuesta -de canal y para el rechazo de · la señal de NTSC de interferencia de co-canal. Se conecta un descodificador 20 reticular de 12 fases para recibir la respuesta de la filtración 19 digital y para suministrar bytes de datos a un desintercalador 21 que complementa el intercalador 9 convolucional en el transmisor de DTV de la Figura 1. La porción del receptor de DTV que comprende los elementos 16-21 es sustancialmente equivalente a las porciones correspondientes de los receptores de DTV conocidos en la técnica. El descodificador 20 reticular es del tipo Viterbi y se puede diseñar para suministrar una extensión de cada byte que suministra, extensión que comprende uno o más bitios adicionales indicativos del nivel de confianza que el byte es correcto. El desintercalador 21 suministra bytes de datos desintercalados, más cualquier extensión a los mismos, para escritura a una memoria 22 de acceso aleatorio en bancos, usada- en la descodificación transversal de corrección anticipada de errores de Reed-Solomon. Cada ubicación direccionada en la RAM 22 puede almacenar temporalmente un byte suministrado del desintercalador 21, más cualquier extensión o extensiones de ese byte. La RAM 22 tiene dos bancos operados de modo que, en tanto que los bytes de ,un campo de datos recién recibido se están escribiendo en un banco de la memoria, el campo de datos previo que se describió al otro banco de memoria se puede corregir para errores de bytes . El receptor de DTV de la Figura 4 incluye la circuitería 23 de extracción de señal de sincronización para extraer las señales de sincronización del campo de datos y las señales de sincronización del segmento de datos de la respuesta de la filtración 19 digital y para suministrar estas señales a la circuitería 24 de control de operaciones. La circuitería 24 de control de operaciones controla la escritura a y la lectura de la RAM en bancos. La circuitería 24 de control de operaciones suministra el direccionamiento para las operaciones de escritura y lectura. La circuitería 24 de control de operaciones incluye circuitería de contador para contar a dos veces la velocidad los bytes que se suministran del desintercalador 21, la cuenta de esta circuitería de contador se sincroniza con los campos de datos recibidos y los segmentos de datos usando las señales de sincronización extraídas por la circuitería 23 de extracción de señal de sincronización. La cuenta de este contador proporcionar el direccionamiento de lectura a un par de memorias de sólo lectura. Estas ROM generan respectivamente el direccionamiento suministrado a cada banco de la RAM 22. Las ubicaciones de almacenamiento en uno de los bancos de la RAM 22 se direccional por fila y por columna para ser leídos y luego sobrescritos con bytes de datos suministrados del desintercalador ^21. Las ubicaciones de almacenamiento en el otro de los bancos de la RAM 22 se direccional transversalmente para la lectura a un descodificador transversal de corrección anticipada de errores de Reed-Solomon y que se escriben de regreso con los errores de bytes corregidos . Es decir, la RAM 22 tiene dos bancos operados de modo que, en tanto que los bytes de un campo de datos recién-recibidos se están escribiendo en un banco de la RAM 22, el campo de datos previo que se escribió al otro banco de la RAM 22 se puede corregir para los errores de bytes. La escritura de cada byte sucesivo de un campo de datos recién recibido a una ubicación de almacenamiento direccionada en un banco de la RAM 22 se precede por la lectura de esa ubicación de almacenamiento de un byte de dos campos de datos previos . Estos bytes de dos campos de datos previos se han corregido por procedimientos de descodificación transversal de R-S FEC y se leen a un descodificador 25 de corrección anticipada de errores de Reed-Solomon (207, 187) . El descodificador 25 de R-S FEC (207, 187) realiza la corrección anticipada de errores de Reed-Solomon, lateral. El descodificador 25 de R-S FEC sujeta el byte del indicador de error de transporte (TEI) en cada paquete de datos en el cual se encuentran los errores de bytes que aún no se pueden corregir. El descodificador 25 de R-S FEC (207, 187) entonces suministra las porciones del segmento de datos diferente de sus veinte bytes de paridad del código de R-S FEC a un desaleatorizador 26 de datos como un -paquete de datos de 187 bytes . El desaleatorizador 26 de datos se conecta para suministrar datos desaleatorizados a un desmultiplexor 27 de corriente de transporte. El desmultiplexor 27 de corriente de transporte responde a las PID en los paquetes de datos para clasificarlos a los descodificadores apropiados de paquetes. Por ejemplo, los paquetes de datos de vídeo se clasifican a un descodificador 28 de MPEG-2. El descodificador 28 de MPEG-2 responde al bit de TEI en un paquete de datos que indica que aún contiene errores de bytes al no usar el paquete y al instituir medidas para enmascarar los efectos del paquete que no se usa. A manera de ejemplo adicional, los paquetes de datos de audio se clasifican a un descodificador 29 de AC-3. La porción del receptor de DTV de la Figura 4 que comprende los elementos 25-29 como se describe hasta ahora es sustancialmente equivalente a las porciones correspondientes de los receptores de DTV conocidos en la técnica. Una diferencia principal del receptor de DTV de la Figura 4 de los receptores de DTV de la técnica anterior es la descodificación transversal de R-S FEC que se realiza con la ayuda de la RAM 22 en bancos. En una variación del receptor de DTV de la Figura 4, el desintercalador 21 separado se escribe y la RAM 22 se describe directamente del descodificador 20 reticular. La dirección de escritura para el banco de la RAM 22 que se escribe del descodificador 20 reticular es tal para proporcionar la desintercalación convolucional en esta variación del receptor de DTV de la Figura . Adicionalmente, con referencia a la Figura 6 de los dibujos, esta especificación describe en detalle maneras por las cuales se puede generar una indicación que indica el tipo particular de codificación transversal de R-S FEC usada en un campo de datos . Después de que se ha recibido en su totalidad el campo de datos, esta indicación se usa para acondicionar la circuitería 30 de aplicación de código transversal de R-S FEC para seleccionar el descodificador correcto de los descodificadores 31-36 de corrección anticipada de errores de Reed-Solomon transversal para realizar la descodificación transversal de Reed-Solomon. La descodificación transversal de R-S FEC se realiza en cada una de las rutas de código transversal sucesivamente exploradas que se extienden a través del campo de datos . Si la PID que indica que la señal recibida emplea codificación transversal (309, 285) de R-S FEC se detecta, la circuitería 30 de aplicación de descodificación transversal de R-S FEC selecciona el descodificador transversal de R-S FEC 31 para corregir los errores de bytes en cada una de las rutas de los códigos transversales . Si se detecta la PID que indica que la señal recibida emplea codificación transversal (306, 258) de R-S FEC, la circuitería 30 de aplicación de descodificación transversal de R-S FEC selecciona el descodificador 32 transversal de R-S FEC para corregir los errores de bytes en cada una de las rutas de códigos transversales . Si se detecta la PID que indica que la señal recibida emplea codificación transversal (301, 213) de R-S FEC, la circuitería 30 de aplicación de descodificación transversal de R-S FEC selecciona el descodificador 33 transversal de R-S FEC para corregir los errores de bytes en cada una de las rutas de códigos transversales . Si se detecta la PID que indica que la señal recibida emplea codificación transversal (295, 159) de R-S FEC, la circuitería 30 de aplicación de descodificación transversal de R-S FEC selecciona el descodificador transversal 34 de R-S FEC para corregir los errores de bytes en cada una de las rutas de códigos transversales. Si se detecta la PID que indica que la señal recibida emplea codificación transversal (291, 107) de R-S FEC , la circuitería 30 de aplicación de descodificador transversal de R-S FEC selecciona el descodificador transversal 35 de R-S FEC para corregir los errores de bytes en cada una de las rutas de códigos transversales . Si se detecta la PID que indica que la señal recibida emplea la codificación transversal (286, 78) de R-S FEC, la circuitería 30 y la aplicación de descodificador transversal de R-S FEC, selecciona el descodificador transversal 36 de R-S FEC para corregir los errores de bytes en cada una de las rutas de códigos transversales . Como se señala previamente, los bytes almacenados en cada ubicación direccionada en la RAM 22 en bancos se pueden acompañar por extensiones, cada una de las cuales comprende uno o más bitios adicionales indicativos del nivel de confianza que el byte acompañante es correcto. La información se puede usar para localizar errores de bytes para uno de los descodificadores transversales de R-S FEC 31-36 que se usan. Si los descodificadores 31-36 de R-S FEC no tienen que localizar ni corregir errores de bytes, se puede diseñar su operación para corregir dos veces tantos errores de bytes como sea posible si su operación debe localizar errores de bytes antes de que se puedan corregir. Estos procedimientos se conocen en la técnica de grabación magnética digital . La información antecedente con respecto a esto se puede encontrar en la Patente de los Estados Unidos No. 5,530,708 titulada "Error detection method using convolutional code and Viterbi decoding", que se emitió el 25 de junio de 1996 a K. Miya. Información antecedente adicional con respecto a estos procedimientos se puede encontrar en la Patente de los Estados Unidos No. 5,875,199 titulada "Video device with Reed-Solomon erasure decoder and method thereof", que se emitió el 23 de febrero de 1999 a D. A. Luthi. Si uno de los descodificadores transversales 31-36 de R-S FEC que se usa es capaz de corregir todos los bytes erróneos en una ruta transversal, la información del nivel de confianza en las extensiones de bitios a los bytes almacenados en las ubicaciones de almacenamiento direccionadas en la RAM 22 en bancos se actualiza por consiguiente. La información del nivel de confianza en las extensiones de bitios a los bytes almacenados en las ubicaciones de almacenamiento direccionadas en la RAM 22 en bancos entonces se puede usar por el descodificador lateral (207, 187) de R-S FEC 25 para localizar bytes erróneos en cada segmento de datos. Si el descodificador 25 de R-S FEC no tiene que localizar ni corregir errores de bytes, su operación se puede enseñar para corregir dos veces tantos errores de bytes como ¦ sea posible si su operación debe localizar errores de bytes antes de que se puedan corregir. Si el descodificador 25 de R-S FEC es capaz de corregir todos los bytes erróneos en un segmento de datos, la información de errores de bytes en las extensiones de los bytes en cada segmento de datos se puede actualizar por consiguiente. Entonces, la información actualizada de los errores de bytes se puede transportar junto con los datos aleatorizados que el descodificador 25 de R-S FEC suministra al desaleatorizador 26 de datos. La información de errores de bytes se puede transportar adicionalmente junto con los datos desaleatorizados que el desaleatorizador 2-6 de datos suministra al desmultiplexor 27 de corriente de transporte y pasar por el desmultiplexor 27 de corriente de transporte a los descodificadores que siguen. Por ejemplo, la ubicación de los bytes erróneos en un paquete de datos de audio puede ser útil al descodificador 29 de AC-3 al determinar si alguna información se puede salvar del paquete de datos . La Figura 5 muestra una modificación del receptor de DTV de la Figura 4, modificación que permite los beneficios de la codificación bidimensional de R-S FEC que se va a explotar más completamente. Un descodificador lateral 37 de R-S FEC (207, 187) sigue el desintercalador 21 y proporciona corrección preliminar de los errores de bytes en los segmentos de datos escritos un byte a la vez en la RAM 22 en bancos. Los bytes de paridad de la codificación lateral (207, 187) de R-S FEC se escriben en la RAM 22 en bancos, así como los bytes en los paquetes de datos mismos. Las extensiones anexadas a los bytes durante los procedimientos de descodificación Viterbi por el descodificador 20 reticular se pueden utilizar para localizar errores de bytes por el descodificador lateral (207, 187) de R-S FEC 37 inicial a fin de incrementar su capacidad de corrección de errores de bytes . Si el descodificador 37 de R-S FEC es capaz de corregir todos los bytes erróneos en un segmento de datos, las extensiones de bitios a los bytes en el segmento de datos - se pueden actualizar por consiguiente antes de que estos bytes se escriban en la RAM 22. Al grado que el descodificador lateral 37 de R-S FEC es capaz de corregir los segmentos de datos, la capacidad de corrección de errores de bytes de la descodificación transversal de R-S FEC subsiguiente es menos apta para ser grabada excesivamente. La corrección de más errores de bytes durante la descodificación transversal de R-S FEC subsiguiente incrementa la probabilidad de algunos errores de bytes restantes de ser corregidos durante la descodificación lateral subsiguiente de R-S FEC por el descodificador 25 lateral (207, 187) de R-S FEC. Si la descodificación transversal de R-S FEC es capaz de corregir todos los bytes erróneos en una ruta transversal, las extensiones a los bytes en la ruta transversal se pueden actualizar por consiguiente, para proporcionar mejor información de localización de errores al descodificador 25 lateral (207, 187} de R-S FEC inicial. Un experto en la técnica en diseño de circuitos digitales percibirá que se diseñan fácilmente arreglos de duplexión de modo que el descodificador lateral (207, 187) de R-S FEC individual realiza la descodificación lateral de R-S FEC realizada por los descodificadores 25 y 37 de los receptores de DTV de las Figuras 5 y 6. La Figura 6 muestra en mayor detalle la circuitería que el receptor de DTV de la Figura -5 usa para determinar qué tipo de transmisor está difundiendo las señales de DTV que actualmente está recibiendo. Las porciones de los segmentos de datos desintercalados suministradas del descodificador lateral 37 de R-S FEC (207, 187) inicial que comprende sus respectivas PID se desaleatorizan por un desaleatorizador 38 de PID. El desaleatorizador 38 de PID puede ser un desaleatorizador normal para desaleatorizar cada segmento de datos excepto para los bytes de paridad de la codificación lateral (207, 187) de R-S FEC. El desaleatorizador normal comprende circuiter a de compuerta de 0 exclusiva para someter a operación de O exclusivo los bitios de datos en la porción del paquete de datos de cada segmento de datos con la salida de un tipo especial de contador de bitios que es la misma como aquella usada para la aleatorización de datos en el transmisor de DTV. Este contador especial de bitios se especifica en A/53, Anexo D, Sección 4.2.2 titulada "Aleatorizador de datos". Si el desaleatorizador 38 de PID es un desaleatorizador normal, se sigue por un arreglo de compuerta para extraer las PID desaleatorizadas como señal de entrada a un banco de filtros 39 de correlación. Los filtros 39 de correlación son L en número, uno para la PID de cada tipo de codificación transversal de R-S FEC usada para los campos completos de datos. El arreglo de compuerta para extraer las PID desaleatorizadas a los filtros 39 de correlación se controla por el contador dentro de la circuiteríá 24 de control de operaciones. De manera alternativa, el desaleatorizador 38 de PID comprende circuiteríá de compuerta de 0 exclusivo para someter a operación de 0 exclusivo los bitios de datos en la porción de PID de cada segmento de datos con la salida una lectura suministrada por la memoria de lectura únicamente que se dirige del contador en la circuiteríá 24 de control de operaciones usada para controlar la escritura y lectura de la RAM 22. En esta construcción del desaleatorizador 38 de PID también, la circuiteríá de compuerta de O exclusivo se sigue por un arreglo de compuerta para extraer las PID desaleatorizadas como señal de entrada para cada uno de los filtros 39 de correlación. Si los segmentos de datos finales de un campo de datos tienen PID que indican que contienen codificación transversal de R-S FEC de un tipo específico, uno de los filtros 39 de correlación proporcionará respuestas pico a estas PID. Estas respuestas pico tienen suficiente energía para superar un umbral por abajo del cual se suprime la respuesta del filtro de correlación. Los filtros 39 de correlación, L en número, se conectan para suministrar sus respuestas a un banco de los respectivos circuitos sujetadores de bitios dentro de un circuito sujetador 40 de código de posición de L bitios. La palabra de- código de posición de L bitios del circuito sujetador 40 de código de posición contiene un UNO del circuito sujetador de bitios para uno de los filtros 39 de correlación que generan respuestas pico a las PID de los segmentos de datos que contienen la codificación transversal de R-S FEC de un tipo específico. La palabra de código de posición del circuito sujetador 40 de código de posición contiene CEROS de los circuitos sujetadores de bitios para los otros filtros 39 de correlación que no generan respuestas pico debido a que las piD para las cuales responden los filtros 39 de correlación no están presentes en el campo de datos actual. El circuito sujetador 40 de código de posición retiene la palabra de código de posición hasta el comienzo del siguiente campo de datos, momento en el cual en respuesta a una señal de RELOJ DE CAMBIO, la palabra de código de posición se cambia a una etapa 41 de registro de cambio para el almacenamiento temporal de principio a fin del siguiente intervalo de campo de datos. Entonces, el circuito sujetador 40 de código de posición se repone a una condición de palabra de código completamente de CERO sensible a una señal de REPOSICIÓN. Las señales de RELOJ DE CAMBIO y REPOSICIÓN se generan por la circuitería dentro de la circuitería 24 de control de operaciones sensible a al cuenta de la circuitería de contador también dentro de la circuitería 24 de control de operaciones.
La palabra de código de posición retenida en la etapa 41 de registro de cambio se suministra la circuitería 24 de control de operaciones, donde los L bitios de la palabra de código de posición son sometidos a 0 para determinar las operaciones que realizarán con respecto a la RAM 22. Si todos los L bitios en la palabra de código de posición retenida en la etapa 41 de registro de cambio con CEROS, esto informa a la circuitería 24 de control de operaciones que se ha recibido una transmisión de DTV normal. En respuesta a esta información, la circuitería 24 de control de operaciones renuncia a la exploración de las ubicaciones de almacenamiento del banco de la RAM 22 que almacena temporalmente el último campo de datos recibido, exploración que se varía para implementar la descodificación transversal de R-S FEC . Esto ahorra algún consumo de energía en el receptor de DTV. Si uno de los bitios en la palabra de código de posición retenida en la etapa 41 de registro de cambio es UNO, esto informa a la circuitería 24 de control de operaciones que se ha recibido una transmisión fuerte de DTV. Por consiguiente, la circuitería 24 de control de operaciones explora las ubicaciones de almacenamiento en el banco de la RAM 22 que almacena temporalmente el último campo de datos recibido, para implementar la descodificación transversal de R-S FEC. La palabra de código de posición retenida en la etapa 41 de registro de cambio se suministra a la circuitería 30 de aplicación de descodificador transversal de R-S FEC para acondicionarla para seleccionar el descodificador correcto de los descodificadores 31-36 transversales de corrección anticipada de errores de Reed-Solomon para realizar la codificación transversal de R-S FEC. Si se recibió una transmisión normal de DTV durante el intervalo previo de campo de datos, de modo que todos los bitios en la palabra de código de posición son CEROS, la circuitería 30 de aplicación de descodificador transversal de R-S FEC no selecciona ninguno de los descodificadores 31-36 transversales de R-S FEC para realizar la codificación transversal de R-S FEC. El receptor de DTV de la Figura 4 puede emplear circuitería para determinar qué tipo de transmisor está difundiendo las señales de DTV que actualmente está recibiendo, circuitería que es similar a aquella usada con el receptor de DTV de la Figura 5 modificado por la Figura 6. Puesto que no hay descodificador 37 lateral de R-S FEC (207, 187) inicial como se usa en la modificación de la Figura 5, el desaleatorizador 38 de PID se conecta para recibir directamente segmentos de datos del desintercalador 21. Sin embargo, se prefiere que se use el descodificador 37 lateral de R-S FEC (207, 187) inicial, de modo que los errores en las porciones de los segmentos de- datos que contienen las PID aleatorizadas se puedan corregir explotando los beneficios de la corrección de errores de bytes de la codificación lateral (207, 187) de R-S FEC. Entonces, las "PID que el desaleatorizador 38 de PID suministra será menos probable que contengan errores de bitios . La reducción de errores de bitios en las PID que el desaleatorizador de PID suministra llegan a ser aún más importantes cuando las PID se usan para seleccionar sólo porciones de la corriente de segmento recibida a la RAM usada para almacenamiento temporal en soporte de la descodificador transversal de R-S FEC. La Figura 7 muestra la construcción general de un receptor de DTV para señales fuertes de DTV que emplean códigos transversales de R-S FEC que atraviesan mitades de campos de datos. Estas señales se pueden transmitir por tipos específicos del transmisor de la Figura 1. El receptor de DTV de la Figura 7 es en general similar en estructura al receptor de DTV de la Figura 4, excepto por las siguientes diferencias . En el receptor de DTV de la Figura , la memoria 122 de acceso aleatorio con dos bancos sólo es capaz de almacenar temporalmente 156 segmentos de datos por cada uno reemplaza la memoria 22 de acceso aleatorio del receptor de DTV de la Figura 4, RAM 22 que tiene dos bancos cada uno capaz de almacenar temporalmente 312 segmentos de datos. La circuitería 34 de control de operaciones us-ada en el receptor de DTV de la Figura 4 controla la escritura y lectura de los dos bancos de la RAM 22 cada uno que almacena temporalmente 312 segmentos de datos se reemplaza por la circuitería 124 de control de operaciones en el receptor de DTV de la Figura 7. La circuitería 124 de control de operaciones controla la escritura y lectura de los dos bancos de la RAM 122 cada uno que almacena temporalmente 156 segmentos de datos. La circuitería 30 de aplicación de descodificador transversal de R-S FEC controlada por la circuitería 24 de control de operaciones en el receptor de DTV de la Figura 4 se reemplaza en el receptor de DTV de la Figura 7 por la circuitería 130 de aplicación de descodificador transversal de R-S FEC. Los descodificadores 31, 32, 33, 34, 35 y 36 transversales de R-S FEC usados en el receptor de DTV de la Figura 4 para codificación a través de campos completos de datos se reemplazan en el receptor de DTV de la Figura 7 por los descodificadores 131, 132, 133, 134, 135 y 136 transversales de R-S FEC. La circuitería 130 de aplicación del descodificador transversal de R-S FEC se controla por la circuitería 124 de 'control de operaciones para la lectura de un banco seleccionado de la RAM 122 a un descodificador seleccionado' de los descodificadores 131, 132, 133, 134, 135 y 136 transversales de R-S FEC. El descodificador seleccionado de los descodificadores transversales 131, 132, 133, 134, 135 y 136 de R-S FEC, codifican a través de medios campos de datos y escriben los datos codificados transversalmente de R-S FEC de regreso al banco seleccionado de la RAM 122. La Figura 8 muestra la construcción general de otro receptor de DTV para señales fuertes de DTV que emplean códigos transversales de R-S FEC que atraviesan mitades de campos de datos. Estas señales se pueden transmitir por tipos específicos del transmisor de DTV de la Figura 1. El receptor de la Figura 8 es en general similar en estructura al receptor de DTV de la Figura 5, pero difiere del mismo de las mismas maneras en que el receptor de DTV de la Figura 7 difiere del receptor de DTV de la Figura 9. La Figura 9 muestra en mayor detalle la circuitería que el receptor de DTV de la Figura 8 usa para determinar qué tipo de transmisor está difundiendo las señales de DTV que está actualmente recibiendo. La circuitería de la Figura 9 en general es similar en estructura a la circuitería de la Figura 6, pero difiere en los siguientes aspectos. Los filtros 39 de correlación para detectar segmentos de datos de varios tipos asociados con codificación transversal de R-S FEC que atraviesan campos completos de datos se reemplazan por filtros 139 de correlación para detectar segmentos de datos de varios tipos asociados con codificación transversal de R-S FEC que atraviesan medios campos de datos. El circuito sujetador 40 de código de posición que la circuitería 24 de control de operación reanuda o limpia al comienzo de los campos de datos se reemplaza por un circuito sujetador 140 de código de posición que la circuitería 124 de control de operaciones repone o limpia al comienzo de los medios campos de datos . La etapa 41 de registro de cambio, a la cual la circuitería 24 de control de operaciones suministra una orden de cambio en las conclusiones de los campos de datos de 312 segmentos, se reemplaza por una etapa 141 de registro de cambio, a la cual la circuitería 124 de control de operaciones suministra una orden de cambio en la conclusión de las mitades de 156 segmentos de campos de datos . En las señales de DTV transmitidas por el aparato de transmisión del tipo general mostrado en la Figura 1, cada uno de los segmentos de los campos de "datos" del tipo A/53 que contienen bytes de paridad de la codificación transversal de R-S FEC también incluyen bytes de paridad para la codificación lateral (207, 187) de R-S FEC de ese segmento . Los bytes de paridad para la codificación lateral (207, 187) de R-S FEC de estos segmentos son útiles a las técnicas de corrección de errores de R-S bidimensionales del tipo w emparedado" empleadas en los receptores de DTV por las Figuras 5, 6, 8 y 9, técnicas en las cuales la corrección de errores de R-S lateral inicial precede la corrección de error de R-S transversal. Esta corrección de error de R-S lateral inicial se realiza por el descodificador 37 lateral (207, 187) de R-S FEC en los receptores de DTV por las Figuras 5, 6, 8 y 9. Los receptores de DTV de la Figura 4 y de la Figura 7 no incluyen el descodificador lateral 37 (207, 187) de R-S FEC para realizar la corrección de error de R-S lateral inicial antes de la corrección de error de R-S transversal. En cuanto a lo gue se refiere a la operación de los receptores de DTV similares a. aquellos mostrados en las Figuras 4 y 7 , el aparato de transmisión del tipo general mostrado en la Figura 1 se puede modificar para anular la aplicación de la codificación lateral (207, 187) de R-S FEC a cada uno de los segmentos de los campos de datos de A/53 que contienen bytes de paridad de la codificación transversal de R-S FEC . Después de que se realiza la corrección de error de R-S transversal, el desmultiplexor 27 de corriente de transporte descartará los segmentos de los campos de "datos" del tipo A/53 que contienen bytes de paridad en la codificación transversal de R-S FEC. El desmultiplexor 27 de corriente de transporte descarta estos segmentos sensibles a las PID en sus encabezados, de modo que no hay punto al usar el descodificador lateral 25 (207, 187) de R-S FEC para corregir bytes erróneos en estos segmentos . El empaque de los bytes de paridad de la codificación transversal de R-S FEC dentro de estos segmentos de campos de "datos" de tipo A/53 se afecta al eliminar la codificación lateral (207, 187) de R-S FEC de cada uno de los segmentos. Los receptores de DTV tienden que diferir ligeramente de aquellos mostrados en las Figuras 4 y 7 a fin de acomodar en diferente empaquetamiento de los bytes de paridad de la codificación transversal de R-S FEC dentro de los segmentos de campos de "datos" del tipo A/53. En general, se prefiere sin embargo que cada uno de los segmentos de los campos de "datos" del tipo A/53 que contengan bytes de paridad de la codificación transversal de R-S FEC también incluya bytes de paridad para la codificación lateral (207, 187) de R-S FEC de ese segmento. La descodificación inicial de los códigos laterales (207, 187) de R-S FEC entonces pueden corregir algunos bytes erróneos de los bytes de paridad de la codificación transversal de R-S FEC antes de que empiece la descodificación transversal de R-S, que aligerará la tarea subsiguiente de la corrección transversal de R-S de los bytes erróneos. Adicionalmente, si todos los segmentos de los campos de "datos" del tipo A/53 incluyen respectivamente bytes de paridad para su codificación lateral (207, 187) de R-S FEC, los resultados de la descodificación inicial de los códigos laterales (207, 187) de R-S FEC están disponibles para ayudar en la localización de bytes de erróneos para la corrección transversal R-S subsiguiente de bytes erróneos.
Si el algoritmo de corrección de errores que usa un receptor con el código de R-S FEC depende del código de R-S FEC mismo para localizar bytes erróneos así como para corregirlos, el número de bytes erróneos que se puede corregir se limita a la mitad del número de bytes de paridad. Si los bytes erróneos se pueden localizar sin depender del código de R-S mismo, se puede usar un algoritmo alternativo con el código de R-S de modo que el número de bytes erróneos que se puede corregir puede ser tan grande como el número de bytes de paridad. La Patente de los Estados Unidos No. 5,530,708 describe "decisiones moderadas" de un procedimiento de descodificación reticular que se usa para localizar errores para un procedimiento subsiguiente de corrección de errores de R-S. Las "decisiones moderadas" de un procedimiento de descodificación reticular se pueden usar para localizar errores tanto en el procedimiento de corrección de errores de R-S, lateral, subsiguiente como para el procedimiento de corrección de errores de R-S, lateral, subsiguiente. En los receptores de DTV que utilizan codificación bi-dimensional de R-S FEC, los resultados de un procedimiento de descodificación lateral de R-S FEC inicial se pueden usar para ayudar a localizar bytes erróneos para el procedimiento subsiguiente de descodificación transversal de R-S FEC. También, los resultados del procedimiento de descodificación transversal de R-S FEC se pueden usar para ayudar a localizar bytes erróneos para el procedimiento subsiguiente final de descodificación lateral de R-S FEC. En el aparato de transmisión de tipo general mostrado en la Figura 1, la señal de DTV completa se transmite de manera más fuerte que con la difusión de DTV de A/53 convencional . Otra opción que los difusores de DTV desean es poder transmitir sólo una porción seleccionada de la señal de DTV en un formato fuerte. Un deseo particular es la transmisión fuerte de paquetes de audio, puesto que los errores en la reproducción de audio de las señales de DTV son más difíciles de distinguir que los errores de la reproducción de vídeo de las señales de DTV. En el transmisor de DTV de la Figura 1, se realiza la codificación transversal de R-S FEC en los segmentos de datos que contienen paquetes de datos que se han aleatorizado . Esto es contrario al concepto de an y orin de la realización de la codificación transversal de R-S FEC en paquetes de datos de MPEG-2 no modificados . El transmisor de DTV de la Figura 1 realiza la codificación transversal de R-S FEC en los segmentos de datos que contienen paquetes de datos que se han aleatorizado para facilitar que el receptor de DTV realice la descodificación lateral (207, 187} de R-S FEC después de la descodificación transversal de R-S FEC. La descodificación lateral (207, 187) de R-S FEC tiene que ser realizada en paquetes de datos que se han aleatorizado. La descodificación lateral (207, 187) de R-S FEC se realiza después de la descodificación transversal de R-S FEC puesto que permite qué decisiones en cuanto a si o no un paquete contiene errores de bytes no corregidos se hagan en una base individual. Los transmisores de DTV de las Figuras 10, 14, 15, 24 y 26 también realizan codificación transversal de R-S FEC en paquetes de datos que se han aleatorizado o en segmentos de datos que contienen estos paquetes . Esto se hace por razones similares a las razones por las que el transmisor de DTV de la Figura 1 realiza la codificación transversal de R-S FEC en segmentos de datos que contienen paquetes de datos que se han aleatorizado. La Figura 10 muestra un transmisor para transmitir una señal de DTV en la cual sólo los paquetes de datos de un tipo seleccionado, tal como paquetes de audio, se someten a transmisión fuerte. Una fuente 42 de programas suministra la corriente de transporte básica en paquetes de datos de 187 bytes a una memoria intermedia 43 de primero en entrar/primero en salir (FIFO) para el almacenamiento temporal en la misma. Un multiplexor 44 de división de tiempo se conecta para suministrar paquetes de datos- de 187 bytes a un aleatorizador de datos 45 manipulado, algunos de estos paquetes de datos corresponden a los paquetes de datos leídos de la memoria intermedia 43 de FIFO y se aleatorizan por un aleatorizador 45 de datos' manipulado. - Los datos aleatorizados del aleatorizador 45 de datos manipulado se suministran a un codificador 46 lateral (207, 187) de corrección anticipada de errores de Reed-Solomon. El codificador 46 de R-S FEC se conecta para suministrar sus paquetes de datos de 207 bytes a un clasificador 47 de segmentos que transfiere más tipos de estos paquetes de datos a una memoria intermedia 48 de primero en entrar/primero en salir para el almacenamiento temporal en la misma. Sin embargo, el clasificador 47 de segmentos clasifica los paquetes de datos de un tipo a la transmisión fuerte y los paquetes de datos que contienen codificación transversal de R-S FEC para aquellos paquetes de datos particulares, que se van a escribir en una memoria 49 de acceso aleatorio de bancos. La RAM 49 almacena un byte de 8 bitios de código en cada una de sus ubicaciones de almacenamiento direccionadas . La RAM 49 tiene suficientes ubicaciones de almacenamiento direccionadas para almacenar al menos dos super grupos sucesivos de (H + ) segmentos de datos por cada una. H de estos segmentos de datos se clasifican de la corriente de transporte básica por el clasificador 47 de segmentos, y K de estos segmentos de datos contienen bytes de paridad para la codificación transversal de FEC . Después de que se han escrito H segmentos sucesivos de datos de la corriente de- transporte básica que aparecerán en un campo de datos, en un banco de la RAM 49, se aplica el direccionamiento de lectura a este banco. Este direccionamiento de lectura explora estos H segmentos sucesivos de datos en la dirección transversal para leer los segmento de datos, transversales de H bytes a un codificador 50 transversal (G, H) de corrección anticipada de errores de Reed-Solomon. El ensamblador 51 de datos monta los bytes de paridad generados por el codificador 50 transversal de R-S FEC en K paquetes de datos de 187 bytes que cumplen con la norma MPEG-2 excepto que no tienen un byte inicial de sincronización. El ensamblador 51 de datos suministra cada uno de estos K paquetes con un encabezado de 3 bytes que incluye una PID de identificación y una cuenta de continuidad. El multiplexor 44 de división de tiempo se opera para suministrar estos paquetes de datos de 187 bytes al aleatorizador 45 de datos manipulado para la aleatorización de sus encabezados de 3 bytes. El aleatorizador 45 de datos manipulado difiere del aleatorizador 4 de datos en el transmisor de DTV de la Figura 1 ya que la operación de 0 exclusivo de los bytes de datos con la PRBS se apaga cuando el multiplexor 44 de división de tiempo reproduce los bytes de paridad generados por el codificador 50 transversal de R-S FEC. De manera subsiguiente, los paquetes de datos de 187 -bytes con encabezados aleatorizados seguidos por bytes de paridad no aleatorizados de la codificación transversal de R-S FEC se suministran por el aleatorizador 45 de datos manipulado al codificador 46 lateral (207, 187) como la señal de entrada al mismo. El codificador 46 lateral de R-S FEC anexa veinte bytes de código lateral de R-S FEC a la conclusión de cada uno de estos K paquetes de datos de 187 bytes, para generar un respectivo segmento de 207 bytes acatado a A/53 seleccionado por el clasificador 47 de segmentos para la escritura en la RAM 49. Los segmentos de datos de 187 bytes que contienen codificación transversal de R-S FEC se escriben en el banco de la RAM 49 para completar el súper grupo que se almacena temporalmente en la misma. Los (H+ ) segmentos de datos en este súper grupo completado entonces se leen en serie de ese banco de la RAM 49 a intervalos apropiados . Los K segmentos de datos que contienen paquetes de datos con bytes de paridad para la codificación transversal de R-S FEC se leen de la RAM 49 antes de los H segmentos de datos que contienen el tipo de paquetes de datos de carga útil seleccionados para la transmisión fuerte. Un ensamblador 52 de corriente de segmentos recibe estos tres (H + K) segmentos de datos y los inserta en una corriente de otros segmentos de datos suministrados de la memoria intermedia 48 de primero en entrar/primero en salir (FIFO) . El establecimiento de un patrón prescrito para estos segmentos que aparecen en los campos de datos hace más fácil que los receptores de DTV averigüen qué segmentos de datos comprenden la transmisión fuerte. La porción restante del transmisor de DTV de la Figura 10 que comprende los elementos 9-15 es similar a una porción del aparato de transmisión de la Figura 1 , El intercalador convolucional 9 se conecta para recibir paquetes de datos suministrados en serie desde el ensamblador 52 de corrientes de segmentos y para suministrar paquetes de datos convolucionalmente intercalados al codificador 10 reticular de 12 fases. Los resultados de codificación reticular codificador reticular 10 se suministran como direccionamiento de entrada a la memoria 11 de lectura únicamente que funciona como un correlacionador de símbolos que suministra símbolos de 8 niveles y 3 bitios a la memoria intermedia 12 de primero en entrar/primero en salir. La memoria intermedia 12 de FIFO se opera para proporcionar almacenamiento intermedio de velocidad y para abrir intervalos entre los grupos de 828 símbolos en la corriente de símbolos suministrada a un ensamblador 13 de código de símbolo, intervalos en los cuales el ensamblador 13 de código de símbolo inserta símbolos de señal de sincronización. Cada uno de los campos de datos sucesivos empieza con un intervalo respectivo en el cual el ensamblador 13 de código de símbolo -inserta el código de símbolo descriptivo de una secuencia de sincronización de segmento de datos (DSS) seguida por el código de símbolo descriptivo de un segmento de datos inicial que incluye una secuencia apropiada de sincronización de campos de datos (DFS) . Cada paquete de datos en el resto respectivo de cada campo de datos se sigue por un intervalo respectivo en el cual el ensamblador 13 de código de símbolo inserta el código de símbolo descriptivo de una secuencia respectiva de código de DSS. El aparato 14 para insertar el desplazamiento para provocar el piloto se conecta para recibir los campos de datos montados del ensamblador 13 de código de símbolo. El aparato 14 es simplemente un adicionador digital con reloj que extiende a cero el número usado como código de símbolo y adiciona un término constante a éste para generar una señal real de sólo modulación en forma digital, suministrada a un transmisor 15 de televisión digital de modulación de amplitud de banda lateral residual de construcción convencional. Las solicitudes provisionales de patente de los Estados Unidos No. de Serie 60/437,648 y 60/458,547 describen variantes del transmisor de DTV de la Figura 10. Se realiza la aleatorización de los datos en una base manipulada en estas variantes, subsiguiente a la multiplexión por división de tiempo de los paquetes de datos con paquetes que contienen codificación transversal de R-S FEC. En estas variantes, cuando los paquetes de datos se suministran al codificador lateral (207, 187) de R-S FEC, se activa o enciende la aleatorización de los datos. Sin embargo, cuando los paquetes que contienen codificación transversal de R-S FEC se suministran al codificador lateral (207, 187) de R-S FEC, se desactiva o apaga la aleatorización de los datos. La operación completa es esencialmente equivalente a aquella del transmisor de DTV de la Figura 10. Las Figuras 11A, 11B y 11C tabulan las características de algunos códigos transversales de corrección anticipada de errores de Reed-Solomon adecuados para la transmisión fuerte de datos de audio o auxiliares . Los bytes de paridad de los códigos mostrados en las Figuras 11A, 11B y 11C proporcionan el empaque completo de un número integral de segmentos de datos acatados a A/53. Las Figuras 11A; 11B y 11C también muestran las reducciones de la carga útil asociadas con el uso de estos códigos en una transmisión de DTV de otro modo normal. Un promedio de 8 segmentos de datos por campo de datos se requiere para la transmisión de paquetes con 5.1 canales de datos de audio de AC/3. De manera preferente, la codificación transversal de R-S FEC de estos 8 segmentos de datos por campo de datos los precede, de modo que la descodificación transversal de R-S FEC de estos -8 segmentos de datos por campo de datos no necesita ser retrasada mucho después de su recepción. La necesidad de mantener los receptores de DTV de herencia operativos limita los retrasos permitidos entre los tiempos respectivos de transmisión de los paquetes de datos de video y de los paquetes de datos de audio que van con los mismos. Las reglas de MPEG-2 requieren que los paquetes de datos de video y los paquetes de datos de audio con similares marcas de tiempo de presentación (PTS) no estén separados adicionalmente en la corriente de transporte más que un segundo (20.66 cuadros de datos), pero no especifica qué tipo de paquete de datos debe preceder o suceder el otro tipo de paquetes de datos. Por consiguiente, el retraso de la descodificación transversal de R-S FEC de los 8 segmentos de datos por campo de datos en un receptor de DTV fuerte tiende a requerir que se introduzca retraso compensatorio sustancial en una corriente de paquetes de datos de video más voluminosa. Dé este modo, los paquetes de datos de video tendrán que ser proporcionados en almacenamiento sustancial temporal para mantenerlos razonablemente contemporáneos con los paquetes de datos de audio con PTS similares . En general, se desea que el audio fuerte reduzca la capacidad actual de 19.3 Mbps del canal por no más de un poco por ciento. Al principio, esto sugiere que las rutas transversales en la codificación transversal de R-S FEC están limitadas para ser de longitud más corta. Las rutas transversales de 15, 31 o 63 bytes de longitud se consideran que son más cortas; las rutas transversales de 127, 255 o 511 bytes de longitud se consideran que son más largas. Sin embargo, no hay requerimiento que la codificación transversal de R-S FEC tenga que ser completada dentro de un cuadro individual. Un planteamiento de "tablilla" a la codificación es posible en el cual cada campo de datos contenga 8 segmentos de datos de audio de un súper grupo pequeño en posiciones prescritas dentro de cada campo de datos. Los segmentos de datos que contienen la codificación transversal de R-S FEC para estos segmentos de datos de audio se localizan en posiciones prescritas dentro de los campos de datos precedentes . Las variantes de este planteamiento de tablillas colocan 16 segmentos de datos de audio de un súper grupo algo mayor en posiciones prescritas dentro de los dos campos de un cuadro de datos. Los segmentos de datos que contienen la codificación transversal de R-S FEC para estos segmentos de datos de audio se localizan en posiciones prescritas dentro de los campos de datos que preceden a ese cuadro de datos . Esto mantiene la latencia de los paquetes de datos dentro de restricciones razonablemente cercanas, pero permite la codificación transversal de R-S FEC sobre un gran número de segmento de datos en tanto que mantiene sustancialmente - la misma velocidad de código. Esto permite que la capacidad de corrección de errores de la codificación transversal de R-S FEC sea más flexible con respecto a las ubicaciones de los errores corregibles . Si se va aumentar al máximo la eficiencia de codificación, es deseable empacar completamente los segmentos de datos que contienen bytes de paridad para la codificación transversal de R-S FEC. Como se señala con respecto a la codificación transversal de R-S FEC sobre campos de datos completos, los códigos transversales de R-S FEC con 8 o un múltiplo de 8 bytes de paridad proporcionan el empaquetamiento completo de 9 o un múltiplo de 9 segmentos de datos acatados a A/53. El empaquetamiento completo para la codificación transversal de R-S FEC con sólo 8 paquetes de datos que contienen carga útil por súper grupo se proporciona sólo con códigos que reducen la velocidad de codificación de una forma bastante sustancial por un factor de (17/8), (13/4), (35/8) o más. Como se puede percibir de la Figura llA; los códigos que reducen la velocidad de codificación durante la transmisión fuerte por factores de (17/8) , (13/4) y (35/8) reducen la proporción de carga útil para la señal completa de DTV por 0.56, 1.12 y 1.68 megabitios por segundo, respectivamente. Estas son reducciones de 2.88%, 5.77% y 8.65%, respectivo, en la proporción a velocidad de carga útil para la señal completa de DTV. El empañetamiento completo para la codificación transversal de R-S FEC con dieciséis paquetes de datos que tienen carga útil por súper grupo se proporciona con códigos que reducen la velocidad de codificación durante la transmisión fuerte por un factor de (25/16), (17/8), (43/16), (13/4), (61/16), (35/8) o más. Los códigos que reducen la velocidad de codificación durante la transmisión fuerte por factores de (25/16), (17/8), (43/16), (13/4), (61/16) y (35/8) reducen la proporción a velocidad de carga útil para la señal completa de DTV por 0.28, 0.56, 0.84, 1.12, 1.40 y 1.68 megabitios por segundo, respectivamente. Estas son reducciones de 1.44%, 2.88%, 4.33%, 5.77%, 7.22% y 8.65%, respectivamente, en la velocidad de carga útil para la señal completa de DTV. La Figura 11A muestra las velocidades resultantes de carga útil . Para una reducción dada en la velocidad de carga útil para la señal completa de DTV, un súper grupo más grande proporciona mayor flexibilidad con respecto a donde se pueden localizar errores de ráfaga largos sin arriesgar la capacidad para corregir estos errores . La disponibilidad de la reducción de 1.44% más pequeña en la velocidad de carga útil para la señal completa de DTV es particularmente de interés . El empacamiento completo para la codificación transversal de R-S FEC con veinticuatro paquetes de datos que tienen carga útil por súper grupo hace disponible un grupo transversal de R-S FEC que reduce la velocidad de codificación durante la transmisión fuerte por un factor de (11/8) que reduce la velocidad de carga útil par la señal completa de DTV por sólo 0.19 megabitios por segundo. Este código, mostrado en la Figura 11A, reduce la velocidad de carga útil para la señal completa de DTV por 0.99%. El empacamiento completo para la codificación transversal de R-S FEC con 32 paquetes de datos que tienen carga útil por súper grupo hace disponible un codificación transversal de R-S FEC que reduce la velocidad de codificación durante la transmisión fuerte por un factor de (41/32) que reduce la velocidad de carga útil para la señal completa de DTV por sólo 0.14 megabitios por segundo. Esto reduce la velocidad de carga útil para la señal completa de DTV con 0.72%. La latencia asociada con la acumulación de segmentos de datos que contienen paquetes de audio para 4 campos de datos se incrementa por 10% los requerimientos de memoria intermedia para los descodificadores de MEPG-2 y AC-3 en un receptor de DTV diseñado para utilizar la codificación transversal de R-S FEC de paquetes de datos de audio. Este es probablemente el límite práctico de los requerimientos incrementados de memoria intermedia en los diseños de los receptores de DTV para el uso en hogares . Cuando se va a transmitir una cantidad -limitada de datos auxiliares fuertes que se separa del programa de televisión y no tiene que ser mantenido de forma contemporánea con éste, la codificación transversal de R-S FEC que se extiende sobre varios campos de datos llega a ser más atractiva. La codificación transversal de R-S FEC se puede diseñar para que pueda corregir los errores de bytes provocados por una caída en la energía de la señal que persiste mientras para unos pocos campos de datos y por consiguiente que es más adecuado para receptores móviles. Las rutas transversales pueden extenderse a través de segmentos de datos que están en campos de datos sucesivos respectivos en lugar de a través de segmentos sucesivos de datos en el mismo campo de datos, como es el caso en las transmisiones del aparato de transmisión del tipo mostrado en la Figura 1. Estos campos sucesivos de datos no necesitan ser consecutivos, pero son preferentemente periódicos. La Figura 12 muestra la construcción general de un receptor de DTV para recibir señales fuertes de DTV como se transmiten por el transmisor de la Figura 10. El receptor de DTV de la Figura 12 incluye la sección frontal 16 del transmisor de DTV de modulación de amplitud de banda lateral residual (VSB ¿¾M) para seleccionar una señal de DTV de radiofrecuencia para la recepción, que convierte la señal de DTV de RF seleccionada a una señal de DTV de frecuencia intermedia, y para amplificar la señal de DTV -de IF. El receptor de DTV de la Figura 12 incluye adicionalmente el convertidor 17 de analógico a digital para digitalizar la señal de DTV de IF amplificada, suministrada de la sección frontal 16 del receptor de DTV. El receptor de DTV de la Figura 12 incluye además el desmodulador 18 para desmodular la señal de DTV de IF de VSB A digitalizada para generar una señal de DTV de banda base digitalizada a la filtración 19 digital para la ecualizacion de la respuesta del canal y para el rechazo de la señal de NTSC de interferencia de co-canal. El descodificador 20 reticular de 12 fases se conecta para recibir la respuesta de la filtración 19 digital y para suministrar bytes de datos al desintercalador 21 que es complementario al intercalador convolucional 9 en el transmisor de la Figura 10. El desintercalador 21 se conecta para suministrar bytes de datos desintercalados, más cualquier extensión de los mismos, al descodificador 37 lateral (207, 187) de corrección anticipada de errores de Reed-Solomon como la señal de entrada a éste. El descodificador 37 lateral de R-S FEC realiza la corrección anticipada de errores de Reed-Solomon lateral en cada segmento de datos, y sujeta el bit de TEI en cada paquete de datos en el cual deja errores de bytes sin corregir. Si el descodificador 37 lateral de R-S FEC determina que un paquete de datos está correcto no es capaz de corregir todos los errores de bytes en el -paquete de datos, el descodificador 37 actualiza cualquier extensión de los bytes en ese paquete de datos indicativo de los niveles de confianza que están correctos los bytes . El descodificador 37 lateral de R-S FEC envía el paquete corregido de 187 bytes a un desaleatorizador 53 de datos. El desaleatorizador 53 de datos suministra una corriente del transporte a un desmultiplexor 54 de corriente de transporte. El desmultiplexor 54 de corriente de transporte responde a las TEI en ciertos paquetes de datos para clasificarlos a los descodificadores apropiados de paquetes. Por ejemplo, los paquetes de datos de video se clasifican al descodificador 28 de MPEG-2 para paquetes de video. El descodificador 28 de MPEG-2 responde al bit de TEI en un paquete de datos de video que indica que aún contiene errores de bytes al no usar el paquete y al instituir medidas para enmascarar los efectos del paquete que no se usa. El descodificador 37 lateral de R-S FEC suministra segmentos de 207 bytes que contienen bytes del código lateral de R-S FEC así como bytes de datos corregidos a una memoria 55 de acceso aleatorio en bancos que acepta ciertos de estos segmentos de datos para ser escritos en un banco de la RAM 55. Los segmentos de datos aceptados para la escritura contienen cada uno un paquete respectivo de datos de y información de audio o un paquete respectivo de datos que comprende los bytes de paridad de la codificación transversal de R-S FEC de los paquetes de datos de información de audio. Cada ubicación de almacenamiento en la RAM 55 de bancos es capaz de almacenar temporalmente un byte respectivo de uno de estos segmentos de datos de 207 bytes, más cualquier extensión o extensiones de cada uno de estos bytes. Hay al menos dos cuantos de memoria en la RAM 55, pero puede haber más para facilitar la transmisión fuerte de audio "en tablilla". En algunos diseños, la RAM 55 se construye y opera para clasificar temporalmente cada segmento de datos de 207 bytes en una fila respectiva de ubicaciones de almacenamiento que incluye al menos ubicación de almacenamiento adicional, usada para almacenar temporalmente información, el número ordinario de ese segmento de datos. Este número ordinario especifica la ubicación de ese segmento de datos dentro del campo de datos en el cual se recibió. El receptor de DTV de la Figura 12 incluye la circuitería 23 de extracción de señal de sincronización para extraer señales de sincronización de campo de datos y señales de sincronización de segmentos de datos de la respuesta de la filtración 19 digital y para suministrar estas señales a la circuitería 56 de control de operaciones. La circuitería 56 de control de operaciones controla la escritura a y la lectura de la memoria 55 - de acceso aleatorio en bancos. La circuitería 56 de control de operaciones también genera el direccionamiento para las operaciones de escritura y lectura de la RAM 55. La circuitería 56 de control de operaciones incluye la circuitería de contador para contar bytes por segmento de datos y para contar segmentos de datos por campo de datos en la señal suministrada del descodificador 37 lateral de R-S FEC. Estas cuentas de esta circuitería de contador se sincronizan con los campos de datos recibidos y los segmentos de datos recibidos usando las señales de sincronización extraídas por la circuitería 23 de extracción de señal de sincronización. Las ubicaciones de almacenamiento en un banco de los bancos de RAM 55 se direccionan por fila y por columna para ser escritos con bytes de datos del descodificador 37 lateral de R-S FEC que la RAM 55 se acondiciona por la circuitería 56 de control de operaciones para aceptar para escritura. El direccionamiento de escritura de columnas es los bytes por cuenta del segmento de la circuitería de contador incluida dentro de la circuitería 56 de control de operaciones. El direccionamiento de escritura de filas es sensible a la cuenta de continuidad en el encabezado del segmento de datos que se escribe del descodificador 37 lateral de R-S FEC en ese banco de la RAM 55. La escritura de la RAM 55 con bytes de datos del descodificador 37 lateral de R-S FEC se realiza por un procedimiento de intercambio, con el desmultiplexor 54 de corriente de transporte que proporciona la circuitería 56 de control de operaciones con una señal de CONTROL DE INTERCAMBIO . La señal ¦ de CONTROL DE INTERCAMBIO indica cuando el descodificador 37 lateral de R-S FEC está suministrando a la RAM 55 con un paquete de datos para ser escrito en un banco de la memoria en la misma. Sensible a esta señal de control de intercambio, la circuitería 56 de control de operaciones condiciona el banco apropiado de la RAM 55 para ser escrito con el paquete de datos suministrado actualmente del descodificador 37 lateral de R-S FEC. La señal de CONTROL DE INTERCAMBIO que el desmultiplexor 54 de corriente de transporte suministra a la circuitería 56 de control de operaciones comprende sustancialmente en más que sólo una señal de habilitación de escritura para la RAM 55. La señal de CONTROL DE INTERCAMBIO comprende la PID de 13 bitios del segmento de datos que se va a escribir en la RAM 55 y comprende además los 8 bitios sucesivos de ese segmento de datos. Los últimos cuatro de estos 8 bitios sucesivos es la cuenta de continuidad para ese tipo particular de segmento de datos . Si el paquete de datos contiene bytes de paridad para la codificación transversal de R-S FEC, los dos bytes que suceden a la PID se usan coino una extensión de PID que identifica -el ciclo de la transmisión fuerte a la cual corresponde ese paquete de .datos . La circuitería 56 de control de operaciones usa estos dos bitios para seleccionar el banco en la RAM 55 al cual se va a escribir el paquete de datos que comprende los bytes de paridad para la codificación transversal de R-S FEC. El par de bitios que suceden al par de bitios de selección de banco en un paquete de datos que comprende bytes de paridad para la codificación transversal de R-S FEC se usa para incrementar la capacidad de cuenta de continuidad del módulo-dieciséis a módulo-sesenta y cuatro. La cuenta de paquetes de datos que comprenden bytes de paridad para la codificación transversal de R-S FEC para un ciclo particular de transmisión fuerte empieza en uno al inicio de ese ciclo. La circuitería 56 de control de operaciones usa la cuenta de módulo-sesenta y cuatro para seleccionar la fila en el banco de la RAM 55 en el cual se va a escribir el paquete de datos que comprende los bytes de paridad para la codificación transversal de R-S FEC. La cuenta de continuidad para los paquetes de datos que comprenden bytes de paridad para un tipo particular de codificación transversal de R-S FEC alcanza una cuenta K completa conforme el ciclo de la transmisión fuerte al cual corresponde estos paquetes de datos continua con los H paquetes de datos de audio a los que pertenecen estos bytes de paridad. En ese momento, un banco de la RAM 55 contiene un complemento completo de los K paquetes de datos que comprenden los bytes de paridad para la codificación transversal (G, H) de R-S FEC. La circuitería 56 de control de operaciones condiciona la RAM 55 para escribir los H paquetes de datos de audio que el codificador 37 lateral de R-S FEC suministra luego en ese mismo banco. Los paquetes de datos escritos en la RAM 55 son los paquetes de datos que contienen información de audio y los paquetes de datos que contienen los bytes de paridad de la codificación transversal de R-S FEC asociada con los paquetes de datos que contienen información de audio. Las ubicaciones de almacenamiento en otro de los bancos de la RAM 55 se direccional transversalmente para la lectura a un descodificador 57 transversal (G, H) de corrección anticipada de errores de Reed-Solomon y que se escriben de regreso con los errores de bytes corregidos . Después de que los paquetes de datos que contienen información de audio se han corregido en la medida que es posible por la descodificación transversal de R-S FEC , los segmentos de datos que los comprenden se leen de la RAM 55 a un descodificador 58 lateral (207, 187) adicional de corrección anticipada de errores de Reed-Solomon como la señal de entrada a éste. El descodificador 58 (207, 187) de R-S FEC realiza la corrección anticipada de errores de Reed-Solomon lateral en cada segmento de datos, y sujeta el bit de TEI en cada paquete de datos en el cual encuentra errores de bytes que se pueden corregir. Si el descodificador 58 lateral de R-S FEC es capaz de corregir los errores de bytes en el paquete de datos, el descodificador 58 actualiza cualquier extensión de los bytes en ese paquete de datos indicativo de los niveles de confianza que están correctos los bytes . El descodificador 58 lateral de R-S FEC entonces suministra los paquetes de datos de audio de 187 bytes a un desaleatorizador 59 de datos. El desaleatorizador 59 de datos desaieatorxza los datos en estos paquetes y suministra los datos desleatorizados al descodificador 29 de AC-3 para los paquetes de datos de audio. La operación apropiada del desaleatorizador 59 de datos requiere del diseño cuidadoso debido a que un paquete de datos de audio fuerte se puede leer de la RAM 55 en una diferente posición en un campo de datos que lo que estaba en el campo de datos en el cual se escribió en la RAM 55. La desaleatorización debe usar la porción de la PRBS que corresponde a la ubicación del paquete fuerte de datos de audio en el campo de datos en el cual se escribió en la RAM 55. En un posible diseño, el desaleatorizador 59 de datos incluye una memoria de lectura únicamente que suministra las porciones de la PRBS usada en su procedimiento de O exclusivo. Esta ROM recibe parte de su direccionamiento de entrada de la circuitería de contador en la cireuitería 56 de control de operaciones que genera el direccionamiento columnar de bytes para el banco de la RAM 55 que lee al descodificador 58 lateral final de R-S FEC. El resto del direccionamiento de entrada es un número binario de 9 bitios que indica donde se localizó el segmento de datos que se leerá al descodificador 58 lateral final de R-S FEC dentro del campo de datos en el cual se recibió el segmento de datos . Este número binario de 9 bitios es la cuenta de segmentos de datos por campo de datos que la circuitería del contador en la circuitería 56 de control de operaciones suministra en el momento en que el segmento de datos se describe primero en la RAM 55. Este número binario de 9 bitios se almacena como un byte preliminar en la RAM 55 junto con los bytes de ese segmento de datos. Este byte preliminar se lee de manera subsiguiente de la RAM 55 y pasa a lo largo por el descodificador 58 lateral final de R-S FEC al aleatorizador 59 de datos antes del segmento de datos que describe el byte preliminar. El byte preliminar se extrae de la corriente de datos y se usa para direccionar las porciones de almacenamiento de ROM de la PRBS que el desaleatorizador 59 de datos usa en sus procedimientos D exclusivo. Esto no coloca limitación en la localización de paquetes de datos de audio dentro de campos de datos y muy poca, si es que la hay, limitación cuando los segmentos de datos que comprenden los paquetes de datos de audio se pueda leer de la RAM 55 al descodificador 58 lateral final de R-S FEC. En un diseño alternativo, la circuíter a 56 de control de operaciones arregla los segmentos de datos que comprenden paquetes de datos de audio para ser leídos de la RAM 55 en la misma posición en un campo de datos donde estuvieron estos segmentos de datos en los campos de datos donde se escribieron en la RAM 55. Esto permite de forma ventajosa que el aleatorizador 59 de datos use el mismo aparato de generación de PRBS como el desaleatorizador 53 de datos. Sin embargo, el retraso latente en los paquetes de datos de audio en comparación a los paquetes de datos de video es más largo que en el diseño descrito en el párrafo precedente . La Figura 13 muestra un receptor de DTV capaz de recibir señales fuertes de DTV como se transmiten por el aparato de transmisión de cualquiera de los tipos mostrados en las Figuras 1 y 10. El receptor de DTV de la Figura 13 proporciona la capacidad de recepción del receptor de DTV de la Figura 12 además de la capacidad de recepción similar a aquella del receptor de DTV de la Figura 4 modificado por la Figura 5 o aquel del receptor de DTV de la Figura 7 modificado por la Figura 8. La circuitería 60 de control de operaciones en el receptor de DTV de la Figura 13 combina las capacidades de la circuitería 46 de control de operaciones de la Figura 12 con las capacidades de la circuitería 24 de control de operación de la Figura 4 o de la circuitería 124 de control de operaciones de la Figura 7. Una memoria 222 de acceso aleatorio con al menos dos bancos cada uno capaz de almacenar (N+Q) segmentos de datos se escribe selectivamente y se lee en respuesta a las señales de direccionamiento y control, la RAM 222 se conecta para recibir de la circuitería 60 de control de operaciones. En este diseño en el cual (N+Q) es sustancialmente igual a 312, la RAM 222 reemplaza la RAM 22 del aparato de recepción de DTV de la Figura 4, 5 o 6. En un diseño en el cual (N+Q) es sustancialmente igual a 312, la RAM 220 reemplaza la RAM 122 del aparato receptor de DTV de las Figuras 7 , 8 o 9. Los elementos 16-21, el descodificador 37 lateral (207, 187) de R-S FEC y el desaleatorizador 53 de datos se conectan y operan sustancialmente igual como en el receptor de DTV de la Figura 12. El descodificador 37 lateral (207, 187) inicial de R-S FEC se conecta para suministrar a la RAM 222 con segmentos de 207 bytes que contienen bytes del código lateral de R-S FEC, así como bytes de datos con corrección inicial de Reed-Solomon de errores de bytes, todos los segmentos de 207 de bytes que se escriben en la RAM 222. Después de los procedimientos de descodificación transversal de R-S FEC, se leen los segmentos de datos de la RAM 222 al descodificador 25 lateral (207, 187) final de R-S FEC. El descodificador 25 (207, 187) de R-S FEC realiza la corrección anticipada de errores de Reed-Solomon lateral en cada segmento de datos, y sujeta el bit de TEI en cada paquete de datos en el cual encuentra errores de bytes que se pueden corregir. Si el descodificador 25 lateral de R-S FEC es capaz de corregir errores de bytes en el paquete de datos, el descodificador 25 actualiza cualquier extensión de los bytes en ese paquete de datos indicativo de los niveles de confianza que están correctos los bytes . El descodificador 25 lateral de R-S FEC entonces suministra los paquetes de datos de 187 bytes al desaleatorizador 26 de datos. El desaleatorizador 26 de datos desaleatoriza los datos en estos paquetes y suministra los datos desaleatorizados al desmultiplexor 27 de corriente de transporte. El desmultiplexor 27 de corriente de transporte responde a las PID en los paquetes de datos para clasificarlas a los descodificadores apropiados de paquetes. Los paquetes de datos de video se clasifican al descodificador 28 de MPEG-2 y los paquetes de datos de audio se clasifican al descodificador 29 de AC-3. La conexión y operación de los elementos 25-29 es sustancialmente la misma como en los receptores de DTV de las Figuras 4 y 7. La Figura 13 muestra aun descodificador 61 para paquetes de datos auxiliares clasificados a esto por el desmultiplexor 27 de corriente de transporte.
La Figura 13 muestra un detector 62 de modo de transmisión conectado para recibir la señal de DTV de banda base desaleatorizada del desaleatorizador 53 de datos y para suministrar a la circuitería 60 de control de operaciones las indicaciones el modo de transmisión usadas para la transmisión de las señales de DTV recibidas. En un sistema de DTV en el cual (N+Q) es sustancialmente igual a 312, en momentos en que el detector 62 de modo de transmisión determina que se transmite la señal de DTV recibida con codificación transversal de R-S FEC de todos los segmentos de datos en cada campo de datos. El detector 62 de modo de transmisión suministra indicaciones de la transmisión a la circuitería 60 de control de operaciones, que responde a estas indicaciones para operar la RAM 222 igual que la RAM 22 del aparato receptor de DTV de las Figuras 4, 5 o 6. La circuitería 60 de control de operaciones condiciona la circuitería 63 de aplicación de descodificador de corrección anticipada de errores de Reed-Solomon para conectar de forma selectiva la RAM 222 a un descodificador 64 transversal (N, N) de corrección anticipada de errores de Reed-Solomon. La conexión selectiva se hace para permitir la lectura de bytes en las rutas transversales de la RAM 222 al descodificador 64 transversal (M, N) de R-S FEC y la escritura subsiguiente de los bytes corregidos de regreso a la RAM 222 desde el descodificador 64. El descodificador 64 transversal (M, N) de R-S FEC usa un código transversal (M, N) de corrección anticipada de errores de Reed-Solomon adecuado a los súper grupos que se extienden sobre 312 segmentos de datos y pueden ser uno seleccionado de un grupo de estos descodificadores transversales - (M, N) de R-S FEC. De manera alternativa, en un sistema de DTV en el cual (N+Q) es sustancialmente 156, en momentos en que el detector 62 de modo de transmisión determina la señal de DTV recibida si se transmite con la codificación transversal de R-s FEC de todos los segmentos de datos en cada medio campo de datos. El detector 62 de modo de transmisión suministra indicaciones de esta transmisión a la circuitería 60 de control de operaciones, que responde a estas indicaciones para operar la RAM 222 igual que la RAM 122 del aparato receptor de DTV de las Figuras 7, 8 o 9. La circuitería 60 de control de operaciones condiciona la circuitería 63 de aplicación de descodificador de corrección anticipada de errores de Reed-Solomon para conectar selectivamente la RAM 222 al descodificador 64 transversal (M, N) de corrección anticipada de errores de Reed-Solomon. La conexión selectiva se hace para permitir la lectura de bytes en rutas transversales de la RAM 222 al descodificador 64 transversal (M, N) de R-S FEC y la escritura subsiguiente de los bytes corregidos de regreso a la RAM 222 desde el descodificador 64. El descodificador 64 transversal (M, N) de R-S FEC usa un codificación transversal (M, N) de corrección anticipada de errores de Reed-Solomon adecuado a los súper grupos que se extienden sobre 156 segmentos de datos y pueden ser uno seleccionado de un grupo de estos descodificadores transversales (M, N) de R-S FEC. Cuando el detector 62 de modo de transmisión determina que la porción de audio de la señal de DTV recibida se transmitió con su propia codificación transversal de R-S FEC, el detector 62 de modo de transmisión suministra indicaciones de esta transmisión a la circuitería 60 de control de operaciones. La circuiteria 60 de control de operaciones responde a estas indicaciones para operar la RAM 222 para realizar la descodificación transversal de R-S FEC de sólo aquellos segmentos de datos que se refieren a la porción de audio de la señal de DTV recibida. La circuitería 60 de control de operaciones condiciona el circuito 63 de aplicación de descodificador de corrección anticipada de errores de Reed-Solomon para conectar selectivamente la RAM 222 al descodificador 57 transversal (G, H) de R-S FEC. La conexión selectiva se hace para permitir la lectura de bytes en rutas transversales de la RAM 222 al descodificador 57 transversal (G, H) de R-S FEC y la escritura subsiguiente de los bytes corregidos de regreso a la RAM 222 desde el descodificador 57. Cuando el detector 62 de modo de -transmisión determina que una porción auxiliar de la señal de DTV recibida se transmitió con su propia codificación transversal de R-S FEC , el detector 62 de modo de transmisión suministra indicaciones de esta transmisión a la circuitería 60 de control de operaciones. La circuitería 60 de control de operaciones responde a estas indicaciones para operar la RAM 222 para realizar la descodifiacion transversal de R-S FEC de sólo aquellos segmentos de datos que se refieren a los datos auxiliares. La circuitería 60 de control de operaciones condiciona la circuitería 63 de aplicación de descodificador de corrección anticipada de errores de Reed-Solomon para conectar selectivamente la RAM 222 al descodificador 57 transversal (G, H) de R-S FEC. La conexión selectiva se hace para permitir la lectura de bytes en rutas transversales de la RAM 222 al descodificador 57 transversal (G, H) de R-S FEC y la escritura subsiguiente de los bytes corregidos de regreso a la RAM 222 del descodificador 57. Todos los segmentos de datos suministrados por el descodificador 37 lateral (207, 187) de R-S FEC se escriben a la RAM 222 para ser almacenados temporalmente en la misma sobre dos intervalos de (N+Q). segmentos de datos. Esto es, la RAM 222 proporciona los segmentos de datos de compensación de retraso sin que se tenga que hacer codificación transversal de R-S FEC a fin de no avanzar a pesar de los segmentos de datos con la codificación transversal de R-S FEC. El retraso asociado con la escritura de los (N+Q) segmentos de datos en un banco de la RAM 222 antes de que pueda proseguir la descodificación transversal de R-S FEC, da al detector 62 de modo de transmisión tiempo para montar un conjunto completo de indicaciones con respecto a como se realizó la codificación transversal de R-S FEC de ese bloque de (N+Q) segmentos de datos. La sincronización de las operaciones de descodificación transversal de R-S FEC se puede arreglar para permitir tanto la codificación transversal de R-S FEC individual de los tipos seleccionados de segmentos de datos y la codificación transversal de R-S FEC total de todos los segmentos de datos en un campo de datos o medio campo de datos. Este arreglo es una materia de diseño por un experto en la técnica quien está consciente de la posibilidad de esta operación. La Figura 13 muestra el detector 62 de modo de transmisión conectado para responder a la corriente de transporte reproducida por el desaleatorizador 53 de datos. Esta conexión es apropiada si el detector 62 de modo de transmisión es de un tipo que determina la naturaleza de la señal de DTV recibida al analizar las PID de los segmentos de datos en la corriente de transporte reproducida. De manera alternativa, el detector 62 de modo de transmisión puede ser de un tipo para responder a la información con respecto al patrón de transmisiones fuertes, información que se transmite en forma codificada durante la porción "reservada" de 92 símbolos del segmento de datos inicial de 0-ésimo de un campo de datos . La Figura 14 muestra un transmisor para transmitir una señal de DTV en la cual sólo los paquetes de datos de un tipo seleccionado, tal como paquetes de audio se someten a transmisión fuerte. En el transmisor de DTV de la Figura 14, los paquetes de datos de 187 bytes que contienen bytes de paridad de la codificación transversal de R-S FEC se multiplexan por división de tiempo con paquetes de datos de 187 bytes que contienen carga útil. En el transmisor de DTV de la Figura 14, se realiza la codificación transversal de R-S FEC antes de la codificación lateral de R-S FEC de los paquetes de datos de 187 bytes, y los bytes de paridad de la codificación lateral de R-S FEC no se someten a la codificación transversal de R-S FEC. Esto difiere del transmisor de DTV de la Figura 10, en el cual se realiza la codificación lateral de R-S FEC antes de la codificación transversal de R-S FEC, de modo que los bytes de paridad de la codificación lateral de R-S FEC se sometan a la codificación transversal de R-S FEC. El someter los bytes de paridad en la codificación lateral de R-S FEC a la codificación lateral de R-S FEC tiende a proporcionar codificación bidimensional más poderosa de -corrección anticipada de errores de Reed-Solomon, pero para códigos transversales de R-S FEC dados genera 207/187 veces tantos bloques de defecto. Esto es aproximadamente 11% mayor de costos suplementarios. La fuente 1 de programa suministra la corriente de transporte básica en paquetes de datos de 187 bytes a un desmultiplexor de corriente de transporte en el receptor de DTV de la Figura 1 . El desmultiplexor de la corriente de transporte comprende un selector 65 conectado para seleccionar aquellos paquetes de datos que son la base para la transmisión normal a una memoria intermedia 66 de primero en entrar/primero en salir (FIFO) para el almacenamiento temporal en la misma. El desmultiplexor de la corriente de transporte comprende adicionalmente un selector 67 conectado para seleccionar aquellos paquetes de datos que son la base para la transmisión fuerte a una memoria intermedia 68 de primero en entrar/primero en salir (FIFO) para el almacenamiento temporal en la misma. Se conecta un aleatorizador 69 de datos para aleatorizar paquetes de datos de la memoria intermedia 68 de FIFO. La provisión ha sido hecha para suministrar el aleatorizador 69 de datos con un conocimiento con respecto a la posición en el campo de datos que se ocupará por cada segmento de datos que incorpore un paquete de datos respectivo leído de la memoria intermedia 68 de FIFO. Esto permite que la aleatorización de datos se realice al someter a operación de 0 Exclusivo los datos en cada paquete con la porción apropiada de la PRBS. Se conecta un multiplexor 70 por división de tiempo para suministrar paquetes de 187 bytes para ser escritos en una memoria 71 de acceso aleatorio de bancos, que almacena un byte de 8 bitios de código más cualquier extensión de bytes en cada una de sus ubicaciones de almacenamiento direccionadas . La RAM 71 tiene suficientes ubicaciones de almacenamiento direccionadas para almacenar al menos dos super grupos sucesivos (H-t-K) de paquetes de datos de 187 bytes por cada uno. La memoria intermedia 68 de FIFO se lee periódicamente para suministrar paquetes de datos al aleatorizador 69 de datos, que después de la aleatorización se suministran al multiplexor 70 por detección de tiempo como su primera señal de entrada. El multiplexor 70 por división de tiempo transmite estos paquetes de datos aleatorizados a la RAM 71 para ser escritos en un banco de la memoria en la misma. Después de que se han escrito H paquetes de datos sucesivos para la transmisión fuerte en un banco de la RAM 71, se aplica direccionamiento de lectura a este banco. Este direccionamiento de lectura explora estos H segmentos de datos sucesivos en dirección transversal para leer los segmentos de datos transversales de H bytes a un codificador transversal 72 (G, H) de corrección anticipada de- errores de Reed-Solomon. Un ensamblador 73 de datos monta la codificación transversal de R-S FEC resultante del codificador transversal 72 de R-S FEC en paquetes de datos de 187 bytes que cumplen con la norma MPEG-2 excepto que no tienen un byte inicial de sincronización. El ensamblador 73 de datos suministra cada uno de estos K paquetes con un encabezado de 3 bytes que incluye una PID de identificación y una cuenta de continuidad. El multiplexor 70 por división de tiempo recibe estos paquetes de datos de 187 bytes como una segunda señal de entrada envía estos paquetes de datos de 187 bytes a la RAM 71 para ser escritos en un banco de la RAM 71 para terminar el super-grupo que se almacena temporalmente en la misma. Los (H+K) paquetes de datos en este super grupo contemplado entonces se leen en serie ese banco de la RAM 71 a intervalos apropiados. De manera preferente, los K paquetes de datos que contienen codificación transversal de R-S FEC se leen de la RAM 71 antes que los H paquetes de datos que contienen los datos de carga útil seleccionados para la transmisión fuerte. Se conecta un multiplexor 74 de división de tiempo de dos entradas para suministrar paquetes de datos de 187 bites a un aleatorizador 75 de datos manipulado. La memoria 66 intermedia de FIFO se conecta para suministrar paquetes de datos de transmisión normal aleatorizados al multiplexor 74 de división - de tiempo como la primera de sus dos señales de entrada. El multiplexor 74 de división de tiempo se conecta para recibir paquetes de datos de transmisión fuerte leídos de la RAM 71 como la segunda de sus dos señales de entrada. El aleatorizador 75 de datos manipulado se conecta para recibir la señal de salida del multiplexor 74 de división de tiempo y para suministrar el codificador lateral 5 y (207, 187) R-S FEC con respuesta selectivamente aleatorizada a la señal de salida del multiplexor 74 de división de tiempo. El aleatorizador 75 de datos manipulado aleatoriza los paquetes de datos de transmisión normal que el multiplexor 74 de división de tiempo envía desde la lectura de la memoria intermedia 66 de FIFO. El aleatorizador 75 de datos manipulado aleatoriza los encabezados de 3 bytes de los paquetes que contienen bytes de paridad de la codificación transversal de R-S FEC, pero transmite sin modificación las porciones de carga útil de 184 bytes de estos paquetes. El aleatorizador 75 de datos manipulado transmite los paquetes de datos que se aleatorizaron previamente por el aleatorizador 69 de datos al codificador lateral 5 de R-S FEC sin ninguna modificación de estos paquetes de datos . El codificador 5 lateral de R-S FEC anexa veinte bytes del código lateral de R-S FEC a la conclusión de cada uno de los paquetes de datos de 187 bytes suministrados por el aleatorizador 75 de datos manipulado. Esto genera un segmento de 207 bytes acatado a A/53 respectivo que el codificador lateral 5 de R-S FEC suministra al intercalador convolucional 9 como la señal de entrada al mismo. La porción del transmisor de DTV de la Figura 14 que comprende los elementos 9 hasta 15 corresponde a la porción del transmisor de DTV de la Figura 1 que comprende los elementos 9 hasta 15. La Figura 15 muestra como se modifica el transmisor de DTV de la Figura 1 para transmitir su señal fuerte de DTV junto con una señal super-fuerte, tal como el componente de audio de la señal de DTV primaria o una señal no relacionada a la señal de DTV primaria. Los elementos 165, 166, 167, 168, 169, 179, 172 y 173 en el aparato de transmisión de DTV de la Figura 15 son similares respectivamente, tanto en estructura como en operación, a los elementos 65, 66, 67, 68, 69, 70, 71, 72 y 73 en el transmisor de DTV en la Figura 14. El multiplexor 74 de división de tiempo de dos entradas y el aleatorizador 75 de datos manipulado del transmisor de DTV de la Figura 14 se reemplazan respectivamente por un multiplexor 174 de división de tiempo de tres entradas y división de tiempo de tres entradas y un aleatorizador 175 de de datos manipulado en el aparatado de transmisión de DTV de la Figura 15. Estos reemplazos se hacen para acomodar codificación transversal de R-S FEC adicional usando métodos similares a aquellos usados en el transmisor de DTV de la Figura 1.
De manera más particular, la fuente 1 de programa suministra la corriente de transporte básica en paquetes de datos de 187 bytes a un multiplexor de corriente de transporte en la Figura 15. El desmultiplexor de corriente de transporte comprende un selector 165 conectado para seleccionar aquellos paquetes de datos que son la base para la transmisión fuerte de una memoria intermedio 166 de FIFO para el almacenamiento temporal en la misma. El desmultiplexor de corriente de transporte comprende además un selector 167 para seleccionar aquellos paquetes de datos que son la base para una transmisión aun más fuerte Msuper-fuerte" a una memoria intermedia 168 de FIFO para el almacenamiento temporal en la misma. Se conecta un aleatorizador 169 de datos para aleatorizar paquetes de datos leídos en la memoria intermedia 168 de FIFO y para suministrar los paquetes de datos aleatorizados a un multiplexor 170 de división de tiempo como una primera de sus dos señales de entrada. El multiplexor 170 de de división de tiempo se conecta para suministrar paquetes de 187 bytes que se van a escribir en una memoria 171 de acceso aleatorio de bancos, que almacena un byte de 8 bitios de código más cualquier extensión de bytes en cada una de sus ubicaciones de almacenamiento direccionadas . La RAM 171 tiene suficiente ubicaciones de almacenamiento direccionadas para almacenar al menos dos super grupos sucesivos de (H+K) paquetes de datos de 187 bytes por cada uno. Después de que se han escrito H paquetes de datos sucesivos para la transmisión más fuerte en un banco de la RAM 171, se aplica el direccionamiento de lectura a este banco. Este direccionamiento de lectura explora estos H segmentos de datos sucesivos en dirección transversal para leer los segmentos de datos transversales de H-bytes a y codificador 172 transversal (G, H) de corrección anticipada de errores de Reed-Solomon. Un ensamblador 173 de datos monta la codificación transversal resultante de R-S FEC del codificador transversal 172 de R-S FEC en K paquetes de datos de 187 bytes que cumplen con la norma MPEG-2 excepto que no tienen un byte inicial de sincronización. El ensamblador 173 de datos suministra cada uno de estos K paquetes con un encabezado de 3 bytes que incluye una PID de identificación y una cuenta de continuidad. El ensamblador 173 de datos se conecta para suministrar estos paquetes al multiplexor 170 de división de tiempo como una segunda de sus dos señales de entrada. El multiplexor 170 de división de tiempo envía estos paquetes de datos de 187 bytes a la RAM 171 para que se escriban en un banco de la RAM 171 para completar el super grupo que está almacenado temporalmente en la misma. Los (H+K) paquetes de datos en este super grupo completado entonces se leen en serie de ese banco de la RAM 171 a intervalos apropiados. De manera preferente, los paquetes de datos que contienen codificación transversal de R-S FEC se leen de la RAM 171 antes de los H paquetes de datos que contienen los datos de carga útil seleccionados para la transmisión fuerte. ' El multiplexor 174 de división de tiempo de tres entradas se conecta para suministrar paquetes de datos de 187 bytes al aleatorizador 175 de datos manipulado. ' El aleatorizador 175 de datos manipulado se conecta para recibir la señal de salida del multiplexor 174 de división de tiempo y para suministrar el codificador 5 lateral (207, 187) R-S FEC con respuesta selectivamente aleatorizada a la señal de salida del multiplexor 174 de división de tiempo. El codificador 5 anexa veinte bytes de código lateral de corrección anticipada de errores de Reed-Solomon a la conclusión de cada uno de los paquetes de 187 bytes que suministra para escritura a la memoria 6 de acceso aleatorio. La RAM 6 almacena un byte de 8 bytes de código más cualquier extensión de bytes en cada una de sus ubicaciones almacenamiento direccionada y tienen suficientes ubicaciones de almacenamiento direccionadas para almacenar al menos dos super grupos sucesivos de (N + Q) segmentos de datos. Después de que se han escrito en un banco de la RAM 6 un número W sucesivo de segmentos de datos de la corriente de transporte básica que aparecerán en un super grupo, se aplica el direccionamiento de lectura a este -banco para explorar estos N segmentos sucesivos de datos en dirección transversal. Esto se hace para leer los segmentos de datos transversales de N-bytes al codificador 7 transversal (M, N) de corrección anticipada de errores de Reed-Solomon. El ensamblador 8 de datos monta la codificación transversal resultante de R-S FEC del codificador 7 transversal de R-S FEC en Q paquetes de datos que cumplen con la norma MPEG-2 excepto que no tienen un byte inicial de sincronización. El ensamblador 8 de datos suministra cada uno de estos paquetes con un encabezado de 3 bytes que incluye una PID de identificación y una cuenta de continuidad. Los 184 bytes restantes de cada uno de estos paquetes son bytes de paridad de la codificación transversal de R-S FEC. Los Q segmentos de datos que contienen bytes de paridad generados por el codificador transversal 7 de R-S FEC se encaminan a través del multiplexor 174 de división de tiempo y el aleatorizador 175 de datos manipulado para ser escritos en el banco de la RAM 6, para completar el super grupo temporalmente almacenado en la misma. El super grupo complementado entonces se lee de la RAM 6 al intercalador convolucional 9. La porción del aparato de transmisión de DTV de la Figura 15 que comprende los elementos 9 hasta 15 corresponde a la porción del transmisor de DTV de la Figura 1 comprende los elementos 9 hasta 15, aunque los elementos 12 hasta 15 no se muestran de forma explicita en la Figura 15.
La memoria intermedia 166 de FIFO se conecta para suministrar paquetes de datos de transmisión normal aleatorizados al multiplexor 174 de división de tiempo como una primera de sus tres señales de entrada. El multiplexor 174 de división de tiempo se conecta para recibir paquetes de datos de transmisión fuerte de la RAM 71 como una segunda de sus tres señales de entrada. El ensamblador 8 de datos se conecta para paquetes de bites de paridad del codificador transversal 7 de R-S FEC al multiplexor 174 de división de tiempo como una tercera de sus tres señales de entrada. El aleatorizador 175 de datos manipulado aleatoriza los paquetes de datos de transmisión normal que el multiplexor 174 de división de tiempo transmite desde la lectura de la memoria intermedia 166 de FIFO. El aleatorizador de datos 175 manipulado aleatoriza los encabezados de 3 bytes de los paquetes que contienen bytes de paridad de la codificación transversal de R-S FEC, pero envía sin modificación las porciones de carga útil de 184 bytes de estos paquetes. El aleatorizador de datos 175 manipulado envía los paquetes de datos que se aleatorizaron previamente por el aleatorizador 169 de datos al codificador lateral 5 de R-S FEC sin modificación de estos paquetes de datos . Las Figuras 16A y 16B se combinan para formar la Figura 16 que muestra las modificaciones del receptor de DTV de la Figura 4. Por consiguiente, en muchos aspectos, la circuitería mostrada en las Figura 16? se asemeja a las modificaciones de la Figura 6 del receptor de DTV de la Figura 4. La porción de la Figura 16A del receptor de DTV de la Figura 4 modificado proporciona la recepción de señales fuertes de DTV que emplean códigos transversales de corrección anticipada de errores de Reed-Solomon que atraviesan campos completos de datos y se transmiten por un tipo de transmisor mostrado en la Figura 1. Las modificaciones de la Figura 16 permiten la recepción de señales fuertes de DTV que incluyen señales componentes de audio super fuertes como se transmite por el aparato de transmisión de la Figura 15. Las modificaciones de la Figura 16 también permiten la recepción de las señales de DTV con señales componentes de audio fuertes como se transmiten por el transmisor de DTV de la Figura 14. Sin embargo, la circuitería 80 de control de operaciones, reemplaza la circuitería 24 de control de operaciones mostrada en las Figuras 4, 5 y 6. Las Figuras 16A y 16B muestran la circuitería 80 de control de operaciones como que comprende las partes 80(A) y 80(B), que es un artificio usado en los dibujos para evitar que corran numerosas conexiones de los elementos mostrados en la Figura 16A a los elementos mostrados en la Figura 16B. La circuitería 80 de control de operaciones es más complicada que la, circuitería 24 de control de operaciones. La circuitería 80 de control de operaciones utiliza tareas adicionales, además de proporcionar la lectura y escritura de la RAM 22 para implementar descodificación transversal de R-S FEC de señales fuertes de DTV como se transmiten por un transmisor del tipo mostrado en la Figura 1 ó mostrado en la Figura 15. La Figura 16A muestra la circuitería 30 de aplicación del descodificador transversal de R-S FEC conectada para recibir el código de posición enviado desde la circuitería 80 (A) de control de operaciones como una señal de SELECCIONAR A. En respuesta a la señal de SELECCIONAR A, la circuitería 30 de aplicación de descodificador transversal de R-S FEC selecciona uno de los descodificadores 31-36 transversales de R-S FEC para implementar la descodificación transversal de R-S FEC del campo completo de datos de los segmentos de datos almacenados temporalmente en un banco de la RAM 22. La Figura 16A muestra los filtros 81 de correlación, R en número, que están conectados para recibir como sus respectivas señales de entrada las PID desaleatorizadas del desaleatorizador 38 de PID. Los filtros 81 de correlación comprende los filtros 39 de correlación (no mostrados de forma explícita en la Figura 16A) , L en número, que generan respuestas pico a las respectivas de las PID que identifican segmentos de datos que contienen codificación transversal de R-S FEC que abarca un campo completo de datos . Los filtros 81 de correlación comprenden filtros adicionales de correlación, que generan respuestas pico a las respectivas de las PID que identifican segmentos de datos que contienen codificación transversal de R-S FEC descriptiva de transmisión de datos de audio más fuerte u otra transmisión específica de datos más fuerte. La Figura 16A muestra un circuito sujetador 82 de código de posición y un registrador 83 de cambio de cuatro etapas para el código de posición del circuito sujetador 82 de código de posición. Esto reemplaza el circuito sujetador 40 de código de posición y el registro 41 de cambio de etapa individual para el código de posición del circuito sujetador 40 de código de posición que se muestran en la Figura 6. El circuito sujetador 82 de código de posición es capaz de almacenar temporalmente el código de posición con más bitios que lo que resulta de los filtros 81 de correlación que incluyen filtros adicionales de correlación además de los filtros 39 de correlación. El registro 83 de cambio de cuatro etapas almacena temporalmente cada palabra de código de posición sucesiva para cuatro campos de datos, y las palabras de código de posición almacenadas en el registro 83 de cambio de cuatro etapas se suministran a la circuitería 80 (A) de control de operaciones para su uso en la determinación de las operaciones que va a realizar. El incremento del- número de etapas en el registro 83 de cambio simplifica el seguimiento de los diferentes ciclos de la transmisión fuerte de audio que se traslapa entre sí cuando se emplea una operación "en tablilla" . Los cuatro bitios que suceden a la PID de un paquete de datos que contiene bytes de paridad del código transversal de R-S FEC se pueden usar como una extensión de PID que identifica el ciclo de transmisión fuerte al cual corresponde el paquete de datos . La palabra de código de posición del circuito sujetador 82 del código de posición contiene un UNO del circuito sujetador de bitios para uno de los filtros 81 de correlación que generan respuestas pico a las PID de los segmentos de datos que contienen la codificación transversal de R-S FEC de un tipo específico. La palabra de código de posición del circuito sujetador 82 de código de posición contiene CEROS de los circuitos sujetadores de bitios para los otros de los filtros 81 de correlación que no generan respuestas pico debido a que las PID a las que responden estos filtros 81 de correlación no están presentes en el. campo actual de datos. El circuito sujetador 82 de código de posición retiene la palabra de código de posición hasta el comienzo del siguiente campo de datos, tiempo en el cual sensible a una señal de RELOJ DE CAMBIO, la palabra de código de posición se cambia en el registro 83 de cambio para almacenamiento temporal de principio a fin de los siguientes cuatro intervalos de campos de datos. Entonces, el circuito sujetador 82 de código de posición se REPONE o REAJUSTA a una condición completamente de CERO sensible a una señal de REPOSICION 0 REAJUSTE. Las señales de RELOJ de CAMBIO y REPOSICIÓN se generan por la circuiteria dentro de la circuiteria 80 del control de operaciones sensible a la cuenta de la circuiteria de contador también dentro de la circuiteria 80 del control de operaciones. Cada una de las palabras de código de posición almacenadas temporalmente en una de las etapas del registro 83 de cambio tiene una primera y una segunda porciones . La primera porción de cada palabra de código de posición consiste de los bitios generados por aquellos de los filtros 81 de correlación que detectan las PID de los segmentos de datos que contienen codificación transversal de R-S FEC para transmisiones fuertes cada una de las cuales completa un ciclo completo de sí mismo dentro del mismo campo de datos . La circuiteria 80 de control de operaciones responde a la primera porción de la palabra de código de posición almacenada en la primera etapa del registro 83 de cambio para implementar la descodificación transversal de R-S FEC de esta transmisión fuerte. Esta descodificación transversal de R-S FEC se realiza en la circuiteria mostrada en la Figura 16A. La segunda porción de cada palabra de código de posición consiste de los bitios generados por aquellos de los filtros 81 de correlación que detectan las PID de los segmentos de datos que contienen codificación transversal de R-S FEC para transmisiones más fuertes cada una de las cuales requiere más de un campo de datos para completar un ciclo completo de si mismo. La circuítería 80 de control de operaciones responde a la segunda porción de la palabra de código de posición almacenada en la segunda etapa el registro 83 de cambio para implementar la descodificación transversal de R-S FEC de esta transmisión más fuerte. Esta descodificación transversal de R-S FEC se realiza en la circuitería mostrada en la Figura 16B. La descodificación transversal de R-S FEC realizada en la circuitería mostrada en la Figura 16A es similar a aquella realizada en la circuitería de la Figura 6. Sin embargo la Figura 80 de control de operaciones someten a operación de O los bitios de la primera porción de la palabra de código de posición de la primera etapa del registro 83 de cambio de cuatro etapas . Esta operación de O genera una indicación de si una transmisión fuerte que completa un ciclo completo de la misma dentro del mismo campo de datos se está recibiendo o no. Si todos estos bitios en la primera porción de la palabra de código de posición son CEROS, estos bitios se someten a 0 a CERO. Esto indica a la circuitería 80 de control de operaciones que una transmisión -fuerte que completa un ciclo completo de si misma dentro del mismo campo de datos no se escribió en la RAM 22 durante el campo previo de datos. Sensible a esta información, la circuitería 80 de control de operaciones se priva de la exploración de las ubicaciones de almacenamiento en el banco de la RAM 22 que almacena temporalmente el último campo de datos recibido, exploración que se haría para implementar la descodificación transversal de R-S FEC. Esto ahorra algún consumo de energía en el receptor de DTV. La circuitería 80 de control de operaciones suministra una señal de control a la circuitería 30 de aplicación de descodificador transversal de R-S FEC, todos los bitios de la señal de control que son CEROS. Esto anticipa la circuitería 30 de aplicación de descodificador transversal de R-S FEC para que seleccione cualquiera de los descodificadores 31-36 transversales de R-S FEC para realizar la descodificación transversal de R-S FEC. Si uno de los bitios en la primera porción de la palabra de código de posición retenido en la primera etapa de la etapa 83 de registro de cambio es UNO, estos bitios O a UNO. Esto indica a la circuitería 80 de control de operaciones que una transmisión fuerte que completa un ciclo completo de sí misma dentro del mismo campo de datos se escribió en la RAM 22 durante el cambio previo de datos. Por consiguiente, la circuitería 80 de control de operaciones explora las ubicaciones de almacenamiento en el banco de la RAM 22 que almacena temporalmente el último campo de datos recibido, para implementar la descodificación transversal de R-S FEC. La circuitería 80 de control de operaciones envía la primera porción de la palabra de código de posición mantenida en la primera etapa de la etapa 83 de registro de cambio a la circuitería 30 de aplicación del descodificador transversal de R-S FEC como la señal de control para la misma. La circuitería 30 de aplicación de descodificador transversal de R-S FEC se acondiciona por consiguiente para seleccionar el correcto de los descodificadores 31-36 transversales de R-S FEC para realizar la descodificación transversal de R-S FEC. Si cualquier descodificación transversal de R-S FEC que se va a realizar en un campo de datos por los descodificadores 31-36 transversales de R-S FEC se completa o se encuentra que no es necesaria, los segmentos de ese campo de datos se leen en serie de la RAM 22 aun descodificador 125 lateral (207, 187) R-S FEC mostrado en la Figura 16B. El descodificador 125 (207, 187) R-S FEC realiza la corrección anticipada de errores de Reed-Solomon lateral. El descodificador 125 de R-S FEC repone o reajusta el bit del indicador de Error de Transporte en cada paquete de datos para indicar si o no contiene errores de bytes que permanecen sin corregir. El descodificador 125 (2T7, 187) R-S FEC suministra cada paquete de datos 187 bites al desaleatorizador 26 de datos. El desaleatorizador 26 de datos se conecta para suministrar los paquetes de datos de 187 bytes desaleatorizados a un desmultiplexor 84 de corriente de transporte, que responde a la PID en los paquetes de datos para clasificarlas a los descodificadores apropiados de paquetes . Como en el receptor de DTV de la Figura 5, los paquetes de datos de vídeo se clasifican a un descodificador 28 de MPEG-2 en la porción del receptor de DTV mostrada en la Figura 16B. El descodificador 125 (207, 187) R-S FEC suministra una memoria 85 de acceso aleatoria en bancos con segmentos de datos de 207 bites corregidos cada uno de los cuales incluyen un respectivo paquete de datos de 187 bites como se suministra al desaleatorizador de datos e incluye adicionalmente veinte bytes de paridad de codificación lateral (207, 187) de R-S FEC. La RAM 85 se acondiciona para la escritura en uno de sus bancos de estos segmentos de datos de 207 bytes que incluyen ya sea paquetes de datos de audio o paquetes de datos que contienen ' bytes de codificación transversal de R-S FEC para la transmisión fuerte de audio que aparece en la respuesta del desaleatorizador 26 de datos. El desmultiplexor 84 de corriente de transporte suministra la circuitería 80 (B) de control de operaciones con información con respecto a las PID de estos paquetes de datos. Esta información incluye información con respecto a la extensión de PID de 4 bit que sucede a la PID de un paquete de datos que contiene bytes de codificación transversal de R-S FEC para la transmisión fuerte de audio. Esta información combinada con las palabras de código de posición almacenadas en el registro 83 de cambio permite que la circuitería 80(B) de control de operaciones dirija la escritura de los paquetes de datos de audio y los paquetes de datos que contiene bytes de codificación transversal de R-S FEC para la transmisión fuerte de audio al banco apropiado de la RAM 85. Esto es importante para implementar transmisiones fuertes de audio "en tablillas. " La RAM 85 almacena un byte de 8 bit de datos, bajo cualquier extensión o extensiones de los mismos, en cada una de sus ubicaciones de almacenamiento direccionadas . La RAM 85 tiene suficientes ubicaciones de almacenamiento direccionadas para almacenar al menos dos sucesivos de los super grupos más grandes de paquetes de datos asociados con la transmisión fuerte de audio. Las operaciones de escritura y lectura de la RAM 85 en bancos son similares a aquella de la RAM 62 en bancos de receptor de DTV de la Figura 12 descrito anteriormente en esta especificación. El procesamiento de la señal de DTV de banda base después de que se lee de la RAM 22 se gobierna por la segunda porción de la palabra de código de posición almacenada en la segunda etapa del registro 83 de cambio. Esta segunda porción se refiere a posibles transmisiones fuertes cada una de las cuales toma más de un campo de datos para terminar un ciclo completo de sí mismas . Un ciclo de señal de DTV mezcla segmentos de datos asociados con transmisión fuerte y segmentos de datos no asociados con transmisión fuerte se lee de la RAM 22, empezando en el segundo campo de datos después de la PID de un segmento de datos que contiene codificación transversal de R-S FEC de ese ciclo se detecta por uno de los filtros 81 de correlación. La detección de esta PID se memoriza en la segunda porción de la palabra de código de posición almacenada en la segunda etapa del registro 83 de cambio. La circuitería 80 de control de operaciones responde a la segunda porción de la palabra de código de posición almacenada en la segunda etapa de registro 83 de cambio para generar patrones prescritos de escritura a y lectura de la RAM 85. Estos patrones preescritos almacenan dentro de la memoria interna de la circuitería 80 de control de operaciones. Un patrón preescrito de direccionamiento de escritura se genera para el banco de la RAM 85 que monta actualmente un super grupo de paquetes de datos que el desmultiplexor 84 de corriente de transporte suministra para la escritura de la RAM 85. Este banco de la RAM- se escribe en, en un byte de datos en un tiempo, con los bytes que se escriben a las direcciones de almacenamiento direccionadas algunas de las cuales han tenido previamente bytes corregidos de errores leídos de los mismos. El patrón preescrito de direccionamiento de escritura se extiende sobre varios campos de datos, dependiendo del tipo de descodificación transversal de R-S FEC usado para la transmisión fuerte de audio. En diseños en los cuales la lectura previa de las ubicaciones de almacenamiento se hace inmediatamente antes de su escritura respectiva, de acuerdo con una operación de leer-luego escribir, el direccionamiento de lectura es una porción del direccionamiento de escritura. En diseños en los cuales la lectura previa de bytes corregidos en error de ubicaciones de almacenamiento se hace bien antes de que estas ubicaciones de almacenamiento se re-escriban, el patrón de direccionamiento de lectura corresponde aún a una porción del patrón preescrito de direccionamiento de escritura. Sin embargo, al patrón de direccionamiento de lectura empieza tan pronto después que se terminan los procedimientos de corrección de error de R-S transversales. Un patrón preescrito de direccionamiento transversal de lectura y escritura se genera para el banco de la RAM 85 comprendido en el procedimiento de descodificación transversal de R-S FEC. El direccionamiento transversal de lectura implementa la lectura de una corriente de bytes de cada ruta transversal a través del super grupo a un descodificador transversal de R-S FEC seleccionado vía la circuitería 90 de aplicación de descodificador transversal de R-S FEC que selecciona ese descodificador . El direccionamiento transversal de escritura implementa la escritura de regreso a sus ubicaciones de almacenamiento direccionadas originales, la corriente de bytes que después de la corrección de error se retorna del descodificador transversal de R-S FEC seleccionado vía la circuitería 90 de aplicación de descodificador transversal de R-S FEC . La circuitería 80 (B) de control de operaciones genera una señal SELECCIONAR B sensible a la segunda porción de la palabra de código de posición suministrada de la segunda etapa del registro 83 de cambio al comienzo del ciclo de la transmisión fuerte de audio. Hasta que concluye ese ciclo de transmisión fuerte de audio, la circuitería 80(B) de control de operaciones continua suministrando esa señal de SELECCIONAR B, que la circuitería 90 de aplicación de descodificador transversal de R-S FEC se conecta para recibir como su señal de control. La circuitería 90 de aplicación de descodificador transversal de R-S FEC se condiciona por la señal SELECCIONAR B para seleccionar uno de una pluralidad de descodificadores transversa-les de R-S FEC para implementar la descodificación transversal . de R-S ,FEC de segmentos de datos temporalmente almacenados en la RAM 85. La segunda porción de la palabra de código de posición enviada a la circuitería 90 de aplicación de descodificador transversal de R-S FEC como la señal SELECCIONAR B puede memorizar la detección de la PID que identifica un transmisor que difunde con la codificación transversal (20, 16) de R-S FEC de audio. La circuitería 90 de aplicación de descodificador transversal de R-S FEC responde a esta señal de SELECCIONAR B para seleccionar el descodificador 91 transversal (20, 16) de R-S FEC para corregir los errores de bytes en cada una de las rutas de código transversal que se exploran. Si la señal de SELECCIONAR B memoriza la detección de la PID que identifica la difusión con la codificación transversal (22, 16) de R-S FEC de audio, la circuitería 90 de aplicación de descodificador transversal de R-S FEC responde para seleccionar el descodificador 92 transversal (22, 16) de R-S FEC para corregir los errores de bytes . Si la señal SELECCIONAR B memoriza la detección de la PID que- identifica la difusión con la codificación transversal (26, 16) de R-S FEC de audio, la circuitería 90 de aplicación de descodificador transversal de R-S FEC responde para seleccionar el descodificador transversal 93 (26, 16) de R-S FEC para corregir los errores de bytes. Si la señal de SELECCIONAR B memoriza la detección de la PID que identifica la difusión con la codificación transversal (30, 16) de R-S FEC de audio, la circuitería 9-0 de aplicación del descodificador transversal de R-S FEC responde para seleccionar el descodificador 94 (30, 16) transversal de R-S FEC para corregir los errores de bytes. Si la señal de SELECCIONAR B memoriza la detección de la PID que identifica la difusión con la codificación (62, 32) transversal de R-S FEC de audio, la circuitería 90 de aplicación de descodificador transversal de R-S FEC responde para seleccionar el descodificador 95 (62, 32) transversal de R-S FEC para corregir los errores de bytes . Si la señal de SELECCIONAR B memoriza la detección de la PID que identifica la difusión con la codificación transversal de R-S FEC (90, 32) de audio, la circuitería 90 de aplicación de descodificador transversal de R-S FEC responde para seleccionar el descodificador 96 transversal (90, 32) de R-S FEC para corregir los errores de bytes . Los segmentos de datos que contienen paquetes de datos de audio que se han procesado a través de los procedimientos de corrección de errores de bytes, usando uno de los descodificadores 91 hasta 96 transversales de R-S FEC seleccionados por la circuitería 90 de aplicación de descodificador transversal de R-S FEC, se lee de forma subsiguiente de la RAM 85. En algunos diseños esta lectura de la RAM 85 es parte de una operación de lectura luego escritura. En otros diseños, los procedimientos de corrección de errores de bytes en el super grupo se completan rápidamente y esa lectura se hace tan pronto como se contemplan estos procedimientos de corrección de bytes . Esto reduce el retrazo diferencial entre los paquetes de datos de audio y de vídeo. Es necesario determinar cual de estos segmentos de datos leídos de la RAM 85 que contienen paquetes de datos encontrados previamente que no se pueden corregir, se pueden corregir después del procedimiento de descodificación transversal de R-S FEC implementando usando la RAM 85. Se conecta un descodificador 97 lateral (207, 187) de R-S FEC para recibir estos segmentos de datos leídos de la RAM 85. El descodificador 97 de R-S FEC intenta la corrección adicional de bytes en al menos aquellos paquetes de datos de audio con los bitios de indicador de error de transporte (TEI) que indican que contienen errores de bytes. Si los errores de bytes en este paquete de error de audio se corrigen, el bit de TEI se repone o reajusta para remover la indicación de error de byte en el paquete. El descodificador 97 (207, 187) de R-S FEC entonces suministra las porciones del segmento de datos diferentes de sus veinte bytes de paridad del código de R-S FEC a un desaleatorizador 98 de datos como un paquete de datos de 187 -bytes. El desaleatorizador 98 de datos se conecta para suministrar al descodificador 29 de AC-3 con los paquetes de datos de audio desaleatorizados . La operación del desaleatorizador 98 de datos se facilita al anexar a cada segmento de datos el número de ese segmento dentro del campo de datos. Esto se puede hacer justo después de que se realiza la desintercalación, con el número de segmento que se transporta de principio a fin de los procedimientos de descodificación de R-S FEC y que se almacenan en la RAM de 22 y 85. Es conveniente adaptar el número de segmento en el intervalo de DSS que precede al segmento de datos . Las Figuras 17A y 17B se combinan para formar la Figura 17 que muestra modificaciones del receptor de DTV de la Figura 7. Por consiguiente, en muchos aspectos, la circuitería mostrada en la Figura 17A se asemeja a las modificaciones de la Figura 9 del receptor de DTV de la Figura 7. La porción de la Figura 17A del receptor modificado de la Figura 7 proporciona la recepción de señales fuertes de DTV que emplean códigos transversales de corrección anticipadas de Reed-Solomon que atraviesan campos completos de datos y se transmiten por un tipo de transmisión mostrado en la Figura 1. Las modificaciones de la Figura 17 permiten la recepción de señales fuertes de DTV que emplean códigos transversales de corrección anticipadas de errores de Reed-Solomon que atraviesan medios- campos de datos y que incluyen señales componentes de audio super fuertes como se transmiten por el aparato de transmisión de la Figura 15. Las modificaciones de la Figura 17 también permiten la recepción de señales de DTV con señales componentes de audio fuertes como se transmiten por transmisor de DTV de la Figura 14. Sin embargo, la circuitería 86 de control de operaciones reemplaza la circuitería 124 de control de operaciones mostrado en las Figuras 7, 8 y 9. Las Figuras 17A y 17B muestran la circuitería 86 de control de operaciones como que comprenden las partes 86(A) y 86(B), que es un artificio usado en las figuras para evitar que corran numerosas conexiones desde los elementos mostrados en la Figura 17A a los elementos mostrados en la Figura 17B. La circuitería 86 de control de operaciones es más complicada que la circuitería 124 de control de operaciones. La circuitería 86 de control de operaciones realiza tareas adicionales, además de proporcionar la lectura y escritura de la RAM 122 para implementar la descodificación transversal de R-S FEC de señales fuertes de DTV como se transmiten por un transmisor del tipo mostrado en la Figura 1 o mostrado en la Figura 15. La Figura 17A muestra la circuitería 130 de aplicación de descodificador transversal de R-S FEC conectado para recibir el código de posición enviado desde la circuítería 86(A) de control de operaciones como una señal de SELECCIONAR A. La respuesta a la señal de SELECCIONAR A, la circuitería 130 de aplicación de descodificador transversal de R-S FEC selecciona uno de los descodificadores 131-136 trasversales de R-S FEC para incrementar la descodificación transversal de R-S FEC de medios campos de datos de segmentos de datos almacenados temporalmente en un banco de la RAM 122. La Figura 17A muestra los filtros 87 de correlación, R en número, que están conectados para recibir como sus respectivas entradas señales de entrada las PID desaleatorizadas del desaleatorizador 38 de PID. Los filtros 87 de correlación comprenden los filtros 139 de correlación (no mostrados explícitamente, en la Figura 17A) , L en número, que generan respuestas pico a las respectivas de las PID que identifican segmentos de datos que contienen codificación transversal de R-S FEC que abarcan la mitad de un campo de datos. Los filtros 87 de correlación comprenden filtros de correlación adicionales, que generan respuestas pico a las respectivas de la PID que identifican segmentos de datos que contienen codificación transversal de R-S FEC descriptiva de transmisiones de datos de audio más fuerte u otra transmisión de datos más fuerte específica. La Figura 16A muestra un circuito sujetador 88 de código de posición y un registrador 89 de cambio de cuatro etapas para el código de posición del circuito sujetador 88 del código de posición. Esto reemplaza al circuito sujetador 140 de código de posición y el registro 141 de cambio de etapa individual para el cambio de posición del circuito sujetador 10 de código de posición que se muestran en .la Figura 9. El circuito sujetador 88 de código de posición es capaz de almacenar temporalmente el código de posición con más bitios que lo que resulta de los filtros 87 de correlación que incluyen filtros adicionales de correlación además de los filtros 139 de correlación. El registro 89 de cambio de cuatro etapas almacena temporalmente cada palabra de código de posición sucesiva para dos campos de datos , y las palabras de código de posición almacenadas en el registro 89 de cambio de cuatro etapas se suministran a la circuítería 86(A) de control de operaciones para su uso en la determinación de las operaciones que van a realizar. El incremento del número de etapas en el registro 89 de cambio simplifica el seguimiento de los diferentes ciclos de la transmisión fuerte de audio que se traslapa entre sí cuando se emplea una operación "entablilla". Los cuatro bitios que suceden a la PID de un paquete de datos que contiene bytes de paridad del código transversal de R-S FEC se pueden usar como una extensión de PID que identifique el ciclo de transmisión fuerte al cual corresponde el paquete de datos.
La palabra de código de posición del circuito sujetador 88 del código de posición contiene un UNO del circuito sujetador de bitios para uno de los filtros 87 de correlación que genera respuestas pico a las PID de los segmentos de datos que contienen la codificación transversal de R-S FEC de un tipo específico. La palabra de código de posición del circuito sujetador 88 de código de posición contiene CEROS de los circuitos sujetadores de bitios para los otros de los filtros 87 de correlación que no se dieran respuestas pico debido a que las PID a las que responden estos filtros 87 de correlación no están presentes en el campo actual de datos. El circuito sujetador 86 de código de posición retiene la palabra de código de posición hasta el comienzo del siguiente medio campo de datos, tiempo en el cual sensible a una señal de RELOJ DE CAMBIO, la palabra de código de posición se cambia en el registro 89 de cambio para almacenamiento temporal de principio a fin de los siguientes dos intervalos de campos de datos. Entonces, el circuito sujetador 88 de código de posición se repone o reajusta a una condición completamente en CERO sensible a uña señal de REPOSICION O REAJUSTE. Las señales de RELOJ de CAMBIO y REPOSICIÓN se generan por la circuitería dentro de la circuitería 86 del control de operaciones sensible a la cuenta de la circuitería de contador también dentro de la circuitería 86 del control de operaciones.
Cada una de las palabras de código de posición almacenadas temporalmente en una de las etapas del registro 89 de cambio tiene una primera y una segunda porciones. La primera porción de cada palabra de código de posición consiste de los bitios generados por aquellos de los filtros 87 de correlación que detectan las PID de los segmentos de datos que contienen codificación transversal de R-S FEC para transmisiones fuertes cada una de las cuales completa un ciclo completo de sí mismo dentro del mismo medio campo de datos. La circuitería 86 de control de operaciones responde a la primera porción de la palabra de código de posición almacenada en la primera etapa del registro 89 de cambio para implementar la descodificación transversal de R-S FEC de esta transmisión fuerte. Esta descodificación transversal de R-S FEC se realiza en la circuitería mostrada en la Figura 17A. La segunda porción de cada palabra de código de posición consiste de los bitios generados por aquellos de los filtros 87 de correlación que detectan las PID de los segmentos de datos que contienen codificación transversal de R-s FEC para transmisiones más fuertes cada una de las cuales requiere más de un campo de datos para terminar un ciclo completo de sí mismo. La circuitería 86 de control de operaciones responde a la segunda porción de la palabra de código de posición almacenada en la segunda etapa del registro 89 de cambio para implementar descodificación transversal de R-S FEC de esta transmisión más fuerte. Esta descodificación transversal de R-S FEC se hace en la circuitería mostrada en la Figura 17B. La descodificación transversal de R-S FEC realizada en la circuitería mostrada en la Figura 17A es similar a aquella realizada en la circuitería de la Figura 6. Sin embargo la circuitería 86 de control de operaciones someten a operación de 0 los bitios de la primera porción de la palabra de código de posición de la primera etapa del registro 89 de cambio de cuatro etapas. Esta operación de O genera una indicación de si o no se está recibiendo una transmisión fuerte que completa un ciclo completo de sí misma dentro del mismo medio campo de datos . Si todos los bitios en la primera porción de la palabra de código de posición son CEROS, estos bitios se someten a 0 a CERO. Esto indica a la circuitería 86 de control de operaciones que una transmisión fuerte que completa un ciclo completo de sí misma dentro del mismo medio campo de datos no se escribió en la RAM 122 durante el campo previo de datos. Sensible a esta información, la circuitería 86 de control de operaciones prescinde de la exploración de las ubicaciones de almacenamiento en el banco de la RAM 122 que almacena temporalmente el último campo de datos recibido, exploración que se haría para implementar la descodificación transversal de R-S FEC. Esto ahorra algún consumo de energía en el receptor de DTV. La circuitería 86 de control de operaciones suministra una señal de control a la circuitería 130 de aplicación de descodificador transversal de R-S FEC, todos los bitios de la señal de control que son CEROS. Esto anticipa la circuitería 130 de aplicación de descodificador transversal de R-S FEC que selecciona cualquiera de los descodificadores 131-136 transversales de R-S FEC para realizar la descodificación transversal de R-S FEC. Si uno de los bitios en la primera porción de la palabra de código de posición mantenida en la primera etapa de la etapa 89 de registro de cambio es UNO, estos bitios son O a UNO. Esto indica a la circuitería 86 de control de operaciones que una transmisión fuerte que completa un ciclo completo de sí misma dentro del mismo medio campo de datos se escribió en la RAM 122 durante el cambio previo de datos. Por consiguiente, la circuitería 86 de control de operaciones explora las ubicaciones de almacenamiento en el banco de la RAM 122 que almacena temporalmente el último medio campo de datos recibido, para implementar la descodificación transversal de R-S FEC. El circuito 86 de control de operaciones envía la primera porción de la palabra de código de posición mantenida en la primera etapa de la etapa 89 de registro de cambio a la circuitería 130 de aplicación del descodificador transversal de R-S FEC como la señal de control para el mismo. La circuitería 130 de aplicación de descodificador transversal de R-S FEC se condiciona por consiguiente para seleccionar el correcto de los descodificadores transversales 131-136 de R-S FEC para realizar la descodificación transversal de R-S FEC. Después de que se completa cualquier descodificación transversal de R-S FEC que se va a realizar en un campo de datos por los descodificadores transversales 131-136 de R-S FEC o se encuentra que no es necesario, los segmentos de ese campo de datos se leen en serie de la RAM 122 al descodificador 125 lateral (207, 187) R-S FEC mostrado en la Figura 17B. El descodificador 125 (207, 187) de R-S FEC realiza la corrección anticipada de errores de Reed-Solomon lateral. El descodificador 125 de R-S FEC sujeta el bit de Indicador de Error de Transporte (TEI) en cada paquete de datos en el cual se encuentran errores de bytes que aun no se pueden corregir. El descodificador 125 (207, 187) de R-S FEC entonces suministra las porciones del segmento de datos diferente de sus veinte bytes de paridad de código de R-S FEC al desaleatorizador 126 de datos como un paquete de datos 187 bytes. El desaleatorizador 126 de datos se conecta para suministrar datos desaleatorizados al desmultiplexor 84 de corriente de transporte, que responden a la PID en los paquetes de datos para clasificarlas a los descodificadores apropiados de paquetes. Los paquetes de datos de vídeo se clasifican a un descodificador 28 de MPEG-2. Los paquetes de datos de audio y los paquetes de datos que contienen bytes de codificación transversal de R-S FEC para la transmisión fuerte de audio que aparece en la respuesta del desaleatorizador 126 de datos se describen en una memoria 85 de acceso aleatorio en bancos . El desmultiplexor 84 de corriente de transporte suministra a la circuiteria 86(B) de control de operaciones con información con respecto a las PID de estos paquetes de datos . Esta información incluye información con respecto a la extensión de PID de 4 bit que sucede a la PID de un paquete de datos que contiene bytes de codificación transversal de R-S FEC para la transmisión fuerte de audio. Esta información combinada con las palabras de código de posición almacenadas en el registro 89 de cambio permite que la circuiteria 86(B) de control de operaciones escriba paquetes de datos de audio y paquetes de datos que contiene bytes de codificación transversal de R-S FEC para la transmisión fuerte de audio al banco apropiado de la RAM 85. Esto es importante para implementar transmisiones fuertes de audio "en tablillas." La RAM 85 almacena un byte de 8 bit de datos, más cualquier extensión o extensiones de los mismos, en cada una de sus ubicaciones de almacenamiento direccionadas . La RAM 85 tiene suficientes ubicaciones de almacenamiento direccionadas para almacenar al menos dos sucesivos de los super grupos más grandes de los paquetes de datos asociados con la transmisión fuerte de audio . Las operaciones de escritura y lectura de la RAM 85 en bancos son similares a aquellas de la RAM 62 en bancos del receptor de DTV de la Figura 12 descrito anteriormente en esta especificación. El procesamiento de la señal de DTV de banda base después de que se lee de la RAM 122 se gobierna por la segunda porción de la palabra de código de posición almacenada en la segunda etapa del registro 89 de cambio. Esta segunda porción se refiere a posibles transiciones fuertes cada una de las cuales toma más de la mitad de un campo de datos para terminar un ciclo completo de sí misma. Un ciclo de señal de DTV que mezcla segmentos de datos asociados con transmisión fuerte y segmentos de datos no asociados con transmisión fuerte se lee de la RAM 122, empezando en el segundo medio campo de datos después de que se detecta la PID de un segmento de datos que contiene codificación transversal de R-S FEC para este ciclo por uno de los filtros 87 de correlación. La detección de esta PID se memoriza en la segunda porción de la palabra de código de posición almacenada en la segunda etapa del registro 89 de cambio . La circuitería 86 de control de operaciones responde a la segunda porción de la palabra de código de posición almacenada en la segunda etapa de registro 89 de cambio para generar patrones prescritos de escritura a y lectura de la RAM 85. Estos patrones preescritos se almacenan dentro de la memoria interna de la circuitería 86 del control de operaciones . Un patrón preescrito de direccionamiento de escrituras se genera para el banco de la RAM 85 que monta actualmente un super grupo de paquetes de datos que el desmultiplexor 84 de corriente de transporte suministra para la escritura a la RAM 85. Este banco de la RAM 85 se describe en, un byte de datos en un momento, con los bytes que se escriben a las ubicaciones de almacenamiento direccionadas algunas de las cuales han tenido previamente bytes corregidos en errores leídos de las mismas . El patrón preescrito de direccionamiento de escritura se extiende sobre varios campos de datos, dependiendo del tipo de descodificación transversal de R-S FEC usada para la transmisión fuerte de audio. En diseños en los cuales la lectura previa de las ubicaciones de almacenamiento se hace inmediatamente antes de su escritura respectiva, de acuerdo con una operación de leer-luego escribir, el direccionamiento de lectura es una porción del direccionamiento de escritura. En diseños en los cuales la lectura previa de bytes corregidos en error de las ubicaciones de almacenamiento se hace bien antes de que se re-escriban estas ubicaciones de almacenamiento, el patrón de direccionamiento de lectura aun corresponde a una porción del patrón preescrito de direccionamiento de escritura. Sin embargo, al patrón de direccionamiento de lectura empieza tan pronto como se completan los procedimientos de corrección de error de R-S transversales. Un patrón prescrito de direccionamiento transversal de lectura y escritura se genera para el banco de la RAM 85 comprendido en el procedimiento de descodificación de R-S FEC. El direccionamiento transversal de lectura implementa la lectura de una corriente de bytes de cada ruta transversal a través del super grupo a un descodificador transversal de R-S FEC seleccionado vía la circuítería 90 de aplicación de descodificador transversal de R-S FEC que selecciona ese descodificador . El direccionamiento transversal de escritura implementa la escritura de regreso a sus ubicaciones de almacenamiento direccionadas de la corriente de bytes que después de la corrección de los errores se regresa del descodificador transversal del R-S FEC seleccionado vía la circuitería 90 de aplicación de descodificador transversal de R-S FEC. La circuitería 86(B) de control de operaciones genera una señal de SELECCIONAR B sensible a la segunda porción de la palabra de código de posición suministrada de la segunda etapa del registro 89 de cambio en el comienzo del ciclo de la transmisión fuerte de audio. Hasta que concluya el ciclo de la transmisión fuerte de audio, la circuiteria 86 (B) de control de operaciones continúa suministrando esa señal de SELECCIONAR B, la circuitería 90 de aplicación de descodificador transversal de R-S FEC que se conecta para recibir como su señal de control. La circuitería 90 de aplicación de descodificador transversal de R-S FEC se condiciona por una señal de SELECCIONAR B para seleccionar uno de una pluralidad de descodificadores transversales de R-S FED para implementar la descodificación transversal de R-S FEC de segmentos de datos temporalmente almacenados en la RAM 85. La segunda porción de la palabra de posición enviada a la circuitería 90 de aplicación de descodificador transversal de R-S FEC como la señal de Selecciona B puede memorizar la detección de la PID que identifica una difusión de transmisor con codificación transversal (20, 16) de R-S FEC de audio . La circuitería 90 de aplicación de descodificador transversal de R-S FEC responde a esta señal de SELECCIONAR B para seleccionar el descodificador 91 transversal (20, 16) de R-S FEC para corregir los errores de bytes en cada uno de las rutas de código transversal que se exploran. Si la señal de SELECCIONAR B memoriza la detección se la PID que identifica la difusión con codificación transversal (22, 16) de R-S FEC de audio, la circuitería 90 de aplicación de descodificador transversal de R-S FEC responde para seleccionar el descodificador 92 transversal (22, 16) de R-S FEC para corregir errores de bytes . Si la señal de SELECCIONAR B memoriza la detección de la PID que identifica la difusión con la codificación transversal (26, 16) de R-S FEC de audio, la circuiteria 90 de aplicación de descodificador transversal de R-S FEC responde para seleccionar el descodificador 93 transversal (26, 16) de R-S FEC para corregir errores de bytes . Si la señal de SELECCIONAR B memoriza la detección de la PID que identifica la difusión con codificación transversal (30, 16) de R-S FEC de audio, la circuiteria 90 de aplicación de descodificador transversal de R-S FEC responde para seleccionar el descodificador 94 transversal (30, 16) de R-S FEC para corregir los errores de bytes . Si la señal de SELECCIONAR B memoriza la detección de la PID que identifica la difusión con la codificación transversal (62, 32) de R-S FEC de audio, la circuiteria 90 de aplicación de descodificador transversal de R-S FEC responde para seleccionar el descodificador 95 transversal (62, 32) de R-S FEC para corregir los errores de bytes . Si la señal de SELECCIONAR B memoriza la detección se la PID que identifica la difusión con la codificación transversal (90, 32) de R-S FEC de audio, la circuiteria 90 de aplicación de descodificador transversal de R-S FEC responde para seleccionar el descodificador 96 transversal (90, 32) de R-S FEC para corregir los errores de bytes.
Los segmentos de datos que contienen paquetes de datos de audio que se han procesado a través de los procedimientos de corrección de errores de bytes, usando uno de los descodificadores 91 hasta 96 transversales de R-S FEC seleccionados por la circuítería 90 de aplicación de descodificador transversal de R-S FEC, se leen de manera subsiguiente de la RAM 85 al descodificador 97 lateral (207, 187) de R-S FEC. El descodificador 97 de R-S FEC intenta la corrección adicional de bytes en al menos aquellos paquetes de datos de audio con bitios TEI que contienen errores de bytes . Si los errores de bytes en este paquete de datos de audio se corrigen, el bit de TEI se repone o reajusta para remover la indicación del error de bytes en el paquete. El descodificador 97 (207, 187) de R-S FEC entonces suministra las porciones del segmento de datos diferentes de sus veinte bytes de paridad de código de R-S FEC al desaleatorizador 98 de datos como un paquete de datos 187 bytes. El desaleatorizador 98 de datos se conecta para suministrar al descodificador 29 de AC-3 con los paquetes de datos de audio desaleatorizados . El aparato de recepción de DTV de la Figura 16 se puede modificar de acuerdo con el concepto del diseño de receptor usado en el receptor de DTV de la Figura 13. Es decir, la descodificación transversal de R-S FEC de transmisiones fuertes de audio se puede hacer trabando de la RAM 22 en lugar de empleando otra RAM 85. El aparato de recepción de DTV de la Figura 17 se puede modificar de manera similar, con la descodificación transversal de R-S FEC de transmisiones fuertes de audio que se hacen trabando desde la RAM 122 en lugar de empleando otra RAM 85. El descodificador 97 lateral de R-S FEC y el desaleatorizador 98 de datos se pueden eliminar con estas modificaciones, con sus cargas que se realizan en cambio por el descodificador 125 lateral de R-S FEC y el desaleatorizador 26 de datos. El desmultiplexor 84 de corriente de transporte puede clasificar paquetes de datos de audio desaleatorizados del desaleatorizador 26 de datos para la aplicación al descodificador 29 de AC-3. Se sacrifica la ventaja de la descodificación lateral de R-S FEC entre procedimientos de descodificación transversal de R-S FEC sucesivos. Sin embargo, hay menos retraso en los paquetes de datos de audio más fuertes con respecto a paquetes de datos de video menos fuertes . La Figura 18 muestra modificaciones del transmisor de DTV de la Figura 14 que permite la transmisión de una señal de DTV de transmisión normal junto con una señal de transmisión fuerte de pseudo-2VSB. Adicionalmente, las modificaciones de la Figura 18 permiten la codificación transversal de R-S FEC de esta señal de transmisión fuerte para hacerla "super fuerte". Con estas modificaciones de la Figura 18 , los paquetes de datos para la transmisión fuerte leídos de la RAM 71 no se aplican directamente al multiplexor 74 de división de tiempo como una señal de entrada al mismo. Un desmultiplexor 101 se conecta para separar las porciones de carga útil de 184 bytes de los paquetes de datos leídos de la RAM 71 de sus encabezados de 3 bytes y para suministrar estas porciones de carga útil de 184 bytes a un aleatorizados 102 de datos como su señal de entrada. El aleatorizador 102 de datos aleatoriza datos en las porciones de carga útil de 184 bytes al someterlas a operación de O exclusivo con la PRBS que especifica A/ 53 Anexo D que use 1496 bitios ( 187 bytes) posteriormente en el tiempo. El aleatorizador 102 de datos suministra los datos aleatorizados en su señal de salida a un re-muestreador 103 como su señal de entrada. El re-muestreador 103 divide a la mitad la velocidad de código al repetir inmediatamente cada bit de información en cada porción de carga útil de 184 bytes, suministrando los 368 bytes resultantes de datos modificados al ensamblador 104 de paquetes de 187 bytes. El ensamblador 104 se conecta para suministrar paquetes de datos de 187 bytes como la señal de entrada para el multiplexor 74 de división de tiempo, en lugar de la señal de entrada del multiplexor 74 que se proporciona por lectura directa de la RAM 71 como en el transmisor de DTV de la Figura 14 .
El ensamblador 104 genera dos nuevos encabezados sensibles a cada encabezado recibido del desmultiplexor 101. Cada uno de los dos nuevos encabezados difiere del encabezado anterior con respecto a la cuenta de continuidad. La cuenta de continuidad del encabezado anterior se multiplica por dos y el bit más significativo del producto resultante se descarta para generar la cuenta de continuidad para un primero de los nuevos encabezados . La cuenta de continuidad del primero de los nuevos encabezados se incrementa por 1 para generar la cuenta de continuidad para el segundo de los nuevos encabezados. El ensamblador 104 anexa los 192 iniciales de los 368 bytes de datos modificados al primero de los nuevos encabezados para generar un paquete de 187 bytes suministrado como la señal de entrada al multiplexor 74 de división de tiempo. El ensamblador 104 anexa los 192 finales de los 368 bytes de datos modificados al segundo de los nuevos encabezados para genera el siguiente paquete de 187 bytes suministrado como la señal de entrada al multiplexor 74 de división de tiempo. Otra modificación de la Figura 18 del transmisor de la Figura 14 reemplaza el aleatorizador 75 de datos con un aleatorizador 105 de datos manipulado conectado para suministrar la señal de entrada al codificador 5 lateral (207, 187) de R-S FEC. La porción restante del transmisor de la Figura 10 modificada por la Figura 58 comprende los elementos 5 hasta 15, conectados sin modificación adicional y operados como un transmisor no modificado de la Figura 14. El aleatorizador 105 de datos manipulado omite selectivamente la aleatorización de las cargas útiles de los paquetes de datos que suministra el ensamblador 104, de modo que los datos en el mismo provocará que se generen símbolos de pseudo-2VSB en el procedimiento de codificación reticular realizado por el codificador 10 reticular de 12 fases. El aleatorizador 105 de datos manipulado no aleatoriza los bitios de las cargas útiles de los encabezados de 3 bytes de los paquetes de datos que suministra el ensamblador 104, sin embargo . La Figura 19 muestra las modificaciones del aparato de transmisión de la Figura 15 que permite la transmisión de una señal de DTV de transmisión fuerte junto con una señal "super fuerte" aún más fuerte que usa la modulación de pseudo-2VSB. Con estas modificaciones de la Figura 19, los paquetes de datos para la transmisión super fuerte leídos de la RAM 71 no se aplican directamente al multiplexor 81 de división de tiempo como una señal de entrada al mismo. En cambio, los paquetes de datos para la transmisión super fuerte leídos de la RAM 71 se suministran a la circuitería que comprende los elementos 101, 102, 103 y 104 conectados de maneras similar a elementos correspondientes en la Figura 18. El multiplexor 174 de división de tiempo recibe una señal de entrada del ensamblador 104 en lugar de la señal de entrada recibida directamente de la RAM 71 en el aparato de transmisión de la Figura 15. Otra modificación de la Figura 19 de aparato de transmisión de la Figura 11 reemplaza el aleatorizador 4 de datos manipulado con un aleatorizador 106 de datos manipulado conectado para suministrar la señal de entrada al codificador 5 lateral (207, 187) de R-S FEC. Igual que el aleatorizador 4 de datos manipulado, el aleatorizador 106 de datos manipulado omite selectivamente la aleatorización de las cargas útiles de los paquetes de datos que suministra el ensamblador 8. Adicionalmente, igual que el aleatorizador 105 de datos manipulado, el aleatorizador 106 de datos manipulado omite selectivamente la aleatorización de las cargas útiles de los paquetes de datos que suministra el ensamblador 104. La porción restante del transmisor modificado por la Figura 19 comprende los elementos 5 hasta 15, conectados sin modificación adicional, y operados como en el transmisor que contiene el aparato de transmisión de la Figura 10 sin modificar. La Figura 20 muestra modificaciones del transmisor de DTV de la Figura, 14 que permite la transmisión de una señal de DTV de transmisión normal junto con una señal de transmisión fuerte que excluye los valores de símbolo -3, -1, +5 y +7 del alfabeto completo de símbolos de 8VSB. Adicionalmente, las modificaciones de la Figura 20 permiten la codificación transversal de R-S FEC de su señal de transmisión fuerte para hacerla "super fuerte". Las modificaciones de la Figura 20 son en general similares a las modificaciones de la Figura 18. Las modificaciones de la Figura 20 no usan un re-muestreador 103 para dividir a la mitad la velocidad de código de los datos de carga útil aleatorizados del aleatorizador 102 de datos. En cambio, se usa un re-muestreador 107 para dividir a la mitad la velocidad de código al insertar un UNO inmediatamente después de cada bit de información en cada porción de carga útil de 184 bytes, suministrando los 368 bytes resultantes de datos modificados a un ensamblador 104 de paquetes de 187 bytes. El aleatorizador 105 de datos manipulado omite selectivamente la aleatorización de las cargas útiles de los paquetes de datos que suministra el ensamblador 104, de modo que los datos en el mismo sólo hará que se generen símbolos en -7, -5, +1 y +3 en el procedimiento de codificación reticular realizado por el codificador 10 reticular de 12 fases. El aleatorizador 105 de datos manipulado aleatoriza los bitios de las cargas útiles de los encabezados de 3 bytes de los paquetes de datos que suministra sin embargo el ensamblador 10 . La Figura 21 muestra modificaciones del aparato de transmisión de la Figura 15 que permite la transmisión de una señal de DTV de transmisión fuerte junto con una señal "super fuerte" aún más fuerte que usa modulación que excluye los valores de símbolo -3, -1, +5 y +7 del alfabeto completo de símbolos de 8VSB. Las modificaciones de la Figura 21 son en general similares a las modificaciones de la Figura 19. Igual que las modificaciones de la Figura 20 del aparato de transmisión de la Figura 14, las modificaciones de la Figura 21 del aparato de transmisión de la Figura 15 usan el re-muestreador 107 en lugar del re-muestreador 103 para dividir a la mitad la velocidad de código de los datos de carga útil aleatorizados del aleatorizador 102 de datos. Las Figuras 22A y 22B se combinan para formar un diagrama esquemático de la Figura 22 de modificaciones del receptor de DTV de la figura 16 para señales de DTV que emplean códigos transversales de R-S FEC que pueden atravesar campos completos de datos. En la Figura 22A un descodificador 120 reticular de 12 fases de' modo plural reemplaza el descodificador 20 reticular de 12 fases mostrado en la Figura 16A. Si el descodificador 120 reticular de 12 fases de modo plural es capaz de la modulación de pseudo-2VSB de descodificación de símbolos, el receptor de DTV mostrado en las Figuras 22? y 22B es capaz de recibir señales de DTV transmitidas por el transmisor de DTV de la Figura 18 o por el transmisor de DTV de la Figura 1 modificado por la Figura 19. Suponiendo que el descodificador 120 reticular de 12 fases de modo plural es capaz de la modulación de descodificación de símbolo que excluye los valores de símbolo -3, -1, +5 y +7 del alfabeto completo de símbolos de 8VSB. Entonces, el receptor de DTV mostrado en las Figuras 22A y 22B es capaz de recibir señales de DTV transmitidas por el transmisor de DTV de la Figura 20 o por el transmisor de DTV de la Figura 1 modificado por la Figura 21. La circuitería 80 de control de operaciones del receptor de DTV de la Figura 16 se reemplaza por la circuitería 110 de control de operaciones en el receptor de DTV de la Figura 22. Las Figuras 22A y 22B muestran la circuitería 110 de control de operaciones como que comprende las partes 110(A) y 110(B) que es un artificio usado en las Figuras para evitar que corran numerosas conexiones de los elementos mostrados en la Figura 22A a los elementos mostrados en la Figura 22B. la circuitería 110 de control de operaciones difiere de la circuitería 80 del control de operaciones ya que la circuitería 110 de control de operacionés controla que modo opera el descodificador 120 reticular de modo plural, la conexión para aplicar este control que no se muestra explícitamente en la Figura 22A. La memoria de sólo lectura dentro de la circuitería 110 de control de operaciones correlaciona que porciones de cada campo de datos contienen símbolos trazados de un alfabeto restringido de símbolos de 8VSB y que porciones de cada campo de datos contiene símbolos trazados del alfabeto completo de símbolos de 8VSB. Esta memoria de sólo lectura recibe un conteo sucesivo de los símbolos en una exploración por cuadrículas de cada campo de datos sucesivo como una parte de su direccionamiento de entrada. La otra parte del direccionamiento de entrada de esta ROM selecciona el patrón de transmisión fuerte en el campo de datos actual . La ROM suministra al descodificador 120 reticular de modo plural con información de correlación que indica si o no los símbolos que se están suministrando actualmente para la descodificación al descodificador se seleccionaron del alfabeto completo de símbolos de 8VSB o de un alfabeto restringido. Cuando la información de correlación indica que se están suministrando actualmente símbolos de alfabeto restringido al descodificador 120 reticular de modo plural, el árbol de decisión en la descodificación reticular se poda selectivamente para excluir decisiones que los símbolos actualmente recibidos tiene niveles de modulación normalizados que se excluyen del alfabeto restringido de símbolos de 8VSB. La Figura 22B muestra una memoria 185 de acceso aleatorio en bancos que reemplaza la memoria 85 de acceso aleatorio en bancos de la Figura 16B. La RAM 185 difiere de la RAM 85 ya que se ajusta para almacenar segmentos de datos de 230 bytes, en lugar de segmentos de datos de 207 bytes. Cada uno de estos segmentos de datos de 230 contiene un encabezado de 6 bytes compuesto de dos encabezados de paquete de datos de 3 bytes extraídos de un par de segmentos de datos de alfabeto restringido . Cada uno de estos segmentos de datos de 230 bytes contiene 40 bytes de paridad de código lateral de R-S FEC extraídos de un par de segmentos de datos de alfabeto restringido. Es conveniente anexar un byte adicional a cata segmento de datos de 230 bytes almacenado en la RAM 185, byte adicional que codifica el número de segmento de datos dentro del campo de datos con respecto al cual se aleatorizaron los datos en el segmento de datos de 230 bytes. Esto simplifica la sincronización de la subsiguiente desaleatorización de datos. La Figura 22B muestra el descodificador 125 lateral (207, 187) de R-S FEC conectado para suministrar al desaleatorizador 26 de datos con los paquetes de datos de 187 bytes después de la corrección de errores de bytes. El desaleatorizador 26 de datos se conecta para suministrar paquetes desaleatorizados de datos a un desmultiplexor 184 de corriente de transporte usado en lugar del desmultiplexor 84 de corriente de transporte de la Figura 16B. El desmultiplexor 184 de corriente de transporte selecciona paquetes de datos de vídeo al descodificador 28 de MPEG-2 y selecciona paquetes de datos de audio al descodificador 29 de AC-3. El desmultiplexor 184 de corriente de transporte también suministra la circuiterxa 110(B) de control de operaciones con información acerca de las PID de los paquetes que se refiere a las transmisiones super-fuertes . Esta información incluye información con respecto a cualquier extensión de PID de 4 bit que sucede a la PID de un paquete de datos que contiene bytes de la codificación transversal de R-S FEC para la transmisión super-fuerte . Esta información combinada con las palabras de código de posición almacenadas en el registro 83 de cambio permite que la circuiterxa 110 (B) de control de operaciones escriba segmentos de datos de 230 bytes con relación a las transmisiones super-fuertes al banco apropiado de la RAM 185. La Figura 22B muestra el descodificador 125 de R-S FEC conectado para suministrar segmentos de datos de 207 bytes con correcciones de errores de bytes a un compresor 111 de 2:1 para paquetes de datos de alfabeto restringido. El compresor 111 de datos de 2:1 genera un segmento individual de datos de 230 bytes de cada par de segmentos de datos de alfabeto restringido de 207 bytes, segmento de datos de 230 bytes que se escribe a un banco de la RAM 185. El compresor 111 de datos 2:1 extrae los encabezados de 3 bytes de cada par de segmentos de datos de alfabeto restringido de 207 bytes, para la incorporación con una porción de 6 bytes del segmento de datos de 230 bytes escrito a la RAM 185. El compresor 111 de datos de 2:1 extrae los 20 bytes de paridad del código lateral de R-S FEC de cada par de alfabeto restringido de 207 bytes, para la incorporación con una porción de 40 bytes del segmento de datos de 230 bytes descrito a la RAM 185. El compresor 111 de datos de 2:1 suprime los bytes alternos redundantes de las porciones restantes de carga útil de los segmentos de datos de alfabeto restringido. Entonces, el compresor 111 de datos de 2:1 combina las porciones restantes de carga útil de 92 bytes de los anteriores y finales de cada par sucesivo de segmentos de datos de alfabeto restringido. Esto genera la porción de carga útil de 184 bytes de un paquete de datos original respectivo comprendido en la codificación transversal de R-S FEC para transmisiones super-fuertes usando símbolos de un alfabeto restringido de 8VSB. Los procedimientos de descodificación transversal de R-S FEC usados para corregir los errores de bytes en estas porciones regeneradas de carga útil de estos paquetes de datos se realizan usando uno de los descodificadores 91 hasta 96 de RS FEC transversales seleccionados por la circuitería 90 de aplicación de descodificador transversal de R-S FEC. La circuitería 110 de control de operaciones controla la escritura y lectura de la RAM 185 durante estos procedimientos de descodificación transversal de R-S de manera similar a la manera que la circuitería 80 de control de operaciones controla la escritura y lectura de la RAM 85 durante los procedimientos de descodificación transversal de R-S FEC en el aparato receptor de DTV de la Figura 16B. Los paquetes de datos súper fuertes que se han procesado por procedimientos de corrección de errores de bytes usando uno de los descodificador es 91 hasta 96 transversales de R-S FEC seleccionados por la circuitería 90 de aplicación de descodificador transversal de R-S FEC, se leen subsecuentemente de la RAM 185. La circuitería 112 para expandir los segmentos de datos de regreso a pares de segmentos se conecta para recibir los segmentos de datos de 230 bytes leídos de la RAM 185. La circuitería 112 regenera dos segmentos de datos de 207 bytes sensibles a cada segmento de datos de 230 bytes leído de la RAM 185. La porción de carga útil de 184 bytes de cada segmento de datos de 230 bytes se demuestra usando procedimientos similares a cualquiera de aquellos descritos con respecto a las Figuras 18 y 19, o aquellos descritos con respecto a las Figuras 20 y 21. Cualquiera de un par de segmentos de datos de 207 bytes se reconstituye al unir los 184 bytes iniciales que resultan de este remuestreado con el encabezado de paquete de 3 bytes y los 20 bytes de prioridad de la codificación lateral de R-S de FEC para ese segmento de datos. El último de un par de segmentos de datos de 207 bytes se reconstituye al unir los 184 bytes finales que resultan de ese re-muestreo con el encabezado de paquete de 3 bytes y los encabezado y los 20 bytes de paridad de la codificación lateral de R-S FEC para ese segmento de datos. Un descodificador 113 lateral (207, 187) de R-S FEC se conecta para recibir los segmentos de datos de 207 bites de la circuítería 112. El descodificador 113 de R-S FEC intenta la corrección adicional de bytes en al menos aquellos de los paquetes de datos con los bitios de TEI que indican que contienen error de bytes. Si los errores de bytes en este paquete de datos se corrigen, el bit de TEI se bascula para remover la indicación del error de bytes en el paquete. El descodificador 113 lateral de R-S FEC se conecta para suministrar paquetes de 187 bytes a un compresor 114 de 2:1 para paquetes de datos de alfabeto restringido. El compresor 114 de 2:1 se conecta para suministrar un desaleatorizador 115 de datos con un paquete de datos de servicio auxiliar de 187 bytes, individual, generado de cada par de paquetes de datos de 187 bytes que el compresor 114 de datos de 2:1 recibe del descodificador 113 lateral de R-S FEC . El encabezado de 3 bytes del paquete de datos de 187 bytes individual corresponde esencialmente con el encabezado de 3 bytes del último del par de paquetes de datos de 187 bytes que se están comprimiendo. Si ambos de los bytes de TEI del par de paquetes de datos de 187 bytes que se están comprimiendo indican la ausencia de error no corregido de bytes, el bit de TEI del paquete de datos de servicio auxiliar de 187 bytes individual se deja sin cambio para indicar la ausencia de error no corregido de bytes. El bit de TEI del paquete de datos del servicio auxiliar de 187 bytes individual se cambia conforme sea necesario para indicar la presencia de error no corregido de bytes previamente señalado por cualquiera o ambos de los bitios de TEI del par de paquetes de datos de 187 bytes que se están comprimiendo. La carga útil de 184 bytes de cada paquete de datos de servicio auxiliar de 187 bytes individual que el compresor 114 de datos de 2:1 suministra se genera al suprimir los bitios alternos redundantes de las porciones de carga útil del par de paquetes de datos de 187 bytes que se están comprimiendo. El desaleatorizador 115 de datos se conecta para recibir paquetes de datos del servicio auxiliar aleatorizados del compresor 114 de 2:15 y que suministra paquetes de datos de servicio auxiliar desaleatorizados a un descodificador 116 para paquetes de datos de servicio auxiliar . Las Figuras 23A y 23B se combinan para formar un diagrama esquemático de la Figura 23 de modificaciones del receptor de DT de la Figura 17 para señales de DTV que emplean códigos transversales de R-S FEC que pueden atravesar medios campos de datos. En la Figura 23? el descodificador 113 reticular de 12 fases de modo plural reemplaza el descodificador 20 reticular de 12 fases mostrado en la Figura 17A. La circuitería 86 de control de operaciones del receptor de DTV de la Figura 17 se reemplaza por la circuitería 114 de control de operaciones en el receptor de DTV de la Figura 23. Las Figuras 23A y 23B muestran la circuitería 114 de control de operaciones como que comprenden las partes 11 (A) y 11 (B) , que es un artífice usado en las figuras para evitar que corran numerosas conexiones de los elementos mostrados en la Figura 23A a los elementos mostrados en la Figura 23B. La circuitería 114 de control de operaciones difiere de la circuitería 86 de control de operaciones del receptor de DTV de la Figura' 17 ya que la circuitería 114 de control de operaciones controla en que modo opera el descodificador 114 reticular de modo plural, la conexión para aplicar este control que no se muestra explícitamente en la Figura 23A. La Figura 114 de control de operaciones controla el modo de operación del descodificador 120 reticular de modo plural de manera similar a la manera en que la circuitería 110 de control de operaciones controla el modo de operación del descodificador 120 reticular de modo plural en el receptor de DTV de la Figura 22. Las modificaciones de la circuitería del receptor de DTV de la Figura 17B mostrada en la Figura 23B son similares a las modificaciones de la circuitería del receptor de DTV de la Figura 16B mostrada en la Figura 22B. La Figura 23B muestran la RAM 185 en bancos que reemplaza la RAM 85 en bancos de la Figura 17B. El desmultiplexor 84 de corriente de transporte de la Figura 17B se reemplaza por el desmultiplexor 184 de corriente de transporte que selecciona paquetes de datos de video al descodificador 28 de MPEG-2 y selecciona paquetes de datos de audio al descodificador 29 de AC-3. El desmultiplexor 184 de corriente de transporte también suministra a la circuitería 114(B) de control de operaciones con información acerca de las PID de los paquetes que se refieren a la transmisión superior fuerte. Esta información combinada con las palabras de código de posición almacenadas en el registro 89 de cambio permite que la circuitería 11 (B) del control del operaciones escriba segmentos de datos de 230 bytes que contienen transmisiones súper fuertes al banco apropiado de la RAM 185. Estos segmentos de datos de 230 bytes se generan por el compresor 111 de 2:1 conectado y operado igual como en el aparato de recepción de la Figura 22B. La circuitería 114 de control de operaciones controla la escritura y lectura de la RAM 185 durante los procedimientos de descodificación transversal de R-S FEC de manera similar a la manera en que la circuitería 86 de control de operaciones controla la escritura y lectura de la RAM 85 durante los procedimientos de descodificación transversal de R-S FEC en el aparato receptor de DTV de la Figura 17B. La circuitería 112 para expandir los segmentos de datos de regreso a los pares de segmentos, el descodificador 113 lateral (207, 287) de R-S FEC, el compresor 114 de datos de 2:1, el desaleatorizador 115 de datos y el descodificador 116 para paquetes de datos de servicio auxiliar se conectan y operan igual como en el aparato de recepción de la Figura 22B. Como se señala en los "antecedentes de la invención", supra, el receptor de DTV debe tener conocimiento disponible al mismo en cuanto a sí la señal de DTV actualmente recibida se transmitió usando el alfabeto completo de símbolos de 8VSB o sólo la mitad de ese alfabeto. Este conocimiento permite la selección del modo apropiado de descodificación reticular en el descodificador 120 reticular de modo plural. Este conocimiento también facilita mejoras de los procedimientos de empalme de datos usados para implementar la filtración de ecualización de retroalimentación de decisión. Las transmisiones usando sólo la mitad del alfabeto completo de símbolos "de 8VSB se puede hacer invariablemente de la misma manera, de modo que no será necesario que el transmisor de DTV señale a los receptores de DTV cómo se están haciendo estas transmisiones fuertes. A fin de que un difusor pueda elegir cómo estas transmisiones fuertes se multiplexan por división de tiempo con otros tipos de transmisión, sin embargo, es necesario que el transmisión de DTV señale a los receptores de DTV cómo se están haciendo estas transmisiones fuertes. Los modos de transmisión de señal más fuertes que dividen a la mitad la velocidad de código codifica la información de carga útil de un paquete de datos de MPEG-2 en dos segmentos de datos, en lugar de un segmento único de datos, y es conveniente transmitir los dos segmentos de datos de manera consecutiva dentro de un campo de datos único. En general, el agrupamiento de los pares de segmentos de transmisión de señal más fuerte consecutivamente dentro de un campo de datos es benéfico para mejorar la velocidad con la cual los coeficientes de ponderación de un ecualizador adaptable convergen a valores apropiados sensibles a la transmisión de señal más fuerte. La convención de la numeración del segmento inicial del campo de datos como el O-ésimo se sigue en esta especificación. Si un grupo continuo de segmentos de datos apareados comienza en el 1er segmento de datos de un campo de datos, puede terminar en el 2o, 4o, 6o, ... 308avo, 310avo o 312av° segmentos de datos de ese campo, que tiene cualquiera de 156 longitudes posibles. Si un grupo continuo de segmentos de datos apareados comienza en el 2o segmento de datos de un campo de datos, puede terminar en el 3o, 5o, 7o, ... 307avo, 309avo o 311avo segmentos de datos de ese campo, que tiene cualquiera de 155 longitudes posibles . Si un grupo continuo de segmentos de datos apareados comienza en el tercer segmento de datos de un campo de datos , puede terminar en el 4o, 6o, 8av°, ... 308avo, 310avo o 312avo segmento de datos de ese campo, que tiene cualquiera de 155 longitudes posibles. Si un grupo continuo de segmentos de datos apareados comienza en el 4o segmento de datos de un campo de datos, puede terminar en el 5o, 6o, 9o, ... 307avo, 309avo o 311av0 segmento de datos de ese campo, que tiene cualquiera de 154 longitudes posibles. Si un grupo continuo de segmento de datos apareados comienza en el 5o segmento de datos de un campo de datos, puede terminar en el 6o, 8o, 10ésimo, ... 308avo' 310avo o 312avo segmento de datos de ese campo, que tiene cualquiera de 154 longitudes posibles. Si continúa de esta manera, con las posibles longitudes de los pares continuamente agrupados que disminuyen de forma continua. Si un grupo continuo de segmentos de datos apareados comienza en el 310avo segmento de datos de un campo de datos, sólo puede terminar en el 311av° segmento de datos de ese campo, que tiene sólo una longitud posible. Si un grupo continuo de segmentos de datos apareados comienza en el navo segmento de datos de un campo de datos, puede terminar sólo en el 312 0 segmento de datos de es campo que tiene sólo una posible longitud. El número total de posibles patrones de pares de segmentos continuamente agrupados es 156, más dos veces la suma de todos los números de 1 a 155, más la posibilidad de ninguna transmisión fuerte dentro de un campo de datos . La suma de todos los números de 1 a 155 es 12 , 090. El número total de posibles patrones de pares de segmentos continuamente agrupados es 156 + 2 (12, 090) + 1 = 24.337. Se supone aquí que hay variación de un campo de datos a otro con respecto al patrón de segmentos de datos que se transmiten usando sólo la mitad del alfabeto de símbolos de 8VSB. Entonces, es conveniente transmitir la información con respecto al patrón al receptor para estar disponible oportunamente para el control de los procedimientos de descodificación de símbolos. La información con respecto a estas transmisiones fuertes se puede transmitir en forma codificada durante la porción "reservada" de 92 símbolos del segmento de datos cero-ésimo de un campo de datos, porción "reservada" que sigue inmediatamente la señal de sincronización de campo de datos (DFS) . A manera de ejemplo, esta información se transmite por seis secuencias sucesivas de PN15 con UNOS y CEROS a niveles de modulación normalizados de + 6.125 y - 3.75, respectivamente . Si las seis secuencias sucesivas de PN15 se restringen para ser permutaciones de la misma secuencia de PN15 en 15 diferentes fases y los complementos de estas 15 diferentes fases de la misma decencia de PN15, cada una de las secuencias de PN15 puede codificar 30 posibles comisiones. Las quince fases posibles de una secuencia de PN15 y ambos de sus dos posibles sentidos de polaridad se pueden usar para generar un número de raíz 30 de código binario. Un triple de secuencias de PN15 puede entonces especificar 303 = 27,000 patrones de transmisión fuerte de señal para un campo de datos. Esto es más que suficiente para describir todos los posibles patrones de los pares de segmento continuamente agrupados contenidos dentro de un campo de datos de 312 segmentos. El triple restante de las secuencias de PN15 puede describir el patrón de transmisión de señal fuerte para el siguiente campo de datos. La descripción del patrón de transmisión de señal fuerte para cada campo de datos en los 0esxmo segmentos de datos de dos campos de datos reduce la susceptibilidad de 41 la información del patrón para ser perdidos cuando el ruido de ráfaga corrompe ocasionalmente el ocsimo segmento de un campo de datos. El receptor de DTV se diseña fácilmente para ser capaz de determinar el enfasamiento de cada una de las decencias de PN15. El segmento del receptor de DTV puede determinar muy exactamente la sincronización de la secuencia de PN511 usando la filtración de correspondencia de PN511 para establecer una referencia de tiempo contra la cual medir los centros de espacios de símbolo. La frecuencia de los espacios de símbolo se puede determinar muy exactamente usando métodos de línea espectral brillante para ajustar las oscilaciones de un oscilador de cristal que mide toda la sincronización de la muestra dentro del receptor de DTV, incluyendo la sincronización de la velocidad de símbolos. Hay muy poca liberación de fase de la sincronización de la velocidad de símbolo de la referencia de tiempo establecido usando la filtración de correspondencia de PN511 durante el Q-esimo segante, ¿e ¿latos que precede a un campo de datos, segmento de datos que contiene la secuencia de PN511. En general, la colocación de los pares de segmentos continuamente agrupados de señal más fuerte al comienzo de un campo de datos es benéfica para mejorar la velocidad con la cual los coeficientes de ponderación de un ecualizador adaptable convergen a valores apropiados sensibles a la transmisión de señal más fuerte. Esto es debido al beneficio de las secuencias de PN511 y PN62 triple conocidas en el o~esim° segmento de datos en el proceso de convergencia se puede capitalizar sin intervenir datos desconocidos antes de que comiencen los datos desconocidos más fuertes . Si el grupo continuo de pares de segmentos de la transmisión de señal más fuerte está restringido siempre para empezar en el primer segmento de datos de un campo de datos, hay sólo 156 de longitudes posibles para el grupo. Adicionando la posibilidad en ninguna transmisión fuerte dentro de un campo de datos, hay sólo 157 patrones posibles de transmisión fuerte. Un par de secuencias de PN15 puede especificar 302 = 900 patrones de transmisión de señal fuerte para un campo de datos. Esto permite que el grupo continuo de pares de segmentos de la transmisión de señal más fuerte empiece en cualquier del número limitado de segmentos prescritos dentro del campo de datos. El permitir no más de 900 patrones posibles de transmisión de señal fuerte para un campo de datos permite que el patrón en el campo de datos actual se describa sólo usando dos de las secuencias de PN15 en la sección reservada del o"esimo segmento de datos del campo de datos actual. Otras dos de las secuencias de PN15 en la sección reservada del o"esimo segmento de datos del campo de datos actual puede describir el patrón de transmisión de señal fuerte para el siguiente campo de datos. Las dos restantes de las secuencias de PN15 en la sección reservada del 00"eslmo del campo actual de datos puede describir el patrón de transmisión de señal fuerte para el campo de datos después del siguiente campo de datos. La descripción del patrón de transmisión de señal fuerte para cada campo de datos en los o"esinios segmentos de datos de tres campos de datos, en lugar de sólo dos, reduce adicionalmente la susceptibilidad de la información de patrón para ser perdida cuando el ruido de ráfaga corrompe ocasionalmente el CTesin,° segmento de un campo de datos . El número de los 15 posibles enfasamientos de la secuencia de PN31 que se transmiten actualmente se pueden reducir a ocho alternos de los 15 posibles enfasamientos , o que reduce el número de filtros de correlación requeridos para detectar las diferentes fases de la secuencia de PN15. Esto también reduce los cambios de detección errónea de enfasamiento de PN15 provocados por la oscilación de símbolos. Esta expurgación permite la codificación de 106 condiciones, que es decir 224 condiciones, de modo que la codificación se pueda convertir a un número binario de 24 bitios . El número binario de 8 bitios definido por el par que se presenta primero de las secuencias de PN15 se puede usar para indicar el tipo de transmisión fuerte que actualmente se hace. El receptor puede usar el número binario de 8 bitios para direccional una memoria de sólo lectura en la circuitería de control de operaciones, ROM que retiene instrucciones completas de los patrones con respecto a las 256 especies de transmisiones fuertes. El número binario de 8 bitios definido por el par que se presenta segundo de las secuencias de PN 15 se puede usar para indicar el número de campos de datos hasta que se haga un cambio en el tipo de transmisión fuerte que se difunde. Sin embargo, este número binario de 8 bitios que es 0000 0000 significa que no se presentará ningún cambio durante más de doscientos cincuenta y seis campos de datos . El número binario de 8 bitios definido por el par que se presenta tercero de las secuencias de PN15 se pueden usar para indicar el tipo de transmisión fuerte que será luego. Si ningún cambio se presentará por más de 256 campos de datos, el par que se presenta tercero de las secuencias de PN15 puede repetir el par que se presenta primero de las secuencias de PN15. La protección contra el ruido de ráfaga se ofrece aún a SNR cercanas a TOV, si los bytes de paridad de la codificación transversal de R-S FEC de los datos auxiliares en la transmisión súper-fuerte se transmiten usando el alfabeto restringido de símbolos de 8VSB. Esto es lo que se hace en el aparato de transmisión mostrado en las Figuras 18-21. Si los bytes de paridad de la codificación transversal de R-S FEC de . los datos auxiliares en la transmisión súper-fuerte se transmiten usando el alfabeto completo de símbolos de 8VSB, la protección contra ruidos de ráfaga es más propensa a fallar a SNR cercanas a TOV. Un aspecto interesante de la multiplexión por división de tiempo de la señal de alfabeto restringido con la señal de 8VSB de alfabeto completo, que resultará de la codificación transversal de R-S FEC, es que la señal de 8VSB de alfabeto completo codificado transversalmente por R-S FEC se hace más fuerte que si la codificación transversal de R-S FEC sólo comprendiera la señal de 8VSB de alfabeto completo. Esto es debido a que la señal de alfabeto restringido descodificada reticularmente es menos probable que contenga error no corregible que la señal de 8VSB de alfabeto completo codificada reticularmente que reemplaza. En consecuencia, está disponible más de la capacidad del código transversal de R-S FEC para corregir errores en la señal de 8VSB de alfabeto completo descodificada reticularmente que permanece . Los ciclos de operación para la codificación transversal de R-S FEC de un campo completo de datos o medio campo de datos se han descrito específicamente en esta especificación y las figuras anexas. Puesto que los códigos de R-S FEC se acortan fácilmente al usar bytes nulos, hay una buena cantidad de flexibilidad en la elección de los ciclos de operación para la codificación transversal de R-S FEC. Es conveniente hacer corresponder los ciclos de operaciones de la codificación transversal de R-S FEC a múltiplos de 52 segmentos de datos, no obstante. Un ciclo de operaciones de sólo 104 segmentos de datos, un tercio de un campo de datos, se puede usar para reducir adicionalmente los requerimientos de memoria en los receptores de DTV. Se requerirá mayor acortamiento de los códigos de R-S FEC. Los ciclos de operaciones para la codificación transversal de R-S FEC de 208 segmentos de datos, o dos tercios de un campo de datos, deben merecer consideración. Tres ciclos de operaciones se pueden sincronizar para adaptarse dentro de un cuadro de datos . Una longitud transversal a través de los 208 segmentos de datos aproxima más cercanamente la longitud natural de 255 bytes de la mayoría de los códigos de R-S FEC, de modo que se requerirá menos acortamiento de los códigos de R-S FEC. El acortamiento de un código de FEC de Reed- Solomon al suponer un número de sus bytes que son bytes nulos de calor conocido incrementa la fortaleza de la codificación de R-S FEC y disminuye la velocidad de código. El uso del mismo código de R-S FEC para diferentes longitudes de rutas transversales es otra manera de lograr varias velocidades de código que es alternativo al uso de varios códigos diferentes de R-S FEC de longitud similar. Suponer que un código transversal de R-S FEC de 255 bytes de largo es capaz de localizar y corregir un número prescrito, P, de bytes. El número de bytes de datos será a lo mucho [255 - (9/8) (2P)] P [255- (9P/4) ] . Si el código de R-S FEC se acorta a 208 bytes al suponer que hay 47 bytes nulos, el número de bytes de datos será a lo mucho [208 - (9/8) (2P] [ = [208 - (9P/4) ] . Se reduce la velocidad de código por un factor [208 - (9P/4)] - [255 - (9P4)] = (832 - 9P) - (1020 - 9P) . Esto es menor que una reducción de 20% para valores más pequeños de P. ¦ Si el código de R-S FEC se acorta a 156 bytes al suponer que hay 99 bytes nulos , el número de bytes de datos será a lo mucho [156 - (9/8) (2P)] - [156 - (9P/4) ] . La velocidad de código se reduce por un factor [156 - (9P/4)] -[255 - (9P/4)] = (624 - 9p) + (1020 - OP) . Esta es una reducción de velocidad de código de aproximadamente una y media veces los valores más pequeños de P. Si el código de R-S FEC se acorta a 104 bytes al suponer que hay 151 bytes nulos, el número de bytes de datos será a lo mucho [104 (9/8) (2P) = [104 - (9P/4) ] . La velocidad de código se reduce por un factor [104 (9P4) ] + [255 - (9P/4)] =" (416 - 9P) + (1020 - 9P) . Esta es una reducción de velocidad de código de aproximadamente dos y media veces para valores más peuqeños de P. Si el código de R-S FEC se acorta a 52 bytes al suponer que hay 203 bytes nulos, el número de bytes de datos será a lo mucho [52 - (9/8) (2P) ] - [52 - (9P/4) ] . La velocidad de código se reduce por un factor [52 - (9P/4)] + [255 - (9P/4)] =· (208-9P) + (1020-9P). Esta es una reducción de velocidad de código de aproximadamente 5 veces para valores más pequeños de valores de P. La modificación del número de segmentos de datos al cual se aplica un código transversal de R-S FEC es una manera alternativa para cambiar la reducción de velocidad de código proporcionada por la codificación transversal de R-S FEC. Los principios de diseño revelados en la especificación anterior y las figuras de los dibujos permitirán a un experto en la técnica del diseño de sistemas de DTV diseñar sistemas de DTV más complejos que utilicen codificación transversal de R-S FEC. Esto se debe tener en mente cuando se considera el alcance de la invención. Se hace constar que con relación a esta fecha, el mejor método conocido por la solicitante para llevar a la práctica la presente invención, es el que resulta claro a partir de la presente descripción de la invención.

Claims (1)

  1. REIVINDICACIONES Habiéndose descrito la invención como antecede, se reclama como propiedad lo contenido en las siguientes reivindicaciones : 1. Un método para generar un código de símbolo compuesto de símbolos manifestados como diferentes niveles de una señal eléctrica de niveles plurales, el método está caracterizado porque comprende los pasos de: (a) aleatorizar una corriente de paquetes de datos, cada una que tiene un primer número predicho de bytes en la misma; (b) codificar por corrección anticipada de errores cada uno de los paquetes de datos para generar un segmento de código de Reed-Solomon lateral respectivo que se incluye como uno de los segmentos sucesivos de un campo de datos incluido en una sucesión de campos de datos, cada uno de los segmentos de código de Reed-Solomon lateral que consiste del primer número predicho de bytes más un segundo número predicho de bytes de paridad. (c) formar grupos de los segmentos de código de Reed-Solomon lateral que contienen unos de los paquetes de datos que son de al menos un tipo predicho; (d) codificar por corrección anticipada de errores los bytes en cada una de las rutas transversales a través de cada grupo de segmentos de código lateral de Reed-Solomon, para generar de este modo un código transversal de Reed-Solomon respectivo que incluye además un conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon; (e) montar cada conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon en un número predicho de segmentos adicionales de al menos uno de los campos de datos , cada uno de los segmentos que tiene adicionalmente un tercer número predicho de bytes, el tercer número predicho es una suma del primer número predicho y el segundo número predicho; (f) multiplexar por división de tiempo, dentro de los campos de datos, los segmentos de código lateral de Reed-Solomon generados en el paso (b) con los segmentos adicionales en los cuales los conjuntos respectivos de los bytes de paridad del código transversal de Reed-Solomon se montan en el paso (e) ; (g) intercalar de forma convolucional los segmentos sucesivos de los campos de datos para generar segmentos sucesivos de campos de datos convolucionalmente intercalados ; (h) codificar reticulármente los segmentos sucesivos de los campos de datos intercalados de forma convolucional para generar un código reticular; (i) correlacionar medios bytes sucesivos del código reticular en símbolos respectivos del código de símbolo; y (j) insertar las señales de sincronización en el código de símbolo . 2. Aparato, caracterizado porgue se construye para generar el código de símbolo de acuerdo al método de la reivindicación 1. 3. El método de conformidad con la reivindicación 1, caracterizado porgue el paso (d) se realiza de modo gue los bytes de paridad de cada uno de los segmentos de código lateral de Reed-Solomon en un grupo de los mismos se excluyen de cada una y todas las rutas transversales a través de ese grupo. 4. El método de conformidad con la reivindicación 1, caracterizado porgue el paso (d) se realiza de modo gue cada byte en las porciones de carga útil de los paquetes de datos en cada grupo de los segmentos de código lateral de Reed-Solomon se incluye en una de las rutas transversales a través de ese grupo . 5. El método de conformidad con la reivindicación 4, caracterizado porque el paso (d) se realiza de modo que cada byte en los encabezados de los paquetes de datos en cada grupo de los segmentos de código lateral de Reed-Solomon se incluye en una de las rutas transversales a través de ese grupo. 6. El método de conformidad con la reivindicación 5, caracterizado porque el paso (d) se realiza de modo que cada uno de los bytes de paridad de cada uno de los segmentos de código lateral de Reed-Solomon en un 5 grupo de los mismos se incluye en una de las rutas transversales a través de ese grupo. 7. El método de conformidad con la reivindicación 3, caracterizado porque el paso (e) monta cada conjunto de bytes de paridad de código transversal de * 10 Reed-Solomon en segmentos adicionales cada uno que comienza con un código de identificador de paquete (PID) reservado para estos segmentos adicionales. 8. El método de conformidad con la reivindicación 1, caracterizado porque el paso (d) se 15 realiza de modo que cada uno de los bytes de paridad de cada uno de los segmentos de código lateral de Reed-Solomon en un grupo de los mismos se incluye en una de las rutas transversales a través de ese grupo. 9. El método de conformidad con la 20 reivindicación 8, caracterizado porque el paso (e) monta cada conjunto de bytes de paridad del código transversal de Reed-Solomon en segmentos adicionales cada uno que comienza con un código de identificador de paquete (PID) reservado para estos segmentos adicionales . 25 10. El método de conformidad con la reivindicación 1, caracterizado porque cada grupo de segmentos de código lateral de Reed-Solomon y el número predicho de segmentos adicionales en los cuales se va a montar el conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon se incluyen dentro de un campo de datos individual . 11. El método de conformidad con la reivindicación 10, caracterizado porgue la suma del número de segmentos de código lateral de Reed-Solomon en cada grupo de los mismos y el número predicho de segmentos adicionales en el cual se montan el conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon da un total sustancialmente de 312. 12. El método de conformidad con la reivindicación 11, caracterizado porque los segmentos adicionales en los cuales se montan cada conjunto de bytes de paridad de código transversal de Reed-Solomon están en la conclusión de uno respectivo de los campos de datos . 13. El método de conformidad con la reivindicación 12, caracterizado porque cada conjunto de bytes de paridad de código transversal de Reed-Solomon se montan en los segmentos adicionales de un campo de datos respetivo junto con otros bytes, otros bytes que después del paso (g) de intercalación convolucional aparecen en la conclusión de un respectivo de los campos de datos intercalados de forma convolucional . 1 . El método de conformidad con la reivindicación 13, caracterizado porque los otros bytes en los segmentos adicionales de cada campo de datos respectivo son bytes portadores de lugar y el método comprende además un paso de: (k) re-colocar los bytes portadores de lugar codificados reticularmente en las conclusiones de los campos de datos intercalados convolucionalmente con una sucesión respectiva de símbolos de codificación reticular, de transición seguidos por una sucesión respectiva de símbolos predichos de codificación reticular. 15. El método de conformidad con la reivindicación 10, caracterizado porque la suma del número de segmentos de código lateral de Reed-Solomon en cada grupo de los mismos y el número predicho de segmentos adicionales en el cual se montan el conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon totaliza sustancialmente . 16. El método de conformidad con la reivindicación 10, caracterizado porque el paso (c) de formar grupos de los segmentos de código lateral de Reed-Solomon se realiza al analizar sintácticamente la corriente de paquetes de datos en los grupos sin considerar el tipo particular de cada uno de .estos paquetes de datos. 17. El método de conformidad con la reivindicación 10, caracterizado porgue el paso (c) de formar grupos de segmentos de código lateral de Reed-Solomon se realizan después de un paso preliminar de seleccionar los segmentos de código lateral de Reed-Solomon que contienen el tipo predicho de paquetes de datos. 18. El método de conformidad con la reivindicación 17, caracterizado porque el paso (d) inserta segmentos adicionales antes del grupo de segmentos de código lateral de Reed-Solomon al cual se refieren y después de cualquier grupo previo de segmentos de código lateral de Reed-Solomon que contienen el tipo predicho de paquetes de datos, y en donde el paso (e) monta cada conjunto de bloques de defecto de código transversal de Reed-Solomon en segmentos adicionales que empiezan cada uno con un encabezado que incluye un código de identificador de paquete (PID) reservado para segmentos adicionales . 19. El método de conformidad con la reivindicación 1, caracterizado porque los paquetes de datos comprenden paquetes de datos acatados a MPEG-2, en donde el primer número predicho de bytes es 187 y el segundo número predicho de bytes es 20. 20. Un método para generar un código de símbolo compuesto de símbolos manifestados como diferentes niveles de una señal eléctrica de niveles plurales, el método está caracterizado porgue comprende los pasos de: (a) aleatorizar una corriente de paquetes de datos, cada una que tiene un primer número predicho de bytes en la misma; (b) codificar por corrección anticipada de errores cada uno de los paquetes de datos para generar un segmento respectivo de código lateral de Reed-Solomon que se incluye como uno de los segmentos sucesivos de un campo de datos incluido en una sucesión de campos de datos, cada uno de los segmentos de código lateral de Reed-Solomon que consiste del primer número predicho de bytes de datos más un segundo número predicho de bytes de paridad; (c) formar grupos de los segmentos de código lateral de Reed-Solomon que contienen unos de los paquetes de datos que son de al menos un tipo predicho; (d) codificar por corrección anticipada de errores los bytes en cada una de las rutas transversales a través de cada grupo de los segmentos de código lateral de Reed-Solomon, para generar de este modo un código transversal respectivo de Reed-Solomon que comprende un conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon; (e) montar cada conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon en un número predicho de paquetes adicionales, paquetes adicionales que consisten cada uno del, primer número predicho de bytes; (f) codificar por corrección anticipada de errores cada uno de los paquetes adicionales para generar un respectivo segmento de código bidimensional de Reed-Solomon que se incluye como uno de los segmentos sucesivos de uno de los campos de datos incluido en la sucesión de campos de datos, cada uno de los segmentos de código bidimensional de Reed-Solomon que consiste del primer número predicho de bytes de un respectivo de los paquetes adicionales más un segundo número predicho, adicional de bytes de paridad; (g) intercalar convolucionalmente los segmentos sucesivos de los campos de datos para generar segmentos sucesivos de campos de datos intercalados de forma convolucional ; (h) codificar reticulármente los segmentos sucesivos de campos de datos convolucionalmente intercalados para generar un código reticular; (i) correlacionar medios bytes sucesivos del código reticular en símbolos respectivos del código de símbolo; y (j) insertar señales de sincronización en el código de símbolo. 21. Aparato, caracterizado porque se construye para generar el código de símbolo de acuerdo al método de la reivindicación 20. 22. El método de conformidad con la reivindicación 20, caracterizado porque el paso (d) se realiza de modo que los bytes de paridad de cada uno de los segmentos de código lateral de Reed-Solomon en un grupo de los mismos se excluyen de todas las rutas transversales a través de ese grupo. 23. El método de conformidad con la reivindicación 22, caracterizado porque el paso (e) monta cada conjunto de bytes de paridad de código transversal de Reed-Solomon en segmentos adicionales cada uno que comienza con un encabezado que incluye el código de identificador de paquete (PID) reservado para estos segmentos adicionales. 24. El método de conformidad con la reivindicación 20, caracterizado porque el paso (d) se realiza de modo que los bytes de paridad de cada uno de los segmentos de código lateral de Reed-Solomon en un grupo de los mismos se incluyen en una respectiva de las rutas transversales a través de ese grupo. 25. El método de conformidad con la reivindicación 24, caracterizado porque el paso (e) monta cada conjunto de bytes de paridad de código transversal de Reed-Solomon en segmentos adicionales que comienzan cada uno con un encabezado que incluye un código de identificador de paquete (PID) reservado para estos segmentos adicionales. 26. El método de conformidad con la reivindicación 20, caracterizado porgue cada grupo de segmentos de código lateral de Reed-Solomon y el número predic o de segmentos adicionales en los cuales se monta el conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon se incluyen dentro de un campo de datos individual . 27. El método de conformidad con la reivindicación 26, caracterizado porgue la suma del número de segmentos de código lateral de Reed-Solomon en cada grupo de los mismos y el número predicho de segmentos adicionales en los cuales se monta el conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon totaliza sustancialmente 312. 28. El método de conformidad con la reivindicación 26, caracterizado porgue los segmentos adicionales en los cuales se montan cada conjunto de bytes de paridad de código transversal de Reed-Solomon están en la conclusión de uno respectivo en los campos de datos . ' 29. El método de conformidad con la reivindicación 28, caracterizado porque cada conjunto de bytes de paridad de código transversal de Reed-Solomon se montan en segmentos adicionales de un campo de datos respectivo junto con otros bytes, otros bytes que después del paso (g) de intercalación convolucional aparecen en la conclusión de uno respectivo de los campos de datos intercalados convolucionalmente . 30. El método de conformidad con la reivindicación 29, caracterizado porque los otros bytes en los segmentos adicionales de cada campo respectivo de datos son bytes de soporte de lugar y el método comprende además un paso de: (T) recolocar los bytes de soporte de lugar codificados reticularmente en las conclusiones de los campos de datos convolucionalmente intercalados con una asociación respectiva de símbolos de transmisión de codificación reticular, seguidos por una sucesión respectiva de símbolos predichos de codificación reticular. 31. El método de conformidad con la reivindicación 26, caracterizado porque la suma del número de segmentos de código lateral de Reed-Solomon en cada grupo de los mismos y el número predicho de segmentos adicionales en los cuales se montan el conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon totaliza sustancialmente 156. 32. El método de conformidad con la reivindicación 26, caracterizado porque el paso (c) de formar grupos de segmentos de código lateral de Reed-Solomon se realiza al analizar sintácticamente la corriente de paquetes de datos en los grupos sin considerar el tipo particular de cada uno de estos paquetes de datos. 33. El método de conformidad con la reivindicación 26, caracterizado porgue el paso (c) de formar grupos de segmentos de código lateral de Reed-Solomon se realiza después de un paso preliminar de seleccionar segmentos de código lateral de Reed-Solomon que contienen el tipo predicho de paquetes de datos . 34. El método de conformidad con la reivindicación 33, caracterizado porque el paso (d) inserta segmentos adicionales antes del grupo de los segmentos de código lateral de Reed-Solomon a los cuales se relacionan y después de cualquier grupo previo de los segmentos de código lateral de Reed-Solomon que contienen el tipo predicho de paquetes de datos, y en donde el paso (e) monta cada conjunto de bytes de paridad de código transversal de Reed-Solomon en segmentos adicionales cada uno que empieza con un encabezado que incluye un código de identificador de paquete (PID) reservado para estos segmentos adicionales. 35. El método de conformidad con la reivindicación 20, caracterizado porque los paquetes de datos comprenden paquetes de datos acatados a MPEG-2, en donde el primer número predicho de bytes es 187 y el segundo número predicho de bytes es 20. 36. Un método para generar un código de símbolo compuesto de símbolos manifestados como diferentes niveles de una señal eléctrica de niveles plurales, el método está caracterizado porgue comprende los pasos de: (a) formar grupos de paquetes de datos que son de al menos un tipo predicho, cada uno dé los paquetes de datos que tiene un primer número predicho de bytes en los mismos; (b) aleatorizar los paquetes de datos en los grupos ; (c) codificar por corrección anticipada de errores todos los bytes en cada una de las rutas transversales a través de cada grupo de paquetes de datos aleatorizados, para generar de este modo un código transversal respectivo de Reed-Solomon que incluye además un conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon; (d) montar cada conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon en un número predicho de paquetes de datos adicionales, cada uno que tiene el primer número predicho de bytes, un súper grupo respectivo que surge de cada grupo de paquetes de datos que se aumenta por los paquetes de datos adicionales que contienen bytes de paridad de la codificación transversal de corrección anticipada de errores de Reed-Solomon para ese grupo de paquetes de datos ; (e) multiplexar por división de tiempo los paquetes de datos de cada grupo de los mismos con paquetes de datos adicionales y con aún otros paquetes de datos, cada uno que tiene el primer número predicho de bytes, generando de este modo una sucesión de paquetes de datos multiplexados por división de tiempo; (f) codificar por corrección anticipada de errores cada uno de la sucesión de paquetes de datos multiplexados por división de tiempo para generar un respectivo segmento de código lateral de Reéd-Solomon que se incluye como uno de los segmentos sucesivos de un campo de datos incluido en una sucesión de campos de datos, cada uno de los segmentos de código lateral de Reed-Solomon que consiste del primer número predicho de bytes más un segundo número predicho de bytes de paridad; (g) intercalar de manera convolucional los segmentos sucesivos de los campos de datos para generar segmentos sucesivos de campos de datos convolucionalmente intercalados ,- (h) codificar reticularmente los segmentos sucesivos de campos de datos convolucionalmente intercalados para generar un código reticular; (i) correlacionar medios bytes sucesivos del código reticular en símbolos respectivos del código de símbolo; y (j) insertar señales de sincronización de campo y señales de sincronización de segmento en el código de símbolo. 37. El método de conformidad con la reivindicación 36, caracterizado porque los paquetes de datos comprenden paquetes de datos acatados a PEG-2, en donde el primer número predicho de bytes es 187 y el segundo número predicho de bytes es 20. 38. El método de conformidad con la reivindicación 36, caracterizado porque el paso (d) monta cada conjunto de bytes de paridad de código transversal de Reed-Solomon en paquetes de datos adicionales que comienzan cada uno con un encabezado que incluye un código de identificador de paquete (PID) reservado para estos paquetes adicionales de datos, y en donde el método de la reivindicación 36 incluye además un paso de: aleatorizar los encabezados de los paquetes adicionales de datos, pero no sus porciones de carga útil, antes del paso (f) de la codificación de corrección anticipada de errores cada uno de la sucesión de paquetes de datos multiplexados por división de tiempo para generar un respectivo segmento de código lateral de Reed-Solomon que se incluye como uno de los segmentos sucesivos de un campo de datos incluido en una sucesión de campo de datos . 39. El método de conformidad con la reivindicación 36, caracterizado porque aún otros paquetes de datos usados en el paso (f) de multiplexión por división de tiempo consiste de paquetes de datos de 187 bytes acatados a MPEG-2 , y en donde el método de la reivindicación 41 incluye además un paso de: (k) aleatorizar cada uno de los aún otros paquetes de datos a todo lo largo de todas sus porciones . ¦ 40. El método de conformidad con la reivindicación 36, caracterizado porque un primer conjunto de aún otros paquetes de datos usados en el paso (e) de multiplexión por división de tiempo consiste de paquetes de datos de 187 bytes acatados a MPEG-2, cada uno de los cuales se aleatoriza a todo lo largo de todas las porciones del mismo, y en donde un segundo conjunto de aún otros paquetes de datos incluye bytes de paridad para la codificación transversal de corrección anticipada de errores de Reed-Solomon de paquetes de datos de 187 bytes en el primer conjunto de aún otros paquetes de datos. 41. El método de conformidad con la reivindicación 40, caracterizado porque cada uno de los aún otros paquetes de datos en el segundo conjunto de los mismos empieza con un encabezado que incluye un código de identificador de paquete (PID) reservado para aún otros paquetes de datos en el segundo conjunto de los mismos, y en donde el método de la reivindicación 40 incluye además un paso de: aleatorizar los encabezados de aún otros paquetes de datos en el segundo conjunto de los mismos, pero no sus porciones de carga útil, antes del paso (f) de codificación de corrección anticipada de errores de cada uno de la sucesión de paquetes de datos multiplexados por división de tiempo para generar un segmento respectivo de código lateral de Reed-Solomon que se incluye como uno de los segmentos sucesivos de un campo de datos incluido en una sucesión de campos de datos . 42. Un método para generar un código de símbolo compuesto de símbolos manifestados como diferentes niveles de una señal eléctrica de niveles plurales, el método está caracterizado porque comprende los pasos de: (a) formar grupos sucesivos de paquetes de datos de al menos un tipo predicho, cada uno de los paquetes de datos que tiene un primer número predicho de bytes en el mismo y que incluye una porción respectiva de encabezado y una porción respectiva de carga útil; (b) codificar por corrección anticipada de errores todos los bytes en cada una de las rutas transversales a través de cada grupo de paquetes de datos de al menos un tipo predicho, para generar de este modo un código transversal respectivo de Reed-Solomon que comprende un conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon; (c) montar cada conjunto respectivo de bytes de paridad de código transversal de Reed-Solomon en un número predicho de paquetes adicionales, cada uno que tiene el primer número predicho de bytes en el mismo, paquetes adicionales que incluyen cada uno una porción respectiva de encabezado y una porción respectiva de carga útil, cada grupo de paquetes de datos formados en el paso (a) y los paquetes adicionales montados del conjunto respectivo de bytes de paridad de la código transversal de Reed-Solomon de los mismos que se combinan para formar un súper grupo de paquetes ; (d) generar un par respectivo del primer número predicho de paquetes de bytes de cada uno del primer número predicho de paquetes de bytes en cada súper grupo; (e) codificar por corrección anticipada de errores cada primer número predicho de paquetes de bytes en cada uno de los pares del primer número predicho de paquetes de bytes para generar un segmento respectivo de código bidimensional de de Reed-Solomon que tiene un segundo número predicho de bytes del mismo que se incluye como uno de los segmentos sucesivos de una sucesión de campos de datos; (f) multiplexar por división de tiempo los segmentos de código bidimensional de Reed-Solomon con otros segmentos de la sucesión de campos de datos; (g) intercalar convolucionalmente los segmentos sucesivos de los campos de datos para generar segmentos sucesivos de campos de datos intercalados convolucionalmente; (h) codificar reticularmente los segmentos sucesivos de campos de datos convolucionalmente intercalados para generar un código reticular; (i) correlacionar medios bytes sucesivos del código reticular en símbolos respectivos del código, de símbolo; y (j) insertar las señales de sincronización de campo y las señales de sincronización de segmento en el código de símbolo. 43. El método de conformidad con la reivindicación 42, caracterizado porgue los paquetes de datos comprenden paquetes de datos acatados a MPEG-2, en donde el primer número predicho de bytes es 187 y el segundo número predicho de bytes es 207. 4 . El método de conformidad con la reivindicación 42, caracterizado porque el paso (d) de generar un par respectivo de paquetes de cada uno de los paquetes en cada súper grupo comprende los sub-pasos de: aleatorizar los datos contenidos en la porción respectiva de carga útil de cada uno de los paquetes en cada súper grupo con una secuencia binaria pseudo aleatoria que se hace avanzar por 1496 bitios de aquella especificada en la norma de televisión digital de ATSC, generando de este modo resultado de aleatorizacion respectivo; repetir inmediatamente cada bit de cada resultado de aleatorización para generar un resultado de aleatorización re-muestreado respectivo; emplear la porción de encabezado de cada uno de los paquetes en cada súper grupo para generar el encabezado del primero del par respectivo de paquetes generados del mismo; emplear la mitad inicial del resultado de aleatorización re-muestreado respectivo de cada uno de los paquetes en cada súper grupo como la porción de carga útil del primero del par respectivo de paquetes generados del mismo; emplear la porción de encabezado de cada uno de los paquetes en cada súper grupo para generar el encabezado del segundo par respectivo de paquetes generados del mismo; emplear la mitad final del resultado de aleatorización re-muestreado respectivo de cada uno de los paquetes en cada súper grupo como la porción de carga útil del segundo del par respectivo de paquetes generados del mismo; y aleatorizar las porciones de encabezado del primero y segundo paquetes en cada par respectivo de paquetes . 45. El método de conformidad con la reivindicación 42, caracterizado porque el paso (d) de generar un par respectivo de paquetes de cada uno de los paquetes en cada súper grupo comprende los sub-pasos de: aleatorizar los datos contenidos en la porción respectiva de carga útil de cada uno de los paquetes en cada súper grupo con una secuencia binaria pseudo aleatoria que se hace avanzar por 1496 bitios de aquella especificada en la norma de televisión digital de ATSC, generando de este modo un resultado de aleatorizacion respectivo; seguir inmediatamente cada bit de cada resultado de aleatorizacion con UNO para generar un resultado de aleatorizacion extendido en bitios, respectivo; emplear la porción de encabezado de cada uno de los paquetes en cada súper grupo para generar el encabezado del primero del par respectivo de paquetes generado del mismo; emplear la mitad inicial del resultado de aleatorizacion extendido en bitios respectivo de cada uno de los paquetes en cada súper grupo como la porción de carga útil del primero del par respectivo de paquetes generados del mismo; emplear la porción de encabezado de cada uno de los paquetes en cada súper grupo para generar el encabezado del segundo del par respectivo de paquetes generados del mismo; emplear la mitad final del resultado de aleatorización extendido en bitios respectivo en cada uno de los paquetes en cada súper grupo como la porción de carga útil del segundo del par respectivo de paquetes generados del mismo; y aleatorizar las porciones de encabezado del primero y segundo paquetes en cada par respectivo de paquetes . 46. El método de conformidad con la reivindicación 42, caracterizado porque los otros segmentos de la sucesión de campos de datos usados en el paso (f) de multiplexión por división de tiempo consiste de paquetes de datos de 187 bytes acatados a MPEG-2, aleatorizados . 47. El método de conformidad con la reivindicación 42, caracterizado porque un primer conjunto de los otros segmentos de la sucesión de campos de datos usados en el paso (f) de multiplexión por división de tiempo de cada uno contiene un paquete de datos de 187 bytes acatado a MPEG-2, respectivo, que se aleatoriza a todo lo largo de todas sus porciones, y en donde un segundo conjunto de otros segmentos de la sucesión de campos de datos incluye bytes de paridad para la codificación transversal de corrección anticipada de errores de Reed-Solomon de al menos las porciones de encabezado y carga útil del primer conjunto de aún otros segmentos de la asociación de campos de datos. 48. El método de conformidad con la reivindicación 47, caracterizado porgue cada uno del segundo conjunto de otros segmentos de la asociación de campos de datos empieza con un encabezado aleatorizado , respectivo, encabezado que en un estado desaleatorizado incluye un código de identificador de paquete (PID) reservado para los otros segmentos en el segundo conjunto de los mismos, el encabezado de cada de uno de los otros segmentos de la sucesión de campos de datos en el segundo conjunto de los mismos que es la única porción aleatorizada de los mismos. 49. Un receptor para señales de televisión digital que emplea codificación transversal de corrección anticipada de errores de Reed-Solomon además de la codificación lateral de corrección anticipada de errores de Reed-Solomon y codificación reticular, el receptor está caracterizado porque comprende: un aparato para recibir señales de televisión digital y convertirlas a una señal digital de banda base que incluye segmentos sucesivos de señal digital de banda base codificada réticularmente; un descodificador reticular conectado" para responder a los segmentos sucesivos de la señal digital de banda base codificada réticularmente para suministrar segmentos sucesivos de un resultado de descodificación reticular, convolucionalmente intercalado; un desintercalador conectado para recibir el resultado de descodificación reticular, convolucionalmente intercalado, y para desintercalarlo para suministrar segmentos sucesivos de campos de datos desintercalados como una respuesta del desintercalador; circuitería de corrección de error conectada para realizar procedimientos de corrección de error y de descodificación de Reed-Solomon en los segmentos sucesivos de los campos de datos desintercalados, para generar de este modo segmentos sucesivos respectivos de una señal digital de banda base aleatorxzada corregida en errores, la circuitería de corrección de error que es de un tipo para realizar los procedimientos de corrección de error y de descodificación de Reed-Solomon bidimensionales en al menos unos seleccionados de los segmentos sucesivos de los campos de datos desintercalados; y un primer desaleatorizador de datos conectado para responder a los segmentos sucesivos de la señal digital de banda base aleatorizada corregida en errores para regenerar una corriente de transporte de los paquetes de datos . 50. El receptor de conformidad con la reivindicación 49, caracterizado porque la circuitería de corrección de error comprende: un descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon; un descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, conectado para suministrar segmentos sucesivos de la señal digital de banda base aleatorizada corregidas de errores al primer desaleatorizador de datos; y memoria de acceso aleatorio para almacenar temporalmente en el primero y segundo bancos respectivos de la misma los respectivos súper grupos de segmentos sucesivos de datos extraídos de la respuesta del intercalador y primero y segundo bancos de la memoria de acceso aleatorio están conectados por ciclos sucesivos de operación de leer-escribir, ciclos que se consideran para los propósitos de que se reclamen que están numerados ordinariamente a fin de que su ocurrencia en el tiempo, el primer banco de la memoria de acceso aleatorio conectado para tener cada segmento sucesivo del súper grupo almacenado temporalmente del mismo explorado lateralmente durante los ciclos del número impar de la operación de leer luego sobrescribir para leer al descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescritos por un segmento fresco de la respuesta del desintercalador, el primer banco de la memoria de acceso aleatorio conectada para tener el súper grupo temporalmente almacenado en la misma, explorada transversalmente durante los ciclos de número par de la operación de leer y luego sobrescribir para la lectura al descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon y para ser sobrescrita por la codificación transversal de corrección anticipada de errores de Reed-Solomon corregida del descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon, el segundo banco de la memoria de acceso aleatorio conectada para tener cada segmento sucesivo del súper grupo almacenado temporalmente en la misma lateralmente explorado durante los ciclos del número par de la operación de leer luego sobrescribir para leer al descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrita por un segmento fresco de la respuesta del desintercalador, el segundo banco de la memoria de exceso aleatorio conectado para tener el súper grupo temporalmente almacenado en el mismo transversalmente explorado durante los ciclos de numeración impar de la operación de leer luego sobrescribir para leer al descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon y luego para ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon. 51. El receptor de conformidad con la reivindicación 50, caracterizado porgue además comprende: una pluralidad de descodificadores de paquete para diferentes tipos de paquetes de datos ; y un desraultiplexador de corriente de transporte conectado para recibir la corriente de transporte del primer desaleatorizador de datos y para clasificar paquetes de datos de diferentes tipos de la corriente de transporte a los apropiados de la pluralidad de descodificadores de paquete . 52. El receptor de conformidad con la reivindicación 50, caracterizado porque el descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon se selecciona de una pluralidad de descodificadores, cada uno para descodificar un código respectivo de los diferentes códigos transversales de corrección anticipada de errores de Reed-Solomon. 53. El receptor de conformidad con la reivindicación 50, caracterizado porque cada súper grupo contiene sustancialmente 312 segmentos de datos. 54. El receptor de conformidad con la reivindicación 50, caracterizado porque cada súper grupo contiene sustancialmente 156 segmentos de datos. 55. El receptor de conformidad con la reivindicación 49, caracterizado porque la circuitería de corrección de error comprende: un primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, conectado para corregir los segmentos sucesivos de la respuesta del desintercalador para generar los segmentos sucesivos respectivos de una respuesta de desintercalador con corrección de error lateral de Reed-Solomon inicial; un segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, conectado para suministrar los segmentos sucesivos de la señal digital de banda base aleatorizada corregida en errores al primer desaleatorizador de datos; un descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon; y memoria de acceso aleatorio para almacenar temporalmente en un primero y un segundo bancos respectivos de la misma súper grupos respectivos del segmento sucesivos de datos extraídos de la respuesta del desintercalador con corrección de errores de Reed-Solomon lateral, inicial, el primero y segundo bancos de la memoria de acceso aleatorio conectados por ciclos sucesivos de operación de lectura luego escritura, ciclos que se consideran para propósitos de reivindicar que están numerados ordinariamente en el orden de su ocurrencia en el tiempo, el primer banco de la memoria de acceso aleatorio conectada para tener cada segmento sucesivo del súper grupo almacenado temporalmente del mismo explorado lateralmente durante los ciclos de número impar de la operación de leer luego sobrescribir para la lectura al segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por un segmento fresco de la respuesta del desintercalador con corrección de errores de Reed-Solomon lateral, inicial suministrada del primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, el primer banco de la memoria de acceso aleatorio conectado para tener el súper grupo almacenado temporalmente del mismo explorado transversalmente durante los ciclos de número par de la operación de leer luego sobrescribir para la lectura de descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon y para ser sobrescrito luego por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon, el segundo banco de la memoria de acceso aleatorio conectado para tener cada segmento sucesivo del súper grupo almacenado temporalmente en el mismo lateralmente explorado durante los ciclos de número par de la operación de leer luego sobrescribir para la lectura al segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y luego para ser sobrescrito por un segmento fresco de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral inicial suministrada del primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon; el segundo banco de la memoria de acceso aleatorio conectado para tener el súper grupo almacenado temporalmente del mismo explorado transversalmente y durante los ciclos de numeración impar en la operación de leer luego sobrescribir para la lectura al descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon y luego para ser sobrescrito por la codificación transversal corregida de la corrección anticipada de errores de Reed-Solomon del descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon) . 56. El receptor de conformidad con la reivindicación 55, caracterizado porque además comprende: una pluralidad de descodificadores de paquetes para diferentes tipos de paquetes de datos; y un desmultiplexor de corriente de transporte conectado para recibir la corriente de transporte del primer desaleatorizador de datos y para clasificar paquetes de datos de diferentes tipos de la corriente de transporte a los apropiados de la pluralidad de descodificadores de paquete . 57. El receptor de conformidad con la reivindicación 55, caracterizado porque el descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon se selecciona de una pluralidad de descodificadores , cada uno para descodificar uno respectivo de diferentes códigos transversales de conexión anticipada de errores de Reed-Solomon. 58. El receptor de conformidad con la reivindicación 55, caracterizado porque cada súper grupo contiene sustancialmente 312 segmentos de datos. 59. El receptor de conformidad con la reivindicación 55 , caracterizado porque cada súper grupo contiene sustancialmente 156 segmentos de datos. 60. El receptor de conformidad con la reivindicación 55, caracterizado porque el primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon se conecta para suministrar indicaciones cuando es incapaz de corregir todos los errores en cualquier segmento de la respuesta del desintercalador, y en donde el descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon es de un tipo que está conectado para recibir indicaciones y usarlas en la localización de errores en los códigos transversales de corrección anticipada de errores de Reed-Solomon. 61. El receptor de conformidad con la reivindicación 49, caracterizado porque la circuitería de corrección de errores comprende: un primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, conectada para corregir segmentos sucesivos de la respuesta del desintercalador para generar segmentos sucesivos respectivos de la respuesta del desintercalador con corrección de error lateral, inicial de Reed-Solomon; un segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, conectada para suministrar los segmentos sucesivos de la señal digital de banda base aleatorizada corregida en error al primer desaleatorizador de datos; una pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon, cada uno de los cuales descodifica la codificación transversal de corrección anticipada de errores de Reed-Solomon de un tipo respectivo diferente de los otros; un segundo desaleatorizador de datos conectado para desaleatorizar al menos los bitios del identificador de paquete (PID) aleatorizados en cada uno de los segmentos sucesivos de la respuesta del desintercalador con corrección de error de Reed-Solomon, lateral, inicial, una pluralidad de filtros de correlación conectados para recibir el segundo desaleatorizador de datos los bitios del identificador de paquete desaleatorizados en cada uno de los segmentos sucesivos de la respuesta del desintercalador con la corrección de error de Reed-Solomon lateral, inicial, cada uno de los filtros de correlación está diseñado para responder a un conjunto respectivo de bitios de identificador de paquete indicativo de un tipo respectivo de codificación transversal de corrección anticipada de errores de Reed-Solomon que se est usando; un circuito sujetador de código de posición para almacenar temporalmente las respuestas respectivas de la pluralidad de filtros de correlación hasta la conclusión de un campo de datos, para generar de este modo un código de posición descriptivo del tipo respectivo de codificación transversal de corrección anticipada de errores de Reed-Solomon que se está usando en ese campo de datos; un registrador de cambio conectado para recibir cada código de posición sucesivo almacenado temporalmente hasta la conclusión de un campo de datos y que lo almacena temporalmente de principio a fin de la duración de al menos un campo de datos adicional; circuitería de control de operaciones sensible a cada código de posición almacenado en el registro de cambio para seleccionar uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon para que sea el único descodificador actualmente utilizado para la codificación transversal de corrección anticipada de errores de Reed-Solomon; y memoria de acceso aleatorio para almacenar temporalmente en el primero y segundo bancos respectivos de la misma súper grupos respectivos de paquetes sucesivos de datos extraídos de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial, el primero y segundo bancos de la memoria de acceso aleatorio conectados por ciclos sucesivos de operación de leer luego sobrescribir, ciclos que se consideran para propósitos de reivindicar que se numeran ordinariamente en el orden de su ocurrencia en el tiempo, el primer banco de la memoria de acceso aleatorio que está conectado para tener cada segmento sucesivo del súper grupo almacenado temporalmente en el mismo lateralmente explorado durante los ciclos de número impar de la operación de leer luego sobrescribir para la lectura al segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y luego para ser sobrescrito por un segmento fresco de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial suministrada del primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, el primer banco de la memoria de acceso aleatorio está conectado para tener el súper grupo temporalmente almacenado del mismo trans ersalmente explorado durante los ciclos de número par de la operación de leer luego sobrescribir para leer al descodificador actualmente utilizado para la codificación transversal de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador actualmente utilizado para la codificación transversal de corrección anticipada de errores de Reed-Solomon, el segundo banco de la memoria de acceso aleatorio está conectado para tener cada segmento sucesivo del súper grupo temporalmente almacenado en el mismo lateralmente explorado durante los ciclos de número par de la operación de leer luego sobrescribir para la lectura al segundo descodificador para la codificación lateral · de corrección anticipada de errores de Reed-Solomon, y para leer luego ser sobrescritos por un segmento fresco de la respuesta de desintercalador con corrección de error de Reed-Solomon, lateral, inicial suministrada del primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, el segundo banco de la memoria de acceso está conectado para tener el súper grupo almacenado temporalmente en el mismo explorado transversalmente durante los ciclos de numeración impar de la operación de leer luego sobrescribir para la lectura al descodificador actualmente utilizado para la codificación transversal de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador actualmente utilizado para la codificación transversal de corrección anticipada de errores de Reed-Solomon. 62. El receptor de conformidad con la reivindicación 61, caracterizado porque además comprende: una pluralidad de descodificadores de paquetes para diferentes tipos de paquetes de datos; y un desmultiplexor de corriente de transporte conectado para recibir la. corriente de transporte del primer desaleatorizador de datos y para clasificar los paquetes de datos de diferentes tipos de la corriente de transporte a los apropiados de la pluralidad de descodificadores de paquetes. 63. El receptor de conformidad con la reivindicación 49, caracterizado porque además comprende: un primer descodificador de paquete, el primer descodificador de paquete que es de un tipo de MPEG-2 para el uso en la descodificación de paquetes de datos de video; un desmultiplexor de la corriente de transporte conectado para recibir la corriente de transporte del primer desaleatorizador de datos y para clasificar paquetes de datos de video de la corriente de transporte al primer descodificador de paquetes; un segundo descodificador de paquetes; y un segundo desaleatorizador de datos conectado para recibir una señal de entrada compuesta de paquetes de datos aleatorizados y que responda a estos paquetes de datos aleatorizados para suministrar paquetes de datos desaleatorizados al segundo descodificador de paquetes. 64. El receptor de conformidad con la reivindicación 63, caracterizado porque la circuiteria de corrección de error comprende: un .primero y un segundo descodificadores para la codificación lateral de corrección anticipada de errores de Reed-Solomon, el primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon conectado para corregir segmentos sucesivos de la respuesta del desintercalador para generar segmentos sucesivos respectivos una respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial, el primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon conectado para suministrar al primer desaleatorizador de datos los segmentos sucesivos de la señal digital de banda base aleatorizada corregida de errores, el segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon conectado para suministrar al segundo desaleatorizador de datos su señal de entrada compuesta de paquetes de datos aleatorizados ; un descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon; y memoria de acceso aleatorio para almacenar temporalmente un primero y un segundo bancos respectivos de la misma los respectivos súper grupos de los. segmentos de datos extraídos de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial, el primero y segundo bancos de la memoria de acceso aleatorios están conectados por ciclos sucesivos de operación de leer luego sobrescribir, ciclos que se consideran para propósitos de reivindicar que se numeran ordinariamente en su orden de ocurrencia en el tiempo, el primer banco de la memoria de acceso aleatorio se conecta para tener cada segmento sucesivo de súper grupo almacenado temporalmente en el mismo lateralmente explorado durante los ciclos de número impar de la operación de leer luego sobrescribir para la lectura al segundo descodificador y para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por un segmento fresco de la respuesta del desintercalador con corrección de error de Reed-Solomon, lateral, inicial; el primer banco de la memoria de acceso aleatorio está conectado para tener el súper grupo temporalmente almacenado del mismo transversalmente explorado durante los ciclos de número par de la operación de leer luego sobrescribir para la lectura al descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por codificación transversal de corrección anticipada de errores de Reed-Solomon del descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon, el segundo banco del área de acceso aleatorio está conectado para tener cada segmento sucesivo del súper grupo temporalmente almacenado del mismo explorado lateralmente durante los ciclos de número par de la operación de leer luego escribir para la lectura del segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para ser sobrescrito por un segmento fresco de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial, el segundo banco de la memoria de acceso aleatorio está conectada para tener el súper grupo temporalmente almacenado del mismo transversalmente escaneado durante los ciclos de número impar de la operación de leer luego sobrescribir para la lectura al descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescritos por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador para la codificación transversal de corrección anticipada de errores de Reed-Solomon. 65. El receptor de conformidad con la reivindicación 64, caracterizado porgue los súper grupos de segmentos de datos extraídos de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial se componen de paquetes de datos de audio y paquetes que contienen bytes de paridad de la codificación transversal de corrección anticipada de errores de Reed-Solomon de los paquetes de audio, y en donde el segundo descodificador de paquetes es del tipo AC-3 para el uso en la descodificación de paquetes de datos de audio. 66. El receptor de conformidad con la reivindicación 63, caracterizado porque la circuitería de corrección de error comprende: un primero, un segundo y un tercer descodificadores para la codificación lateral de corrección anticipada de errores de Reed-Solomon, el primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon conectado para corregir segmentos sucesivos de la respuesta del desintercalador para generar segmentos sucesivos respectivos de una respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial, el segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, conectado para suministrar los segmentos sucesivos de la señal digital de banda base aleatorizada corregida de error al primer desaleatorizador de datos, el tercer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon conectado para suministrar al segundo desaleatorizador de datos su señal de entrada compuesta de paquetes de datos aleatorizados . ; una pluralidad de descodificadores para codificación transversal de corrección anticipada de errores de Reed-Solomon; una primera circuitería de aplicación de descodificador de corrección anticipada de errores de Reed-Solomon conectada para seleccionar uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon para ser usado en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon; una segunda circuitería de aplicación de descodificador de corrección anticipada de errores de Reed-Solomon conectada para seleccionar uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon para ser usado en las segundas operaciones de la descodificación transversal de corrección anticipada de errores de Reed-Solomon; una primera memoria de acceso aleatorio para almacenar temporalmente en el primero y segundo bancos respectivos de la misma súper grupos respectivos de segmentos de datos extraídos de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral inicial, el primero y segundo bancos de la memoria de acceso aleatorio están conectados por ciclos sucesivos de operación de leer luego sobrescribir usada en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon, ciclos que se consideran para los propósitos de reivindicar que se numeran ordinariamente en el orden de su ocurrencia en el tiempo, el primer banco de la memoria de acceso aleatorio está conectado para tener cada segmento sucesivo del súper grupo almacenado temporalmente del mismo lateralmente explorado durante los ciclos del número impar de la operación de leer luego sobrescribir para la lectura al segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por un segmento fresco de la respuesta del desintercalador con corrección de error de Reed-Solomon, lateral, inicial, el primer banco de la primera memoria de acceso aleatorio está conectado para tener el súper grupo almacenado temporalmente del mismo explorado transversalmente durante los ciclos de número par de la operación de leer luego sobrescribir para la lectura a uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon para ser usado en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon y para ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador seleccionado para ser usado en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon, el segundo banco de la primera memoria de acceso aleatorio para tener cada segmento sucesivo del súper grupo temporalmente almacenado del mismo lateralmente explorado durante los ciclos del número par de la operación de leer luego sobrescribir para la lectura al segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por un segmento fresco de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial, el segundo banco de la primera memoria de acceso aleatorio está conectado para tener el súper grupo almacenado temporalmente del mismo explorado transversalmente durante los ciclos de número impar de la operación de leer luego sobrescribir para la lectura a uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon seleccionado para ser usado en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon y para ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador seleccionado para ser usado en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon; y una segunda memoria de acceso aleatorio para almacenar temporalmente en el primero y el segundo banco respectivo de la misma los súper grupos respectivos del segmento de datos extraídos de la señal digital de banda base aleatorizada corregida de error generada por el segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, el primero y segundo bancos de la segunda memoria de acceso aleatorio está conectada para ciclos sucesivos la operación de leer luego sobrescribir usado en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon, ciclos que se consideran para el propósito de reivindicar que se numeran ordinariamente en el orden de su ocurrencia del tiempo, el primer banco de la segunda memoria de acceso aleatorio está conectado para tener cada segmento sucesivo del súper grupo almacenado temporalmente del mismo explorado lateralmente durante los ciclos de número impar en la operación de leer luego sobrescribir para la lectura al tercer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por un segmento fresco de la señal digital de la banda base aleatorizada corregida de error generada por el segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, el primer banco de la segunda memoria de acceso aleatorio está conectado para tener el súper grupo temporalmente almacenado del mismo explorado transversalmente durante los ciclos de número par en la operación de leer luego sobrescribir para la lectura a uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon seleccionada para ser usada en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon y para ser sobrescrito por codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador seleccionado para ser usado en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon, el segundo banco de la segunda memoria de acceso aleatorio está conectado para tener cada segmento sucesivo del súper grupo almacenado temporalmente del mismo lateralmente explorado durante los ciclos de número par de la operación de leer luego sobrescribir para la lectura al tercer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrita por un segmento fresco de la señal digital de la banda base aleatorizada corregida de error por el segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, el segundo banco de la segunda memoria de acceso aleatorio está conectado para tener el súper grupo temporalmente almacenado del mismo explorado transversalmente durante los ciclos de número impar de la operación de leer luego sobrescribir para lectura a uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon seleccionada para ser usada en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon y para ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador seleccionado para ser usado en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon. 67. El receptor de conformidad con la reivindicación 65, caracterizado porque los súper grupos almacenados temporalmente en la primera memoria de acceso aleatorio corresponden a campos de datos respectivos . 68. El receptor de conformidad con la reivindicación 65, caracterizado porque los súper grupos temporalmente almacenado en la primera memoria de acceso aleatorio corresponden a las mitades respectivas de los campos de datos . 69 El receptor de conformidad con la reivindicación 65, caracterizado porque los súper grupos de los segmentos de datos extraídos de la respuesta del desintercalador con la corrección de error de Reed-Solomon lateral, inicial están compuestos de paquetes de datos de audio y paquetes que contienen bytes de paridad de la codificación transversal de corrección anticipada de errores de Reed-Solomon de paquetes de audio, y en donde el segundo descodificador de paquetes es del tipo AC-3 para el uso en la descodificación de paquetes de datos de audio. 70. El receptor de conformidad con la reivindicación 49, caracterizado porque además comprende una pluralidad de descodificadores de paquetes para diferentes tipos de paquetes de datos; y un desmultiplexor de corriente de transporte conectada para recibir la corriente de transporte del primer desaleatorizador de datos y para clasificar paquetes de datos de diferentes tipos de la corriente de transporte a los apropiados de la pluralidad de descodificadores de paquete . 71. El receptor de conformidad con la reivindicación 70, caracterizado porque la circuitería de corrección de errores comprende: un primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, conectada para corregir segmentos sucesivos de la respuesta del desintercalador para generar segmentos sucesivos respectivos de una respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial; un segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, conectada para suministrar segmentos sucesivos de la señal digital de banda base aleatorizada corregida en error al primer desaleatorizador de datos ; una pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon; circuitería de aplicación de descodificación de corrección anticipada de errores de Reed-Solomon conectada para seleccionar uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon para ser usado en operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon; y memoria de acceso aleatorio para almacenar temporalmente en el primero y segundo bancos respectivos de la misma súper grupos respectivos de segmentos de datos sucesivos extraídos de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial, el primero y segundo bancos de la memoria de acceso aleatorio están conectados por ciclos sucesivos de la operación de leer luego sobrescribir, ciclos que se consideran para los propósitos de reivindicar que están numerados ordinariamente en el orden de su ocurrencia en el' tiempo, el primer banco de la memoria de acceso aleatorio está conectado para tener cada segmento sucesivo del súper grupo temporalmente almacenado del mismo lateralmente explorados durante los ciclos de numeración impar en la numeración de leer luego sobrescribir para la lectura al segundo descodificador' para la codificación lateral de corrección anticipada de errores de Reed-Solomon y entonces ser sobrescrito por un segmento fresco de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial suministrada del primer descodificador a la codificación lateral de corrección anticipada de errores de Reed-Solomon, el primer banco de la memoria de acceso aleatorio que está conectado para tener el súper grupo temporalmente almacenado del mismo transversalmente explorado durante los ciclos del número par de la operación de leer luego sobrescribir para la lectura a uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon seleccionada por la circuitería de aplicación de descodificador de corrección anticipada de errores de Reed-Solomon para ser usada en operaciones descodificación transversal de corrección anticipada de errores de Reed-Solomon y luego para ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador seleccionado de este modo, el segundo banco de la memoria de acceso aleatorio está conectado para tener cada segmento sucesivo del súper grupo temporalmente almacenado del mismo lateralmente explorado durante los ciclos del número par de la operación de leer luego sobrescribir para la lectura al segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito en un segmento fresco de la respuesta del desintercalador con la corrección de error de Reed-Solomon lateral, inicial suministrada del primer descodificador para la codificación lateral de corrección anticipada de error de Reed-Solomon, el segundo banco de la memoria de acceso aleatorio está conectado para tener el súper grupo temporalmente almacenado del mismo trans ersalmente explorado durante los ciclos de número impar de la operación de leer luego sobrescribir para la lectura a uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de error de Reed-Solomon seleccionados por la circuitería de aplicación de descodificador de corrección anticipada de error de Reed-Solomon para ser usados en operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon y luego para ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador seleccionado de este modo. 72. El receptor de conformidad con la reivindicación 71, caracterizado porque además comprende: un detector de modo de transmisión sensible a las porciones seleccionadas de la señal digital de banda base para determinar que .si cualquiera de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon se va a emplear y para controlar la circuitería de aplicación del descodificador de corrección anticipada de errores de Reed-Solomon en su selección de uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon que se va a usar en las operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon. 73. El receptor de conformidad con la reivindicación 72, caracterizado porque además comprende: un segundo desaleatorizador de datos conectado para desaleatorizar al menos los bitios del identificador de paquete (PID) aleatorizados en cada uno de los segmentos sucesivos de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral inicial generada por el primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, el detector de modo de transmisión que se conecta para recibir los bitios desaleatorizados de PID para el uso en la determinación de que si se va a emplear alguno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon. 7 . El receptor de conformidad con la reivindicación 49, caracterizado porque el descodificador reticular es de un tipo de modo plural capaz de desmodular selectivamente símbolos transmitidos usando el alfabeto completo de 8VSB y símbolos transmitidos usando un alfabeto restringido de 8VSB, el receptor que comprende además: un primero, un segundo y un tercer descodificadores de paquetes, el primer descodificador de paquetes que es del tipo MPEG-2 para el uso en la descodificación de paquetes de datos de video, el segundo descodificador de paquete que es del tipo AC-3 para el uso en la descodificación de paquetes de datos de audio; un desmultiplexor de corriente de transporte conectado para recibir la corriente de transporte del primer desaleatorizador de datos, para clasificar paquetes de datos de video de la corriente de transporte al primer descodificador de paquetes, y para clasificar paquetes de datos de audio de la corriente de transporte al segundo descodificador de paquetes; un primer compresor de datos de 2 segmentos a 1 conectado para seguir pares de paquetes de datos que incluyen funciones de 184 bytes desmoduladas de los símbolos transmitidos usando el alfabeto restringido de 8 SB, el compresor de datos de 2 segmentos a 1 de red produce en su respuesta a cada par de paquetes de datos un paquete de datos aleatorizado, individual, respectivo; y un segundo desaleatorizador de datos conectado para recibir como su señal de entrada la respuesta del compresor de datos de 2 segmentos a 1 y que responde a los paquetes de datos aleatorizados en esa respuesta para suministrar paquetes de datos desaleatorizados al tercer descodificador de paquetes como la señal de entrada a éste. 75. El receptor de conformidad con la reivindicación 74, caracterizado porque la circuitería de corrección de error comprende: un primero, un segundo y un tercer descodificadores para la descodificación lateral de corrección anticipada de errores de Reed-Solomon, el primer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon está conectada para corregir segmentos sucesivos de la respuesta del desintercalador para generar segmentos sucesivos respectivos de una respuesta del desintercalador con corrección de errores de Reed-Solomon lateral, inicial, el segundo descodificador para la codificación de corrección anticipada de errores de Reed-Solomon lateral conectado para suministrar segmentos sucesivos de la señal digital de banda base aleatorizada corregida en errores al primer desaleatorizador de datos, el tercer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon conectado para suministrar al primer compresor de datos de 2 segmentos a 1 su señal de entrada compuesta de pares de paquetes de datos aleatorizados; un segundo compresor de datos de 2 segmentos a 1 conectado para recibir pares de segmentos de datos de la señal digital de banda base aleatorizada corregida de error suministrada por el segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon, pares de segmentos de datos que incluyen paquetes de 184 bytes desmodulados de los símbolos transmitidos usando el alfabeto restringido de 8VSB, el segundo compresor de datos de 2 segmentos a uno que reproduce en su respuesta a cada par de segmentos de datos un segmento de datos, extendido, individual, respectivo, los segmentos extendidos de datos en la respuesta de este compresor de datos de dos segmentos a uno y los momentos que se somete a codificación transversal de corrección anticipada de errores de Reed-Solomon; circuitería para expandir cada uno de los segmentos extendidos de datos en un par respectivo de segmentos de datos, tercer descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon que se conectan para recibir como señal de entrada a éste; una pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon; primera circuitería de aplicación de descodificador de corrección anticipada de errores de Reed-Solomon conectada para seleccionar uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon que se va a usar en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon; segunda circuiteria de aplicación de descodificador de corrección anticipada de errores de Reed-Solomon conectada para seleccionar uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon para ser usados en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon; una primera memoria de acceso aleatorio para almacenar temporalmente en el respectivo primero y segundo bancos de la misma respectivos súper grupos de segmentos de datos extraídos de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial, y primero y segundo bancos de la memoria de acceso aleatorio están conectados por ciclos sucesivos de operación de lectura luego sobre-escritura usada en las primeras operaciones de descodificación . transversal de corrección anticipada de errores de Reed-Solomon, ciclos que se consideran para los propósitos de reivindicar que se numeran ordinariamente en el orden de su ocurrencia en el tiempo, el primer banco de la primera memoria de acceso aleatorio está conectado para tener cada segmento sucesivo del súper grupo almacenado temporalmente en el mismo lateralmente explorado durante los ciclos del número impar de la operación de leer luego sobrescribir para la lectura al segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por un segmento fresco de la respuesta del desintercalador con la corrección de error de Reed-Solomon lateral, inicial, el primer banco de la primera memoria de acceso aleatorio está conectado para tener el súper grupo temporalmente almacenado del mismo explorado transversalmente durante los ciclos numerados en par de la operación de leer luego sobrescribir para la lectura a uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon seleccionada para ser usada en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon y luego para ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador seleccionado para ser usado en las primeras operaciones de la descodificación transversal de corrección anticipada de errores de Reed-Solomon, el segundo banco de la segunda memoria de acceso aleatorio está conectado par tener cada segmento sucesivo del súper grupo temporalmente almacenado del mismo lateralmente explorado durante los ciclos de número impar en la operación de leer luego sobrescribir para la lectura al segundo descodificador para la codificación lateral de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por un segmento fresco de la respuesta del desintercalador con corrección de error de Reed-Solomon lateral, inicial, el segundo banco de la primera memoria de acceso aleatorio está conectado para tener el súper grupo temporalmente almacenado del mismo transversalmente explorados durante los ciclos de número impar de operación de leer luego sobrescribir para la lectura a uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon seleccionada para ser usada en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon y luego para ser sobrescrito por codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador seleccionado para ser usado en las primeras operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon; y una segunda memoria de acceso aleatorio para almacenar temporalmente en el primero y segundo bancos respectivos de la misma los súper grupos respectivos de segmentos de datos extendidos, extraídos de la respuesta del compresor de datos de 2 segmentos a l, el primero y segundo bancos de la segunda memoria de acceso aleatorio están conectados por ciclos sucesivos de operación de leer luego sobrescribir usada en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon, ciclos gue se consideran para los propósitos de reivindicar que se numeran ordinariamente en el orden de su ocurrencia en el tiempo, el primer banco de la segunda memoria de acceso aleatorio está conectado para tener cada segmento de datos extendido sucesivo del súper grupo temporalmente almacenado del mismo explorado lateralmente durante los ciclos del número impar de la operación de leer luego sobrescribir para la lectura a la circuitería para expandir cada uno de los segmentos de datos extendidos en un par respectivo desde segmentos de datos y luego ser sobrescrito por un segmento de datos extendido fresco de la respuesta del segundo compresor de datos de 2 segmentos a l. El primer banco de la segunda memoria de acceso aleatorio está conectado para tener el súper grupo temporalmente almacenado del mismo explorado transversalmente durante los ciclos del número impar de la operación de leer luego sobrescribir para la lectura de uno de la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon seleccionado para ser usado en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon y para luego ser sobrescrito por la codificación transversal corregida de corrección anticipada de errores de Reed-Solomon del descodificador seleccionado para ser usado en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon, el segundo banco de la segunda memoria de acceso aleatorio conectado para tener cada segmento sucesivo del súper grupo temporalmente almacenado del mismo lateralmente explorado durante ciclos de número impar en la operación de leer luego sobrescribir para la lectura a la circuitería para expandir cada uno de los segmentos de datos extendidos en un par respectivo de segmento de datos y luego para ser sobrescrito por un segmento fresco de datos extendido de la respuesta del segundo compresor de datos de 2 segmentos a l, el segundo banco de la segunda memoria de acceso aleatorio está conectado para tener el súper grupo temporalmente almacenado del mismo transversalmente explorado durante los ciclos de número impar de la operación de leer luego sobrescribir para la lectura a uno en la pluralidad de descodificadores para la codificación transversal de corrección anticipada de errores de Reed-Solomon seleccionado para ser usado en las segundas operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon y luego para ser sobrescrito por la codificación transversal 5 corregida de corrección anticipada de errores de Reed- Solomon del descodificador seleccionado para ser usado en las segunda operaciones de descodificación transversal de corrección anticipada de errores de Reed-Solomon. 10 15 20 '25
MXPA05007094A 2003-01-02 2004-01-02 Transmisiones fuertes de senal en difusion de television digital. MXPA05007094A (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US43764803P 2003-01-02 2003-01-02
US45854703P 2003-03-28 2003-03-28
PCT/KR2004/000001 WO2004062183A1 (en) 2003-01-02 2004-01-02 Robust signal transmissions in digital television broadcasting

Publications (1)

Publication Number Publication Date
MXPA05007094A true MXPA05007094A (es) 2005-09-12

Family

ID=32717913

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA05007094A MXPA05007094A (es) 2003-01-02 2004-01-02 Transmisiones fuertes de senal en difusion de television digital.

Country Status (7)

Country Link
US (2) US7197685B2 (es)
KR (2) KR101058038B1 (es)
CN (3) CN101626282B (es)
BR (1) BRPI0406617A (es)
CA (1) CA2511903C (es)
MX (1) MXPA05007094A (es)
WO (1) WO2004062183A1 (es)

Families Citing this family (96)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100351829B1 (ko) * 2000-09-26 2002-09-11 엘지전자 주식회사 디지털 통신 시스템
KR100351831B1 (ko) 2000-10-02 2002-09-11 엘지전자 주식회사 Vsb 송신 시스템
KR100673419B1 (ko) 2000-12-28 2007-01-24 엘지전자 주식회사 전송 시스템 및 데이터 처리 방법
KR100674423B1 (ko) 2001-01-19 2007-01-29 엘지전자 주식회사 송/수신 시스템 및 데이터 처리 방법
US7631340B2 (en) 2001-04-18 2009-12-08 Lg Electronics Inc. VSB communication system
US6947487B2 (en) 2001-04-18 2005-09-20 Lg Electronics Inc. VSB communication system
US20050013274A1 (en) * 2003-03-05 2005-01-20 Harri Pekonen System and method for data transmission and reception
WO2005002229A2 (en) * 2003-06-30 2005-01-06 Koninklijke Philips Electronics, N.V. Receiver and packet formatter for decoding an atsc dtv signal
US7668250B2 (en) * 2003-10-01 2010-02-23 Samsung Electronics Co., Ltd. Time-dependent trellis coding for more robust digital television signals
US7668257B2 (en) * 2003-10-01 2010-02-23 Samsung Electronics Co., Ltd. Transmissions with reduced code rate in 8VSB digital television
KR100683179B1 (ko) * 2003-11-03 2007-02-15 삼성전자주식회사 듀얼 스트림용 디지털 방송 송/수신 시스템의 강건한에러정정 부호화/복호화 장치 및 그의 방법
JP4652846B2 (ja) * 2004-03-11 2011-03-16 パナソニック株式会社 通信端末装置および通信中継方法
CA2561182A1 (en) * 2004-04-01 2006-01-12 Electronics And Telecommunications Research Institute Apparatus and method for receiving digital television signal with backward compatibility byte
CA2565284C (en) * 2004-05-13 2014-09-09 Samsung Electronics Co., Ltd. Digital broadcasting transmission/reception devices capable of improving a receiving performance and signal processing method thereof
US7852961B2 (en) * 2004-05-20 2010-12-14 Samsung Electronics Co., Ltd. Digital broadcasting transmission/reception devices capable of improving a receiving performance and signal processing method thereof
WO2005122573A1 (en) * 2004-06-05 2005-12-22 Samsung Electronics Co., Ltd. Digital broadcasting transmission/reception system utilizing srs and trs code to improve receiving performance and signal processing method thereof
KR100757469B1 (ko) * 2004-06-07 2007-09-11 삼성전자주식회사 수신 성능 향상을 위해 널 패킷 및 trs 코드를 이용한지상파 디지털 방송 송수신 시스템 및 그의 신호처리방법
KR101165379B1 (ko) * 2004-07-15 2012-07-17 삼성전자주식회사 수신 성능이 향상된 지상파 디지털 방송 송수신 시스템 및그의 신호처리방법
KR101080966B1 (ko) 2004-11-23 2011-11-08 엘지전자 주식회사 방송 신호 송수신 장치 및 방법
US7532677B2 (en) 2005-03-02 2009-05-12 Rohde & Schwarz Gmbh & Co., Kg Apparatus, systems and methods for producing coherent symbols in a single frequency network
US20060245516A1 (en) * 2005-03-02 2006-11-02 Rohde & Schwarz, Inc. Apparatus, systems and methods for providing in-band atsc vestigial sideband signaling or out-of-band signaling
US7822139B2 (en) * 2005-03-02 2010-10-26 Rohde & Schwarz Gmbh & Co. Kg Apparatus, systems, methods and computer products for providing a virtual enhanced training sequence
KR101307323B1 (ko) * 2005-03-02 2013-09-10 로오데운트쉬바르츠게엠베하운트콤파니카게 동기 잔류측파대 프레임 슬라이싱을 이용한 atsc네트워크의 인핸스먼트 제공을 위한 장치, 그 시스템, 및그 방법
US7920602B2 (en) * 2005-05-23 2011-04-05 Samsung Electronics Co., Ltd. Method for formatting digital broadcast transport stream packet for improved receiving performance, digital broadcast transmitter, and signal processing method thereof
CA2562206C (en) 2005-10-05 2012-07-10 Lg Electronics Inc. A method and digital broadcast transmitter for transmitting a digital broadcast signal
KR101162213B1 (ko) * 2006-04-29 2012-07-04 엘지전자 주식회사 디지털 방송 시스템 및 처리 방법
US7840868B2 (en) 2005-10-05 2010-11-23 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
CA2562220C (en) 2005-10-05 2013-06-25 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
US7668209B2 (en) 2005-10-05 2010-02-23 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
US7720062B2 (en) 2005-10-05 2010-05-18 Lg Electronics Inc. Method of processing traffic information and digital broadcasting system
CA2562202C (en) 2005-10-05 2013-06-18 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
KR101208498B1 (ko) * 2005-10-10 2012-12-05 엘지전자 주식회사 디지털 방송 시스템, 방법, 및 데이터 구조
WO2007043802A1 (en) * 2005-10-11 2007-04-19 Samsung Electronics Co., Ltd. A digital broadcasting transmission system, and a signal processing method thereof
US8711947B2 (en) 2005-10-11 2014-04-29 Samsung Electronics Co., Ltd. Digital broadcasting transmission and reception system, and a signal processing method using turbo processing and turbo decoding
KR100794791B1 (ko) * 2005-10-21 2008-01-21 삼성전자주식회사 터보 스트림 처리 장치 및 그 방법
KR100811184B1 (ko) * 2005-10-21 2008-03-07 삼성전자주식회사 아우터 인코더 및 그 방법
WO2007091779A1 (en) 2006-02-10 2007-08-16 Lg Electronics Inc. Digital broadcasting receiver and method of processing data
WO2007100185A1 (en) * 2006-02-28 2007-09-07 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007126195A1 (en) 2006-04-29 2007-11-08 Lg Electronics Inc. Digital broadcasting system and method of transmitting/receiving data
WO2007126196A1 (en) 2006-04-29 2007-11-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007136166A1 (en) 2006-05-23 2007-11-29 Lg Electronics Inc. Digital broadcasting system and method of processing data
CN101422039B (zh) * 2006-06-16 2011-04-06 三星电子株式会社 产生附加数据被填充到包的净荷区域中的传输流的传输流产生装置、发送/接收传输流的数字广播发送/接收装置及其方法
US7957490B2 (en) * 2006-09-21 2011-06-07 Limberg Allen Leroy Insertion of repetitive PN sequences into DTV data fields
US7873104B2 (en) 2006-10-12 2011-01-18 Lg Electronics Inc. Digital television transmitting system and receiving system and method of processing broadcasting data
US8750088B2 (en) * 2006-11-14 2014-06-10 Qualcomm Incorporated Efficient layered coding technique to mitigate shadowing in satellite propagation channel
MX2009007049A (es) 2007-02-01 2009-08-13 Rohde & Schwarz Sistemas, aparatos, metodos y productos de programa de computadora para proporcionar interoperabilidad atsc.
KR101253185B1 (ko) 2007-03-26 2013-04-10 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285887B1 (ko) 2007-03-26 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285888B1 (ko) 2007-03-30 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
CN101682466A (zh) * 2007-05-16 2010-03-24 汤姆森特许公司 编码和解码信号的装置和方法
KR101456002B1 (ko) 2007-06-26 2014-11-03 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101405966B1 (ko) 2007-06-26 2014-06-20 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US20100195712A1 (en) * 2007-06-28 2010-08-05 Samsung Electronics Co., Ltd. Response to atsc mobile/handheld rfp a-vsb mcast and physical layers for atsc-m/hh
KR20100051613A (ko) * 2007-06-28 2010-05-17 삼성전자주식회사 Atsc 모바일 / 핸드헬드 rfp a-vsb mcast 응답 및 단일 주파수 네트워크와 공존하는 a-vsb 물리 및 링크 계층
KR101405970B1 (ko) * 2007-06-28 2014-06-12 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101461958B1 (ko) 2007-06-29 2014-11-14 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
WO2009005326A2 (en) * 2007-07-04 2009-01-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
CA2695548C (en) 2007-08-24 2013-10-15 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
CA2694704C (en) * 2007-08-24 2013-06-25 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
US8005167B2 (en) * 2007-08-24 2011-08-23 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
US7912006B2 (en) * 2007-08-24 2011-03-22 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
MX2010004149A (es) * 2007-10-15 2010-05-17 Thomson Licensing Preambulo para un sistema de television digital.
EP2201777A2 (en) 2007-10-15 2010-06-30 Thomson Licensing Apparatus and method for encoding and decoding signals
US8219896B2 (en) * 2007-10-23 2012-07-10 Telefonaktiebolaget L M Ericsson (Publ) Reduced-complexity decoding algorithms for tail-biting convolutional codes
US8375280B2 (en) * 2007-11-02 2013-02-12 Telefonaktiebolaget L M Ericsson (Publ) Optimum distance spectrum feedforward tail-biting convolutional codes
US8397147B2 (en) * 2007-11-02 2013-03-12 Telefonaktiebolaget L M Ericsson (Publ) Optimum distance spectrum feedforward low rate tail-biting convolutional codes
DE102008017290A1 (de) * 2007-12-11 2009-06-18 Rohde & Schwarz Gmbh & Co. Kg Verfahren und Vorrichtung zur Bildung eines gemeinsamen Datenstroms insbesondere nach dem ATSC-Standard
US8250441B2 (en) * 2007-12-11 2012-08-21 Wi-Lan Inc. Outer coding framework for application packet error rate minimization
DE102007059959B4 (de) * 2007-12-12 2020-01-02 Rohde & Schwarz Gmbh & Co. Kg Verfahren und System zur Übertragung von Daten zwischen einer zentralen Rundfunkstation und mindestens einem Sender
US8230316B2 (en) 2008-01-25 2012-07-24 Nevion Usa, Inc. Forward error correction for burst and random packet loss for real-time multi-media communication
CN101572125B (zh) * 2008-04-30 2013-02-27 扬智科技股份有限公司 错误更正电路及其方法
DE102008056703A1 (de) * 2008-07-04 2010-01-07 Rohde & Schwarz Gmbh & Co. Kg Verfahren und System zur Zeitsynchronisierung zwischen einer Zentrale und mehreren Sendern
US8355458B2 (en) * 2008-06-25 2013-01-15 Rohde & Schwarz Gmbh & Co. Kg Apparatus, systems, methods and computer program products for producing a single frequency network for ATSC mobile / handheld services
US20090322961A1 (en) * 2008-06-27 2009-12-31 Limberg Allen Leroy System for digital television broadcasting using modified 2/3 trellis coding
US8296630B2 (en) * 2008-10-02 2012-10-23 Fujitsu Limited Multi-mode forward error correction
DE102008059028B4 (de) * 2008-10-02 2021-12-02 Rohde & Schwarz GmbH & Co. Kommanditgesellschaft Verfahren und Vorrichtung zur Erzeugung eines Transportdatenstroms mit Bilddaten
US8121232B2 (en) * 2008-11-06 2012-02-21 Lg Electronics Inc. Transmitting/receiving system and method of processing broadcast signal in transmitting/receiving system
EP2342854B1 (en) * 2008-11-06 2013-01-30 Rohde & Schwarz GmbH & Co. KG Method and system for synchronized mapping of data packets in an atsc data stream
US8726137B2 (en) * 2009-02-02 2014-05-13 Telefonaktiebolaget L M Ericsson (Publ) Encoding and decoding methods for expurgated convolutional codes and convolutional turbo codes
US8209584B2 (en) * 2009-03-18 2012-06-26 Lg Electronics Inc. Transmitting/receiving system and method of processing broadcasting signal in transmitting/receiving system
EP2234357B1 (en) * 2009-03-21 2016-07-27 Rohde & Schwarz GmbH & Co. KG Method for improving the data rate of mobile data and the quality of channel estimation in an ATSC-M/H transport data stream
DE102009025219A1 (de) * 2009-04-07 2010-10-14 Rohde & Schwarz Gmbh & Co. Kg Verfahren und Vorrichtung zur kontinuierlichen Anpassung von Kodierungsparametern an eine veränderliche Nutzdatenrate
WO2010120735A2 (en) * 2009-04-16 2010-10-21 Thomson Licensing Apparatus and method for encoding a signal
DE102009057363B4 (de) 2009-10-16 2013-04-18 Rohde & Schwarz Gmbh & Co. Kg Verfahren und Vorrichtung zur effizienten Übertragung von überregional und regional auszustrahlenden Programm-und Servicedaten
US8073995B2 (en) * 2009-10-19 2011-12-06 Research In Motion Limited Efficient low-latency buffer
US20110158308A1 (en) * 2009-12-24 2011-06-30 Hong Kong Applied Science and Technology Research Institute Company Limited Embedded transmission of multiple services in a digital terrestrial television multimedia broadcasting (dtmb) system
US8989021B2 (en) 2011-01-20 2015-03-24 Rohde & Schwarz Gmbh & Co. Kg Universal broadband broadcasting
US8792008B2 (en) 2011-09-08 2014-07-29 Maxlinear, Inc. Method and apparatus for spectrum monitoring
FR2993369B1 (fr) * 2012-07-11 2017-10-13 Centre Nat D'etudes Spatiales Signal radio gnss pour une synchronisation amelioree
US8929432B2 (en) * 2012-09-07 2015-01-06 Sony Corporation Combination A/53 and A/153 receiver using a HIHO viterbi decoder
US10382059B2 (en) 2013-07-03 2019-08-13 Samsung Electronics Co., Ltd. Transmitting apparatus, encoding method thereof, receiving apparatus, and decoding method thereof
AU2015291916B2 (en) * 2014-07-24 2018-01-18 Nec Corporation Apparatus and method for data delivery in Delay-Tolerant Network (DTN)
WO2016140089A1 (ja) 2015-03-04 2016-09-09 ソニー株式会社 送信装置、送信方法、受信装置、及び、受信方法
CN108352924B (zh) * 2015-10-28 2020-06-26 华为技术有限公司 一种数据处理方法及装置
US9998146B2 (en) * 2016-10-28 2018-06-12 Inphi Corporation Forward error correction (FEC) emulator
US11764805B2 (en) 2021-10-06 2023-09-19 Samsung Display Co., Ltd. System and method for transition encoding with reduced error propagation

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5258987A (en) * 1992-04-16 1993-11-02 At&T Bell Laboratories Multilevel coding using trellis-coded modulation and reed-solomon codes
KR100207630B1 (ko) 1994-11-11 1999-07-15 윤종용 오류정정능력이 향상된 디지탈 비디오 테이프 기록방법 및 재생방법
US6181383B1 (en) 1996-05-29 2001-01-30 Sarnoff Corporation Method and apparatus for preserving synchronization of audio and video presentation when splicing transport streams
US5841820A (en) * 1996-10-07 1998-11-24 Zenith Electronics Corporation Data comparison AGC system for VSB receiver
KR100230282B1 (ko) 1997-04-14 1999-11-15 윤종용 단일 프로그램 전송 스트림 전송장치 및 그 방법
CA2291644C (en) 1997-05-30 2008-01-22 Qualcomm Incorporated Method and apparatus for providing error protection for over the air file transfer
US6407998B1 (en) 1997-10-02 2002-06-18 Thomson Licensing S.A. Multimedia decoder for prioritized bi-directional communication in a broadcast system
US6426780B1 (en) * 1998-10-14 2002-07-30 Samsung Electronics Co., Ltd. DTV receiver with low-band final I-F signal filtered for suppressing co-channel interfering NTSC audio carrier
US6430159B1 (en) 1998-12-23 2002-08-06 Cisco Systems Canada Co. Forward error correction at MPEG-2 transport stream layer
US6496230B1 (en) * 1999-09-15 2002-12-17 Samsung Electronics Co., Ltd. Digital TV signal receiver with direct conversion from UHF I-F to Low-Band I-F before digital demodulation
US6996133B2 (en) * 2000-04-18 2006-02-07 Zenith Electronics Corporation Digital communication system for transmitting and receiving robustly encoded data

Also Published As

Publication number Publication date
US20040237024A1 (en) 2004-11-25
CN101626282A (zh) 2010-01-13
KR20110003594A (ko) 2011-01-12
KR20050091057A (ko) 2005-09-14
CA2511903A1 (en) 2004-07-22
WO2004062183A1 (en) 2004-07-22
CN101626282B (zh) 2013-08-21
KR101058038B1 (ko) 2011-08-22
CN1757190A (zh) 2006-04-05
US7197685B2 (en) 2007-03-27
CA2511903C (en) 2010-08-03
CN101521824A (zh) 2009-09-02
KR101022480B1 (ko) 2011-03-15
CN101521824B (zh) 2013-05-15
USRE42301E1 (en) 2011-04-19
BRPI0406617A (pt) 2005-12-20

Similar Documents

Publication Publication Date Title
MXPA05007094A (es) Transmisiones fuertes de senal en difusion de television digital.
US8311141B2 (en) Time-dependent trellis coding for more robust digital television signals
US7711045B2 (en) Digital broadcast transmitter/receiver having improved receiving performance and signal processing method thereof
KR101198935B1 (ko) 디지털 방송 송신기와 수신기 및 그 스트림 처리 방법
CA2691756C (en) Digital broadcasting transmission and/or reception system to improve receiving performance and signal processing method thereof
US8204135B2 (en) Digital broadcasting transmission/reception system utilizing mull packet and TRS code to improve receiving performance and signal processing method thereof
US20100153825A1 (en) Digital broadcasting system and method
KR20010111667A (ko) 엠펙 데이터 프레임과 이를 이용한 송수신 시스템
MXPA06012670A (es) Sistema de transmision y recepcion de difusion digital que tiene desempeno de recepcion mejorado y metodo de procesamiento de senales del mismo.
US7801234B2 (en) Digital broadcasting system and method
KR100740202B1 (ko) 듀얼 전송 스트림 생성 장치 및 그 방법
JP3847781B2 (ja) テレビジョン情報の伝達に適したフィールド構造パケット化データストリームにおける伝送プロセッサ・インタフェース
CA2624477A1 (en) Method for turbo transmission of digital broadcasting transport stream, a digital broadcasting transmission and reception system, and a signal processing method thereof
KR101198936B1 (ko) 디지털 방송 송신기와 그 송신 방법
KR100811186B1 (ko) 듀얼 전송 스트림 생성 장치 및 방법

Legal Events

Date Code Title Description
FG Grant or registration