MXPA00006448A - Aparato de proteccion de sobrecarga de crominancia - Google Patents

Aparato de proteccion de sobrecarga de crominancia

Info

Publication number
MXPA00006448A
MXPA00006448A MXPA/A/2000/006448A MXPA00006448A MXPA00006448A MX PA00006448 A MXPA00006448 A MX PA00006448A MX PA00006448 A MXPA00006448 A MX PA00006448A MX PA00006448 A MXPA00006448 A MX PA00006448A
Authority
MX
Mexico
Prior art keywords
signal
chrominance
saturation
vector
gain
Prior art date
Application number
MXPA/A/2000/006448A
Other languages
English (en)
Inventor
Thomas Keen Ronald
Francis Rumreich Mark
Robert Zukas Mark
Original Assignee
Thomson Licensing Sa
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing Sa filed Critical Thomson Licensing Sa
Publication of MXPA00006448A publication Critical patent/MXPA00006448A/es

Links

Abstract

Una señal de crominancia C se separa (30) en vectores de componente U y V y se acopla vía respectivas trayectorias incluyendo cada una un amplificador de ganancia controlable (60, 62) a salidas respectivas (56, 58). Una unidad de protección de sobrecarga de crominancia (50) se proporciona incluyendo un calculador de saturación (78) que determina la saturación de los componentes de vector y proporciona una señal indicadora de saturación a una unidad de característica de ganancia (72) que conjuntamente controla la ganancia de los amplificadores para limitar proporcionalmente las magnitudes de componente de vector como una función dada de la señal indicadora de saturación píxel por píxel proporcionando asívectores de componente de salida (U, V) sin exhibir desplazamiento de tinte ante condiciones de limitación. En una modalidad digital, los amplificadores son implementados por multiplicadores (512, 522) que tienen salidas sujetas a redondeo simétrico (514, 524) la saturación de calcula (78A) mediante una aproximación a la raíz cuadrada de la suma de cuadrados de los componentes de vector, y se proporcionan tablas de búsqueda plurales (72A) para generar la señal de control de ganancia G.

Description

APARATO DE PROTECCIÓN DE SOBRECARGA DE CROMINANCIA Campo de la Invención Esta invención se refiere a un aparato de procesamiento de señales de vídeo, y en particular, a un aparato de protección de sobrecarga de crominancia. Antecedentes de la Invención Los circuitos de sobrecarga de crominancia se utilizan comúnmente para evitarla crominancia sobre saturada que puede resultar de "afectaciones de canal" en un sistema de vídeo tal como inclinación del sintonizador, efectos de propagación de múltiples trayectorias, ruido o simi lares. Una forma convencional de circuito de protección de sobrecarga de crominancia opera ajustando la ganancia de la señal de crominancia en respuesta a un nivel de crominancia promedio durante intervalos de tiempo de vídeo activo después del procesamiento de control de crominancia automático (ACC) . La Figura 1 , ilustra un ejemplo de este sistema. El sistema convencional de la Figura 1 comprende una unidad de control de crominancia automático conectada en serie 10 y la unidad de sobrecarga de crominancia 20 (cada una delineada en líneas interrumpidas) seguido por el circuito separador de señales de crominancia 30 que separa la señal de crominancia en sus componentes de vector de componente, U y V para procesamiento adicional (por ejemplo, demodulación a banda base y formación de matrices para proporcionar señales de salida de diferencia de color de banda base R-Y y B-Y) . La unidad de control de crominancia automático 10 comprende el amplificador de ganancia controlable 12 al cual se aplica una señal de entrada de crominancia y una trayectoria de retroalimentación de la salida del amplificador 12 para controlar la entrada 14 de la misma. La trayectoria de retroalimentación comprende una conexión en serie de la compuerta de sincronización cromática 16 y el ci rcuito de control de crominancia automático (ACC) 18. El circuito de sobrecarga de crominancia 20 también está controlado por retroalimentación y comprende el amplificador de ganancia controlable 22 que está acoplado a la entrada del mismo para recibir la crominancia controlada de control de crominancia automático de la unidad 10 y está provista con retroalimentación para controlar la entrada 24 del mismo vía una conexión en serie de la compuerta 26 y el detector promedio 28. La separación de señal de crominancia en sus vectores de componentes se realiza después del control de crominancia automático de crominancia y la protección de sobrecarga de crominancia mediante el circuito separador de señal de crominancia 30 conectado a la salida del circuito de sobrecarga 20 para proporcionarñs separadas de salida de componente de vector de crominancia U y V. En la operación de la unidad de control de crominancia automático 10, la compuerta de sincronización cromática 16 pasa el componente de sincronización de color de la señal de crominancia a la unidad de control de crominancia automático 18, que compara la amplitud de sincronización cromática con un nivel de referencia y proporciona una señal de control a la entrada de control 14 del amplificador 12 para ajustar la amplitud de la señal de crominancia a un nivel predeterminado. De esta manera, la amplitud de la señal de crominancia completa C se estabiliza a un valor predecible con base en la amplitud de sincronización cromática con relación al nivel de referencia o deseado. Si se incrementa la amplitud de sincronización cromática, la ganancia del amplificador 12 se reduce para así estabilizar el nivel promedio de la señal de crominancia . Se puede incluir un suavizamiento en ta unidad de control de crominancia automático 18 para evitar el ruido que puede estar presente en la señal de compuerta de sincronización cromática de la perturbación del nivel de la señal de salida de crominancia regulado.
En la operación del circuito de sobrecarga de crominancia 20, la compuerta 26 está abierta durante el intervalo de trazo de vídeo activo y está cerrada de otra manera para así pasar sólo crominancia al detector promedio 28. Se debe recordar que el detector de control de crominancia automático 18 sirve para regular el nivel de crom?nanc?a basado en la amplitud de la sincronización cromática en compuerta. El detector de sobrecarga 28 sirve para proporcionar limitación de sobrecarga de crominancia con base en el nivel de crominancia promedio (en lugar del nivel de sincronización cromática). Para este propósito, la constante de tiempo del detector promedio 28 así como la característica de ganancia del amplificador controlado por ganancia 22 determinan el comportamiento del circuito de sobrecarga . En alg u nos sistemas de este tipo, las constantes de tiempo de aten uación y ataque del detector 28 pueden ser diferentes, y el detector 28 se puede im plementar como un llamado "detector de pico con fugas" (por ejemplo , un capacitor con un circuito de carga rápida y un resistor de "fuga" conectado en paralelo para proporcionar u na constante de tiempo de descarga relativamente lento) . Breve Descripción De La Invención Se reconoce en la presente que existe un problema con los circuitos de sobrecarga de crominancia convencionales y que ese problema se refiere a las constantes de tiempo relativamente largas involucradas . La constante de tiempo de respuesta es com únmente del orden de un campo de vídeo (por ejemplo, 17 milésimas de segundo). Esta constante de tiempo larga puede tener una tendencia a red ucir los artefactos visibles asociados con la modulación de la ganancia de crominancia . Por otro lado, también puede perm itir que los niveles instantáneos de la señal de crominancia excedan los niveles deseados produciendo una sobre saturación no deseable de la crominancia de las i mágenes desplegadas . Un aspecto adicional del problema , como se reconoce en el presente, es que en un sistema a nalógico, se proporciona "espacio libre" para acomodar esta condición de señal de crominancia instantánea que puede ocasionar sobresaturación . En contraste, en un sistema digital, por ejemplo, uno que soporta un estándar de interfaz CC I R 601 /656 , puede haber m uy poco "espacio libre" provisto para crominancia en el estándar del sistema. A manera de ejemplo, en un sistema digital, los niveles de crom inancia que exceden el rango de 8-bits (o algunas veces de 10 bits) para los componentes de crominancia (por ejemplo, componentes de vector U y V) pueden estar "limitados duramente" (por ejemplo, por truncación) . Como U y V pueden estar limitados de manera separada después de la demodulación, la sobrecarga de crominancia puede producir un desplazamiento de tinte objetable en las imágenes desplegadas. El problema de sobrecarga de crominancia se ilustra adicionalmente en los diagramas de fasor (vector) de las Figuras 2A y 2B. En el diagrama de la Figura 2A se muestra un vector de crominancia sobresaturado C que excede un límite de saturación deseado representado por la rejilla 200, y sus vectores de componentes constituyentes, U y V. La Figura 2B muestra el efecto de limitación de los vectores constituyentes. En este ejemplo, el vector U está limitado a una magnitud de U-LIM ("LIM" es el valor limitante) el vector V no está limitado. El vector resultante C-LI M tiene un ángulo diferente, y por lo tanto un tinte diferente, que el vector C. Esto puede producir un tipo particularmente objetable de artefacto de imagen para el ojo. Se puede imaginar, por ejemplo, un objeto azul sobre-saturado que se hace rojo en las áreas de mayor saturación. De conformidad con los principios de la presente invención , la solución al problema de tinte de crominancia cambia con la sobrecarga de uno o más componentes de vector se proporciona controlando la saturación de crominancia pixel por pixel. Convenientemente, este enfoque evita los cambios de tinte en pixeles sobre-saturados. Adicionalmente también elimina (no sólo reduce) los artefactos visibles asociados con métodos de constante de tiempo más grandes de modular la ganancia de crominancia. Un aparato de protección de sobrecarga de crominancia de conformidad con la invención comprende una fuente para proporcionar una señal de crominancia y segundo componente de vector; un separador, acoplado a dicha fuente, para separar tal señal de crominancia en el primer componente de vector y el segundo componente de vector; y un compensador de sobrecarga, acoplado al separador, para ajustar la magnitud de los primero y segundo componente de vector como una función dada de un nivel de saturación detectado de la señal de crominancia pixel por pixel. En una aplicación deseable de los principios de la invención, el compensador comprende un calculador de saturación que responde al primer y segundo componentes de vector para proporcionar un convertidor de señales indicativo de saturación que responde a la señal indicativa de saturación para proporcionar una señal de control de ganancia; y medio de control de ganancia, que responde a la señal de control de ganancia, para ajustar concurrentemente la ganancia del primer componente de vector en una primer trayectoria de señal y del segundo componente de vector en una segunda trayectoria de señal.
U n método, de conformidad con la invención , pa ra proporcionar protección de sobrecarga de crom inancia, comprende los pasos de: proporcionar una señal de crominancia que tiene primer y segundo componentes de vector; separar la señal de crom inancia en el primer componente de vector y el segundo componente de vector; y ajustar Ja magnitud de los primer y segundo componentes de vector como una función dada de u n n ivel de saturación detectado de la señal de crominancia pixel por pixel . Breve Descripción De Los Dibujos Los aspectos anteriores y adicionales de la invención se ilustran en los dibujos que la acompañan en donde : La Figura 1 , es un diagrama de bloques de un sistema de sobrecarga de crom inancia convencional ; Las Fig uras 2A y 2 B son diagramas de vectores que ilustran el efecto en el tinte del sistema de la Fig ura 1 bajo condiciones de sobrecarga de crom inancia; La Figura 3 , es un diagra ma de bloques simplificado de un aparato de protección de sobrecarga de crominancia que incluye la invención ; La Figura 4, es un diagrama de vectores que ilustra la operación del aparato de la Fig ura 3 bajo condiciones de sobrecarga de crominancia; La Figura 5 , es un diagra ma de circuito detallado del aparato de la Figura 3 y q ue presenta aspectos adicionales de la invención ; y Las Figuras 6A, 6B, 7A y 7B son diag ramas que ilustran las características de transferencia de señales ejemplares de ciertos elementos del aparato de la Figura 5. Descripción Detallada Controlar la saturación pixel por pixel, de conformidad con un aspecto de la invención, incluye la medición de saturación pixel por píxel. Este cálculo se realiza mejor, de conformidad con la invención , procesando componentes de vector de crominancia separados o "demodulados". Por lo tanto, en la modalidad de la invención de la Figura 3, la señal de crominancia después del procesamiento de control de crominancia automático en la unidad de control de crominancia automático 10 se separa en los vectores de componentes U y V mediante el separador de crominancia 30 antes del procesamiento en el circuito de protección de sobrecarga de crominancia 50. El circuito de protección de sobrecarga de crominancia 50 (delineada en líneas interrumpidas) en la Figura 3 comprende un par de entradas 52 y 54 acopladas para recibir los componentes de vector separados U y V de la señal de crominancia C proporcionada por el separador de la señal de crominancia 30. El separador 30 puede ser de diseño convencional. Por ejemplo, el separador 30 se puede implementar proporcionando las muestras de la señal de crominancia a cuatro veces la frecuencia de subportadora de color y separando las muestras nones para proporcionar el componente de vector U y tomando las muestras pares para proporcionar el componente de vector V. Las entradas 52 y 54 están acopladas a las salidas respectivas 56 y 58 mediante amplificadores de ganancia controlables respectivos 60 y 62, cada uno tiene entradas de control de ganancia respectivas 64 y 66 conectadas en común y a la salida 70 del circuito de control de característica de ganancia 72. La entrada 74 del circuito de control de característica de ganancia 72 está acoplada a una salida del calculador de saturación 78 que tiene las respectivas entradas 80 y 82 acopladas a las respectivas salidas 54 y 52 del separador de crominancia 30 para recibir los respectivos vectores de componente de la señal de crominancia separados U y V. En operación , el calculador de saturación 78 determina la magnitud del vector de las salidas del separador de la señal de crominancia 30. Como los vectores de componentes U y V están relacionados en cuadratura, el vector de crominancia C se puede reconstruir de sus dos componentes de vector formando la raíz cuadrada de la suma de los cuadrados de los vectores de componentes U y V o una aproximación adecuada de los mismos (como se describi rá posteriormente) . El vector resultante se usa para controlar la ganancia de los canales U y V (es decir, las ganancias de los amplificadores 60 y 62) . Como las ganancias de ambos canales son idénticas, la saturación se reduce sin afectar el tinte. La manera en la cual la magnitud afecta la ganancia se determina por la característica de transferencia del circuito de control de característica de ganancia 72. Esta característica de transferencia se puede adaptar para proporcionar ya sea una característica de fijación dura o una fijación suave (o "limitante") como se muestra y describe posteriormente. Las Figuras 4A y 4B ilustran adicionalmente la manera en que el circuito de sobrecarga de crominancia pixel por pixel reduce el vector sobresaturado C sin cambiar el tinte. Con base en la magnitud del vector C proporcionado por la unidad de control de crominancia automático 10, las ganancias de los canales U y V se ajustan de manera idéntica para producir componentes de vector U' y V. El círculo en l ínea interrumpida 400 en la Figura 4A representa la situación de un nivel de saturación deseado. Como se muestra, el vector de crominancia C es mayor que el nivel de saturación deseado que resulta en su componente de vector U que excede también el nivel de saturación deseado. El componente V se muestra dentro del rango deseado. La Figura 4B ilustra la manera en que la reducción de ias amplitudes de los vectores U y V en proporciones iguales (usando la característica de ganancia de la unidad 72) para formar vectores reducidos U' y V produce una reducción en la suma de vectores de los mismos (C) al valor de limitación deseado representado por el círculo en línea interrumpida 400. La Figura 5, ilustra una modalidad digital detallada del aparato de sobrecarga de crominancia de fa Figura 3. En esta modalidad se asume una frecuencia de reloj de muestreo de cuatro veces la subportadora de color. A menos que sea notada con un asterisco (*) , la aritmética usada está en complemento de dos. Para señales denotadas por un asterisco, la convención aritmética es binaria recta (no firmada). El ancho de bit de todas las líneas o buses de señales mayores que un bit es significado por una marca de diagonal invertida (\) dibujada a través de la línea con un número escrito arriba de la marca de diagonal invertida que significa el número de bits. Si una diagonal invertida no está presente, entonces la l ínea de señal es de un bit de ancho. Los valores de retraso de señal se ilustran de dos maneras. Para cajas que contienen una representación de transformada Z, el retraso equivale a un número de ciclos de reloj igual a la magnitud del exponente de transformada Z. Para cajas que tienen un cuadrado con un número en el mismo en la esquina inferior izquierda, el número indica el retraso de procesamiento en ciclos de reloj. Si no se indica ningún retraso para un elemento de circuito, entonces el tiempo de procesamiento de elemento es despreciable en comparación con un ciclo de reloj. En la Figura 5, las terminales de entrada 52 y 54 y las terminales de salida 56 y 58 usan los mismos denominadores que en el ejemplo de la Figura 3. Las terminales 52 y 54 están acopladas, como en el ejemplo anterior, para recibir los componentes de vector de crominancia U entrada y V entrada del separador 30 y las salidas 56 y 58 representan la salida del circuito de sobrecarga que proporciona las señales de salida procesadas U salida y V salida. Los amplificadores de ganancia controlables 60 y 62 del ejemplo anterior se implementan en este ejemplo de la invención medíante dos canales o trayectorias de procesamiento de señales digitales 510 y 520 que controlan la amplitud de los componentes de crominancia U y V. La trayectoria 510 comprende el multiplicador 512 que tiene una entrada acoplada mediante la unidad de retraso de dos relojes 51 1 a la entrada 52 para recibir el vector de crominancia U y que tiene una salida acoplada vía el limitador 513 y la unidad de redondeo simétrico 514 a la salida 56. La trayectoria 520 es idéntica a la trayectoria 510 y comprende una unidad de retraso 521 , el multiplicador 522, el limitador 523 y la unidad de redondeo simétrico 524 acoplada en serie de fa entrada 54 a la salida 58. La inclusión de las unidades de redondeo simétrico en las trayectorias de las señales U y V asegura convenientemente que la reducción de bits de 18 a 12 bits para las señales de salida no introduzca ningún "error de redondeo" significativo en los vectores de crominancia U salida y V salida. Este "error de redondeo" puede producir un desplazamiento de CD en las señales de salida y entonces producir un desplazamiento de tinte no deseado. El redondeo simétrico, como se usa en la presente, evita cualquier error significativo y cualquier desplazamiento de tinte significativo debido al redondeo. Ejemplos de circuitos de redondeo, adecuados para su uso en la presente invención para el propósito de asegurar la integridad del tinte durante la limitación, se describen, por ejemplo, en la Patente de los Estados Unidos de Norteamérica Número de Serie 5,696,710 de Hague y coinventores que se emitió el 9 de diciembre de 1997. El control de la ganancia de los multiplicadores 512 y 522 en las trayectorias de procesamiento de las señales U y V 510 y 520 se proporciona mediante el circuito de control de ganancia 530 (delineado en línea interrumpida) que incluye la unidad de aproximación de magnitud 78A y la unidad de la tabla de búsqueda 72A que proporcionan funciones similares a las un idades 78 y 72 del ejemplo anterior y que proporcionan funciones adicionales de la invención también . En el circu ito 530, la un idad de aproximación (o procesamiento aritmético) de magnitud 78A tiene entradas 80 y82 acopladas para recibi r las señales de los vectores de com ponentes V y U proporcionadas por el separador 30 como se explicó anteriormente y tiene la salida 76 acoplada vía el li mitador 79 a u na entrada de dirección o control de la unidad de la tabla de búsqueda 72A, cuya salida está acoplada vía una compuerta de inhibición 503 a la terminal de salida de control de ganancia 502. La salida 502 aplica u na señal de control de ganancia G desarrollada en la tabla de búsqueda 72A en común con los multiplicadores 512 y 522 en las trayectorias de procesam iento de las señales U y V 51 0 y 520. Como la misma señal se aplica a am bos mu ltiplicadores , las amp litudes de los dos vectores de crominancia U y V son controlados en proporción directa a cualquier cam bio en la señal de control de ganancia , G . Los elementos restantes del circuito de control de ganancia 530 comprende una pl u ralidad de terminales de entrada adicionales 541 -544 y la compuerta O 550 que facilita funciones adicionales de la invención q ue incluye la selección de las características l imitantes y la in hibición de la señal de salida . Por ejemplo , la entrada 541 , se proporciona para recibir una señal de selección de tabla, TS de una fuente adecuada y para aplicar la señal de selección de tabla a la entrada de la selección de tabla 505 de la unidad de la tabla de búsqueda 72A. Las tablas ejemplares incluyen una tabla para "fijación" dura o lim itación y una tabla que proporciona limitación o fijación "suave" de la señal de control de ganancia proporcionada a los multiplicadores. Ejemplos de estas tablas se discuten más adelante con referencia a las Figuras 6B y 7B. Las terminales de entrada 542, 543 y 544 se proporcionan para recibir las señales de entrada para reducir la ganancia de los canales de procesamiento de vector de componente de crominancia 510 a cero bajo ciertas circunstancias. Específicamente, estas señales de entrada pueden comprender, ilustrativamente, una señal de control de "apagar de control", una señal de indicador de "compuerta de sincronización" y una señal de entrada de "asesino de color" y se aplican a la entrada de inhibición de la compuerta 503 vía la compuerta O 550 de manera que si cualquier señal está presente, la compuerta 503 se inhibirá y los multiplicadores 512 y 522 en las trayectorias de componente de vector de crominancia 510 y 520 reducirán entonces la ganancia de trayectoria a cero evitando así que los vectores U y V lleguen a las salidas 56 y 58. En la discusión de la presente invención se notó que el valor de saturación se podría calcular exactamente usando la función que el vector C es igual a la raíz cuadrada de la suma de los cuadrados de los vectores de los componentes U y V o una aproximación adecuada de los mismos. En el ejemplo de la Figura 5, la magnitud es aproximada usando la fórmula indicada en donde "a" y "b" corresponden a los componentes de vector U y V de la señal de crominancia C. En esta fórmula C se encuentra sumando las magnitudes de "a" y "b" con el valor máximo (MAX) de los valores absolutos de "a" y "b", multiplicando la suma por 3 y dividiendo el resultado entre 256. Para las señales de entrada de 12 bits mostradas, y los factores de escalamiento seleccionados, esto produce una señal de salida de 7 bits que se reduce a 6 bits mediante el limitador 79. Convenientemente, la aproximación usada se ha encontrado ser precisa en aproximadamente doce por ciento y es muy fácil de implementar en comparación con el cálculo exacto de la raíz cuadrada de la suma de los cuadrados. El factor de ganancia de 3/128 se usa para formar en mapa la aproximación de magnitud en un rango útil para el bloque de característica de ganancia 72A como se describirá más adelante. Se notará que la reducción de bits proporcionada por el limitador 79 no es estrictamente necesaria porque es muy poco probable que la salida de la unidad 76 alguna vez llegue a 7 bits completos. Esto es porque los componentes de crominancia están en un cierto grado correlacionados y no es probable que ambos alcancen máximos al mismo tiempo para cualquier pixel dado. Por lo tanto uno podría, eliminar el limitador 79. Sin embargo puede estar incluido como un asunto de buena práctica de ingeniería para asegurar que bajo ninguna circunstancia, incluyendo hasta las improbables, que la crominancia experimentará sobrecarga en el sistema. Como se mencionó anteriormente, las tablas de búsqueda se utilizan para implementar el bloque de característica de ganancia 72A. Se proporcionan dos tablas, una tabla de "fijación dura" o "l ímite duro" y una tabla de "fijación suave" o "límite suave". Como se mencionó, la selección de la tabla es mediante la señal de la selección de la tabla TS aplicada a la entrada 541 . Este control lo podría proporcionar un usuario del aparato que emplea el protector de sobrecarga de crominancia descrito pero, como asunto práctico, la selección de las tablas de búsqueda es más probable que la proporcione un fabricante con base en las necesidades del aparato de televisión particular que se esté diseñando. Por ejemplo, una tabla podría ser más apropiada para procesamiento de crominancia antes de la selección de ia fuente de la señal en un aparato de televisión y una tabla diferente podría ser una selección más apropiada con respecto al procesamiento de la señal de crominancia que se puede hacer después de la selección de la señal de entrada.
Las Figuras 6A, 6B y 7B proporcionan detalles adicionales con respecto a la unidad de búsqueda de tabla 72A. Es útil para un entendimiento de este aspecto de la invención que las tablas de búsqueda sean tablas de "entrada de saturación/ salida de ganancia". Para generar las entradas de la tabla de búsqueda, las características deseadas de "entrada de saturación/ salida de saturación" se determinan primero. Estas características se pueden convertir entonces a las entradas de tabla de búsqueda usando la relación: ganancia = (salida de saturación) / (entrada de saturación) Con referencia ahora a la tabla de saturación de la Figura 6A (el caso de fijación dura) , la ordenada y la abscisa se expresan en bits del vector de la señal de crominancia. De cero hasta 1023 bits, la respuesta deseada es lineal (no limitación o fijación deseada) y después de esto es limitada a una salida de 1023 bits. Para los factores de escala y ganancia del sistema utilizados, este punto de limitación ocurre a un nivel de saturación de 100% (verla ubicación de los puntos 400 en la Figura 4B) y este es el valor máximo para la suma de vectores total de los vectores componentes, U salida y V salida. Por lo tanto, después de permitir una reducción de bits a 7 bits, la tabla de "salida de ganancia/ entrada de saturación" de la Figura 6B se puede construir para proporcionar un nivel de salida de ganancia de un valor constante (127 bits) hasta el nivel límite y un nivel decreciente posteriormente. Las Figuras 7A y 7 B son similares para el caso de "fijación suave" excepto que en este caso la tabla de entrada de saturación contra salida de saturación es aproximada por tramos rectil íneos hasta el valor de limitación mediante dos segmentos de línea, el primero tiene una pendiente lineal para respuesta lineal abajo de la limitación y el segundo tiene aproximadamente la mitad de esa pendiente para comenzar el proceso de limitación antes. Esto produce, como se muestra en la Figura 7B, una tabla de búsqueda que comienza reduciendo la ganancia antes que en el ejemplo anterior.
Convenientemente, el uso de la característica de fijación suave (Figura 7B) permite incrementar el nivel de crominancia nominal en el circuito de sobrecarga de crominancia. (Se debe notar que esto se puede ajustar vía el valor del control de crominancia automático) . Se ha encontrado que esto mejora la apariencia del vídeo sub-saturado sin degradar el vídeo normal o sobre-saturado. Será evidente para los expertos en la técnica que aunque la presente invención se ha descrito en términos de una modalidad ejemplar, se pueden hacer modificaciones y cambios a la modalidad descrita sin apartarse de la esencia de la invención. Por lo tanto, se debe comprender que la presente invención pretende cubrir todas las modificaciones que caigan dentro del verdadero alcance y espíritu de la presente invención.

Claims (8)

  1. REIVINDICACIONES l . Un aparato de sobrecarga de crominancia que comprende: una fuente (10) para proporcionar una señal de crominancia que tiene primer y segundo componentes de vector; un separador (30) acoplado a dicha fuente, para separar tal señal de crominancia en tal primer componente de vector (u) y tal segundo componente de vector (v); y un compensador de sobrecarga (50) , acoplado a tal separador, para ajustar la magnitud de tales primer y segundo componentes de vector (u,v) como una función de un nivel de saturación detectado de la señal de crominancia caracterizado porque dicho compensador de sobrecarga ajusta los componentes de vector como una función de tal nivel de saturación detectado pixel por pixel.
  2. 2. Aparato de conformidad con la reivindicación 1 , caracterizado porque dicho compensador de sobrecarga comprende: un calculador de saturación (78) que responde a tales primer y segundo componentes de vector (u,v) para proporcionar una señal indicadora de saturación ; un convertidor (530) que responde a tal señal indicadora de saturación para proporcionar una señal de control de ganancia; y medios de control de ganancia (60, 62) que responde a tal señal de control de ganancia para ajustar concurrentemente la ganancia de tal primer componente de vector (u) en una primer trayectoria de señal y de dicho segundo componente de vector (v) en una segunda trayectoria de señal .
  3. 3. Aparato de conformidad con la reivindicación 2 , caracterizado porq ue dicho convertidor (530) comprende: medio (72A) para escalar y aplicar selectivamente limitación dura o limitación suave a tal señal indicadora de satu ración para proporcionar la mencionada señal de control de ganancia .
  4. 4. Aparato de conformidad con la reivindicación 3 , caracterizado porque dicho medio incluye medios (514, 524) para redondear simétricamente los componentes de vector ajustados de ganancia de cada trayectoria de señal .
  5. 5. U n método para proporcionar protección de sobrecarga de crominancia, que comprende los pasos de: proporcionar una señal de crominancia que tiene primer y segundo componentes de vector; separar tal señal de crominancia en un mencionado primer componente de vector y dicho segundo componente de vector; y ajustar la magn itud de tales primer y segundo componentes de vector como una función dada de un nivel de saturación detectado de la señal de crominancia caracterizado porque la magnitud de los componentes de vector se ajusta pixel por pixel .
  6. 6. U n método de conformidad con la reivindicación 5, caracterizado porque el paso de ajustar comprende: generar una señal ind icadora de satu ración de tales primer y segundo componentes de vector; convertir tal señal indicadora de saturación en una señal de control de ganancia ; y ajustar las amplitudes de tal primer componente de vector en una primer trayectoria de señal y de tal segundo componente de vector en una segunda trayectoria de señal de conformidad con la mencionada señal de control de ganancia.
  7. 7. Un método de conformidad con la reivindicación 6, caracterizado porque el paso de ajustar comprende: multiplicar tal primer componente de vector en tal primer trayectoria de señal por tal señal de control de ganancia y redondear simétricamente el resultado; y multiplicar el mencionado segundo componente de vector en tal segunda trayectoria de señal por tal señal de control de ganancia y redondear simétricamente el resultado.
  8. 8. Un método de conformidad con la reivindicación 7, caracterizado adicionalmente por: estabilizar la amplitud promedio de tal señal de crominancia antes del paso de separación de dicha señal de crominancia en los mencionados componentes de vectores. RESU MEN U na señal de crominancia C se separa (30) en vectores de componente U y V y se acopla vía respectivas trayectorias incluyendo cada una un amplificador de ganancia controlable (60, 62) a salidas respectivas (56, 58). Una unidad de protección de sobrecarga de crominancia (50) se proporciona incluyendo un calculador de saturación (78) que determina la saturación de los componentes de vector y proporciona una señal indicadora de saturación a una unidad de característica de ganancia (72) que conjuntamente controla la ganancia de los amplificadores para limitar proporcionalmente las magnitudes de componente de vector como una función dada de la señal indicadora de saturación pixel por pixel proporcionando así vectores de componente de salida (U , V) sin exhibir desplazamiento de tinte ante condiciones de limitación. En una modalidad digital, los amplificadores son implementados por multiplicadores (512, 522) que tienen salidas sujetas a redondeo simétrico (514, 524) la saturación se calcula (78A) mediante una aproximación a la raíz cuadrada de la suma de cuadrados de los componentes de vector, y se proporcionan tablas de búsqueda plurales (72A) para generar la señal de control de ganancia G.
MXPA/A/2000/006448A 1999-06-30 2000-06-28 Aparato de proteccion de sobrecarga de crominancia MXPA00006448A (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09343622 1999-06-30

Publications (1)

Publication Number Publication Date
MXPA00006448A true MXPA00006448A (es) 2002-07-25

Family

ID=

Similar Documents

Publication Publication Date Title
US6177962B1 (en) Apparatus and method for preventing oversaturation of chrominance signals
EP0933952B1 (en) Method and apparatus for colour conversion
KR100802000B1 (ko) 플라즈마 디스플레이의 표시 방법
US4400721A (en) Transition system for color television receivers
US5381185A (en) Method and apparatus for correcting flesh color
CA2047149C (en) Contrast corrector for video signal
US4355326A (en) Bandwidth enhancement network for color television signals
US5124786A (en) Color signal enhancing cirucit for improving the resolution of picture signals
US4602276A (en) Digital signal level overload system
KR970010397B1 (ko) 티브이의 색신호 처리 장치
US5905531A (en) Color noise slice method and circuit for an image pickup device
MXPA00006448A (es) Aparato de proteccion de sobrecarga de crominancia
KR100404491B1 (ko) 감마보상장치
JPH074021B2 (ja) 色温度補正回路
JP3166874B2 (ja) ディジタル色復調用自動利得制御方法
JP2685511B2 (ja) 色帯域の特性改善方式
JPH07231453A (ja) 彩度/位相自動調整回路
JPH1070733A (ja) カラー映像信号の輪郭強調回路
KR19990076726A (ko) 선명도 개선 방법 및 회로
JPH03229592A (ja) 画質調整回路
JPH07107509A (ja) カラー撮像装置
JP2000115798A (ja) カラー映像信号のクロミナンス信号補正装置
JPH04220883A (ja) テレビジョンカメラ
JPH04265090A (ja) 輪郭補正回路