MXPA00004922A - Metodo y aparato para activar un receptor de radiotelefono de espectro escalonado - Google Patents

Metodo y aparato para activar un receptor de radiotelefono de espectro escalonado

Info

Publication number
MXPA00004922A
MXPA00004922A MXPA/A/2000/004922A MXPA00004922A MXPA00004922A MX PA00004922 A MXPA00004922 A MX PA00004922A MX PA00004922 A MXPA00004922 A MX PA00004922A MX PA00004922 A MXPA00004922 A MX PA00004922A
Authority
MX
Mexico
Prior art keywords
receiver
sequence
demodulation
pilot signal
timing
Prior art date
Application number
MXPA/A/2000/004922A
Other languages
English (en)
Inventor
Peter Larosa Christopher
David Storm Brian
John Carney Michael
Ann Schirtzinger Tracie
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of MXPA00004922A publication Critical patent/MXPA00004922A/es

Links

Abstract

Un método para activar un radioteléfono que puede operarse en un sistema de radioteléfono de acceso múltiple de espectro escalonado. Un receptor buscador (114) es activado y el receptor buscador (114) adquiere una temporización de secuencia PN de una señal piloto. Por lo menos una bifurcación de demodulación (122) es activada después de la activación del receptor buscador (114) y la bifurcación de demodulación se sicroniza con la temporización de secuencia de PN de la señal piloto seleccionada después de que el receptor buscador (114) ha adquirido la temporización de secuencia PN.

Description

MÉTODO Y APARATO PARA ACTIVAR UN RECEPTOR DE RADIOTELÉFONO DE ESPECTRO ESCALONADO CAMPO DE LA INVENCIÓN Esta invención se relaciona en general, con la reducción de consumo de energía en radios portátiles por ejemplo, radioteléfonos. De manera más específica, esta invención se relaciona con un aparato y un método para activar un receptor de radioteléfono en un sistema de radioteléfono de acceso múltiple de espectro escalonado.
ANTECEDENTES DE LA INVENCIÓN En un sistema de radioteléfono, el radioteléfono portátil se configura para radiocomunicación con una u otra estaciones base remotas. Para ahorrar energía y prolongar la vida de la batería del radioteléfono, el sistema de radioteléfono puede operar en un modo de radiolocalización ranurada en paquetes, el radioteléfono no monitorea de manera continua un canal de radiolocalización. El radioteléfono sólo monitorea el canal de radiolocalización en momentos determinados . Durante los momentos cuando el radioteléfono no está monitoreando el canal de radiolocalización, el radioteléfono queda en estado de "letargo o reposo" en un modo de baja energía deshabilitando cierta circuitería del radioteléfono, reduciendo con esto el consumo de energía. El modo de radiolocalización ranurada en paquetes es crítica para la vida de la batería de los radioteléfonos portátiles. De esta manera, el objetivo de la operación en el modo de radiolocalización ranurada en paquetes es reducir el tiempo encendido del radio a un mínimo y para deshabilitar el radio tanto como sea posible durante los periodos de letargo o reposo. Cuando se recupera de un periodo de letargo o reposo o, de manera más general, cuando el receptor de radioteléfono se activa, el radioteléfono debe adquirir un enlace de radiofrecuencia con una estación base en el sistema de radioteléfono. La adquisición de un enlace y la sincronización, así como otras operaciones, como protocolos de comunicación, se definen en una especificación de interfaz por aire. Un ejemplo de una especificación de este tipo es la Norma Interim IS-95 de la Asociación de la Industria de Telecomunicaciones/Asociación de la Industria Electrónica (TIA/EIA, por sus siglas en inglés) , "Normas de Compatibilidad Estación Móvil/Estación Base para Sistema Celular de Espectro Escalonado de Banda Ancha en Modo Dual" (IS-95) . La IS-95 define un sistema de radioteléfono de acceso múltiple por división de código de secuencia directa (DS-CDMA, por sus siglas en inglés) . Existen otras especificaciones de interfaz por aire para sistemas de radioteléfono de bucle local inalámbrico ( LL wireless local loop) , y se han propuesto nuevas especificaciones de interfaz por aire para sistemas de radioteléfono de espectro escalonado de banda ancha (a los que se hace referencia como sistemas de teléfono celular de la tercera generación) . Parte del proceso para que un radioteléfono adquiera un enlace RF con una estación base es que el radioteléfono encuentre una señal apropiada que transmita una estación base y sincronizarse después con la señal transmitida. La sincronización con la señal transmitida es necesaria si el sistema CDMA es síncrono (por ejemplo, todas las estaciones base se sincronizan con una referencia de tiempo común) o inversamente asincronas (por ejemplo, todas las estaciones base no están sincronizadas con una referencia de tiempo común) . Por ejemplo, en el sistema IS-95, la sincronización de un radioteléfono con una estación base incluye el radioteléfono que genera secuencia de ruido seudoaleatorio (PN) local y que alinea esa secuencia PN con el sistema de secuencia PN . Esto se logra a través de la adquisición de una señal piloto transmitida por la estación base. El radioteléfono contiene, de esta manera, un generador de secuencia para generar la secuencia PN. El radioteléfono utiliza un receptor buscador u otro mecanismo para alinear la secuencia PN generada localmente, con la secuencia PN de la señal piloto transmitida por la estación base. Una vez que se ha adquirido la señal piloto, el radioteléfono adquiere una señal de sincronización y una señal de radiolocalización, y el radioteléfono puede entonces demodular correctamente los canales de tráfico y establecer enlace dúplex total con la estación base. En el modo de radiolocalización ranurada en paquetes, un radioteléfono verifica en forma periódica los mensajes provenientes de las estaciones base. El radioteléfono debe decodificar una o más tramas de datos cada T segundos. Por ejemplo, en el sistema CDMA IS-95, T se calcula por T=1.28*21 segundos, en donde i se fija normalmente en 0 ó 1. A fin de prolongar la vida de la batería del radioteléfono, parte de la circuitería del radioteléfono se pone en estado de letargo entre los mensajes de radiolocalización ranurada en paquetes (por ejemplo, una señal de reloj se desconecta cíclicamente para que la circuitería se ponga en estado de letargo) . La Figura 1 es un diagrama de temporización que muestra cómo el radioteléfono de la técnica anterior se activa mientras opera en el modo de radiolocalización ranurada en paquetes. La temporización de secuencia PN se muestra en el eje de tiempo 400, y el evento correspondiente de radioteléfono se muestra en el eje de tiempo 401. El eje de tiempo 400 muestra que un límite de lista PN ocurre en el momento 404. En los sistemas de espectro escalonado, la secuencia PN, normalmente tiene una longitud finita que se repite después de cumplir un ciclo a través de toda la secuencia; el límite de lista PN marca el punto de partida de la secuencia PN . Por ejemplo, en el sistema IS-95, el límite de lista PN ocurre una vez cada 26.66 mseg. El eje 400 de tiempo muestra también que un límite de lista ocurre en el momento 406. En el sistema IS-95, el límite de trama de 80 mseg ocurre una vez cada 80 mseg y se alinea con la el límite de lista PN. Un mensaje de radiolocalización comienza en un límite de trama de 80 mseg. Varios eventos de radioteléfono deben tener lugar antes del límite de trama a fin de que el radioteléfono demodule y decodifique un mensaje de radiolocalización. Antes del momento 402, el radioteléfono de la técnica anterior está en un estado de letargo o reposo en donde un reloj para la circuitería de módem del receptor, está desconectado. Cuando el radioteléfono entró inicialmente al estado de letargo o reposo, el microprocesador almacenó el estado de secuencia PN actual . El radioteléfono permanece entonces en el estado de letargo o reposo por una cantidad predeterminada de tiempo, y el microprocesador mantiene la pista del tiempo en estado de letargo o reposo para producir un estado despierto cuando se saca el radioteléfono del modo en estado de letargo o reposo. Justo antes del momento 402, el microprocesador programa el estado despierto para el módem receptor y vuelve a aplicar una señal de reloj al módem receptor. Este estado despierto representa una mejor estimación del microprocesador del estado de la secuencia PN cuando el radioteléfono se saca del modo en estado de letargo o reposo. El estado despierto se actualiza a partir de esto, a tiempo real en un intento por seguir la secuencia PN. En radioteléfonos de espectro escalonado de la técnica anterior, aproximadamente el 90% de la circuitería del módem receptor se conecta y se capacita en este punto. De esta manera, dentro de la unidad de módem receptor, las señales de reloj se aplican a todas las bifurcaciones de demodulación, al receptor buscador, y a la circuitería de temporización asociada. En el tiempo 402, ocurre un evento de WAKE (DESPERTAR) , y un impulso WAKE lleva información de estado idéntico hacia el receptor buscador y las bifurcaciones de demodulación, sincronizándolas con esto, una respecto de la otra. La unidad buscadora busca entonces señales recibidas hasta que se encuentra un rayo de alta energía adecuado. Una vez que se encuentra una señal piloto adecuada, la temporización del receptor buscador y de todas las bifurcaciones de demodulación se balancean de manera que sus temporizaciones coincidan con la secuencia PN comunicada a través de la señal piloto. El balanceo es un proceso que incluye avanzar, retardar, o mantener la secuencia PN generada internamente con respecto a la secuencia PN recibida. Esto establece una referencia de temporización. En un radioteléfono CDMA típico de la técnica anterior, el radioteléfono requiere aproximadamente 30 mseg para adquirir una señal piloto y para sincronizar al receptor buscador y a las bifurcaciones de demodulación con la secuencia PN; esto se marca como duración de tiempo 410. Por lo tanto, el evento WAKE debe ocurrir por lo menos 30 mseg antes del evento de SLAM (SINCRONIZACIÓN) que va a ocurrir en el límite de lista PN en el momento 404. Ya que los relojes para la unidad de temporización buscadora, la unidad de temporización de bifurcación y la unidad de temporización de sistema han sido conectados desde el evento WAKE, las relaciones de temporización importantes entre ellas, se mantienen continuamente. Además, durante este periodo de aproximadamente 30 mseg, aproximadamente el 90% de la circuitería de módem receptor se capacita, incluyendo toda la circuitería de receptor no buscador dentro del módem receptor.
El hardware del radioteléfono de la técnica anterior se configura para iniciar un evento de SLAM en el límite de la lista PN (por ejemplo, en el momento 404) . Un evento de SLAM se define como la sincronización de la unidad de temporización de sistema del módem receptor de radioteléfono con la secuencia PN de señal piloto. La unidad de temporización de sistema controla la temporización de todo el módem receptor de radioteléfono y dirige la operación del módem receptor. De esta manera, para un SLAM el microprocesador dirige la unidad de temporización de sistema del módem receptor para sincronizarse con la temporización de las bifurcaciones de demodulación y con el receptor buscador. El evento de SLAM ocurre en el momento 404. Durante la duración del tiempo 412 de 26.6 mseg, el 90% de la circuitería de módem receptor está activa. En el momento 406, las bifurcaciones demoduladoras generan datos de desintercalador y decodifican el mensaje de radiolocalizador. El módem receptor termina el decodificado del mensaje de radiolocalizador en el momento 408, y el tiempo para esto es normalmente, de 35 mseg, según se marca por la duración de tiempo 414. Además de despertar al radioteléfono en momentos predeterminados mientras opera en un modo de radiolocalización ranurada en paquetes, también puede requerirse que el radioteléfono despierte para procesar o responder a otros eventos que ocurren ya sean de manera síncrona o asincrona en el radioteléfono. Un ejemplo de un evento asincrono es un ingreso de usuario, como por ejemplo, el presionado de tecla del teclado del radioteléfono. De esta manera, puede observarse que el radioteléfono de la técnica anterior es ineficiente para la operación en el modo de radiolocalización ranurada en paquetes. El consumo reducido de energía del radioteléfono es un objetivo de desempeño crítico. El consumo de energía reducido prolonga la vida de la batería del radioteléfono, aumentando con esto la cantidad de tiempo que el radioteléfono puede operar sin tener que recargar la batería. Por consecuencia, existe la necesidad de un método y aparato para capacitar de manera eficaz y rápida, un radioteléfono de espectro escalonado durante la operación en el modo de radiolocalización ranurada en paquetes. Existe una necesidad adicional de un método y un aparato para activar en forma eficaz un radioteléfono de espectro escalonado, en respuesta a eventos síncronos y asincronos (por ejemplo, la activación inicial del radioteléfono) .
BREVE DESCRIPCIÓN DE Los DIBUJOS La Figura 1 es un cronograma de la técnica anterior que muestra cómo el radioteléfono de espectro escalonado despierta de un modo inactivo para decodificar un mensaje de radiolocalización ranurado ; La Figura 2 es un diagrama de bloque de un sistema de comunicación inalámbrico que incorpora un radioteléfono ; La Figura 3 es un diagrama de bloque de un receptor buscador para utilizarse en el radioteléfono del sistema de comunicación de la Figura 2; La Figura 4 es un cronograma que muestra la activación del radioteléfono de la Figura 2; La Figura 5 es un diagrama de bloque que ilustra la interacción de los diversos elementos de temporización dentro del módem receptor del radioteléfono de la Figura 2; y La Figura 6 es un diagrama de flujo que ilustra un método para activar el radioteléfono de la Figura 2, funcionando en un modo de radiolocalización ranurada en paquetes.
DESCRIPCIÓN DETALLADA DE LAS MODALIDADES PREFERIDAS La Figura 2 muestra un sistema de comunicación 100 que incluye una pluralidad de estaciones base, como por ejemplo la estación base 102, configurada para radiocomunicación con una o más estaciones móviles tales como el radioteléfono 104. El radioteléfono 104 está configurado para recibir y transmitir señales de espectro escalonado para comunicarse con la pluralidad de estaciones base, incluyendo la estación base 102. En la modalidad ilustrada, el sistema de comunicación 100 opera como un sistema de acceso múltiple por división de código de secuencia directa (DS-CDMA) . Un ejemplo de tal sistema se describe a grandes rasgos, en la Norma Interim IS-95 TIA/EIA, "Normas de Compatibilidad de Estación Móvil-Estación Base para Sistema Celular de Espectro Escalonado de Banda Ancha en Modo Dual", que opera a 800 MHz. En forma alternativa, el sistema de comunicación 100 podría operar de acuerdo con otros sistemas DS-CDMA o con sistemas de espectro escalonado en espera de frecuencia. La estación base 102 transmite diversas señales de espectro escalonado, tales como una señal de información en un canal de tráfico, para el radioteléfono 104. Los símbolos que comprenden la señal de información se codifican utilizando un código Walsh en un proceso conocido como cobertura Walsh. A cada estación móvil, por ejemplo el radioteléfono 104 se le asigna un único código Walsh de manera que la transmisión de canal de tráfico para cada estación móvil sea ortogonal para las transmisiones de canal de tráfico hacia cada una de las otras estaciones móviles. Además de los canales de tráfico, la estación base 102 difunde otras señales tales como una señal piloto por un canal piloto, una señal de sincronización por un canal de sincronización, y una señal de radiolocalización por un canal de radiolocalización. El canal piloto normalmente es recibido por todas las estaciones móviles dentro del intervalo y se utiliza por el radioteléfono 104 para identificar la presencia de un sistema CDMA, la adquisición de sistema inicial, la transferencia de modo inactivo, la identificación de rayos iniciales y retardados de estaciones base de comunicación e interferencia, y para demodulación coherente de canales de sincronización, radiolocalización y de tráfico. El canal de sincronización se utiliza para sincronizar la temporización de la estación móvil con la temporización de la estación base. El canal de radiolocalización se utiliza para enviar información de radiolocalización desde la estación base 102 hacia las estaciones móviles, incluyendo el radioteléfono 104. En modalidades alternativas, las señales piloto comprenden señales de piloto múltiple transmitidas por una pluralidad de canales. Algunas de las señales piloto pueden utilizarse por ejemplo, para la adquisición inicial y determinación de fuerza de señal. Otra de las señales piloto puede utilizarse para almacenar información de grupo, tal como un grupo de identidades de estación base. Además de la cobertura Walsh, todos los canales transmitidos por la estación base se escalonan utilizando una secuencia de ruido seudoaleatorio (PN) . En la modalidad ilustrada, la estación base 102 y todas las estaciones base en el sistema de comunicación 100 se identifican únicamente utilizando una fase única de inicio, también conocida como un tiempo de inicio o desplazamiento de fase, para la secuencia PN de canal piloto. La secuencia PN tiene una longitud de 215 chips que son producidos a una velocidad de chip de 1.2288 Mega-chips por segundo, y la secuencia PN se repite aproximadamente cada 26.66 milisegundos (mseg). La separación de tiempo mínimo permitida es de 64 chips, permitiendo un total de 512 diferentes asignaciones de fase de código PN . El canal piloto escalonado modula un portador de radiofrecuencia (RF) y es transmitido hacia todas las estaciones móviles, incluyendo el radioteléfono 104 en un área geográfica servida por la estación base 102. La secuencia PN puede ser de naturaleza compleja, comprendiendo componentes tanto en fase (I) como de cuadratura (Q) . En una modalidad alternativa, las estaciones base son asincronas entre sí, lo que significa que no hay referencia de temporización común que sincronice todas las estaciones base juntas. Las señales piloto transmitidas desde una estación base, de este modo, no son síncronas con las señales piloto transmitidas por otra estación base. El radioteléfono 104 comprende una antena 106, un extremo frontal 108 analógico, un microprocesador, la lógica y la circuitería 116 de control, una trayectoria de recepción y una trayectoria de transmisión. La trayectoria de recepción incluye un convertidor analógico a digital (ADC, por sus siglas en inglés) 110 y un módem receptor 111, la trayectoria de transmisión incluye un convertidor 120 digital a analógico y un circuito 118 de trayectoria de transmisión. El módem receptor 111 incluye un receptor RAKE (DE PEINE 0 RASTRILLO) 112, un receptor buscador 114, una unidad 140 de temporización de rama, una unidad 142 de temporización de buscador y una unidad 146 de temporización de sistema. La antena 106 recibe señales RF de la estación base 102 y de otras estaciones base en la vecindad. Algunas de las señales RF recibidas son línea directa de rayos visibles transmitidos por la estación base. Otras señales RF recibidas son rayos de trayectoria múltiples o refrejados y por lo tanto, se retardan en tiempo respecto a la línea de los rayos visibles. Las señales RF recibidas son convertidas en señales eléctricas por medio de la antena 106 y se proporcionan al extremo frontal analógico 108. El extremo frontal analógico 108 efectúa funciones como: filtrado, control automático de ganancia y conversión de señales en señales de banda base. Las señales analógicas de banda base se proporcionan al ADC 110, que las convierte en corrientes de datos digitales para procesamiento posterior. El receptor RAKE 112 incluye una pluralidad de bifurcaciones de demodulación, entre las que se incluyen: la primera bifurcación de demodulación 122, segunda bifurcación de demodulación 124, tercera bifurcación de demodulación 126 y cuarta bifurcación de demodulación 128. En la modalidad ilustrada, el receptor RAKE 112 incluye cuatro bifurcaciones de demodulación. Sin embargo, podrían utilizarse otros números de bifurcaciones de demodulación, incluyendo solamente una bifurcación de demodulación. Las bifurcaciones de demodulación son modificadas a partir de diseño convencional para reducir al mínimo el tiempo y energía de activación; una explicación adicional sigue en conjunto con las Figuras 2 a 6. El microprocesador, la lógica y la circuitería de control 116 incluyen un microprocesador 117 y un reloj 134. El reloj 134 controla la temporización del radioteléfono 104. El microprocesador, la lógica y la circuitería de control 116 se acoplan con otros elementos del radioteléfono 104, pero estas interconexiones no se muestran en la Figura 1 para no complicar demasiado el dibujo de la figura. De manera general, el receptor buscador 114 dentro del módem receptor 111 detecta señales piloto recibidas por el radioteléfono 104 desde la pluralidad de estaciones base, entre las que se incluye la estación base 102. El receptor buscador 114 desescalona las señales piloto utilizando un correlacionador con códigos PN generados en el radioteléfono 104. Después de este desescalonamiento, los valores de señal para cada periodo de chip se acumulan durante un intervalo preseleccionado de tiempo. Esto proporciona una suma coherente de valores de chip. Esta suma se compara contra un nivel de umbral. Las sumas que exceden el nivel de umbral indican, en general, un rayo de señal piloto adecuado que puede ser utilizado para la sincronización de temporización de señal piloto. Haciendo referencia a la Figura 3, el receptor buscador 114 incluye un sistema 200 de memoria intermedia de muestra, un correlacionador 202 de dos fases acoplado al sistema 200 de memoria intermedia de muestra, un calculador de energía 204 acoplado al correlacionador 202 de dos fases, un postprocesador 206 de energía acoplado al calculador 204 de energía, una memoria intermedia 208 de salida de buscador acoplado con el post-procesador 206 de energía y un sistema 210 generador de PN acoplado con el correlacionador 202 de dos fases. El sistema 200 de memoria intermedia muestra incluye un circuito 220 de retardo acoplado a una memoria intermedia muestra 230 receptor, un generador de dirección 226 acoplado a la memoria intermedia 230 de muestra receptor y un multiplexor 238 acoplado a la memoria intermedia 230 de muestra de receptor. El correlacionador 202 de dos fases incluye un primer desescalonador 262 acoplado a un primer acumulador 274 y un segundo desescalonador 264 acoplado a un segundo acumulador 276. El calculador de energía 204 comprende un circuito de escala y de retención 284 acoplado con un multiplexor 290, un circuito 294 de cuadratura de onda acoplado con el multiplexor 290, y un circuito acumulado 298 acoplado al circuito 294 de cuadratura de ond . El sistema 210 generador de PN incluye un registro 360 de estado despierto de secuencia PN acoplado a un generador 370 de PN de tiempo real, un registro 318 de estado PN inicial acoplado al generador 370 de PN de tiempo real, un generador 372 de PN de alta velocidad acoplado al registro 318 de estado de PN inicial, un registro 336 de máscara acoplado al generador 372 de PN de alta velocidad, y un siguiente registro 340 de estado de PN acoplado al generador 372 de PN de alta velocidad. El generador 370 de PN de tiempo real incluye un generador 310 de secuencia lineal de tiempo real (LSG - linear sequence generator) acoplado al contador 312 de progresión de PN (PNR) en tiempo real y un contador 314 de posición de tiempo real. El generador 372 de PN de alta velocidad incluye un LSG 322 de alta velocidad acoplado al contador 324 de progresión de PN (PNR) de alta velocidad y un contador 326 de células de alta velocidad. La circuitería dentro del generador 370 de PN de tiempo real y del generador 372 de PN de alta velocidad comprenden generalmente, circuitos de basculador . Un radioteléfono CDMA que puede operarse en un modo de radiolocalización ranurado incluye por lo tanto, un receptor buscador activado periódicamente para encontrar una señal piloto de fuerza de señal adecuada, el receptor buscador se sincroniza con un temporizador de secuencia de ruido seudoaleatorio (PN) de la señal piloto después de cada activación periódica del receptor buscador. El radioteléfono incluye también por lo menos una bifurcación de demodulación acoplado al receptor buscador y circuitería de control para activar periódicamente la por lo menos una bifurcación de demodulación prácticamente después de cada activación periódica del receptor buscador y para dirigir la por lo menos una bifurcación de demodulación para sincronizarse con respecto a la temporización de secuencia PN de la señal piloto después de cada sincronización periódica del receptor buscador. La circuitería control comprende un microprocesador. El radioteléfono incluye además una unidad temporizadora de sistema acoplada a la por lo menos una bifurcación de demodulación, y el microprocesador activa periódicamente la unidad de temporización de sistema prácticamente después de cada activación periódica del receptor buscador y dirige la unidad de temporización de sistema para sincronizarse respecto a la temporización de secuencia PN de la señal piloto después de cada sincronización periódica de la por lo menos una bifurcación de demodulación. Una descripción de cómo el módem receptor 111 (Figura 2) y el receptor buscador 114 (Figuras 2 y 3) se activan desde un estado de letargo o reposo durante la operación en modo de radiolocalización ranurada en paquetes se establece a continuación, en conjunto con el cronograma de la Figura 4 y el diagrama de flujo de la Figura 6. En la Figura 4, la temporización de secuencia PN se muestra en el eje de tiempo 500, y el evento de radioteléfono 104 correspondiente se muestra en el eje de tiempo 502. El eje de tiempo 500 muestra que un límite de chip de PN predeterminado ocurre en el tiempo 506 y que un límite de cuadro ocurre en el tiempo 508. Además del límite de lista PN de la secuencia PN, según se define por la norma de sistema celular, hay otra designación conocida como un límite de chip de PN predeterminado. En la modalidad ilustrada, se selecciona que el límite de chip predeterminado ocurra en el chip 512avo. de la secuencia de PN y así es conocida como el límite de 512 chips; el límite de 512 chips se alinea con el límite de lista de PN . En el sistema IS-95, la velocidad de chip transmitido es de 1.2288 MHz, en esta forma, el límite de 512 chips ocurre una vez cada 0.4166 mseg. Pueden utilizarse también otros límites de chip predeterminados. En el sistema IS-95, el límite de cuadro ocurre cada 80 mseg (por ejemplo, esto es cuando el radioteléfono debe despertar para recibir un mensaje de radiolocalización) , y el límite de cuadro se alinea con el límite de lista de PN. Un método para operar el radioteléfono 104 en un modo de radiolocalización ranurada en paquetes comienza en el bloque 600. El radioteléfono ingresa en un estado de letargo o reposo en el bloque 602. En el bloque 604 el microprocesador 117 (Figura 2) nota el estado de secuencia de PN actual y almacena el estado de secuencia de PN actual en un registro como un estado de letargo o reposo de la secuencia de PN . Mientras el radioteléfono está durmiendo (por ejemplo, antes del tiempo 504 de la Figura 4), las señales de reloj para las porciones del módem receptor 111 (Figura 2) se desconectan para activar aquellas porciones, reduciendo con esto el consumo de energía. Por ejemplo, durante el estado de letargo o reposo, las señales de reloj para el receptor RAKE 112, el receptor buscador 114, la unidad 140 temporizadora de bifurcación, la unidad 142 temporizadora de buscador, y la unidad 146 temporizadora de sistema se desconectan. El radioteléfono 104 permanece en el estado de letargo o reposo por un periodo de tiempo predeterminado, y el microprocesador 117 se mantiene el seguimiento de ese tiempo en el bloque 606 (Figura 6) . El microprocesador 117 puede utilizar el reloj 134 para seguir el tiempo inactivo; alternativamente, puede utilizarse otro reloj (no mostrado) que no vaya a entrar en estado de letargo. Por ejemplo, puede utilizarse un reloj externo al microprocesador 117. Antes del tiempo 504 (Figura 4) el microprocesador 117 utiliza tanto el estado de letargo o reposo de PN como el tiempo que el radioteléfono 104 permanece en estado de letargo o reposo para programar un estado despierto de secuencia PN en el registro 360 de estado despierto de secuencia de PN (Figura 3) en el bloque 608 (Figura 6) . En el tiempo 504 (Figura 4) , ocurre un evento de WAKE, iniciando así varias acciones del módem receptor 111 (Figura 2) . Por lo menos una porción de la circuitería del módem receptor 111, por ejemplo el receptor buscador 114 y la unidad 142 temporizadora buscadora, se activan en el bloque 610 (Figura 6) aplicando una señal de reloj al módem receptor 111 (Figura 2) . En una modalidad alternativa, la unidad 142 temporizadora buscadora se incluye dentro del receptor buscador 114 y se considera así, parte del receptor buscador 114. La circuitería dentro del módem receptor 111 diferente al receptor buscador 114 y a la unidad 142 temporizadora de buscador, sin embargo, permanece desconectada. Por ejemplo, el receptor 112 RAKE, la unidad 140 de temporización de bifurcación y la unidad 146 de temporización de sistema inicialmente permanecen inactivas. Para activar una porción del módem receptor 111, se aplica una señal de reloj de chip al generador 370 de PN de tiempo real (Figura 3) a través de la entrada 306 (Figura 3) para activar el generador 370 de PN de tiempo real. La señal de reloj de chip opera en la velocidad de chip de PN y puede originarse desde cualquier fuente adecuada, tal como el reloj 134 del microprocesador, lógica y circuitería 116 de control. Además, la unidad 142 buscadora se activa aplicando una señal de reloj 8X. La unidad 142 de temporización de buscador contiene circuitería de control, registros y un contador para configurar y coordinar la temporización del generador 370 de PN de tiempo real. El contador dentro de la unidad 142 de temporización de buscador cuenta a una velocidad que es ocho veces más rápida que la señal de reloj de chip de tiempo real y proporciona seguimiento de alta resolución de la secuencia de PN . En suma, en el tiempo 504 sólo aproximadamente el 20% de la circuitería de módem receptor 111 se activa.
Esto se designa como un modo intermedio, de baja potencia . Después de activar por lo menos una porción del receptor buscador 114, el receptor buscador debe adquirir una señal transmitida y, en la modalidad ilustrada, la señal transmitida comprende por lo menos una señal piloto. En modalidades alternativas, la señal transmitida puede comprender múltiples señales piloto o más de un canal, y las señales piloto en estos canales pueden ser mult iplexadas por división de código o multiplexadas por división de tiempo . Como parte del evento WAKE, en el bloque 612 (Figura 6) el microprocesador 117 permite un impulso de WAKE, y en el bloque 614 el estado de despertar de la secuencia de PN se lee desde el registro 360 de estado despierto de la secuencia PN (Figura 3) y se carga en el generador 370 de PN de tiempo real para establecer una referencia de tiempo. Esta información de estado despierto incluye el estado de 15 bits de la secuencia de PN de cuadratura de fase y en fase que se cargan en el LSG 310 de tiempo real (Figura 3) . El estado despierto incluye también el estado de 15 bits del contador 312 de progresión de PN de tiempo real. El contador 312 de progresión de PN cuenta el número de chips y el número de símbolos desde el último límite de lista de PN para indicar la posición presente dentro de la secuencia de P . Esta información de contador de lista es importante para lograr la alta resolución SLAM que ocurrirá en el tiempo 506 (Figura 4) . En el bloque 616 (Figura 6) , el impulso WAKE ocasiona también que el contador 314 de posición de tiempo real (Figura 3) sea inicializado hacia un valor inicial (por ejemplo, estado) . El contador 314 de posición de tiempo real se utiliza en una última etapa de activación y cambia estado siempre que el generador 370 de PN de tiempo real varía rápidamente. Por ejemplo, si el generador 370 de PN de tiempo real varía rápidamente por cuatro chips, el contador 314 de posición de tiempo real seguirá eso. El control de balanceo se aplica en la línea 308, y el estado o valor del contador 314 de posición de tiempo real se mantiene constante cuando el generador 370 de PN de tiempo real no se está balanceando. En el bloque 618 (Figura 6) el generador 370 de PN de tiempo real comienza a generar una secuencia de PN en una primera velocidad que es prácticamente equivalente a la velocidad de la señal de reloj del chip, presente en la entrada 306. Esta primera velocidad es prácticamente equivalente a la velocidad de chip de la señal recibida. La señal de reloj de chip representa una primera velocidad en términos de la velocidad de operación de módem receptor 111. De este modo, el LSG 310 de tiempo real aumenta el estado de tiempo real de secuencia PN en la velocidad de chip para generar las muestras I y Q de la secuencia de PN en cada ciclo de reloj , y en el bloque 620 (Figura 6) el contador 312 de progresión de PN de tiempo real aumenta en la primera velocidad para cada ciclo de reloj . Esta generación de secuencia de PN representa una estimación inicial de la posición de la secuencia de PN recibida. El receptor buscador 114 (Figuras 2 y 3) detectan entonces una señal piloto para adquirir la temporización de sistema. En el bloque 622 (Figura 6), mientras el generador 370 de PN está generando la secuencia de PN, el ADC 110 (Figura 2) recibe una señal analógica transmitida desde el extremo 108 frontal analógico y convierte la señal analógica en muestras digitales que son aplicadas a una entrada 212 en fase (I) y una entrada 214 de fase en cuadratura (Q) (Figura 3) . Una versión retardada de las muestras digitales, que comprenden las muestras digitales retardadas por la mitad de la duración de un chip, se produce por el circuito de retardo 220. En el bloque 624 (Figura 6) las muestras digitales y las versiones retardadas de las muestras digitales se almacenan en la memoria intermedia 230 de muestra de receptor. La versión retardada se produce para que dos energías en una separación de tiempo de medio chip puedan ser calculadas en forma simultánea durante la búsqueda de señal piloto de alta velocidad subsecuente a la memoria intermedia 230 de muestra receptora que se llena con las muestras. Si el hardware duplicado no se incluye en el receptor buscador 114 (por ejemplo, sólo un correlacionador en lugar de los' dos correlacionadores mostrados aquí en el correlacionador 202 de dos fases) , entonces puede que no sea necesario producir una versión retardada de las muestras entrantes. De manera alternativa, si se incluyen más correlacionadores en el receptor buscador 114, puede requerirse que se generen más versiones retardadas. Puesto que las versiones retardadas se producen prácticamente en forma simultánea mientras se reciben las muestras digitales, la detección de las muestras digitales de la señal piloto ocurre en prácticamente dos veces la velocidad de chip. Un generador de dirección 226 da instrucciones a la memoria intermedia 230 de muestra de receptor respecto a dónde escribir cada una de las muestras digitales y las versiones retardadas de las muestras digitales (y después en dónde leer los datos almacenados) . En la modalidad ilustrada, las muestras digitales recibidas I y Q son de cuatro bits cada una, dando ocho bits para un solo par de muestra I-Q; la versión retardada son otros ocho bits. El par I-Q combinado y la versión retardada comprenden dieciséis bits, así el ancho de la memoria intermedia 230 de muestra de receptor es de dieciséis bits. Hay ubicaciones de memoria para muestras 1024 de dieciséis bits. Pueden utilizarse otras configuraciones de memoria y estructuras de bit . Dos señales de reloj diferentes se aplican al multiplexor 238. La señal de reloj de chip que opera en tiempo real se aplica en la primera entrada 232 y una señal de reloj de alta velocidad se aplica a una segunda entrada 234. La señal de reloj de alta velocidad opera en una velocidad más alta que la señal de reloj de chip. La selección de las señales de reloj se hace aplicando una señal control a la entrada control 236. Mientras la memoria intermedia 230 de muestra de receptor está cargando muestras digitales, la señal de reloj de chip se selecciona en el multiplexor 238. De esta manera, las muestras digitales se cargan en la memoria intermedia a la velocidad de reloj de tiempo real, pero ya que las versiones retardadas se producen prácticamente de manera simultánea mientras las muestras digitales son recibidas, la detección de las muestras digitales de señal piloto y su almacenamiento ocurren en prácticamente dos veces la velocidad de chip. Las muestras almacenadas en la memoria intermedia 230 de muestra de receptor representan las señales piloto recibidas por el receptor buscador 114. La señal puede contener señales piloto directamente recibidas y/o rayos de trayectoria múltiple. La memoria intermedia 230 de muestra de receptor proporciona así una memoria intermedia para almacenar una pluralidad de muestras de una señal recibida . Cuando las primeras muestras I y Q se escriben en la memoria intermedia 230 de muestra de receptor, el estado de PN del generador 370 de PN de tiempo real en este caso en tiempo se nota y se carga en el registro 318 de estado de PN inicial. Esto indicará cómo se hace referencia a las muestras almacenadas para la secuencia PN generada por el generador 370 de PN de tiempo real. Después de detectar una señal piloto, el generador 370 de PN de tiempo real, y de esta forma el receptor buscador 114, se sincroniza con una temporización de secuencia de PN en relación con por lo menos una porción de una señal piloto detectada.
De esta manera, durante la duración del tiempo 512 (Figura 4) pero después de que la memoria intermedia 230 de muestra de receptor (Figura 3) sea llenado, se lleva a cabo una búsqueda de alta velocidad para buscar las muestras almacenadas para una señal piloto adecuada (por ejemplo, para una señal piloto que produce una energía de correlación por encima de un valor de umbral predeterminado) . Para la búsqueda de alta velocidad, prácticamente toda la circuitería del receptor buscador 114 (Figuras 2 y 3) excepto el generador 370 de PN de tiempo real opera a la velocidad superior de la señal de reloj de alta velocidad (por claridad de la figura, se muestra la señal de reloj de alta velocidad cuando se aplica solamente a la segunda entrada 234 de multiplexor, una entrada 278 de reloj de alta velocidad de la segunda entrada 278 de acumulador, y el generador 372 de PN de alta velocidad en la entrada 328) . De esta manera, el multiplexor 238 se conmuta desde la presente señal de reloj de chip en la entrada 232 hasta la presente señal de reloj de alta velocidad en al segunda entrada 234 (Figura 3) : En el bloque 626 (Figura 6) el microprocesador 117 (Figura 2) determina un tamaño de ventana sobre el cual buscar las muestras almacenadas. Por ejemplo, un tamaño de ventana de cuatro dictará una búsqueda de cuatro desplazamientos de medio chip de separación de espacio de PN. Ya que el correlacionador 202 de dos fases (Figura 2) comprende dos correlacionadores, pueden buscarse dos desplazamientos diferentes, simultáneamente. Se reconoce que pueden seleccionarse otros tamaños de ventana adecuados, y se contemplan otras configuraciones de hardware tales que pueden efectuarse menos o más búsquedas, en forma simultánea . En el bloque 628 (Figura 6) una de las búsquedas dentro del tamaño de ventana prescrito se inicializa por el microprocesador 117. El receptor buscador 114 busca un desplazamiento de secuencia de PN adecuada en la segunda velocidad del reloj de alta velocidad. Un desplazamiento de secuencia de PN adecuado es uno que genera una energía de alta correlación para las muestras digitales detectadas. Aquí, la segunda velocidad es más rápida que la primera velocidad. Para el primer par de búsquedas, el contador 326 de células de alta velocidad del generador 372 de PN de alta velocidad (Figura 3) se inicializa a cero. El estado de PN almacenado en el registro de estado 318 de PN inicial se carga en el generador 372 de PN de alta velocidad para que el contador 324 de PNR de alta velocidad y LSG 322 de alta velocidad se fijen en los valores adecuados. Esto asegurará que las muestras que son buscadas y correlacionadas se relacionarán con la secuencia de PN de tiempo real presente cuando las muestras fueron detectadas y escritas originalmente para la memoria intermedia 230 de muestra de receptor. El generador 372 de PN de alta velocidad regenerará entonces la secuencia de PN de tiempo real original a la velocidad de reloj superior, y aplicará aquellas señales de PN al primer desescalonador 262 y al segundo desescalonador 264 (Figura 3) . La secuencia de PN en fase se aplica a través de la línea 330, y la secuencia de PN de fase en cuadratura se aplica a través de la línea 332 (Figura 3) . Cuando el generador 372 de PN de alta velocidad ha aumentado un chip en la secuencia de PN, ese estado se almacena en el registro 340 de estado de PN siguiente. Esto se utilizará como el punto de partida para la siguiente búsqueda de alta velocidad dentro del tamaño de ventana predeterminado. El siguiente punto de partida se hace avanzar todo un chip desde el estado de PN inicial porque un incremento de medio chip ya está correlacionado desde la versión retardada de la muestra digital. El correlacionador 202 de dos fases (Figura 3) correlaciona las muestras en la memoria intermedia 230 de muestra de receptor con la secuencia de PN generada desde el generador de PN 372 de alta velocidad para producir un resultado de correlación. En el bloque 630 (Figura 6) se inicia una correlación. Para el proceso de correlación, las muestras primero se desescalonan con el primer desescalonador 262 y el segundo desescalonador 264. Los desescalonadores son multiplicadores u otra circuitería de desescalonamiento como es conocido para aquellos experimentado en la técnica. Después, los datos de desescalonado se aplican al primer acumulador 274 y al segundo acumulador 276. Los acumuladores comprenden circuitería de acumulación y de suma y circuitería lógica conocida para aquellos con pericia en la técnica. Las sumas generadas en el primer acumulador 274 y en el segundo acumulador 276 se aplican al calculador de energía 204. Las señales acumuladas se aplican primero al circuito de escala y de retención 284. El circuito 284 de escala y retención comprende circuitería de basculador y puede incorporarse alternativamente en el primer acumulador 274 y el segundo acumulador 276. La lógica combinacional dentro del circuito de escala y de retención 284 se utiliza para escalar los valores acumulados como necesarios para el procesamiento posterior de energía . El circuito de escala y de retención 284 se utiliza para retener ya sea un resultado de correlación intermedio o un resultado de correlación final (por ejemplo, la correlación durante una longitud de correlación prescrita) para efectuar un cálculo de energía. Por ejemplo, si la longitud de correlación prescrita para un desplazamiento de PN particular es de 256 chips, puede seleccionarse una longitud intermedia para que sea de 64 chips. Cuando los primeros 64 chips se acumulan en el correlacionador 202 de dos fases, el valor acumulado se retiene y su valor de energía se calcula y compara con un valor de umbral intermedio presente en la entrada 295 de umbral de postprocesador de energía 206. Un cálculo de energía intermedio se efectúa primero para determinar si el desplazamiento actualmente utilizado para la búsqueda de alta velocidad está produciendo un resultado de energía altamente adecuada. Si no es así, la búsqueda de alta velocidad para ese desplazamiento particular, se abandona y la búsqueda de alta velocidad continúa para el siguiente desplazamiento de PN. Pueden utilizarse otras longitudes de correlación prescritas y otras longitudes de correlación intermedia. Si el valor de energía intermedia calculada está por encima del valor de umbral de energía intermedio, el correlacionador 202 de dos fases se libera y el resto de las muestras para ese desplazamiento de PN se desescalona y se acumula por medio del correlacionador 202 de dos fases para la longitud de acumulación prescrita. Los valores acumulados retenidos y escalados se aplican al multiplexor 290 y después se aplican secuencialmente al circuito de cuadratura 294. Así, el I0 acumulado se aplica primero al circuito de cuadratura 294 y se pone en cuadratura y se aplica al circuito acumulado 298 para producir el valor de energía total de la correlación (por ejemplo, I02+Qo2) • El valor de energía se compara contra un segundo valor de umbral presente en la entrada 295 de umbral del postprocesador 206 de energía. Si el valor de energía está por encima del segundo valor de umbral, un bit indicador de energía asociado con ese valor de energía se declara alto. Si el valor de energía está por debajo del segundo valor de umbral, el bit indicador de energía asociado con ese valor de energía se declara bajo.
Al principio de una búsqueda de alta velocidad, todas las ubicaciones de almacenamiento dentro de la memoria intermedia 208 de salida de buscador se inicializan en cero. El primer valor de energía de correlación junto con su bit indicador de energía asociado se aplica entonces a través de la línea 296 a la memoria intermedia 208 de salida del buscador y se almacena en una de las ubicaciones de almacenamiento . Durante toda la búsqueda de alta velocidad, el postprocesador 206 de energía mantiene el seguimiento del cual la ubicación dentro de la memoria intermedia 208 de salida de buscador está almacenando la señal de energía más baja. Si un valor de energía actualmente calculado es mayor a la señal con la energía mínima ya almacenada en la memoria intermedia 208 de salida de buscador, el postprocesador 206 de energía hará que el valor de energía reciente sobreescriba ese registro dentro de la memoria intermedia 208 de salida de buscador enviando una posición por la línea 297. Como se mencionó anteriormente, cuando se inicia una búsqueda de alta velocidad, la memoria intermedia 208 de salida de buscador se inicializa para tener todos los valores de energía en sus ubicaciones de almacenamiento ajustados en cero. Las primeras pocas energías que se calculan, se escribirán automáticamente en la memoria intermedia 208 de salida de buscador ya que los valores de energía calculados serán mayores a los ceros inicializados en las ubicaciones de almacenamiento. Aún si el valor final acumulado durante la longitud de correlación prescrita es menor al segundo valor de umbral, ese valor de energía se almacenará en la memoria intermedia 208 de salida de buscador con un bit indicador de energía asociado declarado bajo. Una vez que la memoria intermedia 208 de salida de buscador está llena, si se están efectuando más buscadores (porque el tamaño de ventana es más grande que el tamaño de la memoria intermedia) , los valores de energía calculados se comparan contra los valores de energía almacenada. El valor de energía recientemente calculado sobreescribirá entonces un valor de energía almacenada si el valor de energía calculado es mayor. Los valores de energía almacenada se hacen pasar de regreso hacia el postprocesador 206 de energía para comparación por medio de la línea 296. La posición leer/escribir de cada valor de energía almacenado se selecciona por medio de una señal de posición de buscador aplicada en la entrada 300 de selección. Este proceso de búsqueda se repite hasta que la búsqueda de alta velocidad haya sido efectuada para el tamaño de ventana prescrito. Para un tamaño de ventana de cuatro, se efectúan un total de cuatro búsquedas de alta velocidad, dos a la vez. El primer par de correlaciones de alta velocidad que se efectúan simultáneamente producirán valores de energía de Io2+Qo2 e I?2+Q?2- Se requiere efectuar dos búsquedas más aún después de que se efectúan las dos primeras búsquedas de alta velocidad que involucran Io/Qo Para las siguientes búsquedas de alta velocidad, el generador de dirección 226 (Figura 3) mueve el puntero en la memoria intermedia 230 de muestra de receptor de regreso hacia las primeras muestras de datos escritos en el bloque 632 (Figura 6) . También, el estado de inicio para el LSG de alta velocidad 322 se origina desde el registro 340 de estado PN; este estado se hace avanzar 1 chip (ya que las primeras dos correlaciones estuvieron sobre un desplazamiento PN cero y un desplazamiento PN de medio chip) desde el estado almacenado en el estado inicial de PN. El contador 326 de célula de alta velocidad aumentará cada vez que el generador 372 de PN de alta velocidad se deslice desde el estado de PN inicial originalmente almacenado en el registro 318 de estado de PN inicial. Por ejemplo, para las dos primeras correlaciones del tamaño de ventana de cuatro, el contador 326 de célula de alta velocidad tiene un valor de cero. Cuando el generador 372 de PN de alta velocidad se hace avanzar un chip para las siguientes dos correlaciones, el contador 326 de célula de alta velocidad se aumenta a un valor de uno. El proceso de búsqueda de alta velocidad se inicia entonces con la secuencia de PN avanzada por un chip. Cuando el número de búsquedas de alta velocidad efectuadas es igual al tamaño de ventana seleccionado, el proceso de búsqueda de alta velocidad se completa en el bloque de decisión 634. En el bloque 636 el microprocesador 117 lee las energías almacenadas en la memoria intermedia 208 de salida de buscador sobre la línea 304 y determina el valor de energía más alto asociado con un rayo de señal piloto así como con la posición de secuencia de PN de la señal piloto. Esto es equivalente a adquirir un temporizador de secuencia de PN de la señal piloto. En el bloque 638 (Figura 6) , el generador 370 de tiempo real (Figura 3) varía rápidamente para coincidir con la fase de la señal piloto seleccionada. Específicamente, el LSG 310 de tiempo real y el contador 312 de PNR de tiempo real se hacen oscilar para coincidir la fase del rayo seleccionado, y el contador 314 de posición de tiempo real se aumenta para rastrear el oscilamiento. El generador 370 de PN de tiempo real y el receptor buscador 114 están sincronizados ahora con el temporizador de secuencia de PN de la señal piloto seleccionada. Antes del tiempo 506 (Figura 4) , el radioteléfono 104 se saca del modo de baja potencia en los bloques 640 y 642 (Figura 6) . Declarado en forma alternativa, el radioteléfono 104 es dirigido hacia el conmutador desde el modo de baja potencia hasta un modo de demodulación. Para el modo de demodulación, se capacita más circuitería dentro del módem receptor 111 (Figura 2), aplicando una señal de reloj . Por ejemplo, la unidad 146 de temporización de sistema se capacita aplicando una señal de reloj a ésta en el bloque 652 (Figura 6) . Una versión desconectada de la señal de reloj se aplica a por lo menos una de las bifurcaciones de demodulación del receptor 112 RAKE y la unidad 140 de temporización de bifurcación en el bloque 636 (Figura 6) para capacitarlos en el bloque 654 (Figura 6) . La señal de reloj aplicada a cada una de las bifurcaciones de demodulación del receptor 112 RAKE es una versión desconectada de la señal de reloj para la unidad 140 de temporización de bifurcación para que cada una de las bifurcaciones de demodulador del receptor 112 RAKE puedan ser, individualmente, conectadas o desconectadas. No todas las bifurcaciones de demodulación necesitan ser activadas en este tiempo. Todavía justo antes del tiempo 506 (Figura 4), se inicia una sincronización de bifurcación de demodulación en el bloque 644. De esta manera, después de activar la por lo menos una bifurcación de demodulación, la por lo menos una bifurcación de demodulación se sincroniza con el generador 370 de PN de tiempo real del receptor buscador 114. Esta sincronización de bifurcación se explica haciendo referencia a las Figuras 2, 3, 4 y 5. la Figura 5 muestra cómo el generador 370 de PN de tiempo real del receptor buscador 114 interactúa con la unidad 142 de temporización de buscador, la unidad 140 de temporización de bifurcación, la unidad 146 de temporización de sistema, y los generadores PN de bifurcación para cada una de las bifurcaciones de demodulación (por ejemplo, la primera bifurcación de demodulación 122, la segunda bifurcación de demodulación 124, la tercera bifurcación de demodulación 126, y una bifurcación 128 de demodulación) . Por claridad, en la Figura 5 solamente se muestra la circuitería de bloque de temporización específica para el receptor buscador 114, la pluralidad de bifurcaciones de 'demodulación (122, 124, 126 y 128), y la unidad de temporización del sistema. Se comprenderá por aquellos experimentados en la técnica, que esto es sólo un diagrama de bloque de interacción representativa, y que está asociada más circuitería con cada uno de los bloques. También por claridad, se muestra el generador PN 534 de bifurcación para la primera bifurcación 122 de demodulación; cada bifurcación de demodulación tiene un generador de PN de bifurcación similar.
Se efectúan dos etapas para la sincronización de bifurcación de demodulación. Primero, la unidad 140 de temporización de bifurcación se sincroniza con el receptor de buscador 114. Esto se lleva a cabo mediante el microprocesador 117 (Figura 2) dirigiendo a través de la línea 532 la unidad 140 de temporización de bifurcación (Figuras 2 y 5) para sincronizar su fase con la fase de alta resolución de la unidad 142 de temporización de buscador (Figuras 2 y 5) . Al igual que la unidad 142 de temporización de buscador, la unidad 140 de temporización de bifurcación contiene circuitería de control, registradores y un contador de fase de alta resolución. La unidad 140 de temporización de bifurcación configura y coordina la temporización para los generadores de PN de la bifurcación. Segundo, por lo menos una bifurcación de demodulación se sincroniza con la posición del generador 370 de PN de tiempo real del receptor buscador 14. Esto se lleva a cabo cargando a través de la línea 550 la información de estado de PN, incluyendo un estado de la cuenta de progresión de PN y el estado de una cuenta de posición de PN, desde el generador 370 de PN de tiempo real del receptor buscador 114 hasta el generador PN de por lo menos una bifurcación de demodulación (aquí generador 534 de PN de bifurcación de la primera bifurcación 122 de demodulación) .
La posición del LSG 310 de tiempo real se carga en el primer LSG 536 de bifurcación, el estado del contador 312 de PNR de tiempo real (conocido como el estado de la cuenta de progresión de PN) se carga en el primer contador 538 de PNR de bifurcación, y el contador 314 de posición de tiempo real (conocido como el estado del contador de posición de PN) se carga en el primer contador 540 de posición de bifurcación. Este proceso de sincronización de bifurcación puede ser efectuado, inicialmente, en solamente una bifurcación de demodulación, o más de una bifurcación de demodulación puede ser activada y sincronizada con el receptor buscador 114. En este punto, las bifurcaciones de demodulación seleccionadas han sido sincronizadas. Al considerar la duración de tiempo 512 de la duración real (Figura 4) , el proceso de balanceo del generador 370 de PN de tiempo real y el proceso de sincronización de bifurcación se efectúan en una muy alta velocidad y representan una parte insignificante de la duración 512 del tiempo total. Más aún, ya que la búsqueda de alta velocidad de la señal piloto se efectuó en la alta velocidad de reloj , el proceso de búsqueda de alta velocidad se efectúa mucho más rápido que en los sistemas de espectro escalonado de la técnica anterior. La duración de tiempo 512 (Figura 4) para completar el evento WAKE, la búsqueda piloto de alta velocidad y la sincronización de bifurcación está en el orden de cinco mseg. El tiempo de la técnica anterior para completar el evento WAKE, la búsqueda de piloto y la sincronización de bifurcación/receptor buscador, mostrado como tiempo de duración 410 (Figura 1), está en el orden de 30 mseg. De esta manera, se lograron ahorros de energía no sólo encendiendo menos circuitos durante el evento WAKE, el proceso de búsqueda piloto, balanceo, y sincronización de bifurcación, comparado con la técnica anterior, sino también operando mucho más rápido que en la técnica anterior . Ahora que el receptor buscador 114 y por lo menos una bifurcación de demodulación están sincronizados con la temporización de secuencia PN de la señal piloto seleccionada, el resto de módem receptor 111 debe sincronizarse. Más específicamente, la unidad 146 de temporización de sistema (Figuras 2 y 5) debe sincronizarse en el bloque 646. La unidad 146 de temporización de sistema controla las funciones e interacciones del receptor RAKE 112 (Figura 2) y otra circuitería. La unidad de temporización de sistema instruye al módem receptor 111 sobre cómo combinar los datos demodulados desde las bifurcaciones múltiples del receptor RAKE 112, genera temporización de cuadro y símbolo, y generalmente rastrea información de temporización de sistema que se requiere para coordinar la circuitería dentro del módem receptor 111. A la sincronización de la unidad 146 de temporización de sistema se le denomina como un evento SLAM. Refiriéndose a la Figura 4, el SLAM ocurre en el tiempo 506. Ya que el receptor buscador 114 y por lo menos una bifurcación de demodulación ya han sido sincronizados con una señal piloto, el SLAM puede programarse para que ocurra en un límite de chip de PN predeterminado haciendo pasar la información necesaria hacia la unidad 146 de temporización de sistema. Este límite de chip de PN predeterminado puede ocurrir mucho más temprano en tiempo que el límite de lista de PN . Aquí, el límite de chip de PN predeterminado ocurre cada quinientos doce chips, mientras que el límite de lista de PN ocurre cada 215 chips. De esta forma, el límite de chip de PN predeterminado denota menos que una longitud completa de la secuencia de PN . La sincronización de la unidad 146 de sincronización de sistema en un límite de chip de PN predeterminado que es menor al límite de lista de PN se denomina como un SLAM de alta resolución porque la sincronización ocurre mucho más cerca del tiempo 508 cuando comienza la decodificación, según se compara con el radioteléfono de la técnica anterior. Por ejemplo, para un límite de 512 chips, el SLAM ocurre aproximadamente 0.42 mseg antes del tiempo 508 cuando comienza la decodificación de página; esto se compara con el radioteléfono de la técnica anterior comenzando un SLAM en el siguiente límite de lista de PN disponible, lo que ocurre aproximadamente 26.6 mseg antes de que empiece la decodificación de página . Durante el evento de SLAM, la información de estado de PN se transfiere desde la por lo menos una bifurcación de demodulación hasta la unidad 146 de temporización de sistema. Específicamente, los estados de los contadores de PNR de bifurcación (por ejemplo, contador 538 de PNR de bifurcación) son dirigidos por la pluralidad de líneas 554 hacia el contador 558 de tiempo de sistema. Los estados de los contadores de posición de bifurcación (por ejemplo, el contador 540 de posición de bifurcación) son transferidos por la pluralidad de líneas 556 hacia el contador 560 de posición de referencia. El contador 558 de tiempo de sistema sigue al tiempo de sistema de red celular, y el contador 560 de posición de referencia hace referencia a la ubicación de un rayo que la unidad 146 de temporización de sistema está siguiendo. El control 562 de temporización de sistema controla y coordina la actividad dentro de la unidad 146 de temporización de sistema y recibe instrucciones en la entrada 542 que son dirigidas desde el microprocesador 117 (Figura 2) . La señal PN para cada bifurcación de demodulación es generada por un LSG de bifurcación respectiva y aparece en la pluralidad de líneas 552. En el bloque 648 (Figura 6) las señales de PN son entonces utilizadas por las respectivas bifurcaciones para decodificar los mensajes de radiolocalización y generalmente demodulan datos comenzando en el tiempo 508. El método termina en el bloque 650 (Figura 6) cuando se decodifica el mensaje de radiolocalización. Una modalidad alternativa se muestra también en la Figura 6 con una secuencia diferentes de etapas que ocurren después del bloque 636. Durante la duración de tiempo 512 (Figura 4) la unidad 146 de temporización de sistema se activa en el bloque 652, y la unidad 140 de temporización de bifurcación y al menos una bifurcación de demodulación se activan en el bloque 654. La unidad 140 de temporización de bifurcación y por lo menos una bifurcación de demodulación se sincronizan con la unidad 142 de temporización de buscador y con el receptor buscador 114, respectivamente, en el bloque 656. La por lo menos una bifurcación de demodulación varía rápidamente con un temporizador de PN de la por lo menos una señal piloto en el bloque 658. El LSG 536 de bifurcación y el contador de PNR de bifurcación varían rápidamente para coincidir con la fase del rayo seleccionado, y el contador 540 de posición de bifurcación se aumenta para seguir el balanceo. En el bloque 646 (Figura 6), la unidad 146 de temporización de sistema se sincroniza entonces con la por lo menos una bifurcación de demodulación. Otras modalidades para activar y sincronizar la unidad de temporización de sistema y las bifurcaciones de demodulación después de adquirir la temporización de secuencia de PN de una señal piloto, será evidente para aquellos experimentados en la técnica . En otra modalidad alternativa, el receptor buscador 114 no incluye la memoria intermedia 230 de muestra de receptor y el generador 372 de PN de alta velocidad. El receptor buscador todavía se capacita primero, y las señales de reloj para la unidad de temporización de sistema y una bifurcación de demodulación después de la activación del receptor buscador, para ahorrar energía. Las etapas de activación de la unidad de temporización de sistema y de activación de por lo menos una bifurcación de demodulación pueden describirse de manera más general como de activarlas después de que un evento predeterminado ha ocurrido, el evento predeterminado ocurre después de activar al menos una parte del receptor buscador. El evento predeterminado puede comprender también la iniciación o terminación de cualquiera de las etapas efectuadas para adquirir la temporización de secuencia de PN de por lo menos una señal piloto. Como puede observarse a partir de lo anterior, la presente invención proporciona un método y un aparato para activar un receptor de radioteléfono de acceso múltiple de espectro escalonado. Las bifurcaciones de demodulación y la unidad de temporización del sistema se activan sólo después de que ocurre un evento predeterminado, proporcionando con esto ahorros importantes de energía. El proveer a la unidad de temporización de sistema con cierta información de estado, permite que la unidad de temporización de sistema se sincronice en un de chip predeterminado que es menor a un límite de lista de PN, permitiendo con esto que el módem receptor decodifique la información más rápidamente; esto proporciona un ahorro de energía adicional. Estos ahorros de energía proporcionan un tiempo para hablar más prolongado o permite el uso de una batería más pequeña. Además, la operación de balanceo puede efectuar ya sea en el receptor buscador o en la bifurcación de demodulación, proporcionando con esto flexibilidad en el diseño. La descripción anterior de las modalidades preferidas se proporciona para permitir que cualquier persona experimentada en la técnica utilice el método o para que fabrique el aparato para activar un receptor de radioteléfono de espectro escalonado. Diversas modificaciones para estas modalidades serán fácilmente evidentes para aquellos con pericia en la técnica, y los principios genéricos definidos aquí pueden aplicarse a otras modalidades sin el uso de la facultad inventiva. Por ejemplo, el límite de chip predeterminado para efectuar un SLAM puede definirse para que ocurra en un límite de chip 512 diferente. El método descrito para la activación en el modo de radiolocalización ranurada en paquetes puede adaptarse y aplicarse a un radioteléfono que se activa en un modo de adquisición. Así, cuando el radioteléfono se enciende por primera vez, la circuitería de receptor buscador puede activarse primero de manera que una señal piloto adecuada pueda detectarse y adquirirse. Esto puede incluir buscar un espacio de secuencia de PN más grande, y tal vez aún prácticamente todo el espacio de secuencia de PN . Similar a lo anterior, la bifurcación de demodulación y la unidad de temporización de sistema se activan sólo después de que ocurre un evento predeterminado, el evento predeterminado ocurre a una cantidad de tiempo predeterminada después de la activación del receptor buscador. Además, las modalidades preferidas han sido descritas en conjunto con el sistema de teléfono celular CDMA IS-95. Las modalidades preferidas pueden aplicarse de igual manera a otros tipos de sistemas de teléfono celular de espectro escalonado, tales como los sistemas CDMA de portador múltiple y los sistemas CDMA de banda ancha de la tercera generación .

Claims (20)

  1. NOVEDAD DE LA INVENCIÓN Habiendo descrito el presente invento, se considera como una novedad y, por lo tanto, se reclama como propiedad lo contenido en las siguientes REIVINDICACIONES : 1. Un aparato para operar un radioteléfono de acceso múltiple por división de código (CDMA) en un modo de radiolocalización ranurada en paquetes, el aparato se caracteriza por: un receptor buscador activado periódicamente para encontrar una señal piloto de adecuada potencia de señal, el receptor buscador adquiere un temporizador de secuencia de ruido seudoaleatorio de la señal piloto después de cada activación periódica del receptor buscador; por lo menos una bifurcación de demodulación acoplada al receptor buscador; y circuitería control para activar periódicamente la por lo menos una bifurcación de demodulación después de cada activación periódica del receptor buscador y para dirigir la por lo menos una bifurcación de demodulación para sincronizarse respecto al receptor buscador después de cada adquisición periódica del temporizador de secuencia de PN.
  2. 2. El aparato según la reivindicación 1, caracterizado además por una unidad de temporización de sistema acoplada a por lo menos una bifurcación de demodulación, la circuitería de control activa periódicamente la unidad de temporización de sistema prácticamente después de cada activación periódica del receptor buscador, la circuitería de control dirige la unidad de temporización de sistema para sincronizarse con respecto a la temporización de secuencia de PN de la señal piloto después de cada sincronización periódica de por lo menos una bifurcación de demodulación.
  3. 3. El aparato según la reivindicación 2 caracterizado además por la circuitería de control que comprende un microprocesador.
  4. 4. El aparato según la reivindicación 2, en donde la unidad de temporización de sistema que se sincroniza respecto a la temporización de secuencia de PN de la señal piloto, se caracteriza por recibir información de estado de PN desde la por lo menos una bifurcación de demodulación.
  5. 5. El aparato según la reivindicación 2, caracterizado además porque la unidad de temporización de sistema se sincroniza en un límite de chip de PN predeterminado que ocurre con más frecuencia que un límite de lista de P .
  6. 6. El aparato según la reivindicación 1, caracterizado además por un generador de PN de tiempo real acoplado al receptor buscador.
  7. 7. El aparato según la reivindicación 6, caracterizado además por: una memoria intermedia de muestra de receptor acoplada al receptor buscador, la memoria intermedia de muestra de receptor sirve para almacenar muestras de señales piloto detectadas; y un generador de PN de alta velocidad para buscar las muestras almacenadas para una señal piloto y para temporizar el PN de la señal piloto asociada que produce una energía de correlación por encima de un umbral predeterminado.
  8. 8. Un método para activar un radioteléfono de acceso múltiple por división de código (CDMA) que opera en un modo de radiolocalización ranurado de un sistema de teléfono celular, el método se caracteriza por : activar un receptor buscador; adquirir, con el receptor buscador, una temporización de secuencia de ruido seudoaleatorio (PN) de una secuencia de PN asociada con una señal piloto; y activar por lo menos una bifurcación de demodulación después de activar el receptor buscador.
  9. 9. El método según la reivindicación 8, caracterizado además por la activación de la por lo menos una bifurcación de demodulación después de adquirir la temporización de secuencia PN de la señal piloto .
  10. 10. El método según la reivindicación 9, caracterizado además por: balancear una temporización PN del receptor buscador con la temporización de secuencia PN de la señal piloto; y sincronizar la por lo menos una bifurcación de demodulación con la temporización PN del receptor buscador después de balancear la temporización PN del receptor buscador.
  11. 11. El método según la reivindicación 10, en donde la sincronización de la por lo menos una bifurcación de demodulación se caracteriza además por la carga paralela de información de estado PN desde el receptor buscador hacia la por lo menos una bifurcación de demodulación.
  12. 12. El método según la reivindicación 10, caracterizada además por: activar una unidad de temporización de sistema después de la activación del receptor buscador; y sincronizar la unidad de temporización de sistema con la por lo menos una bifurcación de demodulación después de balancear la temporización PN del receptor buscador.
  13. 13. El método según la reivindicación 12, en donde la sincronización de la unidad de temporización de sistema se caracteriza además porque ocurre en un límite de chip PN predeterminado dentro de la secuencia PN de la señal piloto, el límite de chip PN predeterminado es menor a una longitud completa de la secuencia PN de la señal piloto.
  14. 14. El método según la reivindicación 9, que comprende además sincronizar la por lo menos una bifurcación de demodulación con el receptor buscador después de activar la por lo menos una bifurcación de demodulación .
  15. 15. El método según la reivindicación 9, caracterizado además por la sincronización de la por lo menos una bifurcación de demodulación con el receptor buscador después de adquirir la temporización de secuencia PN de la secuencia PN asociada con la señal piloto.
  16. 16. El método según la reivindicación 15 caracterizado además por el balanceo de la por lo menos una bifurcación de demodulación con la temporización de secuencia PN de la secuencia PN asociada con la señal piloto.
  17. 17. El método según la reivindicación 16, caracterizado además por: activar una unidad de temporización de sistema después de la activación del receptor buscador; y sincronizar la unidad de temporización de sistema con la temporización de secuencia de PN de la secuencia PN asociada con la señal piloto después de balancear la por lo menos una bifurcación de demodulación .
  18. 18. El método según la reivindicación 17, en donde la sincronización de la unidad de temporización de sistema se caracteriza además por cargar información de estado representativa de la temporización de secuencia PN en la unidad de temporización de sistema.
  19. 19. El método según la reivindicación 9, en donde la adquisición de la temporización de secuencia PN con el receptor buscador se caracteriza por: almacenar muestras de una pluralidad de señales piloto detectadas en una primera velocidad; y buscar en una segunda velocidad, las muestras almacenadas para encontrar la temporización de secuencia PN de la señal piloto que produce una energía de correlación por encima de un umbral predeterminado, la segunda velocidad es superior a la primera velocidad.
  20. 20. Un método para activar un radioteléfono durante la operación en modo de radiolocalización ranurada en paquetes, el radioteléfono puede operarse en un sistema de radioteléfono de acceso múltiple por división de código, el método se caracteriza por: activar un receptor buscador; detectar una señal piloto que produce una energía de correlación por encima de un umbral predeterminado; adquirir una temporización de secuencia PN de la señal piloto con el receptor buscador; activar una unidad de temporización de sistema después de adquirir la temporización de secuencia PN de la señal piloto; activar por lo menos una bifurcación de demodulación después de adquirir la temporización de secuencia PN de la señal piloto; sincronizar la por lo menos una bifurcación de demodulación con la temporización de secuencia PN de la señal piloto después de adquirir la temporización de secuencia PN; y sincronizar la unidad de temporización de sistema con la temporización de secuencia PN de la señal piloto después de sincronizar la por lo menos una bifurcación de demodulación.
MXPA/A/2000/004922A 1999-05-19 2000-05-19 Metodo y aparato para activar un receptor de radiotelefono de espectro escalonado MXPA00004922A (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09314819 1999-05-19

Publications (1)

Publication Number Publication Date
MXPA00004922A true MXPA00004922A (es) 2002-07-25

Family

ID=

Similar Documents

Publication Publication Date Title
US7085246B1 (en) Method and apparatus for acquisition of a spread-spectrum signal
US6175561B1 (en) Method and apparatus for acquiring a pilot signal in a CDMA receiver
US8331330B2 (en) Steps one and three W-CDMA and multi-mode searching
US7031271B1 (en) Method of and apparatus for activating a spread-spectrum radiotelephone
CA2223116A1 (en) Cdma chip synchronization circuit
KR100941162B1 (ko) 페이지 감시 방법 및 장치
KR100584337B1 (ko) 이동통신 시스템에서 셀 탐색 및 다중경로 탐색 장치 및방법
CN101103547A (zh) 使用执行扰码确定的瑞克搜索器的小区搜索
US6724738B1 (en) Method and apparatus for acquiring a pilot signal in a CDMA receiver
MXPA00004922A (es) Metodo y aparato para activar un receptor de radiotelefono de espectro escalonado
CA2335742A1 (en) Method and apparatus for storing and accessing different chip sequences
GB2364487A (en) Pilot signal acquisition in a spread spectrum communication system such as a cdma cellular telephone system
JP2003060529A (ja) 同期追跡回路
KR100268360B1 (ko) 코드분할다중접속 고정수신 시스템의 초기동기 방법 및 그 장치
KR20000052234A (ko) 고성능 신호 검색 장치 및 방법
JPH11163767A (ja) Cdma通信システム
JPH1198112A (ja) 相関演算器