MXPA00001389A - Fijadores seleccionables para un voltaje de conformacion en s de una representacion de video - Google Patents

Fijadores seleccionables para un voltaje de conformacion en s de una representacion de video

Info

Publication number
MXPA00001389A
MXPA00001389A MXPA/A/2000/001389A MXPA00001389A MXPA00001389A MX PA00001389 A MXPA00001389 A MX PA00001389A MX PA00001389 A MXPA00001389 A MX PA00001389A MX PA00001389 A MXPA00001389 A MX PA00001389A
Authority
MX
Mexico
Prior art keywords
horizontal
horizontal deflection
frequency
voltage
capacitor
Prior art date
Application number
MXPA/A/2000/001389A
Other languages
English (en)
Inventor
Truskalo Walter
Original Assignee
Thomson Licensing Sa
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing Sa filed Critical Thomson Licensing Sa
Publication of MXPA00001389A publication Critical patent/MXPA00001389A/es

Links

Abstract

En una etapa de salida de circuito de deflexión horizontal de un monitor de representación de video capaz de operar a velocidades de exploración múltiples, un capacitor S (CS2) dado seleccionado de un banco de capacitores S, proporciona una corrección S a una escala de frecuencias correspondientes. Una pinza de resistor-capacitor-diodo (DD2, RD2, CD2) seleccionada de un banco de pinzas (DD2, RD2, CD2, DD1, RD1, CD1) estáacoplada al capacitor S seleccionado para reducir la oscilación ocasionando un amortiguamiento crítico. La pinza de resistor-capacitor- diodo seleccionada en circuito puede ser seleccionada de acuerdo con la frecuencia de deflexión horizontal seleccionada.

Description

PINZAS SELECC1ONABLES PARA UN VOLTAJE DE CONFORMACIÓN EN S DE UNA REPRESENTACIÓN DE VÍDEO ANTECEDENTES La invención se refiere a una disposición de fijación dinámica de un circuito de deflexión. Un receptor de televisión, computadora o monitor pueden tener la capacidad de representar selectivamente información de imagen en el mismo tubo de rayos catódicos de color (CTR) utilizando una corriente de deflexión a diferentes frecuencias de exploración horizontal. Típicamente, un capacitor S está acoplado a un devanado de deflexión horizontal de una etapa de salida de circuito de deflexión horizontal para corregir un error de llegada de haz de luz relacionado con deflexión denominado como corrección S. Una señal de sincronización de velocidad horizontal que controla el circuito de deflexión horizontal puede ser sometido a un cambio abrupto de fase en un período horizontal que ocurre, durante el intervalo de supresión vertical. Dicho cambio abrupto de fase puede ser, por ejemplo, deliberadamente introducido para impedir la grabación no autorizada de vídeo de la señal de vídeo. Consecuentemente, la energía almacenada en una inductancia acoplada al voltaje de suministro de la etapa de salida de circuito de deflexión horizontal puede incrementarse temporalmente. La energía almacenada incrementada subsecuentemente es disipada. Sin embargo, desventajosamente, el regreso a la operación de estado estable puede estar acompañado con la oscilación en corrientes y voltajes producido en la etapa de salida de circuito de deflexión horizontal. Una pinza de resistor-capacitor-diodo (RCD) acoplada a través de la capacitancia S ha sido utilizada para reducir dicha oscilación forzando a la etapa de salida de circuito de deflexión horizontal a operar cerca del amortiguamiento crítico. Cuando se despliega o representa la información de imagen de una señal de televisión definida de acuerdo con un estándar de difusión, puede ser más económico utilizar una corriente de deflexión horizontal a una velocidad de aproximadamente 16 KHz, denominada como la velocidad 1fH. Mientras que, cuando se despliega la información de imagen de una señal de televisión de alta definición o una señal de datos de monitor de representación, la velocidad de la corriente de deflexión horizontal puede ser igual a o mayor que 32 KHz, denominada como 2nfH. El valor de n es igual a o mayor que 1.
En una etapa de salida de circuito de deflexión horizontal de un monitor de representación de vídeo capaz de operar a velocidades de exploración múltiples, se sabe variar el número de capacitores S en circuito utilizando capacitores S conmutados. La selección de los capacitores S se hace vía conmutadores seleccionables, de acuerdo con la frecuencia de deflexión horizontal seleccionada. En un receptor-monitor de TV, el cual opera a las diferentes frecuencias de exploración horizontal, una pinza de RCD individual no puede ser capaz de proveer el amortiguamiento requerido para toda la escala de frecuencias de exploración horizontal. Puede ser deseable proporcionar el amortiguamiento requerido para toda la escala de frecuencia. Para llevar a cabo un aspecto de la invención, el número de pinzas RCD en circuito varía utilizando pinzas RCD. La selección de las pinzas RCD se hace a través de un conmutador seleccionable, de acuerdo con la frecuencia de deflexión horizontal seleccionada.
COMPENDIO DE LA INVENCIÓN Un aparato de deflexión de representación de vídeo que opera a frecuencias horizontales de exploración múltiples, que modaliza un aspecto de la invención, incluye una fuente de una señal de entrada a una frecuencia relacionada con una frecuencia de deflexión horizontal seleccionada. Un primer conmutador, sensible a la primera señal de entrada y acoplado a un devanado de deflexión horizontal y a una capacitancia de retroceso, es utilizado para generar una corriente de deflexión horizontal en el devanado de deflexión horizontal a la frecuencia de deflexión horizontal seleccionada. El devanado de deflexión horizontal está acoplado a una capacitancia de conformación en S para generar un voltaje de conformación en S que proporciona la corrección de distorsión de linealidad horizontal. Un par de circuitos de pinza o fijadores de nivel se puede seleccionar de acuerdo con la frecuencia de deflexión horizontal seleccionada para fijar el voltaje de conformación en S, durante una porción de un período horizontal. Un segundo conmutador es sensible a la señal de entrada y está acoplado a uno de los circuitos de pinza para seleccionar el circuito de pinza o fijador de nivel, cuando la frecuencia de deflexión horizontal seleccionada está dentro de una primera etapa, y para des-seleccionar el circuito de pinza, cuando la frecuencia de deflexión horizontal seleccionada está dentro de una segunda escala. En el dibujo: La única Figura ilustra una pinza, que modaliza un aspecto de la invención, acoplada a través de un capacitor S conmutado de una etapa de salida de circuito de deflexión horizontal.
DESCRIPCIÓN DETALLADA La única Figura ilustra una etapa de salida de circuito de deflexión horizontal 101 de un receptor de televisión que tiene la capacidad de frecuencia de exploración múltiple. La etapa 101 es energizada a través de un suministro de energía regulada 100 que genera un voltaje de suministro B + . Una etapa de excitadora 103 es sensible a una señal de entrada 107a a la frecuencia de exploración horizontal seleccionada nfH. La etapa excitadora 103 genera una señal de control de impulsión 103a para controlar la operación de conmutación en un transistor de conmutación 104 de la etapa de salida 101. A manera de ejemplo, un valor de n = 1 puede representar la frecuencia horizontal de una señal de televisión de acuerdo con un estándar dado tal como un estándar de difusión. El colector del transistor 104 está acoplado a una terminal TOA de un devanado primario T0W1 de un transformador de barrido horizontal TO. El colector del transistor 104 también está acoplado a un capacitor de retroceso 105. El colector del transistor 104 está además acoplado a un devanado de deflexión horizontal LY para formar un circuito resonante de retroceso. El colector del transistor 104 también está acoplado a un diodo amortiguador 108. El devanado LY está acoplado en serie con un inductor de linealidad LIN y una traza no conmutada o capacitor S CS1. El capacitor CS1 está acoplado entre una terminal 25 y un potencial de referencia, o a tierra GND, de manera que la terminal 25 está interpuesta entre el inductor LIN y el capacitor S CS1. La etapa de salida 101 es capaz de producir una corriente de deflexión iy. La corriente de deflexión iy substancialmente tiene la misma amplitud predeterminada para cualquier frecuencia de exploración horizontal seleccionada de la señal 103a a partir de una escala de 2fH a 2.4fH y para una frecuencia horizontal seleccionada de 1fH. La frecuencia horizontal de 1fH está a, por ejemplo, aproximadamente de 16 KHz el control de la amplitud de la corriente de deflexión iy se logra incrementando automáticamente el voltaje B + cuando la frecuencia horizontal se incrementa, y viceversa, con el fin de mantener constante la amplitud de la corriente de deflexión iy. El voltaje B+ se controla a través de un suministro de energía regulada convencional 100 que opera en una configuración de lazo cerrado a través de un devanado de reahmentación T0W2 del transformador T0.
La magnitud del voltaje B+ es regulada, de acuerdo con una señal de pulso de retroceso de realimentación FB que tiene una magnitud que es indicativa de la amplitud de la corriente iy. Una señal de parábola de velocidad vertical, E-W, es generada en una forma convencional, no mostrada. La señal E-W está convencionalmente acoplada al suministro de energía 100 para producir un componente de parábola de velocidad vertical de voltaje B+ para proveer la corrección de distorsión de Este-Oeste. Un circuito de conmutación 60 se utiliza para corregir un error de aterrizaje de haz tal como linealidad. El circuito 60 selectivamente acopla ninguno, sólo uno o ambos capacitores S traza y un capacitor CS2 traza y un capacitor CS3 traza en paralelo con el capacitor CS1 traza no conmutado. El acoplamiento selectivo se determina como una función de la escala de frecuencias a partir de las cuales se selecciona la frecuencia de exploración horizontal. En el circuito de conmutación 60, el capacitor CS2 está acoplado entre la terminal 25 y un electrodo de drenaje de un conmutador de transistor de efecto de campo (FET) Q2. Un electrodo de fuente del transistor Q2 está acoplado a tierra GND. Un resistor de protección R2 que evita el voltaje excesivo a través del transistor Q2 está acoplado a través del transistor Q2. Una señal de control 60a se genera en un convertidor digital a analógico (D/A) 201. La señal de control 60a está acoplada a través de un divisor de voltaje que incluye un resistor R7 y un resistor R6 a un electrodo de base de un transistor de determinación de umbral Q3. Una terminal intermedia 60c dispuesta entre un resistor R3 y un resistor R5, formando un divisor de voltaje de parada, está acoplada al colector del transistor Q3 y, a través de un resistor de protección R4 hacia un electrodo de compuerta del transistor Q2. Cuando la señal de control 60a es suficientemente grande para encender el transistor Q3, el voltaje de compuerta del transistor Q2 es de cero y el transistor Q2 se apaga. Por otro lado, cuando la señal de control 60a no es suficientemente grande para encender el transistor Q3, el voltaje de compuerta del transistor Q2 es parado por el voltaje producido por los resistores R3 y R5 y el transistor Q2 en encendido.
La señal 60a es acoplada vía una disposición de determinación de umbral de un diodo Zener Z1 acoplado en serie con el resistor R6' para desarrollar la señal de control de conmutador 60b en una terminal 61b. La señal 60b se desarrolla entre el diodo Z1 y el resistor R6'. La señal 60b es acoplada a la base del transistor Q3' vía un resistor de base R7'. En el circuito de conmutación 60, el capacitor CS3 está acoplado entre la terminal 25 y un electrodo de drenaje de un conmutador de FET Q2'. El conmutador de FET Q2' es controlado por una señal de control 60b en una forma similar a la que el conmutador de FET Q2' es controlado por la señal de control 60a. De esta manera, los resistores R3', R4' y R5' y el transistor Q3' están acoplados entre sí y realizan funciones similares como los resistores R3, R4 y R5 y el transistor Q3, respectivamente. Cuando la frecuencia de la corriente de deflexión horizontal iy es de 1fH, la señal 60a está a un nivel mínimo de cero voltios, de manera que el voltaje de base del transistor Q3 no excede al voltaje de tensión directa del transistor Q3. Consecuentemente, ambos transistores Q3 y Q3' son apagados y los transistores Q2 y Q2'son encendidos. El resultado es que ambos capacitores CS2 y CS3 son capacitores S en circuito que están acoplados en paralelo con el capacitor S CS1 no conmutado y establecen un valor máximo de capacitancia S. Cuando la frecuencia de la corriente de deflexión horizontal iy es igual a o mayor que 2fH y menor que 2.14f H , la señal 60a está a un nivel intermedio de 5V, de manera que el voltaje de base del transistor Q3 excede el voltaje de tensión directa del transistor Q3. Sin embargo, el nivel de la señal 60a no excede al voltaje de ruptura del diodo Zener Z1. Consecuentemente, el transistor Q3 es encendido, el transistor Q3' es apagado, el transistor Q2 es apagado y el transistor Q2' es encendido. El resultado es que el capacitor S CS2 es desacoplado del capacitor S no conmutado CS1 y el capacitor S CS3 es acoplado al capacitor S CS1 para establecer un valor de capacitancia S intermedio. Cuando la frecuencia de la corriente de deflexión horizontal iy es igual a o mayor que 2.14fH, la señal 60a está a un nivel máximo de 10V de manera que el voltaje de base del transistor Q3 excede al voltaje de tensión directa del transistor Q3. También, el nivel de la señal 60a excede el voltaje de ruptura del diodo Zener Z1 por una cantidad suficiente para producir un voltaje de base del transistor Q3' que excede el voltaje de tensión directa Q3'. Consecuentemente, los transistores Q3 y Q3' son encendidos y los transistores Q2 y Q2' son apagados. El resultado en que los capacitores S CS2 y CS3 son desacoplados del capacitor S CS1 no conmutado y establece un valor mínimo de capacitancia S. Un circuito de control 61 incluye un microprocesador 208 que es sensible a una señal de datos 209a generada en un convertidor de señal de frecuencia a datos 209. La señal 209a tiene un valor numérico que es indicativo de la frecuencia de una señal de sincronización HORZ-SYNC o corriente de deflexión iy. El convertidor 209 incluye, por ejemplo, un contador que cuenta el número de pulsos de reloj, durante un período dado de la señal HORZ-SYNC y genera una señal de palabra 209a de acuerdo con el número de pulsos de reloj que ocurren en el período dado. El microprocesador 208 genera una señal de datos de control 20,8a que está acoplado a una entrada del convertidor D/A 201. El valor de la señal 208a se determina de acuerdo con la velocidad horizontal de la señal HORZ-SYNC. El convertidor D/A 201 genera, de acuerdo con la señal de datos 208a, una señal de control análoga 60a en una terminal individual 61a. La señal 60a está a un nivel que se determina por la señal 208a, de acuerdo con la frecuencia de la señal HORZ-SYNC. Alternativamente, el valor de la señal 208a puede ser determinado por una señal 209b que es provista por un teclado, no mostrado. Un circuito de pinza o fijador de nivel, no conmutado, 300 incluye un capacitor CD1 acoplado en serie con una disposición en paralelo de un diodo de rectificación DD1 y un resistor de amortiguamiento RD1. El circuito de pinza 300 está acoplado entre la terminal 25 del capacitor CS1 y a tierra o a través del capacitor S CS1. El circuito de pinza 300 es una pinza en circuito a cada frecuencia de exploración horizontal de la señal 103a seleccionada de la escala de 1fH a 2.4fH. El diodo DD1 del circuito de pinza 300 rectifica picos del componente de voltaje de velocidad horizontal en la terminal 25 del capacitor S CS1. La rectificación ocurre principalmente cuando la exploración vertical está aproximadamente en el tercero superior de la pantalla de representación. Los valores de componente R-C del circuito de pinza 300 se seleccionan para proporcionar un amortiguamiento optimizado, cuando la frecuencia de la corriente de deflexión horizontal iy es igual a o mayor que 2fH. Cuando la frecuencia de operación está a una frecuencia inferior, 1fH, el voltaje de suministro de deflexión horizontal B+ es reducido de un nivel más alto cerca de 140V. Por lo tanto, la rectificación provista por el diodo DD1 del circuito de pinza 300 hace un voltaje más bajo. El resultado es que la energía disipada en el resistor RD1 cae a aproximadamente un 25% de aquella en 2fH. Consecuente y desventajosamente, a la frecuencia más baja, 1fH, el circuito 300 puede no proporcionar un amortiguamiento suficiente para evitar oscilaciones. Ventajosamente, un circuito de pinza conmutado 303 está acoplado a la terminal 25 e incluye un capacitor CD2 acoplado en serie con una disposición en paralelo de un diodo de rectificación DD2 y un resistor de amortiguamiento RD2. Una terminal CD2a del capacitor CD2 que está lejos de la terminal 25 está acoplada al voltaje de suministro B+ a través de un contacto de relé RA de un relé 302. La bobina LR del relé 302 está acoplada entre un voltaje de suministro de 15V y la terminal colectora de un transistor de control de relé Q4. La terminal de base del transistor Q4 está acoplada a la terminal 61a. Cuando la frecuencia horizontal es igual a o mayor que 2fH, la señal 60a en la terminal 61a está al nivel más alto ocasionando que la bobina LR del relé 302 sea energizada a través del transistor Q4. Esto da como resultado el desacoplamiento del contacto RA del contacto RB. Por otro lado, cuando la frecuencia horizontal es igual a 1fH, la señal 60a está al nivel más bajo y hace que el transistor Q4 se apague en una forma para acoplar el capacitor cd2 a la terminal en donde se desarrolla el voltaje B + . De esta manera, el circuito de pinza 303 y el capacitor traza CS2 son elementos en circuito cuando la frecuencia de exploración horizontal seleccionada es de 1fH. Los valores del componente del circuito de pinza 303 se seleccionan para suplementar el amortiguamiento provisto por el circuito 300 proporcionando el amortiguamiento deseado, cuando la frecuencia de la corriente de deflexión horizontal iy es igual a 1fH-Ventajosamente, ambos circuitos de pinza 300 y el circuito 303 proporcionan conjuntamente el amortiguamiento requerido para eliminar la oscilación, cuando la frecuencia de la corriente de deflexión horizontal iy es igual a 1fH- Similar al capacitor CS2, el circuito de pinza 303 no tiene efecto a frecuencias mayores que 1fH. Una vez que el capacitor CD2 del circuito de pinza 302 ha sido acoplado a tierra como el capacitor CD1, podría haber diferenciado el componente de voltaje parabólico de corrección de efecto de cojín E-W desarrollado en la terminal 24 de los capacitores de conformación en S en circuito. Esto es así porque el voltaje de suministro B+ que determina el voltaje en la terminal 25 varía en una forma parabólica de velocidad vertical. Dicha diferenciación pudo haber dado como resultado un componente de corriente de diente de sierra indeseable que varía a la velocidad vertical en la corriente iy del devanado horizontal Ly. Desventajosamente, el componente de corriente de diente de sierra indeseable pudo haber causado que los lados de la trama se inclinen. Ventajosamente, en contraste al capacitor de pinza CD1, la terminal CD2a del capacitor de pinza CD2 que está lejos de la terminal 25 está acoplado DC al voltaje de suministro B+ vía los contactos de relé RB y RA, en lugar de a tierra. Cada terminal del capacitor CD2 desarrolla la misma amplitud y fase del componente de parábola de velocidad vertical del voltaje B + . Consecuentemente, la diferencia de voltaje desarrollado entre las terminales del capacitor de pinza CD2 excluye cualquier diferencia de voltaje de parábola de velocidad vertical. De esta manera, los picos rectificados del voltaje en el capacitor S CS2, por ejemplo, y la modulación del voltaje de suministro B+ son aproximadamente iguales en magnitud. Por lo tanto, las variaciones de velocidad vertical en el voltaje de suministro B, ventajosamente, no tienen efecto en la función de amortiguamiento. El grado de amortiguamiento requerido es mayor cuando la frecuencia de la corriente de deflexión horizontal ¡y es igual a 1fH, que cuando la frecuencia de la corriente de deflexión horizontal iy es mayor. Por lo tanto, el acoplamiento del capacitor de acoplamiento CD1 al voltaje B+ no es tan importante como en el caso del capacitor CD2.

Claims (4)

REIVINDICACIONES
1.- Un aparato de deflexión de representación de vídeo que opera a frecuencias horizontales de exploración múltiples, que comprende: una fuente de una señal de entrada (107a) a una frecuencia relacionada con una frecuencia de deflexión horizontal seleccionada (horizontal); un primer conmutador (104), sensible a la señal de entrada (107a) y acoplado a un devanado de deflexión horizontal (LY) y a una capacitancia de retroceso (105), para generar una corriente de deflexión horizontal en dicho devanado de deflexión horizontal a la frecuencia de deflexión horizontal seleccionada, dicho devanado de deflexión horizontal estando acoplado a una capacitancia de conformación en S (CS1, CS2, CS3) para generar un voltaje de conformación en S (voltaje a una terminal 25) que proporciona una corrección de distorsión de linealidad horizontal; en donde: un primer circuito de pinza seleccionable (DD2, CD2) de acuerdo con la frecuencia de deflexión horizontal seleccionada para fijar dicho voltaje de conformación en S, durante una porción de un período horizontal; y un segundo conmutador (302) sensible a la señal de entrada y acoplado al primer circuito de pinza para seleccionar el primer circuito de pinza, cuando la frecuencia de deflexión horizontal seleccionada está dentro de una primera escala (__fr,), y para des- seleccionar el primer circuito de pinza, cuando la frecuencia de deflexión horizontal seleccionada está dentro de una segunda escala (>fH).
2.- Un aparato de deflexión de representación visual de acuerdo con la reivindicación 1, en donde la capacitancia de conformación en S (CS1, CS2, CS3) comprende una pluralidad de capacitores de conformación en S (CS1, CS2, CS3) para seleccionar uno de los capacitores de conformación en S (CS2), cuando la frecuencia de deflexión horizontal está dentro de una de las primera y segunda escalas (fH), y para des-seleccionar dicho capacitor de conformación en S, cuando la frecuencia de deflexión horizontal seleccionada está dentro de la otra de las primera y segunda frecuencias (>2fH).
3.- Un aparato de deflexión de representación de vídeo, en donde el segundo circuito de pinza (DD1, CD1) fija dicho voltaje de conformación en S (en la terminal 25) durante una porción de dicho período horizontal.
4.- Un aparato de deflexión de representación de vídeo de acuerdo con la reivindicación 3, en donde el segundo circuito de pinza (DD1, DD2) fija ambos, cuando la frecuencia de deflexión horizontal seleccionada está dentro de la primera escala ( t?), y cuando la frecuencia de deflexión horizontal seleccionada está dentro de la segunda escala (>ÍH)-
MXPA/A/2000/001389A 1999-02-08 2000-02-08 Fijadores seleccionables para un voltaje de conformacion en s de una representacion de video MXPA00001389A (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09246281 1999-02-08

Publications (1)

Publication Number Publication Date
MXPA00001389A true MXPA00001389A (es) 2002-07-25

Family

ID=

Similar Documents

Publication Publication Date Title
US4679091A (en) Multiple scanning type television receiver
US4588929A (en) Power supply and deflection circuit providing multiple scan rates
EP0199542A2 (en) Multiple scanning type television receivers
CA2040253C (en) High voltage stabilization circuit for video display apparatus
US4536684A (en) Multiple scan rate deflection circuit incorporating scan compensation
CA1101117A (en) Inrush current start-up circuit for a television receiver including a start-up decoupling circuit
JP2845879B2 (ja) ビデオ装置
US4525739A (en) Television receiver power supply regulation responding to beam current changes
KR100688133B1 (ko) 동적 초점 전압 진폭 제어기
EP1026882B1 (en) Selectable clampers for an S-shaping voltage of a video display
US5043638A (en) Dynamic focus adjusting voltage generating circuit
MXPA00001389A (es) Fijadores seleccionables para un voltaje de conformacion en s de una representacion de video
EP1142304B1 (en) Dynamic damping clamper arrangement associated with s-shaping capacitor
KR100734835B1 (ko) 스위치 제어 신호 발생기
EP0530809B2 (en) Deflection current generating circuits
EP0334658B1 (en) Power supply
MXPA01006994A (es) Arreglo de fijador de amortiguamento dinamico asociado con un capacitor con forma de s
MXPA99007298A (es) Generador de señal de control de interruptor
JP2000295492A (ja) ダイナミックフォーカス回路