MX2009001601A - Sistema de difusion digital y metodo para procesar datos. - Google Patents

Sistema de difusion digital y metodo para procesar datos.

Info

Publication number
MX2009001601A
MX2009001601A MX2009001601A MX2009001601A MX2009001601A MX 2009001601 A MX2009001601 A MX 2009001601A MX 2009001601 A MX2009001601 A MX 2009001601A MX 2009001601 A MX2009001601 A MX 2009001601A MX 2009001601 A MX2009001601 A MX 2009001601A
Authority
MX
Mexico
Prior art keywords
data
region
frame
group
coding
Prior art date
Application number
MX2009001601A
Other languages
English (en)
Inventor
In Hwan Choi
Kook Yeon Kwak
Hyoung Gon Lee
Sung Ryong Hong
Byoung Gill Kim
Jae Hyung Kim
Jong Moon Kim
Jin Woo Kim
Won Gyu Song
Original Assignee
Lg Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lg Electronics Inc filed Critical Lg Electronics Inc
Publication of MX2009001601A publication Critical patent/MX2009001601A/es

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/033Theoretical methods to calculate these checking codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/235Processing of additional data, e.g. scrambling of additional data or processing content descriptors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/236Assembling of a multiplex stream, e.g. transport stream, by combining a video stream with other content or additional data, e.g. inserting a URL [Uniform Resource Locator] into a video stream, multiplexing software data into a video stream; Remultiplexing of multiplex streams; Insertion of stuffing bits into the multiplex stream, e.g. to obtain a constant bit-rate; Assembling of a packetised elementary stream
    • H04N21/23614Multiplexing of additional data and video streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2383Channel coding or modulation of digital bit-stream, e.g. QPSK modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • H04N21/4348Demultiplexing of additional data and video streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Se describe un sistema de transmisión/recepción de difusión digital y un método para procesar datos. Más específicamente, la presente invención lleva a cabo por lo menos cualquiera de un proceso de codificación de corrección de error y un proceso de codificación de detección de error en los datos incrementados y transmite los datos incrementados codificados. Consecuentemente, la presente invención puede proveer fuerza a los datos incrementados y transmite los datos incrementados codificados. Consecuentemente, la presente invención puede proveer fuerza a los datos incrementados, permitiendo así que los datos incrementados responden adecuadamente y fuertemente contra el cambio rápido y frecuente en los canales. La presente invención también genera un mapa de confiabilidad que corresponde a los datos incrementados recibidos y lleva a cabo proceso de decodificación de corrección de error en los datos incrementados recibidos con base en la información de confiabilidad del mapa de confiabilidad. Por lo que la presente invención puede incrementar la capacidad de la corrección de error en los datos incrementados recibidos. Consecuentemente, la presente invención es aún más efectiva para proveer fuerza cuando se aplica a receptores móviles y portátiles, que son propensos a un cambio frecuente en canal y que requieren fuerza contra ruido intenso.

Description

SISTEMA. DE DIFUSIÓN DIGITAL Y MÉTODO PARA PROCESAR DATOS CAMPO TÉCNICO La presente invención se refiere a un sistema de telecomunicación digital, y más particularmente, a un aparato y un método que se usan para transmitir y recibir programas de difusión digital.
ANTECEDENTES- . DE LA INVENCIÓN En la actualidad, la tecnología para procesar señales digitales se desarrolla ^,a un régimen vasto, y, mientras más grande es el número de la población que utiliza el Internet, se integran aparatos eléctricos digitales, computadoras y el Internet. Por lo tanto, con el fin de cumplir con los diferentes requerimientos de los usuarios, se necesita desarrollar un sistema que puede transmitir diversa información suplemental además de datos de video/audio a través de un canal de televisión digital. Algunos usuarios pueden suponer que la difusión de datos suplemental podría aplicarse usando una tarjeta de PC o dispositivo portátil que tiene una antena en la puerta sencilla conectada a la misma. Sin embargo, cuando se usan en el interior, la intensidad de las señales puede disminuir debido a un bloqueo ocasionado por las paredes o alteración ocasionada por el acercamiento o aproximación de objetos móviles. Consecuentemente, la calidad de las señales digitales recibidas puede deteriorarse debido a un efecto fantasma y ruido ocasionado por las ondas reflejadas. Sin embargo, a diferencia de los datos de video/audio generales, cuando se transmiten los datos suplementales, los datos que deberán transmitirse deberán tener una relación de error bajo. Más específicamente, en el caos de los datos de video/audio, se pueden ignorar los errores que no se perciben o reconocen mediante los ojos u oídos del usuario, debido a que no ocasionan ningún problema. Inversamente, en el caso de los datos suplementales (v.gr., archivo de ejecución del programa, información almacenada, etc.) un error aún en un solo bit puede ocasionar un serio problema. Por lo tanto, se requiere que se desarrolle un sistema altamente resistente a los efectos fantasma y ruido.
DESCRIPCIÓN DE LA INVENCIÓN PROBLEMA TÉCNICO Los datos suplementales generalmente se transmiten por un método de división de tiempo a través del mismo canal que los datos de video/audio. Sin embargo, con la llegada de transmisión digital, los sistemas que reciben la televisión digital que reciben únicamente datos de video/audio ya son distribuidos al mercado. Por lo tanto, los datos suplementales que se transmiten a través del mismo canal que los datos de video/audio no deberán influenciar los sistemas de recepción convencionales que son provistos en el mercado. En otras palabras, esto puede definirse como la compatibilidad del sistema de difusión y el sistema de difusión de datos suplementales deberá ser compatible con el sistema de difusión. En la presente, los datos suplementales también pueden denominarse como datos destacados. Además, en un ambiente pobre de canales, el desempeño de recepción del sistema receptor convencional puede deteriorarse. Más específicamente, la resistencia a cambios en los canales y ruido se requiere más altamente cuando se usan sistemas receptores portátiles y/o móviles.
SOLUCIÓN TÉCNICA Consecuentemente, la presente invención provee un sistema de difusión digital nuevo y un método para procesar datos que es adecuado para transmitir datos suplementales y que es altamente resistente al ruido. La presente invención también provee un sistema de transmisión/recepción de difusión digital y un método de proceso de datos que puede llevar a cabo la codificación adicional en datos mejorados y transmitir los datos mejorados procesados, mejorando así el desempeño del sistema de recepción .
Para lograr estos objetos y otras ventajas de acuerdo con el propósito de la invención, como se modaliza y describe ampliamente en la presente, un método de proceso de datos para un sistema de transmisión incluye agrupar el número de Kc de hileras configuradas de N número de bytes de datos incrementado que tiene información, creando asi un marco que tiene un tamaño de bits de Kc (columnas ) *N (hileras ) , en donde N es un número entero, que codifica principalmente el marco configurado, en segundo lugar que codifica el marco codificado principalmente, y multiplexando datos incrementados y datos principales dentro del marco codificado de manera secundaria y que transmiten los datos multiplexados . En otro aspecto de la presente invención, un método de proceso de datos de un sistema de transmisión incluye la agrupación de 187 hileras configuradas de número N de bytes de datos incrementados que tienen información, creando asi un marco que tiene un tamaño de 187 bytes (columnas) *N (hileras) , en donde N es un número entero, principalmente que codifica el marco de RS llevando a cabo secuencialmente la codificación de corrección de errores y codificación de detección de errores, codificando secundariamente el marco primariamente codificado que tiene codificación de detección de errores llevado a cabo en el mismo a un régimen de codificación de G/H, en donde H es mayor a G (G>H), dividiendo el marco de RS codificado secundariamente en bloques que tienen un tamaño igual e insertando datos incrementados en el mismo y los datos principales y transmisión de los datos multiplexados . En otro aspecto de la presente invención, un sistema de transmisión incluye un primer grupo de hileras de Kc de codificación, cada uno configurado del número N de bytes de datos incrementados que tienen información, creando asi un marco que tiene un tamaño de bytes de Kc (columnas) *N (hileras) , en donde N es un número entero y que lleva a cabo un proceso de codificación primaria en unidades de marco de RS, un segundo codificador que codifica el marco de RS codificado por el primer codificador a un régimen de codificación de G/H, en donde H es mayor a G (G<H) , un formateador de grupo dividiendo el marco de RS codificado secundariamente en bloques que tienen un tamaño igual, e insertado datos incrementados en regiones correspondientes dentro de un grupo de datos, el grupo de datos siendo dividido en una pluralidad de regiones jerárquicas dentro de cada bloque dividido y un multiplexor multiplexando el grupo de datos que tiene datos incrementados insertados en el mismo por el formateador de grupos y los datos principales y transmitiendo los datos multiplexados. En otro aspecto de la presente invención, en un método para recibir y ecualizar un grupo de datos que incluye por lo menos datos incrementados que tiene información incluida en los mismos, datos conocidas previamente definidos de acuerdo con un acuerdo entre un sistema de transmisión y un sistema de recepción y una señal de sincronización de campo, en donde el grupo de datos se divide en una pluralidad de regiones jerárquicas, un método de proceso de datos de un sistema de recepción de difusión digital incluye el uso de por lo menos uno de los datos conocidos y la señal de sincronización de campo de acuerdo con una característica de la región dividida correspondientemente, de manera que estima de manera diferente una respuesta de impulso de canales (CIR, por sus siglas en inglés) para cada región y aplicando la respuesta de impulso de canal estimado, de manera que comprende una distorsión de canal incluida en los datos de cada región. En un aspecto adicional de la presente invención, en un método para recibir un grupo de datos que incluye datos mejorados codificados de corrección de errores y codificado de detección de errores y decodificación de corrección de errores, el grupo de datos recibido, un método de proceso de datos de un sistema de recepción de difusión digital incluye la agrupación de por lo menos una pluralidad de grupos de datos, configurando así un marco de RS, detección de error que decodifica el marco de RS configurado, indicando así si existe o no un error en una marca de error respectiva que corresponde a cada hilera dentro del marco de RS, creando un mapa de conflabilidad indicando la información de conflabilidad que corresponde a cada byte de datos incrementado dentro del marco de RS, y refiriéndose a un número de error indicado en la marca de error y a la información de conflabilidad del mapa de conflabilidad, llevando a cabo asi la corrección de error en el marco de RS decodificado de detección de errores.
EFECTOS VENTAJOSOS El sistema de difusión digital y método para procesar datos de acuerdo con una modalidad de la presente invención se protege altamente contra (o es resistente a) cualquier error que puede ocurrir cuando se transmiten datos suplementados a través de un canal. Y la presente invención también es altamente compatible al sistema de recepción convencional. Además, la presente invención también puede recibir los dato supleméntales sin cualquier error aún en canales que tienen efecto fantasma y ruido severo. Adicionalmente, llevando a cabo un proceso de decodificación de corrección de errores y un proceso de codificación de detección de errores, la fuerza se provee a los datos incrementados, permitiendo asi que los datos incrementados respondan adecuada y fuertemente contra el cambio rápido y frecuente en canales. Más particularmente, creando un mapa de conflabilidad cuando se lleva a cabo la decodificación de corrección de errores en los datos recibidos y llevando a cabo el proceso de decodificación de corrección de errores mientras que se refiere a la información de conflabilidad del mapa de conflabilidad, el desempeño de corrección de errores en los datos incrementados recibidos puede incrementarse. Además, la presente invención aún es más efectiva cuando se aplica a receptores móviles y portátiles, que también son confiables para un cambio frecuente en el canal y que requieren protección (o resistencia) contra ruido intenso.
BREVE DESCRIPCIÓN DE LOS DIBUJOS La Fig. 1 ilustra un diagrama de bloques de un sistema de transmisión de acuerdo con una modalidad de la presente invención; La Fig. 2(a) a la Fig. 2(e) ilustran ejemplos que muestran los pasos de un proceso de codificación de corrección de errores y un proceso de codificación de detección de errores de acuerdo con una modalidad de la presente invención; La Fig. 3 ilustra un diagrama de bloques detallado de un procesador de bloques de acuerdo con una modalidad de la presente invención; La Fig. 4 ilustra un diagrama de bloques detallado de un codificador de símbolos mostrado en la Fig. 3 de acuerdo con una modalidad de la presente invención; La Fig. 5(a) a la Fig. 5(c) ilustra un proceso de intercalamiento de longitud variable de un intercalador de símbolos mostrado en la Fig. 3; La Fig. 6 y Fig. 7 ilustra respectivamente una configuración de datos antes y depuse de un intercalador de datos con el sistema de transmisión de acuerdo con la presente invención; La Fig. 8 ilustra un proceso ilustrativo para dividir un marco de RS con el fin de configurar un grupo de datos de acuerdo con una modalidad de la presente invención; La Fig. 9 ilustra operaciones ilustrativas de un multiplexor de paquetes para transmitir un grupo de datos de acuerdo con la presente invención; La Fig. 11 ilustra un ejemplo de un proceso de decodificación de error de acuerdo con la presente invención; La Fig. 12 ilustra un diagrama de bloques que muestra una estructura de un sistema de recepción de acuerdo con una modalidad de la presente invención; y La Fig. 13 ilustra un diagrama de bloques que muestra una estructura de un sistema de recepción de acuerdo con otra modalidad de la presente invención.
MEJOR MODO PARA LLEVAR A CABO LA INVENCIÓN Ahora se hará referencia en detalle a las modalidades preferidas de la presente invención, ejemplos de la cual se ilustran en los dibujos anexos. Siempre que sea posible, se usarán los mismos números de referencia a través de los dibujos para referirse a las mismas partes o similares. Además, aunque los términos usados en la presente invención se seleccionan generalmente de los términos conocidos y usados, algunos de los términos mencionados en la descripción de la presente invención se han seleccionado por el solicitante a su discreción, los significados detallados de los cuales se describieron en partes relevantes de la presente descripción. Además, se requiere que se entienda la presente invención, no simplemente por los términos actuales usados pero por el significado de cada término dentro de la misma . En la presente invención, los datos destacados pueden consistir de datos que incluyen información tal como archivos de ejecución de programas, información de reservas, predicción de clima y asi sucesivamente, o consisten de datos de video/audio. Adicionalmente, los datos conocidos se refieren a datos conocidos basados en un acuerdo predeterminado entre el sistema de transmisión y el sistema de recepción. Además, los datos principales consisten de datos que pueden recibirse del sistema de recepción convencional, en donde los datos principales incluyen datos de video/audio. Llevando a cabo la codificación adicional en los datos incrementado y transmitiendo los datos procesados, la presente invención puede proveer fuerza a los datos incrementados, permitiendo asi que los datos respondan más efectivamente al ambiente de canales que sufre cambios frecuentes. Por ejemplo, la presente invención se refiere a llevar a cabo adicionalmente por lo menos uno de codificación de corrección de error y codificación de detección de errores en los datos incrementados, transmitiendo asi los datos procesados . La Fig. 1 ilustra un ejemplo de un sistema de transmisión a la presente invención. El sistema de transmisión de difusión digital de la Fig. 1 incluye un pre-procesador 110, un multiplexor de paquetes 121, un aleatorizador de datos 122, un codificador de RS/codificador de RS no sistemático 123, un intercalador de datos 124, un reemplazador de paridad 125, un codificador de RS sistemático 126, un módulo de codificador de entramado 127, un multiplexor de marco 128, y una unidad de transmisión 130. El preprocesador 110 incluye un aleatorizador de datos incrementado 111, un codificador de marco de RS 112, un procesador de bloques 113, un formateador de grupo 114, un desintercalador de datos 115, y un formateador de paquetes En la estructura descrita antes de la presente invención, los datos principales se introducen al multiplexor de paquetes 121, y los datos incrementados se introducen al aleatorizador de datos incrementado 111 del pre-procesador 110, que lleva a cabo codificación adicional de manera que los datos incrementados puede responder más efectivamente a ruido y ambiente del canal que sufre cambios frecuentes. El aleatorizador de datos incrementados 111 recibe los datos incrementados y alegoriza los datos recibidos, que luego se proporcionan al codificador del marco de RS 112. En este punto, haciendo que el aleatorizador de datos incrementados 111 vuelva aleatorios los datos incrementados, puede omitirse el proceso de aleatorización llevado a cabo por un aleatorizador de datos 122 en un último proceso, el aleatorizador de datos 122 siendo colocado más atrás. En la presente, un aleatorizador idéntico al del aleatorizador convencional o un tipo diferente de aleatorizador se puede usar como el aleatorizador para aleatorizar los datos incrementados . El codificador de marco de RS 112 lleva a cabo por lo menos uno de un proceso de codificación de corrección de errores y un proceso de codificación de detección de errores en los datos incrementados introducidos, que se han aleatorizado, de manera que proveen fuerza a los datos correspondientes. Por lo tanto, proporcionando fuerza a los datos incrementados, un error de grupo que puede ocurrir debido a un cambio en el ambiente de frecuencia puede distribuirse, permitiendo asi que los datos correspondientes respondan al ambiente de frecuencia severamente vulnerable y de cambios frecuentes. El codificador de marco de RS 112 puede también llevar a cabo un proceso de permutación de hileras que permuta datos incrementados que tienen un tamaño predeterminado en unidades de hileras. En el ejemplo dado en la presente, el codificador de marco de RS 112 lleva a cabo un proceso de codificación de error en los datos incrementados introducidos, de manera que se agregan datos requeridos para llevar a cabo la corrección de errores. Después, el codificador de marco de RS 112 lleva a cabo un proceso de codificación de detección de errores en los datos codificados de corrección de errores, de manera que agrega datos requeridos para llevar a cabo la detección de errores. En la presente, la codificación de RS se aplica como el proceso de codificación de corrección de errores y la codificación de revisión de redundancia cíclica (CRC) se aplica como el proceso de codificación de detección de errores. Cuando se lleva a cabo la codificación de RS, se generan los datos de paridad que se van a usar para corrección de errores. Y, cuando se lleva a cabo codificación de CRS, se generan los datos de CRC que se van a usar para detección de errores.
La Fig. 2(a) a la Fig. 2(e) ilustra ejemplos que muestran los pasos de un proceso de codificación llevado a cabo por el codificador de marco de RS 112 de acuerdo con una modalidad de la presente invención. Más específicamente, el codificador de marco de RS 112 primero divide los datos incrementados provistos en unidades de una longitud igual A. En la presente, el valor A será decidido por el diseñador del sistema. Consecuentemente, en el ejemplo de la presente invención dado, la longitud específica es igual a 87. En la presente, la longitud específica A también puede denominarse como el paquete A. Por ejemplo, si los datos incrementados que se introducen como se muestra en la Fig. 2(a) corresponde a un paquete de corriente de transporte de MPEG (TS) configurado de unidades de 188 bytes, se remueve el primer byte de sincronización de MPEG, como se muestra en la Fig. 2(b), configurando así el paquete A's con 187 bytes. En la presente, los bytes desincronización de MPEG se remueven debido a que cada uno de los paquetes de datos incrementados tiene el mismo valor. Además, el proceso de remover los bytes de sincronización de MPEG puede llevarse a cabo mientras que el aleatorizador de datos incrementados 111 aleatoriza los datos incrementados. En la presente, el codificador del marco de RS 112 puede omitir el proceso de remover los bytes de sincronización de MPEG. Y, en este caso, cuando el sistema receptor (o receptor de difusión digital) agrega los bytes de sincronización de MPEG a los datos, el des-aleatorizador lleva a cabo el proceso en lugar del decodificador de marco de RS. Por lo tanto, si un byte fijo que puede removerse no se incluye en los datos incrementados introducidos, o si la longitud del paquete introducido no es igual a 187 bytes, los datos incrementados que se introducen se dividen en 187 unidades de bytes, configurando asi un paquete A que se divide en 187 bytes. Subsiguientemente, como se muestra en la Fig. 2(c), el número N del paquete A's configurado cada uno de 187 bytes se agrupa para configurar un solo marco de RS . En este punto, el marco de RS se configura como un marco RS que tiene el tamaño de 187*N bytes, en el cual el paquete de 187 bytes A's se introducen secuencialmente . Con el fin de simplificar la descripción de la presente invención, el marco de RS configurado como se describió antes también será denominado como un primer marco de RS. Más específicamente, solo los datos incrementados puros se incluyen en el primer marco RS, que es igual que la estructura configurada de hileras de 187 N-bytes. Después, los datos incrementados dentro del marco de RS se dividen en un tamaño igual. Luego, cuando los datos incrementados divididos se transmiten en el mismo orden que el orden penetrada para configurar el marco de RS, y cuando uno o más errores han ocurrido en un punto particular durante los procesos de transmisión y/o recepción, los errores también se agrupan (o reúnen) dentro del marco de RS. En este caso, el sistema receptor usa un método de decodificación para cancelar RS cuando se lleva a cabo la decodificación de corrección de error, incrementando asi la capacidad de corrección de error. En este punto, el número N de columnas dentro del número de Nd el marco de RS incluye 187 bytes, como se muestra en la Fig. 2(c). En este punto, un proceso de codificación de (Nc,Kc)-RS se lleva a cabo en cada columna, de manera que genera el número Nc-Kc de bytes de paridad. Luego, los bytes de paridad recién generados se agregan después del ultimo byte de la columna correspondiente, creando asi una columna de Nc bytes. En la presente, el valor de Nc es mayor al valor de Kc. Por ejemplo, en esta modalidad, el valor de Nc es igual a 235, y el valor de Kc es igual a 187. Consecuentemente, la codificación de (235, 187) -RS se lleva a cabo en cada columna generando asi 48 bytes de paridad. Además, como se muestra en la Fig. 2(d), si se lleva a cabo la codificación de (235, 187) -RS en todos los números N de las columnas mostradas en la Fig. 2(c), se puede crear un marco de RS que tiene el tamaño de 235*N bytes. De aquí en adelante, el marco de RS que tiene bytes de paridad de RS agregados al mismo será denominado como un segundo marco de RS por simplicidad. Más específicamente, el segundo marco de RS corresponde a 235 hileras cada una configurada de N número de bytes de datos. Como se muestra en la Fig. 2(c) o Fig. 2(d), cada hilera del marco de RS se configura en N bytes. Sin embargo, dependiendo de las condiciones de canales entre el sistema de transmisión y el sistema de recepción, se puede incluir errores en el marco de RS. Cuando ocurren errores como se describió antes, los datos de CRC (o código de CRC o suma de revisión de CRC) pueden usarse en cada unidad de hiela con el fin de verificar si existe error en cada unidad de hilera. El codificador de marco de RS 112 lleva a cabo la codificación de CRC en los datos incrementados siendo codificados para RS de manera que crean (o generan) los datos de CRC. Los datos de CRC siendo generados por procesos de codificación de CRC se pueden usar para indicar si los datos incrementados se han dañado mientras que se transmiten a través del canal. La presente invención también puede utilizar métodos de codificación de detección de error diferentes a del método de codificación de CRC. Alternativamente, la presente invención puede usar el método de codificación de corrección de error para incrementar la capacidad de corrección de error general del sistema de recepción. La Fig. 2(e) ilustra un ejemplo del uso de una suma de revisión de CRC de 2 bytes (es decir, 16 bits) como los datos de CRC. En la presente, una suma de comprobación (checksum) de CRC de 2 bytes se genera para el número N de bytes de cada hilera, agregando asi la suma de revisión de CRC de 2 bytes al final del número N de bytes. Por lo tanto, cada hilera se expande al número (N+2) de bytes. La siguiente Ecuación 1 corresponde a una ecuación ilustrativa para generar una suma de revisión de CRC de 2 bytes para cada hilera que se configura de N número de bytes. Ecuación 1 g(x)=x16 + x12 + x15 + 1 El proceso de agregar una suma de comprobación de 2 bytes en cada hilera no solo es ilustrativa. Por lo tanto, la presente invención no se limita únicamente al ejemplo propuesto en el grupo de descripción exhibido en la presente. Con el fin de simplificar el entendimiento de la presente invención, el marco de RS que tiene la paridad de RS y la suma de verificación de CRC en la misma entonces será denominada como un tercer marco de RS. Más específicamente, el tercer marco de RS corresponde a 235 hileras configurada cada una del número (N+2) de bytes. Como se describió antes, cuando el proceso de codificación de RS y codificación de CRC se completan, el marco de RS de (187*N9 -bytes se expande a un marco de RS de 235* (N+2 ) -bytes . Además, el marco de RS que se expande, como se muestra en la Fig. 2(e) número de bytes. Como se describió antes, cuando el proceso de codificación de RS y codificación de CRC se completan, el marco de RS de (187**N=bytes se expande al marco de RS de 235* (N*2 ) -bytes . Además, el marco de RS que se' expande, como se muestra en la Fig. 2(e), se introduce al procesador de bloques 113. Luego, el procesador de bloques 113 codifica los datos incrementados codificados por RS y codificados por CRC a un régimen de codificación de G/H. Después, los datos procesados se proveen al formateador de grupo 114. Con el fin de hacerlo, el procesador de bloques 113 incluye un convertidor de bytes-bits 301, un codificador de símbolos 302, un intercalador de símbolos 303, y un convertidor de símbolos-bytes 304. El convertidor de bytes-bits 301 divide los bytes de datos incrementados que se introducen del codificador de marco de RS 112 en bits que luego se proporciona al codificador de símbolos 302. El convertidor de bytes-bits 301 también puede recibir datos de información suplemental, tal como información de señalamiento. Los bytes de datos de información suplemental también se dividen en bits de manera que se proporcionan al codificador de símbolos 302. En la presente, los datos de información suplemental, tal como información de señalamiento, se pueden procesar con el mismo paso de proceso de datos que el de los datos incrementados. Más específicamente, los datos de información suplemental pueden introducirse al procesador de bloques 113 pasando a través del aleatorizador de datos incrementado 111 y el codificador de marco de RS 112. Alternativamente, los datos de información suplemental también pueden proporcionarse directamente al procesador de bloques 113 sin pasar a través del aleatorizador de datos incrementados 111 y el codificador de marco de RS 112. En la presente, la información de señalamiento corresponde a la información requerida por el sistema receptor para recibir y procesar datos incluidos en el grupo de datos. Dicha información requerida puede incluir información de grupos de datos, multiplexar información y desplegar información. El codificador de símbolos 302 corresponde a un codificador de régimen de G/H que codifica los datos introducidos de G bits a H bits y que proporciona datos codificados al régimen de codificación de G/H. Por ejemplo, si 1 bit de los datos introducidos se codifican a 2 bits y se proporcionan, entonces G es igual a 1 y H es igual a 2 (es decir, G=l, y H = 2) . Alternativamente, si 1 bit de los datos de entrada se codifican a 4 bits y se proporcionan, entonces G es igual a 1 y H es igual a 4 (es decir, G = 1 y H = 4) . De acuerdo con la modalidad de la presente invención, se supone que el codificador de símbolos 302 lleva a cabo un régimen de codificación de 1/2 (también denominado como un proceso de codificación de régimen de 1/2) o un proceso de codificación a un régimen de codificación de 1/4 (también denominado como un proceso de codificación de régimen de 1/4). Más específicamente, el codificador de símbolos 302 lleva a cabo una codificación de régimen de 1/2 y codificación de régimen de 1/4 en los datos de información incrementados introducidos y supleméntales, tales como información de señalamiento. Después, los datos de información suplemental también se reconocen como los datos incrementados y consecuentemente procesados . El proceso de codificación de régimen 1/4 puede dar un desempeño de corrección de errores mayor debido a su régimen de codificación superior comparado con el proceso de codificación de régimen 1/2. Por lo tanto, en un último proceso, el formateador de grupo 114 designa los datos codificados en el régimen de codificación de 1/4 a una región con desempeño de recepción inferior. Alternativamente, el formateador de grupo 114 designó los datos codificados en el régimen de codificación de 1/2 a una región con mayor desempeño de recepción. Por lo tanto, puede reducirse la diferencia en el desempeño de recepción dentro del formateador de grupo 114. En caso de llevar acabo el proceso de codificación de régimen de 1/2, el codificador de símbolos 302 recibe 1 bit y codifica 1 bit recibido a 2 bits (es decir, 1 símbolo) . Luego el codificador de símbolos 302 proporciona los 2 bits procesados (o 1 símbolo) . Por otro lado, en el caso de llevar a cabo el proceso de codificación de régimen de 1/4, el codificador de símbolos 302 recibe 1 bit y codifica 1 bit recibido a 4 bits (es decir, 2 símbolos) . Luego, el codificador de símbolos 302 proporciona los 4 bits procesados (o 2 símbolos) . La Fig. 4 ilustra un diagrama de bloques detallado del codificador de símbolos 302. El codificador de símbolos 302 incluye dos unidades de retardo 401 y 403 y tres adicionadores 402, 404, y 405. En la presente, el codificador de símbolos 302 codifica un bit de datos de entrada U y proporciona el bit U codificado a 4 bits (cO a c3) . En este punto el bit de datos U se proporciona directamente como bit más superior cO y se codifica simultáneamente como clc2c3 de bits inferiores y luego se proporciona. Más específicamente, el bit U de datos de entrada y el bit de salida de la primera unidad de retardo 401, y luego provee el bit agregado a la segunda unidad de retardo 4032. Luego, el bit de datos retardado por un tiempo determinado (v.gr., por 1 reloj) en la segunda unidad de retardo 403 se da como bit inferior el y simultáneamente se retroalimenta a la primera unidad de retardo 401. La primera unidad de retardo 401 retarda el bit de datos retroalimentado desde la segunda unidad de retardo 403 por un tiempo predeterminado (v.gr., por 1 reloj). Luego, la primea unidad de retardo 401 da el bit de datos retardados al primer adicionador 402 y el segundo adicionador 404. El segundo adicionador 404 adiciona bits de datos proporcionados desde las primera y segunda unidades de retardo 401 y 403 como un bit inferior c2. El tercer adicionador 405 adiciona el bit de datos de entrada U y la salida de la segunda unidad de retardo 403 y proporciona el bit de datos adicionado como un bit inferior c3. En este punto, el bit de datos de entrada U corresponde a datos codificados a un régimen de codificación 1/2, el codificador de símbolos 302 configura un símbolo con clcO bits de 4 bits de salida c0clc2c3. Luego, el codificador de símbolos 302 proporciona el símbolo recién configurado. Alternativamente, si el bit de datos introducidos U corresponde a datos codificados a un régimen de codificación 1/4, el codificador de símbolos 302 configura y proporciona un símbolo con bits clcO y, luego, configura y proporciona otro símbolo con bits c2c3. De acuerdo con otra modalidad de la presente invención, si el bit U de datos de entrada corresponde a datos codificados a un régimen de codificación 1/4, el codificador de símbolos 302 puede configurar también y proporcionar un símbolo con bits clcO, y luego repetir el proceso de nuevo y proporcionar los bits correspondientes. De acuerdo con aún otra modalidad de la presente invención, el codificador de símbolos proporciona los cuatro bits de salida c0clc2c3. Luego, cuando se usa el régimen de codificación de 1/2, el intercalador de símbolos 303 localizado detrás del codificador de símbolos 302 selecciona solo el símbolo configurado de bits clcO de los cuatro bits proporcionados c0clc2c3. Alternativamente, cuando se usa el régimen de codificación 1/4, el intercalador de símbolos 303 puede seleccionar el símbolo configurado de bits clcO y luego seleccionar otro símbolo configurado de bits c2c3. De acuerdo con otra modalidad, cuando se usa el régimen de codificación 1/4, el intercalador de símbolos 303 puede seleccionar repetidamente el símbolo configurado de bits clcO. La salida del codificador de símbolos 302 se introduce al intercalador de símbolos 303. Luego, el intercalador de símbolos 303 lleva a cabo intercalación de bloques en unidades de símbolos en los datos proporcionados del codificador de símbolos 302. Cualquier intercalador que lleva a cabo redisposición estructural (o realineamiento) puede aplicarse como el intercaldor de símbolos 303 del procesador de bloques. Sin embargo, en la presente invención, un intercalador de símbolos de longitud variable que se puede aplicar aún cuando se provee una pluralidad de longitudes para el símbolo con el fin de permitir que su orden sea redispuesta, también puede usarse en la presente. La Fig. 5 ilustra un intercalador de símbolos de acuerdo con una modalidad de la presente invención. En la presente, el intercalador de símbolos de acuerdo con la modalidad de la presente invención corresponde a un intercalador de símbolos de longitud variable. Como se describió antes, el intercalador de símbolos de longitud variable puede aplicarse aún cuando una pluralidad de longitudes se provee para le símbolo con el fin de redisponer su orden. Particularmente, la Fig. 5 ilustra un ejemplo del intercalador de símbolos cundo K=6 y L=8. En la presente, K indica un número de símbolos que se proporcionan para intercalar símbolos del codificador de símbolos 302. Y L representa un número de símbolos que actualmente se intercalan por el intercalador de símbolos 305. En la presente invención, el intercalador de símbolos 303 deberá satisfacer las condiciones de L = 2C (en donde n es un número entero) y de L = K. Si hay una diferencia en el valor entre K y L, (L-K) se agregan el número (L-K) de símbolos nulos (o ficticios) , creando así un patrón de intercalación. Por lo tanto, K se convierte en un tamaño de bloques de los símbolos actuales que se introducen al intercalador de símbolos 303 con el fin de que se intercale. L se convierte en una unidad de intercalación cuando el proceso de intercalación se lleva a cabo por un patrón de intercalación creado del intercalador de símbolos 303. El ejemplo de lo que se describió antes se ilustra en la Fig. 5(a) a la Fig. 5(c). Más específicamente, la Fig. 5(a) a la Fig. 5(c) ilustra un proceso de intercalación de longitud variable de un intercalador de símbolos mostrado en la Fig. 3. El número de símbolos proporcionados del codificador de símbolos 302 con el fin de que se intercale es igual a 6 (es decir, K=6) . En otras palabras, 6 símbolos sales del codificador de símbolos 302 con el fin de intercalarse. Y, la unidad de intercalamiento actual (L) es igual a 8 símbolos. Por lo tanto, como se muestra en la Fig. 5(a), se agregan 2 símbolos al símbolo nulo (o ficticio) , creando así el patrón de intercalación. La ecuación 2 mostrada más adelante describió el proceso de recibir secuencialmente el número K de símbolos, el orden del cual será redispuesto, y obtener un valor L que satisface las condiciones de L=2n (en donde n es un número entero) y de L=K, creando así el intercalamiento de manera que realinee (o redisponga) el orden de los símbolos.
ECUACIÓN 2 En relación con todos los lugares, en donde 0=1=L- 1, P(i) = {Sxix(il) 12} mod L En la presente, L=K, L = 2", y n y S son números enteros. Haciendo referencia a la Fig. 5(a) a la Fig. 5(c), se supone que S es igual a 89, y que L es igual a 8, y la Fig. 5(a) a la Fig. 5(c) ilustra el patrón de intercalación creado y un ejemplo del proceso de intercalación. Como se muestra en la Fig. 5(b), el orden del número K de símbolos de entrada y número (L-K) de los símbolos nulos se redispone usando la Ecuación 2 mencionada antes. Luego, como se muestra en la Fig. 5(c), los lugares de bytes nulos se remueven, de manera que redisponen el orden, usando la Ecuación 3 mostrada más adelante. Después, el símbolo que se intercala por el orden redispuesto luego se proporciona al convertidor de símbolos-bytes 304.
ECUACIÓN 3 Si P(i) > K-l, luego la posición P(i) se remueve y redispone. Subsecuentemente, el convertidor de símbolos-bytes 304 convierte a bytes los símbolos de datos incrementados procesados por el intercalador de símbolos 303, en donde la redisposición del orden del símbolo se completa, y en donde los símbolos procesados se proporcionan de acuerdo con el orden redispuesto. Después, el convertidor de símbolos-bytes 304 proporciona los bytes convertidos al formateador de grupos 114. El formateador de grupos 114 inserta los datos incrementados producidos del procesador de bloques 113 (de aquí en adelante, los datos incrementados pueden incluir datos de información suplemental tal como información de señalamiento incluyendo información de transmisión) en una región correspondiente dentro del grupo de datos, que se configura de acuerdo con una regla pre-definida . Además, en relación con el proceso de des-intercalación de datos, también se insertan varios tipos de marcadores de posición o datos conocidos en las regiones correspondientes dentro del grupo de datos. En este punto, el grupo de datos puede describirse por lo menos por una región jerárquica. En la presente, los datos dispuestos a cada región pueden variar dependiendo de la característica de cada región jerárquica. Adicionalmente, cada grupo se configura para incluir una señal de sincronización de campo. La Fig. 6 ilustra un ejemplo para identificar y alinear bytes de datos antes de procesarse con datos de desintercalación. La Fig. 7 ilustra un ejemplo para identificar y alinear bytes de datos después de procesarse con desintercalación de datos. La Fig. 6 ilustra un ejemplo para dividir el grupo de datos en tres regiones jerárquicas: una región de cabeza, una región de cuerpo y una región de cola. Consecuentemente, en el grupo de datos que se introduce para el proceso de desintercalación de datos, primero se introducen datos a la región de cabeza, luego se introducen datos a la región del cuerpo, y finalmente se introducen a la región de cola. En el ejemplo de la presente invención, como se muestra en la Fig. 6, las regiones de cabeza, cuerpo, y cola se configuran de manera que la región del cuerpo no se mezcla con la región de datos principal dentro del grupo de datos. Además, en la presente invención, las regiones de cabeza, cuerpo y cola pueden dividirse cada una en regiones jerárquicas inferiores (o subregiones) . Además, cada una de las regiones de cabeza, cuerpo y cola se dividen jerárquicamente en una pluralidad de regiones inferiores. Por ejemplo, la región de cabeza puede dividirse en 3 regiones jerárquicas: una región de cabeza lejana (FH) , una región de cabeza media ( H) , y una región de cabeza cercana (NH) . La región del cuerpo puede dividirse en 4 regiones jerárquicas inferiores: una primera región de cuerpo inferior (Bl), una segunda región de cuerpo inferior (B2) , una tercera región de cuerpo inferior (B3) , y una cuarta región de cuerpo inferior (B4). Y, finalmente, la región de cola puede dividirse en 2 regiones jerárquicas inferiores: una región de cola lejana (FT) y una región de cola cercana (NT) . La Fig. 6 muestra un ejemplo del formateador de grupo 114 que inserta los datos incrementados que se proporcionan del procesador de bloques 113 a la región de cabeza media (MH) , la región de cabeza cercana (NH) , las primera a la cuarta regiones de cuerpo inferior (Bl a B4) (o subregiones corporales) , y la región de cola cercana (NT) . En la presente, el tipo de datos incrementados puede variar dependiendo de las características de cada región. El grupo de datos se divide en una pluralidad de regiones de manera que cada región puede usarse para diferentes fines. Más específicamente, las regiones que tienen menos interferencia con los datos principales pueden mostrar desempeño de recepción más mejorado comparado con regiones que tienen más interferencia con datos principales. Adicionalmente, cuando se usa el sistema en el cual los datos conocidos se insertan en el grupo de datos y luego se transmite, y cuando un gran grupo de datos conocidos consecutivos se insertará periódicamente (o regularmente) en los datos incrementados, la región de cuerpo puede recibir regularmente dichos datos incrementados teniendo una longitud pre-determinada . Sin embargo, dado que los datos incrementados pueden mezclarse con los datos principales en las regiones de cabeza y cola, es difícil insertar regularmente los datos conocidos en estas regiones. Los ejemplos detallados de los datos que se designan a cada una de las regiones de cabeza lejanas correspondientes (FH), la región de cabeza media (MH) , la región de cabeza cercana (NH) , las primera a cuarta regiones de cuerpo inferiores (Bl a B4) (o subregiones corporales), la región de cabeza cercana (NT) , tal como el tamaño del grupo de datos, el número de regiones jerárquicas dentro del grupo de datos y el tamaño de cada región jerárquica y el número de bytes de datos incrementados que se pueden insertar en cada región jerárquica puede variar dependiendo del diseño del diseñado del sistema. Por lo tanto, la modalidad descrita antes únicamente es un ejemplo que puede facilitar la descripción de la presente invención. Más específicamente, la región del cuerpo (es decir, sub-regiones Bl, B2, B3 y B4) es una región dentro del grupo de datos en la cual las secuencias de datos conocidas durante largo tiempo pueden insertarse periódicamente. En la presente, la región del cuerpo puede establecerse de la manera que los datos principales no se mezclan con otros tipos de datos. La Fig. 6 ilustra un ejemplo en el cual las secuencias de datos conocidos se disponen respectivamente en cada una de las porciones extrema frontal y extrema posterior dentro de cada región de cuerpo inferior (sub-regiones Bl, B2, B3 y B4). Por ejemplo, haciendo referencia a la Fig. 6, 2582 bytes de los datos incrementados se pueden insertar en la región Bl, 2774 bytes se pueden insertar en la región B2, 2474 bytes en la región B3, y 2772 bytes se pueden insertar en la región B4. En la presente, los datos de inicialización de trama o datos conocidos, encabezado de MPEG, y paridad de RS no se incluyen en los datos incrementados. Haciendo referencia a la Fig. 6, la región de cabeza cercana (MH) corresponde a una región dispuesta entre una región de sincronización de campo que se deberá insertar en el grupo de datos y una región en la cual se insertará una primera secuencia de datos conocidos. La longitud de la región de sincronización de campo es igual a la de una secuencia (es decir, 832 símbolos) . En el ejemplo mostrado en la Fig. 6, 2431 bytes de los datos incrementados se pueden insertar en la región de cabeza cercana (NH) . Como se describió antes, cuando la región del cuerpo incluye una secuencia de datos conocidos en ambos extremos, el sistema receptor usa información de canal que puede obtener datos conocidos o datos de sincronización de campo, de manera que lleva a cabo la ecualización, proporcionando así el desempeño de ecualización reforzado. También, la región de cabeza media (MH) incluye una región localizada dentro de 8 segmentos al inicio de una región de sincronización de campo dentro del grupo de datos. En este caso, el sistema de recepción puede llevar a cabo la ecualización usando información de canales obtenidos de la región de sincronización de campo, permitiendo así que le sistema responde a los cambios de canal. Haciendo referencia a la Fig. 6, 932 bytes de los datos incrementados pueden insertarse en la región de cabeza media (MH) . Similarmente, los datos de inicialización de tramas o datos conocidos, encabezado de MPEG, y paridad de RS no se incluyen en los datos incrementados. La región de cabeza lejana (FH) incluye una región localizada dentro de 30 segmentos incluyendo y precediendo el 9o. segmento subsiguiente a la última secuencia de datos conocida dentro del grupo de datos. Haciendo referencia a la Fig. 6, 2889 bytes de los datos incrementados pueden insertarse en el grupo lejano. Haciendo referencia a la Fig. 6, 2889 bytes de los datos incrementados pueden insertarse en la región de ola lejana (FT) . Aún si el sistema de revisión usa la información de canal obtenida de la última secuencia de datos conocida durante le proceso de ecualizacion de canales, cuando los cambios de canales en el régimen rápido, la ecualizacion puede no llevarse a cabo con perfección en la región de cola lejana (FT) . Por o tanto, el desempeño de ecualizacion de la región de cola lejana (FT) puede deteriorarse comparado con el desempeño de la región de cola cercana (NT) . Como se muestra en la Fig. 6, cuando se supone que el grupo de datos se designa con una pluralidad de regiones divididas jerárquicamente, como se describió antes, el procesador de bloques 113 puede codificar los datos, que serán insertados a cada región con base en la característica de cada región jerárquica, a diferente régimen de codificación. En la descripción de la presente invención, un ejemplo para aplicar diferentes regímenes de codificación basados en regiones que se espera que presenten diferentes niveles de desempeño después de ecualizarse usando información de canales, que se pueden usar por el sistema de recepción para llevar a cabo el proceso de ecualizacion. Por ejemplo, el procesador de bloques 113 puede codificar los datos incrementados, que serán insertados en la región de cabeza cercana (NH) y la región de cuerpo (Bl a B4), a un régimen de codificación de 1/2. Luego, el formateador de grupo 114 puede insertar los datos incrementados codificados de régimen 1/2 a la región de cabeza cercana (NH) y la región de cuerpo (Bl a B4), al régimen de codificación de 1/2. Luego, el formateador de grupo 114 puede insertar los datos incrementados codificados por el régimen 1/2 a la región de cabeza cercana (NH) y la región del cuerpo (Bl a B4). El procesador de bloques 113 puede codificar los datos incrementados, que serán insertados en la región de cabeza media ( H) y la región de cola cercana (NT) , a un régimen de codificación de 1/4 proporcionando desempeño de corrección de error superior comparado con el régimen de codificación 1/2. Luego, el formateador de grupo 114 inserta los datos incrementados codificados de régimen 1/4 en la región de cabeza media (MH) y la región de cola cercana (NT) . Además, el procesador de bloques 113 puede codificar los datos incrementados, que serán insertados en la región de cabeza lejana (FH) y la región en cola lejana (FT), a un régimen de codificación que provee desempeño de corrección de error que el régimen de codificación 1/4. Luego, el formateador de grupo 114 puede insertar los datos incrementados codificados en la región de cabeza lejana (FH) y la región de cola lejana (FT) , como se describió antes, o dejar los datos en una región reservada para uso futuro. Además, diferentes a los datos incrementados, el formateador de grupo 114 también inserta datos suplementadles, tales como información se señalamiento que notifica la información de transmisión general, en el grupo de datos. También, aparte de los datos incrementados codificados proporcionados del procesador de bloques 1113, el formateador de grupo 114 también inserta marcadores de posición de encabezado de MPEG, marcadores de posición de paridad de RS no sistemática, marcadores de posición de datos principales, que se refieren a datos que se desintercalan en un último proceso, como se muestra en la Fig. 6. En la presente, los marcadores de posición de datos principales se insertan debido a que los bytes de datos incrementados y los bytes de datos principales se mezclan alternativamente unos con otros en las regiones de cabeza y cuerpo basado en la entrada del desintercalador de datos, como se muestra en la Fig. 6. Por ejemplo, con respecto a los datos proporcionados después del desintercalamiento de datos, los marcadores de posición para el encabezado de MPEG se designan al inicio de cada paquete. Además, el formateador del grupo 114 inserta datos conocidos generados de acuerdo con un método pre-determinado o inserta marcadores de posición de datos conocidos para insertar los datos conocidos en un último proceso. Adicionalmente, los marcadores de posición para inicializar el módulo de codificación de tramas 127 también se inserten en las regiones correspondientes. Por ejemplo, los marcadores de posición de datos de inicialización se pueden insertar al inicio de la secuencia de datos conocida. La salida del formateador de grupo 114 se introduce al desintercalador de datos 115. Y, el desintercalador de datos 115 desintercala datos llevando a cabo un proceso inverso del intercalador de datos en los datos y marcadores de posición dentro del grupo de datos, que luego se proporcionan al formateador de paquetes 116. Más específicamente, cuando los datos y marcadores de posición dentro del grupo de datos configurados, como se muestra en la Fig. 6, se desintercalan por el desintercalador de datos 115, el grupo de datos siendo proporcionado al formateador de paquetes 116 se configura para tener la estructura mostrada en la Fig. 7. El formateador de paquetes 116 remueve los marcadores de posición de datos principales y los marcadores de posición de parida de RS que se designaron para le proceso desintercalador de los datos desintercalados siendo introducidos. Luego, el formateador de paquetes 116 y eñ grupo de la porción restante se inserta un encabezado de MPEG en el marcador de posiciones del encabezado de MPEG de 4 bytes. También, cuando el formateador de grupo 114 inserta marcadores de posición conocidos, el formateador de paquetes 116 puede insertar datos conocidos actuales en los marcadores de posición de datos conocidos, o pueden proporcionar directamente los marcadores de posición de datos conocidos sin ninguna modificación con el fin de llevar a cabo la inserción de reemplazo en un último proceso. Después, el formateador de paquetes 116 identifica los datos dentro del grupo de datos formateados de paquetes, como se describió antes, como un paquete de datos incrementados de 188 unidades de bytes (es decir, paquete de TS de MPEG) , que luego se provee al multiplexor de paquetes 121. El multiplexor de paquetes 121 multiplexa el paquete de datos incrementados de 188 unidades de bytes y el paquete de datos principales proporcionados del formateador de paquetes 116 de acuerdo con un método multiplexor definido previamente. Luego, el multiplexor de paquetes 121 proporciona los paquetes de datos multiplexados al aleatorizador de datos 122. En la presente, el método de multiplexión puede variar de acuerdo con varias variables del diseño del sistema. Uno de los métodos de multiplexión del multiplexor de paquetes 121 consiste de identificar una sección de despliegue de datos incrementados y una sección de despliegue de datos principales a lo largo de un eje de tiempo, y luego, permite que las dos secciones de despliegue sean repetidas alternativamente. En la presente, por lo menos un grupo de datos puede transmitirse durante la sección de despliegue de datos incrementada y solo los datos principales pueden transmitirse durante la sección de despliegue de datos principales. En la presente, los datos principales también pueden transmitirse durante la sección de despliegue de datos incrementada . Si los datos incrementados se proporcionan en una estructura de despliegue, como se describió antes, el sistema de recepción que recibe únicamente los datos incrementados puede encender la potencia únicamente durante la sección de despliegue de manera que recibe los datos incrementados y puede apagar la potencia durante la sección de datos principales en la cual se transmiten los datos, de manera que evita que se reciben los datos principales, reduciendo asi el consumo de potencia del sistema de recepción. Cuando los datos que se introducen corresponden al paquete de datos principales, el aleatorizador de datos 122 lleva a cabo el mismo proceso de aleatorización del aleatorizador convencional. Más específicamente, el byte de sincronización de MPEG incluido en el paquete de datos principales se descarta y un byte pseudo-aleatorio generado de los 187 bytes restantes se usa para aleatorizar los datos. Después, los datos aleatorizados se proporcionan al codificador de RS/codificador de RS no sistemático 123. Sin embargo, cuando los datos introducidos corresponden al paquete de datos incrementados, se descarta el byte de sincronización de MPEG del encabezado de MPEG de 4 bytes incluido en el paquete de datos incrementados, y únicamente se lleva a cabo la aleatorización de datos en el encabezado de MPEG de 3 bytes restantes. La aleatorización se llevó a cabo en la porción restante de los datos incrementados. En su lugar, la porción restante de los datos incrementados se proporciona al codificador de RS/codificador de RS no sistemático 123. Esto se debe a que el proceso de aleatorización ya se ha llevado a cabo en los datos incrementados por el aleatorizador de datos incrementados 111 en un proceso temprano. En la presente, un proceso de aleatorización de datos puede o no llevarse a cabo en los datos conocidos (o marcador de posición de datos conocidos) y el marcador de posición de datos de inicialización incluidos en el paquete de datos incrementados. El codificador de RS/codificador de RS no sistemático 123 codifica por RS los datos aleatorizados por el aleatorizador de datos 122 o la derivación de datos al aleatorizador de datos 122. Luego, el codificador de RS/codificador de RS no sistemático 123 adiciona una paridad de RS de 20 bytes a los datos codificados, proporcionado asi los datos agregados por paridad de RS al intercalador de datos 124. En este punto, si los datos introducidos corresponden al paquete de datos principal, el codificador de RS/codificador de RS no sistemático 123 lleva a cabo un proceso de codificación de RS sistemático idéntico al sistema de difusión convencional en los datos introducidos, agregando asi la paridad de RS de 20 bytes en el extremo de los datos de 187 bytes. Alternativamente, si los datos introducidos corresponden al paquete de datos incrementado, los 20 bytes de paridad de RS obtenidos llevando a cabo la codificación de RS no sistemática se insertan respectivamente en los lugares de bytes de paridad decidida dentro del paquete de datos incrementados. En la presente, el intercalador de datos 124 corresponde a un intercalador convolucional de unidad de bytes. La salida del intercalador de datos 124 se introduce al reemplazador de bytes de paridad 125 y el codificador de RS no sistemático 126. Mientras, una memoria dentro del módulo de codificación de tramas 127, que se coloca después del reemplazador de bytes de paridad 125, deberá inicializar primero con el fin de permitir que salgan los datos del módulo de codificación de tramas 127 de manera que se conviertan en datos conocidos definidos con base en un acuerdo entre le receptor y el transmisor. Más específicamente, la memoria del módulo de codificación de tramas 127 deberá inicializarse antes de que la secuencia de datos conocidos que se introduce sea codificada por tramas. En este punto, el inicio de la secuencia de datos conocidos que se introducen corresponde al marcador de posición de datos de inicializacion insertados por el formateador de grupos 114 y no los datos conocidos reales. Por lo tanto, se requiere de un proceso para generar datos de inicializacion inmediatamente antes de la codificación de tramas de la secuencia de datos conocidos siendo introducidos y un proceso de iniciar el marcador de posición de datos de la memoria de módulo de codificación de tramas correspondientes con los datos de inicializacion recién generados. Se requiere un valor de los datos de inicializacion de memoria de tramas se decidió basado en el estado de memoria del módulo de codificación de tramas 127, generando asi consecuentemente los datos de inicialización de memoria de tramas. Debido a la influencia de los datos de inicialización de reemplazo, un proceso para recalcular la paridad de RS, reemplazando asi la paridad de RS proporcionada del módulo de codificación de tramas 127 con la paridad de RS recién calculada. Consecuentemente, el codificador de RS no sistemático 126 recibe el paquete de datos incrementado incluyendo el marcador de posición de datos de inicialización que será reemplazado con los datos de inicialización del intercalador de datos 124 y también recibe los datos de inicialización del módulo de codificación de tramas 127. Después, entre el paquete de datos incrementados recibidos, el marcador de posición de datos de inicialización se reemplaza con los datos de inicialización . Subsiguientemente, se remueven los datos de paridad de RS agregados al paquete de datos incrementados. Luego, se calcula una paridad de RS no sistemática y se proporciona al reemplazador de bytes de paridad 125. Consecuentemente, el reemplazador de bytes de paridad 125 selecciona la salida del intercalador de datos 124 como datos dentro del paquete de datos incrementado, y selecciona la salida del codificador de RS no sistemático 126 como la paridad de RS. Después, el reemplazador de bytes de paridad 125 proporciona los datos seleccionados . Mientras, si se introduce el paquete de datos principales, o si el paquete de datos incrementados no incluye el marcador de posición de datos de inicialización que será reemplazado, el reemplazador de bytes de paridad 125 selecciona los datos y la paridad de RS proporcionada del intercalador de datos 124 y proporciona directamente los datos seleccionados al módulo de codificación de tramas 127 sin modificación. El módulo de codificación de tramas 127 convierte los datos de bytes-unidad a los datos de símbolos-unidad intercalados de 12 vías y codifica por tramas los datos convertidos, que salen al multiplexor de marco 128. El multiplexor de marco 128 inserta señales de sincronización de campo y sincronización de segmento en la salida del módulo de codificación de tramas 127 y luego da los datos procesados a la unidad de transmisión 130. En la presente, la unida de transmisión 130 incluye un insertador piloto 131, un modulador 132, y un convertidor de radio frecuencia (RF) 133. La operación de la unidad de transmisión 130 es idéntica a los transmisores convencionales. Por lo tanto, una descripción detallada del mismo será omitida por simplicidad. Mientras, un campo disparejo y un campo igual de una señal de sincronización de campo dentro de un marco de transmisión se transmiten alternativamente. Más específicamente, en una sección de sincronización de campo que tiene la longitud de un segmento configurado de 832 símbolos, existe un patrón de sincronización de segmentos de datos en los primeros 4 símbolos, que luego siguen por secuencias pseudo aleatorias PN 511, PN 63, PN 63, y PN 63. Los siguientes 24 símbolos incluyen información asociada con el modo de VSB. En la presente, entre la sección de 3 PN 63, en la segunda sección de PN 63, un marco será identificado como un campo parejo o un campo disparejo. Adicionalmente, los 24 símbolos que incluyen información asociada con el modo de VSB siguen por los 104 símbolos restantes, que son símbolos reservados. Por lo tanto, en la presente invención, insertando y transmitiendo datos conocidos en una porción de la región reservada o en toda la región reservada, la señal de sincronización de campo pueden usarse más efectivamente. Por ejemplo, los datos conocidos pueden insertarse por el multiplexor de marco 128. Alternativamente, cuando se genera la señal de sincronización de campo, la señal de sincronización de campo puede introducirse al multiplexor de marco 128 después de disponer los datos conocidos a la región reservada correspondiente. Además, cuando se insertan los datos conocidos en la región reservada correspondiente. Además, cuando se insertan los datos conocidos en la región reservada de la sección de sincronización de campo, con el fin de permitir que el sistema de recepción identifique los campos parejos y disparejos con mayor precisión, el símbolo de los bytes de datos conocidos puede invertirse alternativamente durante cada campo y luego se insertan. Consecuentemente, el sistema de recepción puede identificar los campos parejos yo disparejos usando la información para identificar los campos parejos y disparejos que se insertan en la región reservada (v.gr., el símbolo de los bytes de datos conocidos) junto con la información convencional para identificar los campo parejos o disparejos (v.gr., el símbolo del segundo PN 63) . Por lo tanto, la precisión para identificar el campo parejo y el campo disparejo se puede incrementar . En la presente, los últimos 12 símbolos de un segmento previo se copian y colocan como los últimos 12 símbolos en el área reservada. En otras palabras, solo los 92 símbolos en el segmento de sincronización de campo son los símbolos que corresponden al área reservada real.
MODALIDAD DETALLADA De aquí en adelante, las modalidades detalladas del pre-procesador 110 y el multiplexor de paquetes 121 serán descritas ahora. De acuerdo con una modalidad de la presente invención, el valor N que corresponde a la longitud de una hilera, que se incluye en el marco de R Sue se configura por el codificador de marco de RS 112, es igual a 538. Consecuentemente, el codificador de marco de RS 112 recibe 538 paquetes de corriente de transporte (TS) de manera que configura un primer marco de RS que tiene el tamaño de 187*538 bytes. Después, como se describió antes, el primer marco de RS se procesa con un proceso de codificación de (235, 187) -RS de manera que configura un segundo marco de RS que tiene el tamaño de 235*538 bytes. Finalmente, el segundo marco de RS se procesa con la generación de una suma de verificación de 16 bits de manera que configura un tercer marco de RS teniendo los tamaños de 235*540. Mientras, como se muestra en la Fig. 6, la suma del número de bytes de la región cercana a la cabeza (NH) y de la primera acuarta sub-regiones de cuerpo (Bl a B4), en la cual se insertarán los datos incrementados codificados de régimen de 1/2, entre la pluralidad de regiones jerárquicas dentro del grupo de datos, es igual a 13033 bytes (=2431+2582+2774+2474+2772 bytes) . Sin embargo, dado que el régimen de codificación de 1/2 corresponde a proporcionar 2 bits cuando se introduce 1 bit, 1 byte de datos de la región cercana a la cabeza (NH) se ajusta para ser un byte ficticio de manera que un número de bytes de datos se ajusta para ser un múltiplo de 2 con el fin de simplificar la disposición del byte de datos antes del proceso de codificación de régimen de 1/2. Más específicamente, los datos incrementados se pueden insertar en la región del byte ficticio. Sin embargo, en la presente invención, se insertará un byte de datos nulo sin significado (o sin valor) . Por lo tanto, ya región de bytes ficticia no será usada en la presente. Si un byte de la región cercana a la cabeza (NH) se descarta como se describió antes, el formateador de grupo 114 puede insertar 13032 bytes de los datos incrementados codificados en la región cercana a la cabeza (NH) y de las primera a cuarta sub-regiones del cuerpo (Bl a B4). En la presente, el número de bytes antes de llevar a cabo el proceso de codificación de régimen 1/2 (es decir, antes de la expansión de bytes) es igual a 6516 (=13032/2) . Además, la suma del número de bytes de la región de cabeza media (MH) y la región de cola cercana (NT) , serán insertados en la cual los datos incrementados codificados de régimen 1/4, es igual a 2285 bytes (=933+1352 bytes) . Sin embargo, dado que el régimen de codificación 1/4 corresponde a la proporción de 4 bits cuando se introduce 1 bit, 1 byte de datos de la región de cabeza media ( H) se establece que es un byte ficticios de manera que el número de bytes de datos se establece que es un múltiplo de 4 con el fin de simplificar la disposición del byte de datos antes del proceso de codificación de régimen de 1/4. Si un byte de la región de cabeza media (MH) se descarta como se describió antes, el formateador de grupo 114 puede insertar 2284 bytes (=932+1352 bytes) de los datos incrementados codificados de régimen 1/4 en la región de cabeza media (MH) y la región de cola cercana (NT) . En la presente, el número de bytes antes de llevar a cabo el proceso de codificación de régimen de 1/4 es igual a 571 (=2284/4) . En otras palabras, cuando 7087 bytes de datos incrementados se introducen al procesador de bloques 113, 6516 bytes se expanden a 13032 bytes siendo codificados a régimen de 1/2, y 571 bytes se expanden a 2284 bytes siendo codificados a un régimen de 1/4. Después, el procesador de bloques 113 inserta los datos incrementados expandidos a 13032 bytes en la región de cabeza cercana (NH) y la región de cuerpo (Bl a B4), y también insertada los datos incrementados expandidos a 2284 bytes en la región de cabeza media (MH) y la región de cabeza cercana (NT) . En la presente, 7087 bytes de datos incrementados se introducen al procesador de bloques 113 pueden dividirse en una salida del codificador de marco RS 112 y datos de información suplementa, tal como información de señalamiento. En la presente invención, entre los 7087 bytes de datos incrementados, 7050 bytes corresponden a la salida del codificador de marco RS 112, y los 37 bytes restantes corresponden a los datos de información suplemental. Luego, se lleva a cabo una codificación de régimen 1/2 y codificación de régimen de 1/4 en los bytes de datos correspondientes. Mientras, un marco de RS siendo procesado con codificación de RS y codificación de CRC del codificador de marco de RS 112 se configura de 235*540 bytes, en otras palabras, 126900 bytes. Los 126900 bytes difieren por 1750 unidades de bytes a lo largo del eje de tiempo, de manera que produce 18 unidades de 7050 bytes. Después, una unidad de 37 bytes de datos de información suplemental se agregan a los datos incrementados por unidad de 7050 bytes siendo proporcionados del codificador de marco de RS 112. Subsiguientemente, el procesador de bloques 113 lleva a cabo codificación de régimen de 1/2 o codificación de régimen de 1/4 en los bytes de datos correspondientes, que luego se proporcionan al formateador de grupo 114. Consecuentemente, el formatedor de grupo 114 inserta los datos codificados de régimen 1/2 en la región de cabeza cercana (NH) y la región de cuerpo (Bl a B4) y los datos codificados a un régimen de 1/4 en la región de cabeza media (MH) y la región de cola cercana (NT) . El proceso para decidir un valor N que se requiere para configurar el marco RS del codificador de marco de RS 112 ahora será descrito en detalle. Más específicamente, el tamaño del marco de RS final (es decir, el tercer marco de RS) , que es codificado por RS y el CRC codificado del decodificador de marco de RS 112, que corresponde a 235* (N+2) bytes deberá disponerse al número X de grupos, en donde X es un número entero. En la presente, en un solo grupo de datos, se disponen 7050 bytes de datos antes de codificarse. Por lo tanto, si los 235* (N+2) bytes se fijan para ser múltiplos exactos de 7050 (=235*30) , los datos de salida del codificador de marco de RS 112 puede ser dispuesto eficientemente al grupo de datos. De acuerdo con una modalidad de la presente invención, el valor de N se decide de manera que (N+2) se convierte en un múltiplo de 30. Por ejemplo, en la presente invención, N es igual a 538, y (N+2) (=540) dividido por 30 es igual a 18. Esto indica que los datos incrementados dentro del marco de RS se procesan con codificación de régimen 1/2 o codificación de régimen 1/4. Los datos incrementados codificados luego se disponen a 18 grupos de datos. La Fig. 8 ilustra un proceso para dividir el marco de RS de acuerdó con la presente invención. Más específicamente, el marco de RS teniendo el tamaño de 235* (N+2) se divide en loquees de 30*235 bytes. Luego, los bloques divididos se mapean a un solo grupo. En otras palabras, los datos de un bloque que tiene el tamaño de 30*235 bytes se procesa con uno de un proceso de codificación de régimen 1/2 y un proceso de codificación de régimen 1/4 y luego se insertan en un grupo de datos. Después, el grupo de datos que tiene datos correspondientes y marcadores de posición insertados en cada región jerárquica dividido por el formateador de grupo 114 pasa a través del desintercalador de datos 115 y el formateador de paquetes 116 de manera que se introduce el multiplexor de paquetes 121. La Fig. 9 ilustra operaciones ilustrativas de un multiplexor de paquetes para transmitir el grupo de datos de acuerdo con la presente invención. Más específicamente, el multiplexor de paquetes 121 multiplexa un campo incluyendo un grupo de datos, en el cual los datos incrementados y datos principales se mezclan entre ellos y un campo incluyendo solo los datos principales. Después, el multiplexor de paquetes 121 da los campos multiplexados al aleatorizador de datos 122. En este punto, con el fin de transmitir el marco de RS que tiene el tamaño de 235*540 bytes, 18 grupos de datos deberán de transmitirse. En la presente, cada grupo de datos incluye datos de sincronización de campo, como se muestra en la Fig. 6. Por lo tanto, los 18 grupos de datos se transmiten durante 18 secciones de campo y la sección durante la cual los 18 grupos de datos que se transmiten corresponde a una sección de despliegue. En cada campo dentro de la sección de despliegue, un grupo de datos incluyendo datos de sincronización de campo se multiplexa con datos principales, que luego es proporcional por ejemplo, en la modalidad de la presente invención, en cada campo dentro de la sección de despliegue, un grupo de datos que tiene el tamaño de 118 segmentos se multiplexa con un grupo de datos principales que tienen el tamaño de 194 segmentos. Haciendo referencia a la Fig. 9, durante la sección de despliegue (es decir, durante las 18 secciones de campo) , se transmite un campo incluyendo 18 grupos de datos. Luego, durante las siguientes secciones de 12 campos, se transmite un campo que únicamente consiste de los datos principales. Subsiguientemente, durante una sección de despliegue subsiguiente (es decir, las siguientes 18 secciones de campo) 18 grupos de datos se incluyen y transmiten en la presente. Después, un campo configurado únicamente de los datos principales se transmite durante las 12 siguientes secciones de campo. Además, en la presente invención, el mismo tipo de servicio de datos puede proveerse en la primera sección de despliegue incluyendo los primeros 18 grupos de datos y el la segunda sección de despliegue incluyendo los siguientes 18 grupos de datos. Alternativamente, diferentes tipos de servicio de datos pueden proveerse en cada sección de despliegue. Alternativamente, diferentes tipos de servicio de datos pueden proveerse en cada sección de despliegue. Por ejemplo, cuando se supone que se proveen diferentes tipos de servicio de datos a cada uno de la primera sección de despliegue y la segunda sección de despliegue, mostrada en la Fig. 9, y que el sistema de recepción desea recibir solo un tipo de servicio de datos, el sistema receptor enciende la potencia únicamente durante la sección de despliegue de encendido correspondiente incluyendo el tipo de servicio de datos deseado de manera que recibe los 19 campos de datos correspondientes. Luego, el sistema de recepción apaga la potencia durante · loas 42 secciones restantes de campo de manera que evitan que se reciba otro tipo de servicio de datos. Por lo tanto, la cantidad de consumo de potencia del sistema receptor puede reducirse. Además, el sistema receptor de acuerdo con la presente invención es ventajoso dado que un marco de RS puede configurarse de los 18 grupos de datos que se reciben durante una sola sección de despliegue. De acuerdo con la presente invención, el número de grupos de datos incluidos en una sección de despliegue puede variar con base en el tamaño del marco de RS, y el tamaño del marco de RS varia de acuerdo con el valor N. Más específicamente, ajustando el valor n, el número de grupos de datos varía dentro de la sección de despliegue puede ajustarse. En la presente, un ejemplo de la presente invención, el proceso de codificación de RS (235,187) ajusta el valor n durante un estado fijo. Además, el tamaño de los datos incrementados que se pueden insertar en el grupo de datos puede variar con base en los tamaños de los datos de inicialización de tramas o datos conocidos, el encabezado de MPEG, y la parida de RS, que se insertan en el grupo de datos correspondiente . La Fig. 10 ilustra un diagrama de bloques de una unidad de desmodulación incluida en el sistema receptor de acuerdo con una modalidad de la presente invención. En la presente, la unidad de desmodulación de la Fig. 10 puede usar información de datos conocidos que se insertan en una sección de datos incrementados y se transmiten del sistema de transmisión de manera que lleva a cabo procesos, tales como una recuperación de recuperación de sincronización de vehículos, la recuperación de sincronización de marcos y ecualización de canales incrementando sí el desempeño de recepción. Con el fin de hacer esto, la unidad de desmodulación de acuerdo con la presente invención incluye un desmodulador 601, un ecualizador de canales 602, un detector de secuencia conocido 603, un decodificador de bloques 604, un desformateador de datos 605, un decodificador de marco de RS 606, un desaleatorizador de datos incrementado 607, un desintercalador de datos 608, un decodificador de RS 609, y un desaleatorizador de datos principal 610. Para simplicidad, el desformateador de datos incrementado 605, el decodificador de marco de RS 606, y el desaleatorizador de datos incrementado 607 será denominado como un procesador de datos incrementado. Y, el desintercaldor de datos 608, el decodificador de RS 609 y el desaleatorizador de datos principales 610 serán denominados como un procesador de datos principal. Más específicamente, una señal de IF de un canal particular se sintoniza por un sintonizador. Luego, la señal de IF sintonizada se introduce al desmodulador 601 y el detector de secuencia conocido 605. El desmoudulador 601 lleva a cabo control de ganancia automática, recuperación de vehículo y recuperación de tiempo en la señal de IF que se introduce, creando así datos de banda de base que se proporcionan al ecualizador 602 y el detector de secuencias conocido 603. El ecualizador 602 compensa la distorsión dentro del canal incluido en la señal desmodulada. Luego, el ecualizador 602 proporciona los datos compensados al decodificador de bloques 604. En este punto, el detector de secuencia conocido 603 detecta el lugar de datos conocidos insertado por el sistema de transmisión a los datos de entrada/salida del desmodulador 601 (es decir, datos antes de la desmodulación o datos después de la desmodulación) . Luego, junto con la información de posición, el detector de secuencia conocido 603 proporciona la secuencia de símbolos de los datos conocidos generados de la posición correspondiente al desmodulador 601 y el ecualizador 602. Adicionalmente, el detector de secuencia conocida 603 proporciona información que permite que el decodificador de bloques 604 identifique los datos incrementados que se codifican adicionalmente por le sistema de transmisión y los datos principales que no se codifican adicionalmente por el decodificador de bloques 604. Además, aunque la conexión no se muestra en la Fig. 10, la información detectada por el detector de secuencia conocida 603 puede usarse en el sistema de recepción general y también se puede usar en el desformateador de datos incrementados 605 y el decodificador de marco de RS 606. Utilizando la secuencia de símbolos de datos conocida cuando se lleva a cabo la recuperación de tiempo o recuperación de vehículo, el desempeño de desmodulación del desmodulador 601 puede incrementarse. Similarmente, usando los datos conocidos, el desempeño de ecualizacion de canales del ecualizador de canales 602 puede incrementarse. Además, la retroalimentación del resultado de decodificación del decodificador de bloques 604, el desempeño de ecualizacion de canales también puede incrementarse. En la presente, el ecualizador de canales 602 puede llevar a cabo ecualización de canales a través de varios métodos. En la presente invención, un método para estimar una respuesta de impulso de canales (CIR) para llevar a cabo el proceso de ecualización de canales se dará como un ejemplo de la presente invención. Más específicamente, en la presente invención, la respuesta de impulsos de canales (CIR) se estima de manera diferente y se aplica de acuerdo con cada región jerárquica dentro del grupo de datos que se transmiten del sistema de transmisión. Además, usando los datos conocidos que tienen la posición (o lugar) y contenido previamente conocido de acuerdo con un acuerdo entre el sistema de transmisión y el sistema de recepción, de manera que estima el CIR, el proceso de ecualización de canales puede procesarse con más estabilidad. En la presente invención, un grupo de datos que se introduce para ecualización de canales se divide en tres regiones jerárquicas: una región de cabeza, una región de cuerpo y una región de cola, como se muestra en la Fig. 6. Entonces, cada una de las regiones se divide en regiones jerárquicas inferiores (o subregiones) . Más específicamente, la región de cabeza se puede dividir en una región de cabeza lejana (FH) , una región de cabeza media (MH) , y una región de cabeza cercana (NH) . Y, la región de cola puede dividirse en una región de cola lejana (FT) y una región de cola cercana (NY ¡ T) . Además, basado en una secuencia de datos conocida por largo tiempo, la región de cuerpo puede dividirse en 4 regiones jerárquicas inferiores: una primera región de cuerpo inferior (Bl) (o primera sub-región Bl de cuerpo) , una segunda región de cuerpo inferior (B2) (o segunda subregión de cuerpo B2) , una tercera región de cuerpo inferior (B3) (o tercera subregión de cuerpo B3) y una cuarta región de cuerpo inferior (B4) (o cuarta sub-región de cuerpo B4). Haciendo referencia a la Fig. 6, la CIR que se estima de los datos de sincronización de campo en la estructura de datos se denomina como CIR_FS. Alternativamente, los CIR que se estiman de cada 5 secuencias de datos conocidas que existen en la región del cuerpo se denominan secuencialmente como CIR:N0, CIR-N1, CIR_N2, CIR_ N3, y CIR_N4. Como se describió antes, la presente invención usa el estimado de CIR de los datos de sincronización de campo y las secuencias de datos conocidas con el fin de llevar a cabo ecualizacion de canales en datos dentro del grupo de datos en este unto, cada CIR estimado puede usarse directamente de acuerdo con las características de cada región dentro del guro de datos. Alternativamente, una pluralidad de los CIR estimados también pueden interpolarse o extrapolarse de manera que crean un nuevo CIR, que luego se usa para le proceso de ecualizacion de canales. En la presente, cuando un valor F(A) de una función F(x) en un punto particular A y un valor F(B) de la función F(x) en otro punto particular B se conoce, la interpolación se refiere a la estimación de un valor de función de un punto dentro de la sección entre los puntos A y B. La interpolación lineal corresponde a la forma más simple entra un amplio rango de operaciones de interpolación. La interpolación lineal descrita en la presente únicamente son ilustrativos entre una amplia escala de los métodos de interpolación posibles. Y por lo tanto, la presente invención no se limita únicamente a los ejemplos exhibidos en la presente. Alternativamente, cuando un valor F(A) de una función F(c) en un punto particular A y un valor F(B) de la función F(x) en otro punto particular B se conocen, la extrapolación se refiere al cálculo de un valor de función de un punto fuera de la sección entre puntos A y B. La extrapolación lineal es la forma más simple entre una amplia escala de operaciones de extrapolación. Similarmente, la extrapolación lineal descrita en la presente únicamente es ilustrativa entre una amplia escala de métodos de extrapolación posibles. Y por lo tanto, la presente invención no se limita únicamente a los ejemplos exhibidos en la presente . Más específicamente, en el caso de la región de cabeza lejana (FH), cualquiera de CIR_N4 estimado de un grupo de datos previo, el estimado de CIR_FS del grupo de datos actual que se deberá procesar con ecualización de canales y n nuevo CIR generado por extrapolación de CIR_FS del grupo de datos actual y el CIR_N0 puede usarse para llevar a cabo la ecualización de canales. Alternativamente, en el caso de la región de cabeza media ( H) , se puede aplicar una variedad de métodos como se describió en el caso de la región de cabeza lejana (FH) . Por ejemplo, una nueva CIR creada extrapolando linealmente la CIR_FS estimada del grupo de datos actual y la CIR_N0 puede usarse para llevar a cabo la ecualización de canales. También, la CIR_FS estimada del grupo de datos actual también se puede usar para llevar a cabo ecualización de canales. Finalmente, en el caso de la región de cabeza cercana (NH) , se puede crear una nueva CIR interpolando la CIR_FS estimada del grupo de datos actual CIR_N0, que luego se usa para llevar a cabo ecualización de canales. Además, cualquiera de CIR_FS estimado del grupo de datos actual y CIR_0 puede usarse para llevar a cabo ecualización de canales . En el caso de las regiones del cuerpo B(i), CIR_N(i-l) estimado del grupo de datos actual y CIR_N(i) puede interpolarse para crear un nuevo CIR y usar el CIR recién creado para llevar a cabo la ecualización de canales. También, cualquiera de los CIR_N(i-l) estimado del grupo de datos actual y CIR_N(i) puede usarse para llevar a cabo la ecualización de canales. Alternativamente, en el caso de la región cercana a la cola (NT) y la región lejana a la cola (FT), CIR_N3 y CIR_N4 ambas estimadas del grupo de datos actual puede extrapolarse para crear un CIR nuevo, que luego se usa para llevar a cabo el proceso de ecualización de canales. Además, el CIR_N4 estimado del grupo de datos actual se puede usar para llevar a cabo el proceso de ecualización de canales. Consecuentemente, un desempeño óptimo puede obtenerse cuando se lleva a cabo la ecualización de canales en los datos insertados en el grupo de datos. Los métodos para obtener los CIR requeridos para llevar a cabo el proceso de ecualización de canales dados para facilitar el entendimiento de la presente invención. Un rango más amplio de método también se pueden usar en la presente. Y, por lo tanto, la presente invención solo se limitará a los ejemplos dados en la descripción exhibida en la presente. Mientras, en los datos que se introducen al decodificador de bloques 604 después de ecualizarse por canales del ecualizador 602 corresponde a los datos incrementados que tienen procesos de codificación adicional y codificación de tramas llevados a cabo en los mismos por el sistema de transmisión, los proceso de decodificación de tramas y decodificación adicional se llevan a cabo en los datos introducidos como procesos inversos del sistema de transmisión. Alternativamente, si los datos que se introducen al codificador de bloques 604 corresponden a los datos principales que solo tienen un proceso de codificación de tramas llevados a cabo en los mismos y no los procesos de codificación adicionales, solo el proceso de decodificación se lleva a cabo en los datos introducidos como el proceso inverso del sistema de transmisión. El grupo de datos decodificado por el decodificador de bloques 604 se introduce al desformateador de datos 605, y los datos principales se introducen al desintercalador de datos 608. Más específicamente, si los datos introducidos corresponden a los datos principales, el decodificador de bloques 604 lleva a cabo la decodificación Viterbi en los datos introducidos de manera que proporcionan un valor de decisión duro o lleva a cabo una decisión dura en un valor de decisión suave, proporcionando sí el resultado. Mientras, si los datos introducidos corresponden a los datos incrementados, el decodificador de bloques 604 proporciona un valor de decisión difícil o un valor de decisión suave con respecto a los datos incrementados introducidos. En otras palabras, si los datos introducidos corresponden a los datos incrementados, el decodificador de bloques 604 lleva a cabo un proceso de decodificación en los datos codificados por el procesador de bloques y el módulo de codificación de tramas del sistema de transmisión. En este punto, el codificador de marco de RS del pre-procesador incluido en el sistema de transmisión puede observarse como un código externo. Y, el procesador de bloques y el codificador de tramas pueden observarse con un código interno. Con el fin de maximizar el desempeño del código externo cuando decodifica dichos código concatenados, el decodificador del código interno puede proporcionar un valor de decisión suave. Por lo tanto, el decodificador de bloques 604 puede proporcionar un valor de decisión difícil en los datos incrementados. Sin embargo, el decodificador de bloques 604 puede proporcionar un valor de decisión difícil en los datos incrementados. Sin embargo, cuando se requiere, puede ser más preferible que el decodificador de bloques 604 provea un valor de decisión difícil. Mientras, el desintercalador de datos 608, el decodificador de RS 609, y el desaleatorizador de datos principales 601 son bloques requeridos para recibir los datos principales. Por lo tanto, los bloques mencionados antes pueden no ser requeridos en la estructura de un sistema de recepción que solo recibe los datos incrementados. El desintercalador de datos 608 lleva a cabo un proceso inverso del intercalador de datos incluido en el sistema de transmisión. En otras palabras, el desintercalador de datos 608 desintercala los datos principales proporcionados del decodificador de bloques 604 y proporciona los datos principales desintercalados al decodificador de RS 609. El decodificador de RS 609 lleva a cabo un proceso de decodificación de RS sistemático en los datos reintercalados y provee los datos procesados al desaleatorizador de datos principales 601. El desaletorizador de datos principales 610 recibe la salida del decodificador de RS 609 y genera un byte de datos pseudo-aleatorio idéntico al aleatorizador incluido en el sistema de transmisión de difusión digital. Después, el desaleatorizador de datos principal 610 lleva a cabo una operación de OR exclusiva en forma de bits (XOR) en el byte de datos pseudo-aleatorio generado, insertando si los bytes de sincronización de MPEG al inicio de cada paquete de manea que proporciona los datos en las unidades de paquetes de datos principales de 188 bytes. Mientras, los datos que se proporcionan del decodificador de bloques 604 al desformateador de datos 605 se introducen en la forma de un grupo de datos. En este punto, el desformateador de datos 605 ya conoce la estructura de los datos que serán introducidos y, por lo tanto, puede identificar la información de señalamiento, que incluye la información del sistema y los datos incrementados del grupo de datos. Después, el desformateador de datos 605 proporciona la información de señalamiento identificada a un bloque que requiere información del sistema y da los datos incrementados identificados al decodificador del marco de RS 606. En la presente, el desformateador de datos 605 remueve datos conocidos, datos de inicialización de tramas y encabezado de MPEG que se han insertado en los datos principales y grupo de datos de los datos recibidos. El desformateador de datos 605 también remueve los datos de paridad RS que se han insertado por el codificador de RS/codificador de RS no sistemático o el codificador de RS no sistemático del sistema de transmisión, de los datos recibidos. Luego, el desformateador de datos 605 proporciona los datos procesados al decodificador de marco de RS 606. Más específicamente, el decodificador de marco de RS 606 recibe únicamente los datos codificados de RS y los datos incrementados codificados de ERC que se transmiten del desformateador de datos 605. El decodificador de marco de RS 606 lleva a cabo un proceso inverso del codificador de marco de RS incluido en el sistema de transmisión de manera que corrige el error dentro del marco de RS. Luego, el decodificador del marco de RS 606 adiciona el byte de datos de sincronización de MPEG de 1 byte, que se ha removido durante el proceso de codificación de marco de RS, al paquete de datos incrementado corregido por error. Después, el paquete de datos procesado se proporciona al desaleatorizador de datos incrementado 607. La operación del decodificador de marco de RS 606 se describirá en detalle en un último proceso. El desaleatorizador de datos incrementados 607 lleva a cabo un proceso de desaletorización, que corresponde al proceso inverso del desaleatorizador incluido en el sistema de transmisión, en los datos incrementados recibidos. Después, los datos desaleatorizados se proporcionan, obteniendo asi los datos incrementados transmitidos del sistema de transmisión. De aquí en adelante, se describirán las operaciones detalladas del decodificador de marco de RS 606. La Fig. 11 ilustra una serie de paso ilustrativo de un proceso de decodificación de corrección de errores del decodificador de marco de RS 606 de acuerdo con la presente invención. Más específicamente, los grupos de decodificador de marco de RS 606 incrementador los bytes de datos recibidos del desformateador de datos 605 de manera que configuran un marco de RS. Los datos incrementados corresponden a los datos de RS codificados y CRC codificados del sistema de transmisión. La Fig. 11(a) ilustra un ejemplo de la configuración del marco de RS. Más específicamente, el sistema de transmisión dividido el marco de RS que tiene el tamaño de bloques de 235* (N+2) a 30*235 bytes. Cuando se supone que cada uno de los bloques de bytes de datos incrementados divididos se inserta en cada par de datos y se transmiten, el sistema de recepción también agrupo los boques de 30*235 bytes de datos incrementados insertados respectivamente en cada grupo de datos, configurando así un marco de RS que tienen el tamaño de 235* (N+2). Por ejemplo, cuando se supone que enmarco de RS se divide en 18 bloques de 30*235 bytes y se transmiten de una sección de despliegue, el sistema de recepción también agrupa los bytes de datos incrementados de 18 grupos de datos dentro de la sección de despliegue correspondiente, de manera que configura el marco de RS. Además, cuando se supone que N es igual a 538 (es decir, N=538), el decodificador de marco de RS 606 puede agrupar los bytes de datos incrementados dentro de los 18 grupos de datos incluidos en un despliegue de manera que configuran un marco de RS que tiene el tamaño de 235*540 bytes . En la presente, cuando se supone que el decodificador de bloques 604 da un valor de decisión suave para el resultado de decodificación, el decodificador de marco de RS 606 puede decidir el '0' y '1' del byte correspondiente usando los códigos del valor de decisión suave. 8 bits que se decide cada uno como se describió antes se agrupan para crear 1 byte de datos. Si el proceso descrito antes se lleva a cabo en todos los valores de decisión útiles de los 18 grupos de datos incluidos en un solo despliegue, el marco de RS que tiene el tamaño de 235*540 bytes puede configurarse. Adicionalmente, la presente invención utiliza el valor de decisión suave no solo para configurar el marco de RS sino también para configurar un mapa de conflabilidad. En la presente, el mapa de conflabilidad indica la conflabilidad del byte de datos correspondiente, que se configura por agrupación de 8 bits, los 8 bits siendo decididos por los códigos del valor de decisión suave.
Por ejemplo, cuando el valor absoluto del valor de decisión suave excede un valor de umbral predeterminado, el valor del bit correspondiente, que se decide por el código de valor de decisión suave correspondiente, se determina por ser confiable. Inversamente, cuando el valor absoluto del valor de decisión suave no excede el valor de umbral predeterminado, se determina que no es confiable el valor del bit correspondiente. Después, si aún un solo bit entre 8 bits, que se deciden por los códigos del valor de decisión suave y se agrupa para configurar 1 byte de datos, se determina por no ser confiable, el byte de datos correspondiente se marca en el mapa de conflabilidad como un byte de datos no confiable. En la presente, la determinación de la conflabilidad de 1 byte de datos solo es ilustrativa. Más específicamente, cuando una pluralidad de bytes de datos (v.gr., por lo menos 4 bytes de datos) se determina por no ser confiables, los bytes de datos correspondientes también pueden marcarse como bytes de datos no confiables dentro del mapa de conflabilidad. Inversamente, cuanto todos los bits de datos dentro de 1 byte de datos se determina por ser confiable (es decir, cuando el valor absoluto de los valores de decisión suaves de los 8 bits incluidos en 1 byte de datos excede el valor de umbral predeterminado), el byte de datos correspondiente se marca por ser byte de datos confiable en el mapa de conflabilidad. Similarmente, cuando una pluralidad de bytes de datos (v.gr., por lo menos 4 bytes de datos) se determina por ser confiables, los bytes de datos correspondientes también pueden marcarse como bytes de datos confiables dentro del mapa de conflabilidad. Los números propuestos en el ejemplo descrito antes únicamente son ilustrativos y por lo tanto no limitan el alcance o espíritu de la presente invención. El proceso de configurar el marco de RS y el proceso de configurar el mapa de conflabilidad usando el valor de decisión suave se puede llevar a cabo al mismo tiempo. En la presente, la información de conflabilidad dentro del mapa de conflabilidad está en una correspondencia de uno a uno con cada byte dentro del marco de RS. Por ejemplo, si un marco de RS tiene el tamaño de 235*540 bytes, el mapa de conflabilidad también se configura por tener el tamaño de 235*540 bytes. La Fig. 11(a) ilustra los pasos de proceso para configurar el mapa de conflabilidad de acuerdo con la presente invención. Mientras, si un marco de RS se configura por tener el tamaño de 235* (N+2) bytes, el decodificador de marco de RS 606 lleva a cabo un proceso de revisión de síndrome de CRC en el marco de RS correspondiente, verificando así si ha ocurrido algún error en cada hilera. Subsiguientemente, como se muestra en la Fig. 11(b), una suma de verificación de 2 bytes se remueve para configurar un marco de RS que tiene el tamaño de 235*N bytes. En la presente, la presencia (o existencia) de un error se indica en una marca de error que corresponde a cada hilera. Similarmente, dado que la porción del mapa de configuración que corresponde a la suma de revisión de CRC tiene difícilmente tiene aplicabilidad, esta porción se remueve de manera que solo el número 235*N de bytes de información de conflabilidad permanecen, como se muestra en la Fig. 11(b). Después de llevar a cabo el proceso de revisión de síndrome de CRC, el decodificador de marco RS 606 lleva a cabo la decodificación de RS en una dirección de columna. En la presente un proceso de corrección de eliminación de RS puede llevarse a cabo de acuerdo con el número de etiquetas de error de CRC. Más específicamente, como se muestra en la Fig. 11(c), se verifica la marca de error de CRC que corresponde a cada hilera dentro del marco de RS. Después, el decodificador 606 del marco de RS determina si el número de hileras que tiene un error de CRC que ocurre en la presente es igual a o menor que el numero máximo de errores en los cuales la corrección de eliminación de RS puede llevarse a cabo, cuando se lleva a cabo el proceso de decodificación de RS en una dirección de columna. El número máximo de errores corresponde a un número de bytes de paridad insertados cuando se lleva a cabo el proceso de codificación de RS. En la modalidad de la presente invención, se supone que los 48 bytes de paridad se han agregado a cada columna. Si el número de hileras que tienen los errores de CRC que ocurren en la presente es menor que o igual al número máximo de errores (es decir, 48 errores de acuerdo con esta modalidad) que pueden corregirse por el proceso de decodificación de eliminación de RS, un proceso de decodificación de eliminación de (235, 187) -RS se lleva a cabo en una dirección de columna en el marco de RS que tiene hileras de 235 N-bytes, como se muestra en la Fig. 11(d). Después, como se muestra en la Fig. 11(f), los datos de paridad de 48 bytes que se han agregado al extremo de cada columna se remueven. Inversamente, sin embargo, si el número de hileras que tienen los errores de CRC que ocurren en la presente es mayor que el número máximo de errores (es decir, 48 errores) que pueden corregirse por el proceso de decodificación de eliminación de RS, el proceso de decodificación de eliminación de RS no se puede llevar a cabo. En este caso, el error se puede corregir llevando a cabo un proceso de decodificación de RS general. Además, el mapa de conflabilidad, que se ha creado con base en el valor de decisión suave junto con enmarco de RS, se puede usar para incrementar más la capacidad de corrección de errores (o desempeño) de la presente invención.
Más específicamente, el decodificador de marco de RS 606 compara el valor absoluto del valor de decisión suave del decodificador de bloques 604 con el valor de umbral predeterminado, de manera que determina la confiabilidad del valor de bit decidido por el código del valor de decisión suave correspondiente. También, 8 bits, cada uno siendo determinado por el código del valor de decisión suave, se agrupan para formar 1 byte de datos. Consecuentemente, la información de confiabilidad en este byte de datos se indica en el mapa de confiabilidad. Por lo tanto, como se muestra en la Fig. 11(e) aunque una hilera particular se determina por tener un error que ocurre en el mismo basado en un proceso de revisión de síndrome de CRC en la hilera particular, la presente invención no asume que todos los bytes incluidos en la hilera tienen errores presentes en la misma. La presente invención se refiere a la información de confiabilidad del mapa de confiabilidad y establece únicamente los bytes que se ha determinado que no son confiables como bytes erróneos. En otras palabras, con respecto a si existe o no un error de CRC dentro de la hilera correspondiente, únicamente los bytes que se determinan no confiables con base en el mapa de confiabilidad se establecen como puntos de eliminación. De acuerdo con otro método, cuando se determina que los errores de CRC se incluyen en la hilera correspondiente, con base en el resultado del síndrome de CRC que revisa el resultado, solo los bytes que se determinan por el mapa de conflabilidad para ser no confiables se establecen como errores. Más específicamente, solo los bytes que corresponden a la hilera que se determina que tiene errores incluidos y que se determina que no es confiable con base en la información de conflabilidad, se establecen como los puntos de eliminación. Después, si el número de puntos de error de cada columna es menor a, o igual al, número máximo de errores (es decir, 48 errores) que pueden corregirse por el proceso de decodificación de eliminación de RS, un proceso de decodificación de eliminación de RS se lleva a cabo en la columna correspondiente. Inversamente, si el número de puntos de error para cada columna es mayor al número máximo de errores (es decir, 48 errores) que pueden corregirse por el proceso de decodificación de eliminación de RS, un proceso de decodificación general se lleva a cabo en la columna correspondiente . Más específicamente, si el número de hileras que tiene errores de CRC incluida en la presente, es mayor que el número máximo de errores (es decir, 48 errores) que puede corregirse por el proceso de decodificación de eliminación de RS, ya sea como un proceso de decodificación de eliminación de RS o un proceso de decodificación de RS general se lleva a cabo en una columna que se decide como base en la información de conflabilidad del mapa de conflabilidad, de acuerdo con el número de puntos de eliminación dentro de la columna correspondiente. Por ejemplo, se supone que el número de hileras que tienen errores de CRC incluido en la presente dentro del marco de RS es mayor a 48. Y, también se supone que el número de puntos de eliminación decididos con base en la información de conflabilidad del mapa de conflabilidad se indica como 40 puntos de eliminación en la primer acolumna y como 50 puntos de eliminación en la segunda columna. En este caso, se lleva a cabo un proceso de decodificación de eliminación de (235, 187) -RS en la primera columna. Alternativamente, un proceso de decodificación de (235,187)-RS se lleva a cabo en la segunda columna. Cuando se lleva a cabo la decodificación de corrección de error en todas las direcciones de columna dentro del marco de RS usando el proceso descrito antes, se remueven los datos de paridad de 48 bytes que se agregan al final de cada columna, como se muestra en la Fig. 11(f). Como se describió antes, aunque el número total de los errores de CRC que corresponden a cada hilera dentro del marco de RS es mayor que el número máximo de errores que puede corregirse por el uso del proceso de decodificación de eliminación de RS, cuando el número de bytes que se determina que tiene un nivel de baja conflabilidad, con base en la información de conflabilidad en el mapa de conflabilidad dentro de una columna particular, mientras que lleva a cabo la decodificación de corrección de error en la columna particular. En la presente, la diferencia entre el proceso de decodificación de RS general y el proceso de decodificación de eliminación de RS es el número de errores que puede corregirse. Más específicamente, cuando se lleva a cabo el proceso de decodificación de RS general, el número de errores que corresponde a la mitad del número de bytes de paridad (es decir, (número de bytes de paridad) /2) que se insertan durante el proceso de codificación de RS puede ser corregido por errores (v.gr., 24 errores se pueden corregir). Alternativamente, cuando se lleva a cabo el proceso de decodificación de eliminación de RS, el número de errores que corresponde al número de bytes de paridad que se insertan durante el proceso de codificación de RS puede ser corregido de sus errores (v.gr., 48 errores se pueden corregir). Después de llevar a cabo el proceso de decodificación de corrección de errores como se describió antes, un marco de RS configurado de 187 hileras de N-bytes (o paquetes) se pueden obtener como se muestra en la Fig. 11(f). Además, el marco de RS que tiene el tamaño de 187*N bytes se proporciona secuencialmente en el número N de 187 unidades de bytes. En la presente, como se muestra en la Fig. 11(g), el byte de sincronización de MPEG de 1 byte que se removió por el sistema de transmisión se agregó como el extremo de cada paquete de 187 bytes, proporcionando asi paquetes de datos incrementados de 188 bytes. La Fig. 12 ilustra un diagrama de bloques que muestra la estructura de un sistema de recepción de acuerdo con una modalidad de la presente invención. Haciendo referencia a la Fig. 12, el sistema de recepción incluye un sintonizador 701, una unidad de desmodulación 702, un desmultiplexor 703, un decodificador de audio 704, un decodificador de video 705, una unidad de desmodulación 702, un desmultiplexor 703, un decodificador de audio 704, un decodificador de video 705, un administrador de aplicación de TV nativo 706, un administrador de canales 707, un mapa de canales 708, una primera memoria 709, un decodificador de datos 710, una segunda memoria 711, un administrador del sistema 712, un administrador de aplicación de difusión de datos 713, un controlador de almacenamiento 7124, y una tercera memoria 715. En la presente, la tercera memoria 715 es un dispositivo de almacenamiento de masas, tal como una unidad de disco duro (HDD, por sus siglas en inglés) o un microcircuito de memoria. El sintonizador 710 sintoniza una frecuencia de un canal especifico a través de cualquier antena, cable y satélite. Luego, el sintonizador 701 convierte la frecuencia sintonizada a una frecuencia intermedia (IF), que luego se proporciona a la unidad de desmodulación 702. En este punto, el sintonizador 701 se controla por el administrador de canales 70 '7. Adicionalmente, el resultado y resistencia de la señal de difusión del canal sintonizado también se reportan al administrador de canales 707. Los datos que se reciben por la frecuencia del canal especifico sintonizado incluye datos principales, datos incrementados y datos de tabla para decodificar los datos principales y datos incrementados. En la modalidad de la presente invención, ejemplos de los datos incrementados pueden incluir datos provistos por servicio de datos, tales como datos de aplicación de Java, datos de aplicación de HTML, datos de XML, y asi sucesivamente. Los datos provistos para dichos servicios de datos pueden corresponder a un archivo de clase Java para la aplicación de Java, o a un archivo de directorio que designa posiciones (o lugares) de dichos archivos. Además, dichos datos también pueden corresponder a un archivo de audio y/o un archivo de video usado en cada aplicación. Los servicios de datos pueden incluir servicios de predicción de clima, servicios de información de tráfico, servicios de información de reservas, servicios que proveen programas de información dando servicios de participación de audiencia, sondeos en tiempo real, programas de educación interactivos con el usuario, servicios de juegos, servicios que dan información sobre sinopsis de noveles (o series de RV) , personajes, sonidos originales, sitios de presentación, servicios para proveer información sobre partidos pasados, perfiles y logros de jugadores de deportes, servicios de información de productos y para pedir productos, servicios que proveen información en programas de difusión por tipo de medio, tiempo al aire, sujeto, y asi sucesivamente. Los tipos de servicios de datos descritos antes solo son ilustrativos y no se limitan únicamente a los ejemplos dados en la presente. Además, dependiendo de la modalidad de la presente invención, los datos incrementados pueden corresponder a mata-datos. Por ejemplo, los meta-datos usan la aplicación de XML de manera que se transmiten a través de un protocolo de DSM-CC. La unidad de desmodulación 702 lleva a cabo la desmodulación y ecualización de canales en la señal que se proporciona del sintonizador 701, identificando asi los datos principales y los datos incrementados. Después, los datos principales identificados y datos destacados se proporcionan en unidades de paquetes de TS. Ejemplos de la unidad de desmodulación 702 se muestra en la Fig. 10. La unidad de desmodulación mostrada en la Fig. 10 es únicamente ilustrativa y el alcance de la presente invención no se limita a los ejemplos exhibidos en la presente. En la modalidad dada como un ejemplo de la presente invención, solo el paquete de datos destacados proporcionados de la unidad de desmodulación 702 se introduce al desmultiplexor 703. En este caso, el paquete de datos principal se introduce a otro desmultiplexor (no mostrado) que procesa paquetes de datos principales. En la presente, el controlador de almacenamiento 714 también se conecta al otro desmultiplexor con el fin de almacenar los datos principales después de procesar los paquetes de datos principales. El desmultiplexor de la presente invención también puede diseñarse para procesar los paquetes de datos destacados y paquetes de datos principales en un solo desmultiplexor. El controlador de almacenamiento 714 se intercala con el desmultiplexor de manera que controlan la grabación presente, grabación reservada (o previamente programada) , cambio de tiempo y asi sucesivamente en los datos incrementados y/o datos principales. Por ejemplo, usando uno de la grabación presente, grabación reservada (o previamente programada) y cambio de tiempo se establece y programa en el sistema de recepción (o receptor) mostrado en la Fig. 12, los datos destacados correspondientes y/o datos principales que se introducen al desmultiplexor se almacenan en la tercera memoria 715 de acuerdo con el control del controlador de almacenamiento 714. La tercera memoria 715 puede ser descrita como un área de almacenamiento temporal y/o un área de almacenamiento permanente. En la presente, el área de almacenamiento temporal se usa para la función de cambio de tiempo, y el área de almacenamiento permanente se usa para un almacenamiento permanente de datos de acuerdo con la elección del usuario (o decisión) . Cuando los datos almacenados en la tercera memoria 715 necesitan reproducirse (o representarse) , el controlador de almacenamiento 714 lee los datos correspondientes almacenados en la tercer memoria 715 y proporciona los datos de lectura al desmultiplexor correspondiente (v.gr., los datos destacados se proporcionan al desmultiplexor 703 mostrados en la Fig. 12) . En este punto, de acuerdo con la modalidad de la presente invención, dado que la capacidad de almacenamiento de la tercera memoria 715 se limita, los datos destacados codificados por compresión y/o datos principales que se introducen se almacenan directamente en la tercera memoria 715 sin ninguna modificación para la eficiencia de la capacidad de almacenamiento. En este caso, dependiendo del comando de reproducción (o lectura) , los datos leídos de la tercera memoria 715 pasan a través del desmultiplexor de manea qué se introduce al decodificador correspondiente, siendo restaurado así al estado inicial. El controlador de almacenamiento 714 puede controlar las funciones de reproducción, avance rápido, rebobinado, movimiento lento, reproducción instantánea de los datos que se almacenan en la tercera memoria 715 o siendo regulada actualmente. En la presente, la función de reproducción instantánea corresponde a escenas que se observan repetidamente que el observador (o usuario) desea observar de nuevo. La presente función de producción instantánea puede llevarse a cabo en datos almacenados y también en datos que actualmente se reciben en tiempo real asociando la función de reproducción instantánea con la función de cambio de tiempo. Si los datos introducidos corresponden al formato análogo, por ejemplo, si el modo de transmisión es NTSC, PAL, y asi sucesivamente, la compresión de controlador de almacenamiento 714 codifica los datos introducidos y almacena los datos codificados por compresión a la tercera memoria 715. Con el fin de hacerlo, el controlador de almacenamiento 714 puede incluir un codificador, en donde el codificador puede modalizarse como uno de software, soporte lógico personalizado y hardware. En la presente, un codificador de MPEG puede usarse como el codificador de datos con una modalidad de la presente invención. El codificador también puede proveerse fuera del controlador de almacenamiento 714. Mientras, con el fin de evitar la duplicación ilegal (o copias) de los datos de entrada que se almacenan en la tercera memoria 715, el controlador de almacenamiento 714 combina los datos de entrada y almacena los datos combinados en la tercera memoria 715. Consecuentemente, el controlador de almacenamiento 714 puede incluir un algoritmo de combinación para combinar los datos almacenados en la tercera memoria 715 y un algoritmo de combinación para separar los datos leídos de la tercera memoria 715. En la presente, la definición de la combinación incluyen encriptación y la definición de separación incluye des-encriptación . El método de combinación puede incluir el uso de una clave arbitraria (v.gr., palabras de control) para modificar un conjunto deseado de datos, y también un método de mezclar señales. Mientras, el desmultiplexor 703 recibe los datos en tiempo real proporcionados de la unidad de desmodulación 702 o los datos leídos de la tercera memoria 715 y des-multiplexa los datos recibidos. En el ejemplo dado en la presente invención, el desmultiplexor 703 lleva a cabo la desmultiplexión del paquete de datos incrementado. Por lo tanto, en la presente invención, la recepción y proceso de los datos incrementados serán descritos en detalle. También se deberá observar que una descripción detallada del proceso de los datos principales será omitida por simplicidad partiendo de la descripción del desmultiplexor 703 y los elementos subsiguientes. El desmultiplexor 703 desmultiplexa datos incrementados y las tablas de información específica de programas/protocolo de información de programas y sistemas (PSI/PSIP) del paquete de datos destacado introducido de acuerdo con el control del decodificador de datos 710. Después, los datos incrementados desmultiplexados y las tablas de PSI/PSIP se proporcionan al decodificador de datos 710 en un formato de sección. Con el fin de extraer los datos incrementados del canal a través del cual se tramiten los datos incrementados y para decodificar los datos incrementados extraídos, se requiere información del sistema. Dicha información del sistema también puede denominarse como información de servicios. La información del sistema puede incluir información de canales, información de eventos, etc. En la modalidad de la presente invención, las tablas de PSI/PSIP se aplican como información del sistema. Sin embargo, la presente invención no se limita al ejemplo exhibido en la presente. Más específicamente, sin importar el nombre, cualquier información de transmisión de protocolos en un formato de tablas puede aplicarse en la presente invención. La tabla de PSI es un estándar del sistema de MPEG-2 definido para identificar los canales y los programas. La tabla de PSIP es un comité de sistemas de televisión avanzados (ATSC) normales que identifican los canales y los programas. La tabla de PSI puede incluir una tabla de asociación de programas (PAT) , una tabla de acceso condicional (CAT) , una tabla de mapa de programas (PMT), y una tabla de información de redes (NIT) . En la presente PAT corresponde a información especial que se transmite por un paquete de datos que tiene un PID de ' 0'. El PAT transmite información de PID de la información de PMT y PID de NIT que corresponde a cada programa. CAT transmite información en un sistema de difusión de paga usado por el sistema de transmisión. PMT transmite información de PID de un paquete de corriente de transporte (TS) , en cuyo programa los números de identificación y secuencias de bits individuales de datos de video y audio que configuran el programa correspondiente se transmiten y la información de PID, en la cual se transmite PCR. La información de NIT transmite información de la red de transmisión actual. La tabla de PSIP puede incluir una tabla de canal virtual (VCT) , una tabla de tiempo del sistema (STT) , una ¦tabla de región de clasificación (RRT) , una tabla de texto extendida (ETT) , una tabla de cambio de canal directa (CDDT) , una tabla de información de evento (EIT) y una tabla de guia maestra (MGT) . VCT transmite información en canales virtuales, tales como información de canales para seleccionar canales e información tal como números de identificación de paquetes (PID) para recibir los datos de audio y/o video. Más específicamente, cuando el VCT se analice, el PID de los datos de audio/video del programa de difusión puede ser conocido. En la presente, los datos de audio/video correspondientes transmitidos dentro del canal junto con el nombre del canal y el número de canal. STT transmite información en los datos corriente e información de tiempo.
RRT transmite información en la región y órganos de consulta para clasificaciones de programas. ETT transmite descripción adicional de un canal especifico y programa de difusión. EIT transmite información en eventos de canales virtuales (v.gr., titulo de programas, tiempo reinicio de programas, etc. ) . CDT/DCCSCT transmite información asociada con cambio de canal automático (o directo) . Y, MGT transmite las versiones de información de PID de las tablas mencionadas antes incluidas en PSIP. Cada una de las tablas descritas antes incluidas en PSI/PSIP se configura de una unidad básica denominada como una "sección", y una combinación de una o más secciones forma una tabla. Por ejemplo, VCT puede dividirse en 256 secciones. En la presente, una sección puede incluir una pluralidad de información de canal virtual. Sin embargo, un solo grupo de información de canal virtual no se divide en dos o más secciones. En este punto, el sistema de recepción puede analizar y decodificar el servicio de datos que se transmiten usando solo las tablas incluidas en PSI, o solo las tablas incluidas en PSIP, o una combinación de tablas incluidas en PSI y PSIP. Con el fin de analizar y decodificar los datos para el servicio de datos, por lo menos se requiere un PAT y PMT incluida en PSI, y VCT incluida en PSIP. Por ejemplo, PAT puede incluir la información de sistema para transmitir los datos que corresponden al servicio de datos y PID de PMT que corresponde a los datos de servicio de datos (o número de programa) . PMT puede incluir PID del paquete de TS usado para transmitir los datos de servicio de datos. VCT puede incluir información en el canal virtual para transmitir los datos de servicio de datos y PID del paquete de TS para transmitir los datos del servicio de datos. Mientras, dependiendo de la modalidad de la presente invención, un DVB-SI puede aplicarse en lugar de PSIP. El DVB-SI puede incluir una tabla de información de red (NIT) , una tabla de descripción de servicios (SDT) , una tabla de información de eventos (EIT) , y una tabla de tiempo y datos (TDT) . El DVB-SI puede usarse en combinación con PSI descrito antes. En la presente, NIT divide los servicios que corresponden a los proveedores particulares de redes por grupos específicos. NIT incluye toda la información de sintonización que se usan durante el establecimiento de IRD. NIT puede usarse para informar o notificar cualquier cambio en la información de sintonización. SDT incluye el nombre de servicio y diferentes parámetros asociados con cada servicio que corresponde a un multiplexor de MPEG particular. El EIT se usa para transmitir información asociada con todos los eventos que ocurren en el multiplexor de MPEG. El EIT incluye información en la transmisión actual y también incluye información que contiene selectivamente diferentes corrientes de transmisión que pueden recibirse por IRD. Y, TDT se usa para actualizar el reloj incluido en IRD. Además, también pueden incluirse tres tablas de SI selectivas (es decir, una tabla asociada con el aroma (BAT) , una tabla de estado de operación (RST) , y una tabla de relleno (ST) ) . Más específicamente, la tabla asociada con aroma (BAT) provee un método de agrupación de servicio que perite IRD para proporcionar servicios a los observadores. Cada servicio específico puede pertenecer a por lo menos una unidad de 'aroma1. Una sección de tala de estado de operación (RST) se usa para actualizar rápida e instantáneamente por lo menos un estado de ejecución de eventos. La sección del estado de ejecución de eventos se transmite únicamente una vez en el punto de cambio del estado de eventos. Otras tablas de SI se transmiten generalmente varias veces. La tabla de relleno (ST) puede usarse para reemplazar o descartar una tabla subsidiaria o todas las tablas de SI. En la presente invención, los datos destacados incluidos en la carga útil dentro del paquete de TS consiste de un comando de un formato de sección de medio de almacenamiento digital y control (DSM-CC) . Sin embargo, el paquete de TS incluyendo los datos de servicio de datos pueden corresponder a un tipo de corriente elemental empacada (PES) o a un tipo de sección. Más específicamente, cualquier dato de servicio de datos del tipo de PES configura el paquete de TS, o los datos de servicio de datos del tipo de sección configuran el paquete de TS. El paquete de TS configurado de los datos del tipo de sección se darán como el ejemplo de la presente invención. En este punto, los datos del servicio de datos se incluyen en la sección de comando de medios de almacenamiento digital y control (DS -CC) . En la prevete, la sección de DSM-CC se. configura luego de un paquete de TS de unidad de 188 bytes. Además, la identificación de paquetes del paquete de TS que configura la sección de DSM-CC se incluye en una tabla de servicios de datos (DST) . Cuando se transmite el DST, '0x95' se asigna como el valor de un campo de stream_type en el descriptor de ubicación de servicios de PMT o el VCT. Más específicamente, cuando el valor de campo de stream_type de PMT o VCT es de '0x95', el sistema de recepción puede reconocer que se está recibiendo la difusión de datos incluyendo datos destacados (es decir, datos destacados) . En este punto, los datos destacados pueden transmitirse por un método del carrusel de datos. El método de carrusel de datos corresponde a los datos idénticos de transmisión repetidamente sobre una base regular. En este punto, de acuerdo con el control del decodificador de datos 710, el desmultiplexor 703 lleva a cabo el filtro de sección, descartando así las secciones repetitivas y proporcionando únicamente las secciones no repetitivas al decodificador de datos 710. El desmultiplexor 703 puede también proporcionar únicamente las secciones que configuran tablas deseadas (v.gr., VCT) al decodificador de datos 710 por el filtro de sección. En la presente, VCT puede incluir un descriptor especifico para los datos destacados. Sin embargo, la presente invención no excluye las posibilidades de los datos destacados que se incluyen en otras tablas, tal como PMT. El método de filtración de secciones puede incluir un método para verificar PID de una tabla definida por GT, tal como VCT, antes de llevar a cabo el proceso de filtro de sección. Alternativamente, el método de filtro de sección también puede incluir un método para llevar a cabo directamente el proceso de filtro de sección sin verificar MGT, cuando VCT incluye un PID fijo (es decir, un PID de base) . En este punto, el desmultiplexor 703 lleva a cabo el proceso de filtro de sección haciendo referencia a un campo de table_id, un campo de version_number, un campo de section_number, etc. Como se describió antes, el método para definir el PID de VCT incluye ampliamente dos métodos diferentes. En la presente, el PID de VCT es un identificador de paquetes requerido para identificar VCT de otras tablas. El primer método consiste de establecer el PID de VCT de manera que depende de MGT. En este caso, el sistema de recepción no puede verificar directamente VCT entre muchas tablas de PSI y/o PSIP. En su lugar, el sistema de recepción deberá revisar PID definido en MGT con el fin de leer el VCT. En la presente, el MGT define el PID, tamaño, número de versión, y asi sucesivamente, de tablas diversas. El segundo método consiste de establecer el PID de VCT de manera que al PID se le da un valor de PID de base (o un valor de PID fijo) , siendo asi independiente del MGT. En este caso, a diferencia del primer método, el VCT de acuerdo con la prevete invención puede identificarse sin tener que verificar cada PID solo incluido en el MGT. Evidentemente, un acuerdo en el PID de base deberá hacerse previamente entre el sistema de transmisión y el sistema de recepción. Mientras, en la modalidad de la presente invención, el desmultiplexor 703 puede proporcionar únicamente una tabla de información de aplicación (AIT) al decodificador de datos 710 por filtro de secciones. El AIT incluye información en una aplicación que se opera en el sistema de recepción para el servicio de datos. El AIT también puede denominarse como un XAIT, y un AMT. Por lo tanto, cualquier tabla que incluye información de aplicación puede corresponder a la siguiente descripción. Cuando se transmite AIT, un valor de '0x05' puede asignarse a un campo de stream_type del PMT. El AIT puede incluir información de aplicación, tal como nombre de aplicación, versión de aplicación, prioridad de aplicación, ID de aplicación, estado de aplicación (es decir, auto- inicio, ajustes específicos para usuario, experiencia, etc. ) , tipo de aplicación (es decir, Java o HTML) , posición (o ubicación) de corriente incluyendo archivos de clase y datos de aplicación, directorio de plataforma de aplicación y ubicación de icono de aplicación. En el método para detectar información de aplicación para el servicio de datos usando el AIT, los campos de component_tag, original_network_id, transport_stream_id, y service_id pueden usarse para detectar la información de aplicación. El campo component_tag designa una corriente elemental que porta un DSI de un carrusel de objetos correspondiente. El campo de original_network_id indica un original_network_id de DVB-SI de TS provee la conexión de transporte y el campo de service_id indica TS de MPEG de la TS que provee conexión de transporte, y el campo de service_id indica la DVB-SI del servicio que provee conexión de transporte. La información de un canal específico puede obtenerse usando el campo de original_network_id, el campo de transort_stream_id, y el campo de service_id. Los datos de servicio de datos, tal como los datos de aplicación, detectados por el uso del método descrito antes se puede almacenar en la segunda memoria 711 por el decodificador de datos 710. El decodificador de datos 710 analiza la sección de DSM-CC que configura los datos destacados desmultiplexados .
Luego, los datos destacados que corresponden al resultado analizado y almacenados como una base de datos en la segunda memoria 711. El decodificador de datos 7101 agrupa una pluralidad de secciones que tienen la misma identificación de tablas (table_id) de manera que configura una tabla, la cual luego se analiza. Después, el resultado analizado se almacena como una base de datos en la segunda memoria 711. En este punto, analizado datos y/o secciones, el decodificador de datos 710 lee todos los datos de la sección actual restante que no se filtran en secciones por el desmultiplexor 703. Luego, el decodificador de datos 7101 almacena los datos leídos a la segunda memoria 711. La segunda memoria 711 corresponde a una tabla y base de datos de carrusel de datos que almacena información del sistema analizada de las tablas y datos incrementados analizados de la sección de DSM-CC. En la presente, un campo de table_id, un campo de section_number, y un campo last_section_number incluido en la tabla se puede usar para indicar si la tabla correspondiente se configura de una sola sección o una pluralidad de secciones. Por ejemplo, los paquetes de TS que tienen el PID de VCT se agrupan para formar una sección y secciones que tienen identificadores de tablas adaptados al VCT se agrupan para formar el VCT. Cuando se analiza el VCT, se puede obtener la información en el canal virtual al cual se transmiten los datos destacados. La información de identificación de aplicación obtenida, información de identificación de componentes de servicio de información de servicios que corresponde al servicio de datos puede almacenarse en una segunda memoria 711 o proporcionarse al administrador de aplicación de difusión 713. Además, la referencia puede hacerse a la información de identificación de aplicación, información de identificación de componente de servicios de información de servicios con el fin de codificar los datos de servicios de datos. Alternativamente, dicha información también puede preparar la operación del programa de aplicación para el servicio de datos. Además, el decodificador de datos 12010 controla el desmultiplexor de la tabla de información del sistema, que corresponde a la tabla de información asociada con el canal y eventos. Después, una lista de PID de A/V puede transmitirse al administrador de canales 707. El administrador de canales 707 puede referirse al mapa de canales 708 con el fin de transmitir una solicitud para recibir datos de información relacionados con el sistema al decodificador de datos 710, recibiendo asi el resultado correspondiente. Además, el administrador de canales 707 puede controlar también la sintonización de canales del sintonizador 701. Además, el administrador de canales 707 puede controlar directamente el desmultiplexor 703, de manera que establece el PID de A/V, controlando asi el decodificador de audio 704 y el decodificador de video 705. El decodificador de audio 704 y el decodificador de video 705 puede decodificar respectivamente y proporcionar los datos de audio y los datos de video desmultiplexados del paquete de datos principal. Alternativamente, el decodificador de audio 704 y el decodificador de video 705 puede decodificar y proporcionar respectivamente los datos de audio y datos de video desmultiplexados del paquete de datos destacados. Mientras, cuando los datos destacados incluyen datos de servicio de datos, y también datos de audio y datos de video, es evidente que los datos de audio y datos de video desmultiplexados por el desmultiplexor 703 se decodifican respectivamente por el decodificador de audio 704 y el decodificador de video 705. Por ejemplo, un algoritmo de decodificación de (AC-3) de codificación de audio puede aplicarse al decodificador de audio 704, y un algoritmo de decodificación de MPEG-2 puede aplicarse al decodificador de video 705. Mientras, el administrador de aplicación de TV nativo 706 opera un programa de aplicación nativo almacenado en la primera memoria 709, llevando a cabo asi las funciones generales tales como cambio de canales. El programa de aplicación de nativos se refiere al software almacenado en el sistema de recepción al embarcar el producto. Más específicamente, cuando una solicitud del usuario (o comando) se transmite al sistema receptor a través de una interfaz de usuario (UI), el administrador de aplicación de TV nativo 706 exhibe la solicitud del usuario en una pantalla a través de una interfaz de usuario gráfica (GUI), respondiendo así a la solicitud del usuario. La interfaz de usuario recibe la solicitud del usuario a través de un dispositivo de entradas, tales como un controlador remoto, un teclado, un controlador de mando integrado, una pantalla táctil provista en la pantalla y luego proporciona la solicitud del usuario recibida al administrador de aplicación de TV nativa 706 y el administrador de paliación de difusión de datos 713. Además, el administrador de aplicación de TV nativa 706 controla el administrador de canales 707, controlado así el canal asociado, tal como la administración del mapa del canal 708, y controlando el decodificador de datos 710. El administrador de aplicación de TV nativo 706 también controla el GUI del sistema de recepción general, almacenando así la solicitud del usuario y estado del sistema de recepción en la primera memoria 709 y restaurando la información almacenada. El administrador de canales 707 controla el sintonizador 701 y el decodificador de datos 710, de manera que administra el mapa de canales 708 de manera que puede responder a la solicitud de canales hecha por el usuario. Más específicamente, el administrador de canales 707 envía una solicitud al decodificador de datos 710 de manera que las tablas asociadas con los canales que serán sintonizados se analizan. Los resultados de las tablas analizadas se reportan al administrador de canales 707 por el decodificador de datos 710. Después, basado en los resultados analizados, el administrador de canales 707 actualiza el mapa de canales 708 y establece un PID en el desmultiplexor 703 para desmultiplexar las tablas asociadas con los datos de servicio de datos de los datos destacados. El administrador del sistema 712 controla el arranque del sistema de recepción encendiendo o apagándolo. Luego, el administrador del sistema 712 almacena imágenes de ROM (incluyendo imágenes de software descargadas) en la primera memoria 709. Más específicamente, la primera memoria 709 almacena programas administrativos tales como programas del sistema operativo (OS) requerido para administrar el sistema de recepción y también el programa de aplicación ejecutando las funciones de servicios de datos. El programa de aplicación es un programa que procesa los datos de servicio de datos almacenados en la segunda memoria 711 de manera que proporcional al usuario el servicio de datos. Si los datos del servicio de datos se almacenan en la segunda memoria 711, los datos del servicio de datos correspondientes se procesan por el programa de aplicación descrito antes o por otros programas de aplicación siendo provisto así al usuario. El programa administrativo y programa de aplicación almacenado en la primer memoria 709 puede actualizarse o corregirse a un programa recién descargado. Además, el almacenamiento del programa administrativo almacenado y programa de aplicación se mantienen sin suprimirse aún si se apaga el sistema. Por lo tanto, cuando se suministra energía los. programas pueden ejecutarse sin tener que ser recién descargado de nuevo. El programa de aplicación para proveer el servicio de datos de acuerdo con la presente invención ya sea almacenado en la primera memoria 709 al embarcar el sistema receptor o que se almacenado en el primer 709 después de ser descargado. El programa de aplicación para el servicio de datos (es decir, el servicio de datos que provee el programa de aplicación) almacenado en la primera memoria 709 también puede suprimirse, actualizarse y corregirse. Además, el servicio de datos que provee el programa de aplicación puede descargarse y ejecutarse junto con los datos de servicio de datos cada vez que se reciben los datos del servicio de datos . Cuando una solicitud del servicio de datos se transmite a través de la interna del usuario, el administrador de aplicación de difusión de datos 713 opera el programa de aplicación correspondiente almacenado en la primera memoria 709 de manera que procesa los datos solicitados, proporcionando asi al usuario con el servicio de datos solicitado. Y, con el fin de proveer dicho servicio de datos, el administrador de aplicación de difusión de datos 713 soporta la interfaz de usuario de gráficos (GUI). En la presente, el servicio de datos puede proveerse en la forma de texto (o servicio de mensajes cortos (SMS)), mensaje de voz, imagen estática de imagen en movimiento. El administrador de aplicación de difusión de datos 713 puede proporcionarse con una plataforma para ejecutar el programa de aplicación almacenado en la primera memoria 709. La plataforma puede ser, por ejemplo, una máquina virtual Java para ejecutar el programa de Java. De aquí en adelante, un ejemplo del administrador de aplicación de difusión de datos 713 ejecutando el servicio de datos que provee programa de aplicación almacenado en la primera memoria 709, de manera que procesa los datos de servicio almacenados en la segunda memoria 711, proporcionando asi al usuario con el servicio de datos correspondiente ahora será descrito en detalle. Suponiendo que el servicio de datos corresponde a un servicio de información de tráfico, el servicio de datos de acuerdo con la presente invención se provee al usuario para un sistema de recepción que no se equipa con un mapa electrónico y/o un sistema de GPS en la forma de por lo menos uno de un texto (o servicio de mensajes cortos (SMS)), un mensaje de voz, un mensaje de gráficos, una imagen estática y una imagen en movimiento. En este caso, un módulo de GPS se monta en el sistema de recepción mostrado en la Fig. 11, el módulo de GPS recibe señales de satélite transmitidos de una pluralidad de satélites en la órbita terrestre baja y extrae la información de posición actual (o ubicación) (v.gr., longitud, latitud, altitud) , proporcionando asi la información extraída al administrador de aplicación de difusión de datos 713. En este punto, se supone que el mapa electrónico incluyendo información en cada enlace y nodo y otra información gráfica diversa se almacenan en uno de la segunda memoria 711, la primera memoria 709, y otra memoria que no se muestra. Más específicamente, de acuerdo con la solicitud hecha por el administrador de aplicación de difusión de datos 713, los datos del servicio de datos almacenados en la segunda memoria 711 y leída e introducida al administrador de aplicación de difusión de datos 713. El administrador de aplicación de difusión de datos 713 traduce (o descifra) los datos del servicio de datos leídos de la segunda memoria 711, extrayendo así la información necesaria de acuerdo con los contenidos de la señal de mensaje y/o control . La Fig. 13 ilustra un diagrama de bloques que muestran la estructura de un sistema de recepción de difusión digital (o televisión) de acuerdo con otra modalidad de la presente invención. Haciendo referencia a la Fig. 13, el sistema de recepción de difusión digital incluye un sintonizador 801, una unidad de desmodulación 802, un desmultiplexor 803, un primer separador 804, un decodificador de audio 805, un decodificador de video 806, un segundo separador 807, una unidad de autenticación 808, un administrador de aplicación de TV nativo 809, un administrador de canales 810, un mapa de canales 811, una primera memoria 812, un decodificador de datos 813, una segunda memoria 814, un administrador del sistema 815, un administrador de aplicación de difusión de datos 816, un controlador de almacenamiento 817, una tercera memoria 818, y un módulo de telecomunicación 819. En la presente, la tercera memoria 818 es un dispositivo de almacenamiento de masas, tal como una unidad de disco duro (HDD) o un microcircuito de memoria. También, durante la descripción del sistema de recepción de difusión digital (o televisión o CTV) mostrado en la Fig. 13, los componentes que son idénticos a aquellos del sistema de recepción de difusión digital de la Fig. 12 será omitido por simplicidad. Como se describió antes, con el fin de proveer servicios para evitar la duplicación ilegal (o copias) u observación ilegal de los datos destacados y/o datos principales que se transmiten usando una red de difusión, y proveen servicios de difusión, el sistema de transmisión generalmente pueden combinase y transmitir el contenido de difusión. Por lo tanto, el sistema de recepción necesita separar el contenido de difusión combinado con el fin de proporcionar al usuario contenidos de difusión apropiados. Además, el sistema de recepción generalmente puede procesarse con un proceso de autenticación con un medio de autenticación antes del proceso de separación. Más adelante, el sistema de recepción incluyendo un medio de autenticación y un medio de separación de acuerdo con una modalidad de la presente invención será descrita ahora en detalle. De acuerdo con la presente invención, el sistema de recepción puede proveerse con un medio de separación que recibe el contenido de difusión combinado y un medio de autenticación que autentica (o verifica) si el sistema de recepción está autorizado a recibir los contenidos separados. Después, los medios de separación serán denominados como primero y segundo separadores 804 y 807, y los medios de autenticación serán denominados como una unidad de autenticación 808. Dicho nombramiento de los componentes correspondientes únicamente son ilustrativos y no se limitan a los términos sugeridos en la descripción de la presente invención. Por ejemplo, las unidades también pueden denominarse como un descriptor. Aunque la Fig. 13 ilustra un ejemplo de los separadores 804 y 807 y la unidad de autenticación 808 siendo provista dentro del sistema de recepción, cada uno de los separadores 804 y 807 y la unidad de autenticación 808 pueden proporcionarse por separado en un módulo interno o externo. En la presente, el módulo pude incluir un tipo de ranura, tal como una memoria de SD o CF, un tipo de cartucho de memoria, un tipo de USB, y asi sucesivamente, y puede fijarse de manea separada al sistema de recepción. Como se describió antes, cuando el proceso de autenticación se lleva a cabo exitosamente por la unidad de autenticación 808, el contenido de difusión combinados se separa por los separadores 804 y 807, siendo provisto asi al usuario. En este punto, una variedad del método de autenticación y el método de separación puede usarse en la presente. Sin embargo, un acuerdo en cada método correspondiente deberá ser entre el sistema de recepción y el sistema de transmisión. De aquí en adelante, los métodos de separación de autenticación ahora serán descritos y la descripción de componentes idénticos o pasos de procesos será omitido por simplicidad. El sistema de recepción incluyendo la unidad de autenticación 808 y los separadores 804 y 807 ahora será descrito en detalle. El sistema de recepción recibe el contenido de difusión combinado a través del sintonizador 801 y la unidad de desmodulación 802. Luego, el administrador del sistema 815 decide si el contenido de difusión recibido se ha combinado. En la presente, la unidad de desmodulación 802 puede incluirse como en medio de desmodulación de acuerdo con modalidades de la presente invención como se describió en la Fig. 10. Sin embargo, la presente invención no se limita a los ejemplos datos en la descripción exhibida en la presente. Si el administrador del sistema 815 decide que el contenido de difusión recibida se ha combinado, luego el administrador del sistema 815 controla el sistema de operar la unida de autenticación 808. Como se describió antes, la unidad de autenticación 808 lleva a cabo un proceso de autenticación con el fin de decidir si el sistema de recepción de acuerdo con la presente invención corresponde a un huésped legitimo titulado para recibir el servicio de radiodifusión de paga. En la presente, el proceso de autenticación puede variar de acuerdo con los métodos de autenticación. Por ejemplo, la unidad de autenticación 808 puede llevar a cabo el proceso de autenticación comparando una dirección de IP y de un datagrama de IP dentro del contenido de difusión recibido con una dirección especifica de un huésped correspondiente. En este punto, la dirección especifica del sistema receptor correspondiente (o huésped) puede ser una dirección de MAC. Más específicamente, la unidad de autenticación 808 puede extraer la dirección de IP del dato del sistema de recepción que se mapea con la dirección de IP. En este punto, el sistema de recepción deberá proporcionarse, por adelantado, con la información (v.gr., un formato de tabla) que puede mapear la dirección de IP y la información del sistema de recepción. Consecuentemente, la modalidad de autenticación 808 lleva a cabo el proceso de autenticación determinado la conformidad entre la dirección del sistema de recepción correspondiente y la información del sistema del sistema de recepción que se mapea con la dirección de IP. En otras palabras, si la unidad de autenticación 808 determina que los dos tipos de información se conforman unos con otros, luego la unidad de autenticación 808 determina que el sistema de recepción está autorizado a recibir el contenido de difusión correspondiente . En otro ejemplo, la información de identificación estandarizada se define por adelantado por el sistema de recepción y el sistema de transmisión. Luego, la información de identificación del sistema de recepción que solicita el servicio de radio difusión de paga se transmite por el sistema de transmisión. Después, el sistema de recepción determina si la información de identificación recibida se conforma con su propio número de identificación única propio, de manera que lleva a cabo el proceso de autenticación. Más específicamente, el sistema de transmisión crea una base de datos para almacenar la información de identificación (o número) del sistema de recepción que solicita el servicio de radiodifusión de paga. Luego, si el contenido de difusión correspondiente se combina, el sistema de transmisión incluye la información de identificación en EMM, que luego se transmite al sistema de recepción. Si el contenido de difusión corresponderte se combina, los mensajes (v.gr., mensaje de control de autorización (ECM) , mensaje de manejo de autorización (EMM) , tal como información de CAS, información de modo, información de posición de mensajes, que se aplican a la combinación del contenido de difusión se transmiten a través de un encabezado de datos correspondiente y paquete de datos anteriores. El ECM puede incluir una palabra de control (CW) usada para combinar el contenido de difusión. En este punto, la palabra de control puede codificarse con una clave de autenticación. La EMM puede incluir una clave de autenticación e información de autorización de los datos correspondientes. En la presente, la clave de autenticación puede codificarse con una clave de distribución especifica para el receptor. En otras palabras, suponiendo que los datos incrementados se combinan usando la palabra de control, y que la información de autenticación y la información de separación se transmiten del sistema de transmisión, el sistema de transmisión codifica la CW con la clave de autenticación y, luego, incluye la CW codificada en el mensaje de control de autorización (ECM) , que luego se transmite al sistema de recepción. Además, el sistema de transmisión incluye la clave de autenticación usada para codificar la CW y la autorización para recibir datos (o servicios) del sistema de recepción (es decir, un número de serie estandarizado del sistema de recepción que se autoriza a recibir el servicio o datos de difusión correspondientes) en el mensaje de administrador autorizado (EM ) , que luego se transmite al sistema de recepción . Consecuentemente, la unidad de autenticación 808 del sistema de recepción extrae la información de identificación del sistema de recepción y la información de identificación incluida en la EMM del servicio de difusión que se está recibiendo. Luego la unidad de autenticación 808 determina si la información de identificación se conforma entre ellos, de manera que llevan a cabo el proceso de autenticación. Más específicamente, si la unidad de autenticación 808 determinan que la información se conforma entre ella, luego la unidad de autenticación 808 determina eventualmente que el sistema de recepción se titula para recibir el servicio de difusión de solicitud. En aún otro ejemplo, la unidad de autenticación 808 del sistema de recepción puede fijarse por separado aun módulo externo. En este caso, el sistema de recepción se intercala con el módulo externo a través de una interfaz común (CI) . En otras palabras, el módulo externo puede recibir los datos combinados por el sistema de recepción a través de la interfaz común, llevando a cabo asi el proceso de separación de los datos recibidos. Alternativamente, el módulo externo puede transmitir también únicamente la información requerida para el proceso de separación al sistema de recepción. La interfaz común se configura en una capa física y por lo menos una capa de protocolo. En la presente, en consideración de cualquier expansión posible de la capa de protocolo en un proceso final, la capa de protocolo correspondiente puede configurarse para tener por lo menos una capa que puede proveer cada uno una función independiente . El módulo externo puede consistir de una memoria o tarjeta que tiene información en la clave usada para el proceso de combinación y otra información de autenticación pero que no incluye ninguna función de separación, o consiste de una tarjeta que tiene la información clave mencionada antes y la información de autenticación e incluyendo la función de separación. Tanto el sistema de recepción como el módulo externo deberá autenticarse con el fin de proveer al usuario el servicio de radiodifusión de paga provisto (o transmitido) del sistema de transmisión. Por lo tanto, el sistema de transmisión puede proveer únicamente el servicio de radiodifusión de paga correspondiente al par autenticado del sistema de recepción y modulo externo.
Adicionalmente, un proceso de autenticación también será llevado a cabo entre el sistema de recepción y el módulo externo a través de la interfaz común. Más específicamente, el módulo puede comunicarse con el administrador del sistema 815 incluido en el sistema de recepción a través de la interfaz común, autenticando así el sistema de recepción. Alternativamente, el sistema de recepción puede autenticar el módulo a través de la interfaz común. Además, durante el proceso de autenticación, el módulo puede extraer la única ID del sistema de recepción y su propia ID única y transmite las ID extraídas al sistema de trasmisión. Por lo tanto, el sistema de transmisión puede extraer la ID única del sistema de recepción y su propia ID única y transmite las ID extraídas al sistema de transmisión. Por lo tanto, el sistema de transmisión puede usar los valores de ID transmitidos como información que determina si se inicia o no el servicio solicitado o como información de pago. Siempre que sea necesario, el administrador del sistema 815 transmite la información de pago al sistema de transmisión remoto a través del módulo de telecomunicación 819. La unidad de autenticación 808 autentica el sistema de recepción correspondiente y/o el módulo externo. Luego, si el proceso de autenticación se completa exitosamente, la unidad de autenticación 808 certifica el sistema de recepción correspondiente y/o el módulo externo como el sistema legitimo y/o el módulo autorizado para recibir el servicio de rediodifusión de paga solicitado. Además, la unidad de autenticación 808 puede recibir también la información asociada con autenticación de un proveedor de servicio de telecomunicaciones móviles a la cual se suscribe el usuario del sistema de recepción, en lugar del sistema de transmisión que provee el servicio de difusión solicitado. En este caso, la información de asociación de autenticación puede combinarse por el sistema de transmisión que provee el servicio de difusión y luego, transmitido al usuario a través del proveedor de servicio de telecomunicaciones móviles, o combinados y transmitidos directamente por el proveedor de servicios de telecomunicaciones móviles. Una vez que el proceso de autenticación se completa exitosamente por la unidad de autenticación 808, el sistema de recepción puede separar el contenido de difusión combinado recibido del sistema de transmisión. En este punto, el proceso de separación se lleva a cabo por los primero y segundo separadores 804 y 807. En la presente, los primero y segundo separadores 804 y 807 pueden incluirse en un módulo interno o un módulo externo del sistema de recepción. El sistema de recepción también se provee con una interfaz común para comunicarse con el módulo externo que incluye los primero y segundo separadores 804 y 807, de manera que lleva a cabo el proceso de separación. Más específicamente, los primero y segundo separadores 804 y 807 pueden incluirse en el módulo o en el sistema de recepción en la forma de hardware, soporte lógico personalizado o software. En la presente, los separadores 804 y 807 pueden incluirse en cualquiera o ambos del módulo y el sistema de recepción. Si los primero y segundo separadores 804 y 807 se provee dentro del sistema de recepción, es ventajoso tener el sistema de transmisión (es decir, por lo menos cualquiera de un proveedor de servicio y una estación de difusión) se combinan con los datos correspondientes usando el mismo método de combinación. Alternativamente, si los primero y segundo separadores 804 y 807 se proveen en el modulo externo, es ventajoso tener cada sistema de transmisión combinado con los datos correspondiente usando diferentes métodos de combinación. En ese caso, el sistema de recepción no se requiere para ser provisto con el algoritmo de separación que corresponde a cada sistema de transmisión. Por lo tanto, la estructura y tamaño del sistema de recepción puede simplificarse y más compacto. Consecuentemente, en este caso, el propio módulo externo puede proveer funciones de CA, que únicamente y solamente se proveen por cada uno de los sistemas de transmisión y funciones relacionadas con cada servicio que será provisto por cada uno de los sistemas de transmisión, y funciones relacionadas con cada servicio que será provisto para el usuario. La interfaz común permite que varios módulos externos y el administrador del sistema 815, que se incluyen en el sistema de recepción, para comunicarse entre ellos por un solo método de comunicación. Además, dado que el sistema de recepción puede operarse siendo conectado con por lo menos uno o más módulos que proveen diferentes servicios, el sistema de recepción puede conectarse a una pluralidad de módulos y controladores. Con el fin de mantener la comunicación exitosa entre el sistema de recepción y el módulo externo, el protocolo de interfaz común incluye una función de la revisión periódica del estado del opuesto correspondiente. Utilizando esta función, el sistema de recepción y el módulo externo puede manejar el estado de cada opuesto correspondiente. Esta fundón también reporta al usuario o el sistema de transmisión de cualquier mal funcionamiento que puede ocurrir en cualquiera del sistema de recepción y el módulo externo e intenta la recuperación del mal funcionamiento . En aún otro ejemplo, el proceso de autenticación puede llevarse a cabo a través del software. Más específicamente, cuando una tarjeta de memoria que tiene software de CAS descargado, por ejemplo, y almacenado en el mismo por adelantado se inserta en el sistema de recepción, el sistema de recepción recibe y carga el software de CAS de la tarjeta de memora de manera que lleva a cabo el proceso de autenticación. En este ejemplo, el software de CAS de la tarjeta de memoria y se almacena en la primera memoria 812 del sistema de recepción. Después, el software de CAS se opera en el sistema de recepción como un programa de aplicación. De acuerdo con una modalidad de la presente invención, el software de CAS se monta en (o almacena) en una plataforma de soporte lógico personalizado y, luego se ejecuta. Un soporte lógico personalizado de Java se dará como un ejemplo del soporte lógico personalizado incluido en la presente invención. En la presente, el software de CAS deberá incluir por lo menos información requerida para el proceso de autenticación y también la información requerida para el proceso de separación. Por lo tanto, la unidad de autenticación 808, lleva acabo proceso de autenticación entre el sistema de transmisión y el sistema de recepción y también entre el sistema de recepción y la tarjeta de memoria. En este punto, como se describió antes, la tarjeta de memoria deberá autorizarse para recibir los datos correspondientes y deberán incluir información en un sistema de recepción normal que puede autenticarse. Por ejemplo, la información en el sistema de recepción puede incluir un número único, tal como un número de serie estandarizado del sistema de recepción correspondiente. Consecuentemente, la unidad de autenticación 808 compara el número de serie estandarizado incluido en la tarjeta de memoria con la información unida del sistema de recepción, llevando a cabo asi el proceso de autenticación entre el sistema de recepción y la tarjeta de memoria. Si el software de CAS primero se ejecuta en la base del soporte lógico personalizado de Java, luego se lleva a cabo la autenticación entre el sistema de recepción y la tarjeta de memoria. Por ejemplo, cuando el número único del sistema de recepción almacenado en la tarjeta de memoria conforma el único número del sistema de recepción leído del administrador del sistema 815, luego la tarjeta de memoria se verifica y determinan como una tarjeta de memoria normal que puede usarse en el sistema de recepción. En este punto, el software de CAS puede instalarse en la primera memoria 812 al embarcar la presente invención, o puede descargarse a la primera memoria 812 del sistema de transmisión o el módulo o tarjeta de memoria como se describió antes. En la presente, la función de separación puede operarse por el administrador de aplicación de difusión de datos 816 como un programa de aplicación . Después, el software de CAS analiza los paquetes de EMM/ECM proporcionados del desmultiplexor 803, de manera que se verifica si el sistema de recepción se autoriza para recibir los datos correspondientes, obteniendo así la información requerida para separarse (es decir, el CW) y proporcionar la CW obtenida a los separadores 804 y 807. Más específicamente, el software de Cas que opera en la plataforma del soporte lógico personalizado de Java primero que el número único (o serie) del sistema de recepción del sistema de recepción correspondiente y lo compara con el número único del sistema de recepción transmitido a través del EMM, verificando así cuando el sistema de recepción se autoriza a recibir los datos correspondientes. Una vez que se verifica la autorización recibida, se utiliza la información del servicio de difusión correspondiente transmitida al ECM y la autorización de la recepción del servicio de difusión correspondiente se usan para verificar si el sistema de recepción está autorizado a recibir el servicio de difusión correspondiente. Una vez que se verifica el sistema de recepción para ser autorizado para recibir el servicio de difusión correspondiente, la clave de autenticación transmitida a EMM se usa para decodificar (o descifrar) la CW codificada, que se transmite a ECM, transmitiendo así la CW decodificada a los separadores 804 y 807. Cada uno de los separadores 804 y 807 usa la CW para separar el servicio de difusión . Mientras, el software de CAS almacenado en la tarjeta de memoria puede expandirse de acuerdo con el servicio de paga que proporcionará la estación de difusión. Adicionalmente, el software de CAS también puede incluir otra información adicional diferente a la información asociada con la autenticación y separación. Además, el sistema de recepción puede descargar el software de Cas del sistema de transmisión de manera que actualiza el software de CAS almacenado originalmente en la tarjeta de memoria. Como se describo antes, sin importar el tipo de sistema de recepción de difusión, mientras que se provee un sistema de memoria externa, la presente invención puede modalizar un sistema de CAS que puede cumplir con los requisitos de todo tipo de tarjeta de memoria que puede fijarse por separado al sistema de recepción. Por lo tanto, la presente invención puede llevar a cabo el desempeño máximo del sistema de recepción con costo de fabricación mínimo, en donde el sistema de recepción puede recibir contenido de difusión de paga tal como programas de difusión, reconociendo así y considerando la variedad el sistema de recepción. Además, dado que la interfaz del programa de aplicación mínimo se requiere que sea modalizado en la modalidad de la presente invención, el costo de fabricación puede reducirse, eliminando así la dependencia del fabricante en los fabricantes de CAS. Consecuentemente, los costos de fabricación de equipos de CAS y sistemas administrativos también pueden reducirse al mínimo. Mientras, los separadores 804 y 807 pueden incluirse en el módulo ya sea en forma de hardware o en forma de hardware o en forma de software. En este caso, los datos combinados que se reciben se separan por el módulo y luego se desmodulan. También, si los datos combinados que se reciben se almacenan en la tercera memoria 818, los datos recibidos pueden separarse y luego almacenarse, o almacenarse en la memoria en el punto que se reciben y luego separarse después o antes de reproducirse. Después, en el caso que se proporcionen algoritmos combinados/separados en el controlador de almacenamiento 817, el controlador de almacenamiento 817 combina los datos que se reciben una vez de nuevo y luego almacena los datos vueltos a combinar a la tercera memoria 818. En aún otro ejemplo, el contenido de difusión separado (transmisión de la cual se restringe) se transmite a través de la red de difusión. También, la información asociada con la autenticación y separación de datos con el fin de inhabilitar las restricciones de recepción de los datos correspondientes se transmite y/o reciben a través del módulo de telecomunicaciones 819. Por lo tanto, el sistema de recepción puede llevar a cabo la comunicación reciproca (o dos vias) . El sistema de recepción puede transmitir datos al módulo de telecomunicación dentro del sistema de transmisión o proporcionarse con los datos del módulo de telecomunicación dentro del sistema de transmisión. En la presente, los datos corresponden a la difusión de datos que se desea que se transmitan hacia o desde el sistema de transmisión y también a la información única (es decir, información de identificación) tal como un número de serie del sistema de recepción o dirección de MAD. El módulo de telecomunicación 819 incluido en el sistema de recepción provee un protocolo requerido para llevar a cabo la comunicación reciproca (o de dos vías) entre el sistema de recepción, que no soporta la función de comunicación reciproca y el módulo de telecomunicación incluido en el sistema de transmisión. Además, el sistema de recepción configura una unidad de datos de protocolo (PDU) usando el método de codificación de valor de longitud de marca (TLV) incluyendo los datos que serán transmitidos y la información única (o información de ID) . En la presente, el campo de marcas incluye indexar el PDU correspondiente. El campo de longitud incluye la longitud del campo de valor. Y, el campo del valor incluye los datos actuales que serán transmitidos y el número único (v.gr., número de identificación) del sistema de recepción. El sistema de recepción puede configurar una plataforma que se equipo con la plataforma de Java y que se opera después de descargar la aplicación de Java del sistema de transmisión al sistema de recepción a través de la red. En este caso, una estructura de descarga de PDU incluyendo el capo de etiqueta definido arbitrariamente por el sistema de trasmisión de un medio de almacenamiento incluido en el sistema de recepción y luego transmitiendo el PDU descargado al módulo de telecomunicación 819 puede configurarse también. De la misma manera, el PDU puede configurarse en la aplicación de Java del sistema de recepción y luego proporcionado al módulo de telecomunicación 819. El PDU también puede configurase transmitiendo el valor de marca, los datos actuales que serán transmitidos, la información única del sistema de recepción correspondiente de la aplicación de Java y llevando a cabo el proceso de codificación de TLV en el sistema de recepción. Esta estructura es ventajosa dado que el firmware del sistema de recepción no se requiere para cambiarse aún si se agregan los datos (o aplicación) deseado por el sistema de transmisión. El módulo de telecomunicación dentro del sistema de transmisión transmite el PDU recibido del sistema de recepción a través de una red de datos inalámbrica o configura los datos recibidos .a través de la red en un PDU que se transmite al huésped. En este punto, cuando se configura el PDU que será transmitido al huésped, el módulo de telecomunicaciones dentro del extremo de transmisión puede incluir la información única (v.gr., la dirección de IP) del sistema de transmisión que se localiza en una ubicación remota. Adicionalmente, para recibir y transmitir datos a través de la red de datos inalámbrica, el sistema de recepción puede proveerse con una interfaz común, y también provista con un WAP, CDA lx EV-DO, que puede conectarse a través de una estación de base de telecomunicaciones móviles, tal como CD A y GSM, y también previsto con un LAN inalámbrica, Internet móvil, WiBro, WiMax, que puede conectarse a través de un unto de acceso. El sistema de recepción descrito antes corresponde al sistema que no se equipa con una unción de telecomunicación. Sin embargo, un sistema de recepción equipado con la función de telecomunicaciones no requiere el módulo de telecomunicaciones 819. Los datos de telecomunicaciones que se transmiten y reciben a través de la red de datos inalámbrica descrita antes puede incluir datos requerido para lleva r a cabo la función de la recepción de datos limitantes. Mientras, el desmultiplexor 803 recibe los datos en tiempo real proporcionados de la unida de desmodulación 802 o los datos leídos de la tercera memoria 818, llevando a cabo desmultiplexión. En esta modalidad de la presente invención, el desmultiplexor 803 lleva a cabo la desmultiplexión en el paquete de datos destacados. Los pasos del proceso similares ya se han descrito en la descripción de la presente invención. Por lo tanto, un proceso detallado de desmultiplexión los datos destacados serán omitidos por simplicidad.
El primer separador 804 recibe las señales desmultiplexadas del desmultiplexor 803 y luego separa las señales recibidas. En este punto, el primer separador 804 puede recibir el resultado de autenticación recibido de la unidad de autenticación 808 y otros datos requeridos para el proceso de separación, de manera que lleva a cabo el proceso de separación. El decodificador de audio 805 y el decodificador de video 806 decodifican directamente y proporcionan las señales recibidas. En este caso, las señales de decodificación se reciben y luego se separa por el segundo separador 807 y consecuentemente se procesan. Será evidente para los expertos en la materia que se pueden hacer varias modificaciones y variaciones en la presente invención sin alejarse del espíritu o alcance de las invenciones. Por lo tanto, se pretende que la presente invención cubra las modificaciones y variaciones de esta invención provista entran dentro del alcance de las reivindicaciones anexas y sus equivalentes.

Claims (1)

  1. REIVINDICACIONES 1. - Un método de proceso de datos de un sistema de transmisión, caracterizado porque comprende: agrupar el número de Kc de hileras configuradas de número N de bytes de datos incrementados que tiene información, creando asi un marco que tiene un tamaño de bytes de Kc (columnas) *N (hileras) , en donde N es un número entero; principalmente codificando el marco configurado; en segundo lugar codificando enmarco principalmente codificado; y multiplexando los datos incrementados dentro del marco secundariamente codificado y los datos principales y transmitiendo los datos multiplexados . 2. - El método de la reivindicación 1, en donde el paso de crear un marco comprende: aleatorizar datos incrementados que se introducen; si los datos incrementados aleatorizados corresponde a un paquete de datos incrementado incluyendo un byte de datos de sincronización, removiendo el byte de datos de sincronización y creando una hilera de N bytes; y repetir secuencialmente el paso de crear un número de veces el número de Kc de la hilera, creando asi un marco que tiene un tamaño de Kc*N bytes. 3. - El método de la reivindicación 1, en donde en el paso de crear enmarco, un valor de N se determina de manera que N+2 se convierte en un múltiplo de 30. 4. - El método de la reivindicación 1, en donde, en el paso de codificar primariamente el marco configurado, por lo menos una codificación de corrección de error y codificación de detección de error se lleva a cabo por una unidad de marco. 5. - El método de la reivindicación 4, en donde, en el paso de codificar primariamente el marco configurado, la codificación de (Nc,Kc)-RS se lleva a cabo en una dirección de columna con respecto al marco, agregando asi el número de Nc-Kc de bytes de paridad de cada columna. 6. - El método de la reivindicación 5, en donde Nc es igual a 235, y en donde Kc es igual a 187. 7. - El método de la reivindicación 4, en donde, en el paso de codificar primariamente el marco configurado, la codificación de CRC se lleva a cabo en enmarco codificado de corrección de error, agregando asi una suma de revisión de CRC a cada hilera. 8. - El método de la reivindicación 1, en donde, en el paso de codificar secundariamente el marco primariamente codificado, cada grupo de datos incrementados dentro del marco codificado primariamente se codifica en cualquiera de un régimen de codificación de 1/2 y un régimen de codificación de 1/4. 9. - El método de la reivindicación 1, en donde, en el paso de multiplexión de datos incrementados y datos principales, una sección de despliegue de datos incrementados y una sección de datos principales se identifica, y en donde por lo menos un marco se transmite de la sección de despliegue de datos incrementados, y en donde solamente los datos principales se transmiten de la sección de datos principales . 10. - Un método de proceso de datos de un sistema de transmisión, comprendiendo: agrupar 187 grupos configurados del número N de bytes de datos incrementados que tienen información, creando asi un marco de RS que tiene un tamaño de 187 bytes (dirección de columna) *N (dirección de hilera), en donde N es un número entero; primariamente codificando el marco de RS llevando a cabo secuencialmente la codificación de corrección de errores y codificación de detección de errores; codificar secundariamente el marco de RS codificado primariamente teniendo codificación de detección de errores llevado a cabo en un régimen de codificación de G/H, en donde h es mayor a G(G<H); dividiendo el marco de RS codificado secundariamente en bloques que tiene un tamaño igual, e insertando datos incrementados en regiones correspondientes dentro de un grupo de datos, el grupo de datos siendo divididos en una pluralidad de regiones jerárquicas dentro de cada bloque dividido; y multiplexar el grupo de datos que tienen datos incrementados insertados en el mismo y datos principales transmitiendo los datos multiplexados . 11. - El método de la reivindicación 10, en donde, en el paso de crear un marco de RS, un valor de N se determina de manera que N+2 se convierte un múltiplo de 30. 12. - El método de la reivindicación 11, en donde N es igual a 538. 13. - El método de la reivindicación 10, en donde el proceso de codificación de corrección de errores corresponde a un proceso de codificación de (235, 187) -RS que genera datos de paridad enana dirección de columna, y en donde el proceso de codificación de detección de errores corresponde a un proceso de codificación de CRC que genera una suma de revisión de CRC. 14. - El método de la reivindicación 10, en donde el grupo de datos se divide jerárquicamente en las regiones de cabeza, cuerpo y cola, basado en un orden de transmisión de datos, en donde el área de cabeza se divide en primera, segunda y tercera regiones de cabeza basado en una distancia entre la región de cabeza y la región del cuerpo y en donde el área de cola se divide en primera y segunda regiones basado en una distancia entre la región de cuerpo y la región de cola. 15. - El método de la reivindicación 14, en donde el grupo de datos incluye una región en la cual se puede insertar una señal de sincronización de campo. 1 16. - El método de la reivindicación 14, en donde la región de cuerpo corresponde a una región en la cual las secuencias de datos conocidos pueden insertarse periódicamente con base en un orden de transmisión de datos, la región de cuerpo siendo dispuesta a una región que no se mezcla con datos principales, y en donde la región de cuerpo se divide en una pluralidad de sub-regiones que tienen una secuencia de datos conocidos en cada una de sus porciones de extremo frontal y extremo posterior. 17. - El método de la reivindicación 15, en donde la primera región de cabeza se disponen entre una región de sincronización de campo que será insertada en el grupo de datos y una región en la cual una primea secuencia de datos conocida será insertada, en donde la segunda región de cabeza se dispone dentro de 8 segmentos al inicio de la región de sincronización de campo dentro del grupo de datos, y en donde la tercera región de cabeza se dispone dentro de 30 segmentos incluyendo y precediendo un 9o. segmento de la región de sincronización de campo. 18.- El método de la reivindicación 15, en donde la primera región de cola se dispone dentro de 8 segmentos subsiguientes a una última secuencia de datos conocidos que se inserta en el grupo de datos, y endonde la segunda región de cola se dispone dentro de 44 segmentos incluyendo un 9o. subsiguiente a la última secuencia de datos conocidos dentro del grupo de datos. 19.- El método de la reivindicación 14, en donde, en el paso de insertar datos, los datos incrementados codificados de régimen 1/2 se insertan en la región de cuerpo y la primera región de cabeza dentro del grupo de datos, y en donde los datos incrementados codificados con régimen de 1/4 se insertan en la segunda región de cabeza y la primera región de cola. 20. - El método de la reivindicación 10, en donde en el paso de multiplexar datos, una sección de despliegue de datos incrementado y una sección de datos principal se identifican, en donde una pluralidad de grupos de datos configurando enmarco de RS se transmite de la sección de despliegue de datos incrementada, y en donde solo los datos principales se transmiten de la sección de datos principales. 21. - El método de la reivindicación 19, que comprende además: insertar y transmitir datos conocidos predefinidos por un sistema de transmisión y un sistema de recepción en una región pre-determinada dentro de una región de sincronización de campo. 22. - El método de la reivindicación 21, en donde el signo de los datos conocidos que se insertan en la región de sincronización de campo se cambian alternativamente con respecto a cada campo. 23. - Un sistema de transmisión, que comprende: un primer codificador que agrupa hileras de Kd, cada una configurada del número N de bytes de datos incrementados que tiene información, creando asi un marco de RS teniendo un tamaño de bytes de Kc (columnas) *N (hileras) , en dond eN es un número entero, y que lleva a cabo un proceso de codificación primario en las unidades de marco de RS; un segundo codificador que codifica el marco de RS que se codifica por el primer codificador a un régimen de codificación de G/H, en donde H es mayor que G(G<H); un formateador de grupo que divide el marco de RS codificado secundariamente en bloques que tienen un tamaño igual, e insertando datos incrementados dentro de cada bloque dividido en regiones correspondientes dentro de un grupo de datos, el grupo de datos siendo dividido en una pluralidad de regiones jerárquicas; y un multiplexor que multiplexa el grupo de datos que tiene datos incrementados insertados en el mismo por el formateador de grupos y datos principales y transmitiendo los datos multiplexados . 24. - El sistema de transmisión de la reivindicación 23, que comprende además: un aleatorizador que aleatoriza datos incrementados que se introducen y proporcional los datos aleatorizados al primer codificador. 25. - El sistema de transmisión de la reivindicación 23, en donde un valor de N se determina de manera que N+2 se convierte en un múltiplo de 30. 26. - El sistema de transmisión de la reivindicación 23, en donde un proceso de codificación de error y un proceso de codificación de detección de error se lleva a cabo secuencialmente en el marco de RS. 27. - El sistema de transmisión de la reivindicación 26, en donde la codificación de (Nc,Kc)-RS se lleva a cabo en una dirección de columna con respecto al marco de RS, agregando asi el número de Nc-Kc de bytes de paridad a cada columna . 28. - El sistema de transmisión de la reivindicación 27, en donde Nc es igual a 235, y en donde Kc es igual a 187. 29. - El sistema de transmisión de la reivindicación 26, en donde la codificación de CRC se lleva a cabo en el marco RS decodificado con corrección de error, agregando asi una suma de revisión de CRC a cada hilera. 30. - El sistema de transmisión de la reivindicación 23, en donde el segundo codificador comprende: un convertidor de bytes-bits que convierte bytes de datos incrementados que se introducen a unidades de bits; un codificador de símbolo que codifica cada uno de los bits convertidos en cualquiera de un régimen de codificación de 1/2 y un régimen de codificación de 1/4, y que produce los bits codificados en unidades de símbolos; un intercalador para llevar a cabo el intercalador de símbolos que lleva a cabo la intercalación de unidades de símbolos en los símbolos que se codifican y se proporcionan; y un convertidor de símbolos-bytes que convierte los símbolos siendo intercalados y proporcionados del intercalador de símbolos en las unidades de bytes y proporcionando los bytes convertidos. 31. - El sistema de transmisión de la reivindicación 30, en donde el intercalador de símbolos agrega el número de (L-K) de símbolos nulos y lleva a cabo la intercalación, en donde un número de símbolos (I) dentro de un bloque que se introduce para intercalación es menor que una unidad de intercalación (L) , remueve posiciones que corresponden a los símbolos nulos agregados del resultado intercalado, y proporciona en serie los símbolos intercalados. 32. - El sistema de transmisión de la reivindicación 31, en donde un tamaño de bloques y la unidad de intercalación (L= del intercalador de símbolos son variables, y en donde la unidad de intercalación corresponde a 2n (en donde n es un número entero) y es mayor que o igual al número de símbolos (K) dentro del bloque que se introduce para intercalación. 33. - El sistema de transmisión de la reivindicación 23, en donde el formateador de grupo divide jerárquicamente el grupo de datos en las regiones de cabeza, cuerpo y cola, basado en un orden de transmisión de datos, en donde el área de cabeza se divide en primera, segunda y tercera regiones de cabeza con base en una distancia entre la región de cabeza y la región del cuerpo, y en donde el área de cola se divide en las primera y segunda regiones con base en la distancia entre la región de cuerpo y la región de cola. 34. - El sistema de transmisión de la reivindicación 33, en donde el formateador de grupo configura el grupo de datos de manera que incluye una región en la cual una señal de sincronización de campo puede insertarse. 35. - El sistema de transmisión de la reivindicación 34, en donde el formateador de grupo dispone la región de cuerpo a una región en la cual las secuencias de datos conocidos pueden insertarse periódicamente con base en un orden de transmisión de datos, la región de cuerpo se dispone a una región que no se mezcla con datos principales, y en donde la región de cuerpo se divide en una pluralidad de sub-regiones que tienen una secuencia de datos conocida en cada una de sus porciones de extremo frontal y extremo posterior. 36. - El sistema de transmisión de la reivindicación 34, en donde el formateador de grupo dispone la primera cabeza de región de cabeza entre una región de sincronización de campo que será insertada en el grupo de datos y una región en la cual una primera secuencia de datos conocida puede insertarse, en donde la segunda región de cabeza se dispone dentro de 8 segmentos al inicio de la región de sincronización de campo con el grupo de datos, y en donde la tercera región de cabeza se dispone dentro de 30 segmentos incluyendo y precediendo un 9o. segmento de la región de sincronización de campo. 37. - El sistema de transmisión de la reivindicación 34, en donde el formateador de grupo dispone la primera región de cola dentro de 8 segmentos subsiguientes a una última secuencia de datos conocida insertada en el grupo de datos y en donde la segunda región de cola se dispone dentro de 44 segmentos incluyendo un 9o. segmento subsiguiente a la última secuencia de datos conocida dentro del grupo de datos. 38. - El sistema de transmisión de la reivindicación 33, en donde el formateador de grupo inserta los datos incrementados codificados de régimen 1/2 en la región del cuerpo y la primera región de cabeza dentro del grupo de datos, y en donde el formateador de grupo inserta los datos incrementados codificados de régimen 1/4 en la segunda región de cabeza y la primera región de cola. 39. - El sistema de transmisión de la reivindicación 23, en donde el multiplexor identifica una sección de despliegue de datos incrementados y una sección de datos principal, en donde una pluralidad de grupos de datos que configuran un marco de RS se transmite desde la sección de despliegue de datos incrementados, y en donde solo los datos principales se transmiten desde la sección de datos principal . 40. - En un método para recibir y ecualizar un grupo de datos incluyendo por lo menos datos incrementados que tiene información incluida en la misma, los datos conocidos predefinidos de acuerdo con un acuerdo entre un sistema de transmisión y un sistema de recepción y una señal de sincronización de campo, en donde el grupo de datos se divide en una pluralidad de regiones jerárquicas, un método de proceso de datos de un sistema de recepción, comprendiendo, el uso de por lo menos uno de los datos conocidos y la señal de sincronización de campo de acuerdo con una característica de la región dividida correspondiente, de manera que estima diferentemente una respuesta de impulso de canales (CIR) para cada región; y aplica la respuesta de impulso de canales estimados (CIR) , de manera que compensa una distorsión de canales incluidos en los datos de cada región. 41.- El método de la reivindicación 40, en donde, cuando el grupo de datos se divide jerárquicamente en las regiones de cabeza, cuerpo y cola, el área de cabeza siendo dividida además en las primera, segunda y tercera regiones de cabeza basadas en una distancia entre la región de cabeza y la región de cuerpo y el área de cola siendo dividida además en primera y segunda regiones basadas en una distancia entre la región de cuerpo y la región de cola, el paso de estimar la respuesta de impulso de canal comprende: seleccionar uno de un CIR estimado de una última secuencia de datos conocida de un grupo de datos previo, un CIR estimado de una señal de sincronización de campo de un grupo de datos actual, y un CIR generado extrapolando un CIR estimado de la señal de sincronización de campo del grupo de datos actual y un CIR estimado de una primera secuencia de datos conocidas del grupo de datos actual y decidiendo el CIR seleccionado como el CIR de la tercera región de cabeza; seleccionar uno de un CIR estimado de una señal de sincronización de campo de un grupo de datos actual, y un CIR generando extrapolando un CIR estimado de una primera secuencia de datos conocida del grupo de datos actual y un CIR generando interpolando un CIR estimado de la señal de sincronización de campo del grupo de datos actual y un CIR estimado, de la primera secuencia de datos conocida del grupo de datos actual y decidiendo el CIR seleccionado como la CIR de la primera región de cabeza. 42. - El método de la reivindicación 40, en donde el paso de estimar la respuesta de impulsos de canal comprende seleccionar uno de un CIR estimado de una última secuencia de datos conocida de un grupo de datos actual y un CIR generado extrapolando un CIR estimado de una secuencia de datos conocida precediendo la última secuencia de datos conocida del grupo de datos actual y un CIR estimado de la última secuencia de datos conocida y decidiendo la CIR seleccionada como la CIR de las primera y segunda regiones de cola, respectivamente . 43. - El método de la reivindicación 41, en donde, en la sub-región de cuerpo, el paso de estimar la respuesta de impulsos de canal comprende seleccionar uno de un CIR estimado de una secuencia de datos conocida que existe antes de la sub-región de cuerpo correspondiente, un CIR estimado de una secuencia de datos conocida que existe detrás de la sub-región de cuerpo correspondiente, una CIR generada interpolado la CIR estimada de la secuencia de datos conocida que existe antes de la sub-región de cuerpo correspondiente y la secuencia de datos conocida existente detrás de la sub-región de cuerpo correspondiente y decidiendo la CIR seleccionada como la CIR de la sub-región de cuerpo correspondiente . 44.- En un método para recibir un grupo de datos incluyendo corrección de error codificada y datos incrementados codificados por detección de errores y corrección de errores decodificando el grupo de datos recibidos, un método de proceso de datos de un sistema de recepción, comprendiendo: agrupar por lo menos una pluralidad de grupos de datos, configurando asi un marco de RS; detección de errores que decodifica enmarco de RS configurado, indicando asi si existe o un error de una etiqueta de error respetiva que corresponde a cada hilera dentro del marco de RS; crear un mapa de conflabilidad indicando información de conflabilidad que corresponde a cada byte de datos incrementados dentro del marco de RS; y referirse a un mapa de conflabilidad que indica información de conflabilidad que corresponde a cada byte de datos incrementados dentro del marco de RS; y referirse a un número de error indicado en una marca de error y la información de conflabilidad del mapa de conflabilidad, llevando asi corrección de error en el marco de RS decodificado por detección de error. 45. - El método de la reivindicación 44, en donde, en el paso de la configuración del marco de RS, cuando un dato incrementado que se introduce se da como un valor de decisión suave, un signo del valor de decisión suave decide un valor del bit de datos incrementado correspondiente y 8 de los bits decididos se agrupan para configurar 1 byte, el proceso siendo repetido de manera que configuran un marco de RS. 46. - El método de la reivindicación 45, en donde el paso de crear un mapa de conflabilidad comprende: determinar un nivel de conflabilidad del bit de datos incrementados decididos por el signo del valor de decisión suave que es alto, cuando un valor absoluto del valor de decisión suave de los datos incrementado introducidos es mayor a un valor de umbral pre-determinado, y determinado el nivel de conflabilidad del bit de datos incrementados decididos por el símbolo del valor de decisión suave que será bajo, cuando el valor absoluto del valor de decisión suave es inferior al valor de umbral pre-determinado; y cuando el nivel de conflabilidad de por lo menos un bit dentro de 1 byte configurado agrupando 8 bits de datos incrementados, los bits siendo decididos por el signo del valor de decisión suave, se determina que es bajo, indicando un nivel de conflabilidad del byte de datos incrementados correspondientes por ser bajo en el mapa de conflabilidad. 47. - El método de la reivindicación 44, en donde en el paso de corrección de error, llevando a cabo la decodificación de eliminación de RS en una dirección de columna en todas las columnas del marco de RS, cuando el número de errores indicado en una marca de error que corresponde a cada hilera dentro del marco de RS es inferior que o igual a un número de bytes de paridad agregados en una dirección de columna dentro del marco de RS. 48. - El método de la reivindicación 44, en donde, en el paso de llevar a cabo la corrección de error, haciendo referencia a la información de conflabilidad del mapa de conflabilidad de manera que decida llevar a cabo uno de un proceso de decodificación de RS general y un proceso de decodificación de eliminación de RS para cada columna, y llevando a cabo la corrección de errores en la columna correspondiente usando el método de decodificación de corrección de errores decidido, cuando un número de errores indicado en una marca de errores que corresponde a cada hilera dentro del marco de RS es mayor a un número de bytes de paridad agregados en una dirección de columna dentro del marco de RS. 49. - El método de la reivindicación 48, en donde un RS asegura el proceso de decodificación se lleva a cabo en la columna correspondiente, cuando se refiere a la información de conflabilidad del byte de datos incrementado ocluido en cada columna dentro del marco de RS, y en donde el número de bytes de datos incrementados se determina por ser inferior, o igual, al número de bytes de paridad agregados a cada columna correspondiente, y en donde se lleva a cabo un proceso de decodificación de RS general, cuando el número de bytes de datos incrementados se determina por ser mayor al número de bytes de paridad agregados a cada columna correspondiente. RESUMEN Se describe un sistema de transmisión/recepción de difusión digital y un método para procesar datos. Más específicamente, la presente invención lleva a cabo por lo menos cualquiera de un proceso de codificación de corrección de error y un proceso de codificación de detección de error en los datos incrementados y transmite los datos incrementados codificados. Consecuentemente, la presente invención puede proveer fuerza a los datos incrementados y transmite los datos incrementados codificados. Consecuentemente, la presente invención puede proveer fuerza a los datos incrementados, permitiendo así que los datos incrementados responden adecuadamente y fuertemente contra el cambio rápido y frecuente en los canales. La presente invención también genera un mapa de conflabilidad que corresponde a los datos incrementados recibidos y lleva a cabo proceso de decodificación de corrección de error en los datos incrementados recibidos con base en la información de conflabilidad del mapa de conflabilidad. Por lo que la presente invención puede incrementar la capacidad de la corrección de error en los datos incrementados recibidos. Consecuentemente, la presente invención es aún más efectiva para proveer fuerza cuando se aplica a receptores móviles y portátiles, que son propensos a un cambio frecuente en canal y que requieren fuerza contra ruido intenso.
MX2009001601A 2006-09-15 2007-01-09 Sistema de difusion digital y metodo para procesar datos. MX2009001601A (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020060089736A KR101276820B1 (ko) 2006-09-15 2006-09-15 디지털 방송 시스템 및 데이터 처리 방법
PCT/KR2007/000162 WO2008032908A1 (en) 2006-09-15 2007-01-09 Digital broadcasting system and method of processing data

Publications (1)

Publication Number Publication Date
MX2009001601A true MX2009001601A (es) 2009-02-23

Family

ID=39183935

Family Applications (1)

Application Number Title Priority Date Filing Date
MX2009001601A MX2009001601A (es) 2006-09-15 2007-01-09 Sistema de difusion digital y metodo para procesar datos.

Country Status (5)

Country Link
US (5) US7782958B2 (es)
KR (1) KR101276820B1 (es)
CA (1) CA2661829C (es)
MX (1) MX2009001601A (es)
WO (1) WO2008032908A1 (es)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101276820B1 (ko) 2006-09-15 2013-06-18 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
WO2007091779A1 (en) 2006-02-10 2007-08-16 Lg Electronics Inc. Digital broadcasting receiver and method of processing data
WO2007126196A1 (en) 2006-04-29 2007-11-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
US20070276813A1 (en) * 2006-05-23 2007-11-29 Joshua Rosen Online Advertisement Selection and Delivery Based on Search Listing Collections
WO2007136166A1 (en) 2006-05-23 2007-11-29 Lg Electronics Inc. Digital broadcasting system and method of processing data
US7873104B2 (en) * 2006-10-12 2011-01-18 Lg Electronics Inc. Digital television transmitting system and receiving system and method of processing broadcasting data
EP2122482B1 (en) 2007-01-05 2018-11-14 Sonic IP, Inc. Video distribution system including progressive playback
KR101253185B1 (ko) 2007-03-26 2013-04-10 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101253186B1 (ko) * 2007-03-26 2013-04-10 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285887B1 (ko) 2007-03-26 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285888B1 (ko) 2007-03-30 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
WO2009005326A2 (en) 2007-07-04 2009-01-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
US8433973B2 (en) 2007-07-04 2013-04-30 Lg Electronics Inc. Digital broadcasting system and method of processing data
KR20090012180A (ko) 2007-07-28 2009-02-02 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
WO2009028857A2 (en) 2007-08-24 2009-03-05 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
KR20100004816A (ko) * 2008-07-04 2010-01-13 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101507851B1 (ko) * 2008-04-13 2015-04-06 엘지전자 주식회사 송/수신 시스템 및 데이터 처리 방법
KR101527036B1 (ko) * 2008-06-09 2015-06-09 엘지전자 주식회사 송/수신 시스템 및 방송 신호 처리 방법
WO2010024590A2 (en) 2008-08-27 2010-03-04 Lg Electronics Inc. Transmitting/receiving system and method of processing broadcast signal in transmitting/receiving system
US9461760B2 (en) * 2008-10-29 2016-10-04 At&T Intellectual Property I, L.P. Remediation of television signals using a network back-channel
JP5723888B2 (ja) 2009-12-04 2015-05-27 ソニック アイピー, インコーポレイテッド 基本ビットストリーム暗号材料伝送システムおよび方法
US8484672B2 (en) * 2010-01-07 2013-07-09 Shenzhen Tcl New Technology Ltd. Method and device for updating regional rating table
MX2012013215A (es) * 2010-05-13 2013-04-03 Samsung Electronics Co Ltd Transmisor de difusion digital, receptor de difusion digital, y metodo para construir y procesar corrientes para el mismo.
BR112012028417B1 (pt) 2010-05-17 2021-06-29 Samsung Electronics Co., Ltd Método para processar um fluxo de um transmissor de radiodifusão digital, transmissor de radiodifusão digital, método para processar um fluxo de receptor de radiodifusão digital, e receptor de radiodifusão digital
US9247312B2 (en) 2011-01-05 2016-01-26 Sonic Ip, Inc. Systems and methods for encoding source media in matroska container files for adaptive bitrate streaming using hypertext transfer protocol
US9467708B2 (en) 2011-08-30 2016-10-11 Sonic Ip, Inc. Selection of resolutions for seamless resolution switching of multimedia content
US8806188B2 (en) 2011-08-31 2014-08-12 Sonic Ip, Inc. Systems and methods for performing adaptive bitrate streaming using automatically generated top level index files
US8909922B2 (en) 2011-09-01 2014-12-09 Sonic Ip, Inc. Systems and methods for playing back alternative streams of protected content protected using common cryptographic information
US9191457B2 (en) 2012-12-31 2015-11-17 Sonic Ip, Inc. Systems, methods, and media for controlling delivery of content
US9313510B2 (en) 2012-12-31 2016-04-12 Sonic Ip, Inc. Use of objective quality measures of streamed content to reduce streaming bandwidth
US9866297B2 (en) 2013-08-01 2018-01-09 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
KR102120865B1 (ko) * 2014-01-14 2020-06-17 삼성전자주식회사 디스플레이 장치, 디스플레이 장치의 드라이버, 이를 포함하는 전자 장치 및 디스플레이 시스템
ES2874748T3 (es) 2015-01-06 2021-11-05 Divx Llc Sistemas y métodos para codificar y compartir contenido entre dispositivos
US11891297B2 (en) * 2019-07-05 2024-02-06 Aac Acoustic Technologies (Shenzhen) Co., Ltd. Motion control structure and actuator

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3169832B2 (ja) * 1996-06-27 2001-05-28 日本電気アイシーマイコンシステム株式会社 フレーム構成のデジタル信号のデータ誤り訂正方法及びそれに利用する装置
CN1790520B (zh) * 2000-01-21 2010-09-01 索尼公司 识别光盘的方法、重放光盘的方法和光盘设备
US6947487B2 (en) * 2001-04-18 2005-09-20 Lg Electronics Inc. VSB communication system
KR100734351B1 (ko) * 2001-04-20 2007-07-03 엘지전자 주식회사 디지털 방송 전송 시스템
KR100850932B1 (ko) * 2001-06-11 2008-08-12 엘지전자 주식회사 디지털 전송 시스템 및 방법
CA2404404A1 (en) * 2001-09-24 2003-03-24 Koninklijke Philips Electronics N.V. An improved digital transmission system for an enhanced atsc 8-vsb system
AU2003274464A1 (en) * 2002-11-04 2004-06-07 Koninklijke Philips Electronics N.V. Configuration for implementing enhanced vsb on the studio side
KR100698620B1 (ko) * 2003-06-16 2007-03-21 삼성전자주식회사 강건한 에러 정정 부호화 장치를 가지는 디지털 송/수신시스템 및 그의 에러정정부호화/정정방법
KR20050008431A (ko) * 2003-07-15 2005-01-21 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송/수신 시스템 및 그의신호처리방법
CN1922797A (zh) 2004-03-18 2007-02-28 三星电子株式会社 移动通信系统中使用外编码发射和接收广播数据的方法和装置
KR100683879B1 (ko) 2004-05-06 2007-02-15 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
CA2565863C (en) * 2004-05-20 2013-04-02 Samsung Electronics Co., Ltd. Digital broadcasting transmission/reception devices capable of improving a receiving performance and signal processing method thereof
KR101080966B1 (ko) * 2004-11-23 2011-11-08 엘지전자 주식회사 방송 신호 송수신 장치 및 방법
WO2006062040A1 (ja) * 2004-12-08 2006-06-15 Matsushita Electric Industrial Co., Ltd. 受信装置、集積回路、プログラムおよび受信方法
GB2428949B (en) * 2005-07-28 2007-11-14 Artimi Inc Communications systems and methods
KR101276820B1 (ko) * 2006-09-15 2013-06-18 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101199369B1 (ko) * 2005-11-25 2012-11-09 엘지전자 주식회사 디지털 방송 시스템 및 처리 방법
US7983354B2 (en) 2005-11-25 2011-07-19 Samsung Electronics Co., Ltd. Digital broadcast transmitter/receiver having an improved receiving performance and signal processing method thereof
US7797607B2 (en) * 2005-12-27 2010-09-14 Lg Electronics, Inc. DTV transmitter and method of coding main and enhanced data in DTV transmitter
US7644343B2 (en) * 2006-01-17 2010-01-05 Rajugopal Gubbi Error resilience methods for multi-protocol encapsulation forward error correction implementations
WO2007091779A1 (en) * 2006-02-10 2007-08-16 Lg Electronics Inc. Digital broadcasting receiver and method of processing data
WO2007123302A1 (en) * 2006-04-25 2007-11-01 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007145410A1 (en) * 2006-06-15 2007-12-21 Lg Electronics Inc. Digital broadcasting system and method of processing data

Also Published As

Publication number Publication date
US8050327B2 (en) 2011-11-01
CA2661829C (en) 2012-06-26
US7782958B2 (en) 2010-08-24
US20080069147A1 (en) 2008-03-20
CA2661829A1 (en) 2008-03-20
USRE46124E1 (en) 2016-08-23
KR101276820B1 (ko) 2013-06-18
US20100272189A1 (en) 2010-10-28
WO2008032908A1 (en) 2008-03-20
USRE46458E1 (en) 2017-06-27
KR20080025222A (ko) 2008-03-20
US8428151B2 (en) 2013-04-23
US20120002730A1 (en) 2012-01-05

Similar Documents

Publication Publication Date Title
US10454616B2 (en) Digital television transmitting system and receiving system and method of processing broadcasting data
USRE46288E1 (en) Digital television transmitting system and receiving system and method of processing broadcast data
MX2009001601A (es) Sistema de difusion digital y metodo para procesar datos.
US8711960B2 (en) Digital broadcasting system and method of processing data
US7739581B2 (en) DTV transmitting system and method of processing broadcast data
USRE46015E1 (en) DTV transmitting system and receiving system and method of processing broadcast data
US8804817B2 (en) Digital television transmitting system and receiving system and method of processing broadcast data
US8059723B2 (en) DTV transmitting system and receiving system and method of processing broadcast signal
CA2667987C (en) Digital broadcasting system and method of processing data

Legal Events

Date Code Title Description
FG Grant or registration