MX2007014746A - Metodo para dar formato al paquete del tren de transferencia de transmision digital para mejorar la calidad de recepcion, transmision digital, y metodo de procesamiento de senal del mismo. - Google Patents

Metodo para dar formato al paquete del tren de transferencia de transmision digital para mejorar la calidad de recepcion, transmision digital, y metodo de procesamiento de senal del mismo.

Info

Publication number
MX2007014746A
MX2007014746A MX2007014746A MX2007014746A MX2007014746A MX 2007014746 A MX2007014746 A MX 2007014746A MX 2007014746 A MX2007014746 A MX 2007014746A MX 2007014746 A MX2007014746 A MX 2007014746A MX 2007014746 A MX2007014746 A MX 2007014746A
Authority
MX
Mexico
Prior art keywords
packet
parity
srs
data
field
Prior art date
Application number
MX2007014746A
Other languages
English (en)
Inventor
Dong-Il Song
Eui-Jun Park
Choon-Sik Jung
Hee-Beom Kang
Jin-Hee Jeong
Jong-Hun Kim
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=37452197&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=MX2007014746(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of MX2007014746A publication Critical patent/MX2007014746A/es

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/256Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with trellis coding, e.g. with convolutional codes and TCM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/253Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with concatenated codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2933Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using a block and a convolutional code
    • H03M13/2936Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using a block and a convolutional code comprising an outer Reed-Solomon code and an inner convolutional code
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/6538ATSC VBS systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H60/00Arrangements for broadcast applications with a direct linking to broadcast information or broadcast space-time; Broadcast-related systems
    • H04H60/02Arrangements for generating broadcast information; Arrangements for generating broadcast-related information with a direct linking to broadcast information or to broadcast space-time; Arrangements for simultaneous generation of broadcast information and broadcast-related information
    • H04H60/07Arrangements for generating broadcast information; Arrangements for generating broadcast-related information with a direct linking to broadcast information or to broadcast space-time; Arrangements for simultaneous generation of broadcast information and broadcast-related information characterised by processes or methods for the generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0059Convolutional codes
    • H04L1/006Trellis-coded modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0065Serial concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0083Formatting with frames or packets; Protocol or part of protocol for error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/236Assembling of a multiplex stream, e.g. transport stream, by combining a video stream with other content or additional data, e.g. inserting a URL [Uniform Resource Locator] into a video stream, multiplexing software data into a video stream; Remultiplexing of multiplex streams; Insertion of stuffing bits into the multiplex stream, e.g. to obtain a constant bit-rate; Assembling of a packetised elementary stream
    • H04N21/23611Insertion of stuffing data into a multiplex stream, e.g. to obtain a constant bitrate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/236Assembling of a multiplex stream, e.g. transport stream, by combining a video stream with other content or additional data, e.g. inserting a URL [Uniform Resource Locator] into a video stream, multiplexing software data into a video stream; Remultiplexing of multiplex streams; Insertion of stuffing bits into the multiplex stream, e.g. to obtain a constant bit-rate; Assembling of a packetised elementary stream
    • H04N21/23614Multiplexing of additional data and video streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2383Channel coding or modulation of digital bit-stream, e.g. QPSK modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/242Synchronization processes, e.g. processing of PCR [Program Clock References]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • H04N21/4348Demultiplexing of additional data and video streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving MPEG packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation

Abstract

Un metodo para dar formato al paquete de transmision digital del tren de transferencia, un transmisor de transmision digital, y un metodo de procesamiento de senal del mismo, incluye construir un paquete del tren de transferencia que incluye una region de relleno para la insercion de datos de una secuencia de referencia suplementaria (SRS), elige al azar el paquete que incluye la region de relleno que es aleatorizada, y los datos SRS con insertados en la region de relleno del paquete elegido al azar. El anadir una paridad para una correccion de error al paquete en el cual los datos SRS han sido insertados, el paquete en el cual la paridad ha sido anadida es intercalado, y es llevada a cabo la codificacion por entramado del paquete intercalado. El insertar la senal de sincronizacion del segmento y la senal de sincronizacion de campo en el paquete codificado por entramado, y una modulacion (VSB) de una banda lateral residual y una conversion RF del paquete son llevadas a cabo para transmitir el paquete de conversion de RF y de modulacion a VSB.

Description

MÉTODO PARA DAR FORMATO AL PAQUETE DEL TREN DE TRANSFERENCIA DE TRANSMISIÓN DIGITAL PARA MEJORAR LA CALIDAD DE RECEPCIÓN. TRANSMISOR DE TRANSMISIÓN DIGITAL. Y MÉTODO DE PROCESAMIENTO DE SEÑAL DEL MISMO CAMPO TÉCNICO Los aspectos de la presente invención se refieren a un método para dar formato a un paquete del tren de transferencia de transmisión digital, un transmisor de transmisión digital, y su método de procesamiento de señal, y más particularmente a un método para dar formato a un paquete del tren de transferencia de transmisión digital, un transmisor de transmisión digital y su método de procesamiento de señales, lo cual puede mejorar la calidad de recepción de un sistema receptor y mantener la compatibilidad con el sistema existente al generar un campo de adaptación en un paquete del tren de transferencia e insertar datos conocidos (es decir, la secuencia de referencia suplementaria (en lo sucesivo referida como 'SRS') en la posición del campo de adaptación.
ANTECEDENTES DE LA INVENCIÓN El Comité de Sistemas de Televisión Avanzada (ATSC) el sistema de Banda Lateral Residual (VSB) que es un sistema de transmisión terrestre digital tipo Americano es un portador de señal tipo sistema difusor, que utiliza una señal de sincronización de campo en la unidad de 312 segmentos. La figura 1 es un diagrama de un paquete que ilustra la construcción de un transmisor/ receptor de un estándar ATSC DTV de un sistema de transmisión terrestre digital tipo Americano. El transmisor de transmisión digital de la figura 1 incluye un selector aleatorio 110 para escoger al azar un Grupo-2 de Expertos de Imagen Móvil (MPEG-2) transportador de tren (TS), un Reed-Solomon (RS) codificador 120 para añadir una paridad de bites al tren de transferencia (TS) con el fin de corregir los errores de bits ocurridos durante la característica del canal en un proceso de transferencia. Un intercalado 130 intercala los datos codificados RS de conformidad con el patrón especificado. Un codificador entramado 140 se relaciona con los datos intercalados en los símbolos de 8-nivel al llevar a cabo una codificación entramada de los datos intercalados en el índice de 2/3. El transmisor de transmisión digital trabaja con un codificador de corrección de errores del tren de transferencia MPEG-2. El transmisor de transmisión digital además incluye un multiplexor 150 para insertar una señal sincronizada de un segmento y una señal sincronizada del campo en los datos codificados de corrección de errores. Un modulador / convertidor RF 160 inserta una señal de identificación en los símbolos de datos en los que la señal del segmento de sincronización y la señal de sincronización de campo son insertadas al insertar los valores DC especificados en los símbolos de los datos, para llevar a cabo la modulación VSB de los símbolos de los datos por formación de impulsos de los símbolos de los datos, y convertir así los símbolos de los datos modulados, y un convertidor ascendente de los símbolos de los datos modulados en una señal de banda de canal RF para transmitir la señal de banda de canal RF. En consecuencia, el transmisor de transmisión digital escoge al azar la transferencia de tren MPEG-2, los códigos externos los datos aleatorios a través del codificador RS 120 que es un codificador externo, y que distribuye los datos codificados a través del intercalado130. También los códigos internos del transmisor de transmisión digital los datos intercalados, los datos intercalados en la unidad de 12 símbolos a través , del codificador entramado 140, el cual realiza un mapeo de los datos codificados internos en los símbolos del 8 nivel, inserte las señales de sincronización de campo y las señales de sincronización del segmento en los datos codificados, realice la modulación VSB de los datos al insertar la señal de identificación en los datos, y después el convertidor ascendente convierta los datos modulados en la señal RF para salir de la señal RF. Mientras tanto, el receptor de transmisión digital de la figura 1 incluye un ! sintonizador (no ilustrado) para convertir descendentemente una señal RF recibida a I través de un canal en una señal de banda base. Un de-modulador 220 realiza una detección de sincronización y una de-modulación de la señal de banda base convertida.
Un ecualizador 230 compensada para una distorsión de canal de la señal de-moduladora que ocurre debido a un tren de trayectoria múltiple. Un decodificador entramado 240 corrige los errores de la señal ecualizada y decodifica la señal ecualizada a símbolos de datos. Un des intercalador 250 reacomoda los datos distribuidos por el intercalador 130 | del transmisor de transmisión digital. Un decodificador RS 260 corrige los errores, y un selector no aleatorio 270 que no hace aleatorios los datos corregidos a través del decodificador RS 260 y salidas de un MPEG-2 transportador de tren. Por lo tanto, el receptor de transmisión digital de la figura 1 convierte en la parte inferior la señal RF en la señal de banda base, que de-modula y ecualiza la señal convertida, y luego el canal decodifica la de-modulada para restaurar la señal original. La figura 2 ilustra un bloque de datos VSB para utilizarse en el sistema de transmisión digital de tipo Americano (8-VXB), en el cual un segmento de una señal de sincronización 20 y un campo de una señal de sincronización son insertados 21. Como se ¡ muestra en la figura 2, un bloque está compuesto de dos campos. Un campo está compuesto de un campo de un segmento de sincronización que es el primer segmento, y __fcá 312 segmentos de datos. También, un segmento en el bloque de datos VSB 22 corresponde a uno de los paquetes MPEG-2, y está compuesto de un segmento de señal de sincronización de cuatro símbolos y 828 símbolos de datos. En la figura 2, el segmento de señal de sincronización y la señal de sincronización de campo son utilizadas para la sincronización y ecualización en el receptor de transmisión digital. Esto es, señal de sincronización de campo y el segmento de señal de sincronización con respecto a los datos conocidos entre el transmisor y receptor de transmisión digital, el cual es utilizado como señal de referencia cuando la ecualización es llevada a cabo en el lado del receptor.
BREVE DESCRIPCIÓN DE LA INVENCIÓN PROBLEMA TÉCNICO Cómo se muestra en la Figura 1 , el sistema VSB del sistema de transmisión terrestre digital tipo Americano es un sistema portador único, y así tiene el inconveniente de que es débil en un ambiente de canal que debilita la trayectoria múltiple que tiene el efecto Doppler. No obstante, la calidad del receptor está grandemente influenciado por la calidad del ecualizador para remover el debilitamiento de la trayectoria múltiple. Sin embargo, de acuerdo al marco de envío existente como se muestra en la figura 2, ya que la señal de sincronización de campo que es la señal de referencia del ecualizador aparece una vez cada 313 segmentos, su frecuencia es bastante baja con respecto a una señal de marco, y esto provoca que la calidad de la ecualización se deteriore. Esto es, no es fácil para el ecualizador existente computar el canal que utiliza una pequeña cantidad de datos como los anteriores y ecualizar la señal recibida al remover el debilitamiento de la trayectoria múltiple. En consecuencia, el receptor difusor digital convencional tiene la desventaja de que su calidad de recepción se deteriora en un ambiente de canal inferior, y especialmente en un ambiente de canal con debilitamiento Doppler.
SOLUCIÓN TÉCNICA i Un aspecto de la presente invención es el de proporcionar un método para i dar formato a un paquete del tren de transferencia de transmisión digital, y un método de¡ procesamiento de señal para un transmisor de transmisión digital, el cual puede mantener, la compatibilidad con el sistema receptor/ transmisor de transmisión digital existente. , Los aspectos adicionales y/o ventajas de la invención serán establecidos en, parte en la descripción la cual le sigue y, en parte, será obvia desde la descripción, o puede ser aprendida a través de la práctica de la invención. Lo anterior y otros objetos y/o ventajas son substancialmente realizados al¡ proporcionar un método para dar formato a un paquete del tren de transferencia de! transmisión digital (TS) que incluye un encabezamiento y una carga útil la cual comprende insertar datos conocidos de la secuencia de referencia suplementaria (SRS) en el paquete. De acuerdo con un aspecto de la invención, el paquete además incluye un campo de adaptación, y los datos SRS insertados en por lo menos una parte del campo de adaptación. De acuerdo con un aspecto de la invención, el campo de adaptación incluye un campo de opción selectivamente incluido, y los datos SRS son insertados en por lo menos una parte del campo de adaptación excepto para el campo de opción. De acuerdo con un aspecto de la invención, el campo de opción es por lo menos uno de una referencia del reloj del programa (PCR), una referencia del reloj del programa original (OPCR), un conteo descendente de empalme, una longitud de datos privados de transferencia, y una longitud de extensión del campo de adaptación, o sus combinaciones. De acuerdo con un aspecto de la invención, la señal SRS es utilizada para una sincronización y/o una ecualización del canal. En otro aspecto de la presente invención, ahí se proporciona un transmisor de transmisión digital, el cual comprende una unidad de construcción de paquetes para construir un paquete del tren de transferencia que incluya una región de relleno para una inserción de datos conocidos de la secuencia de referencia suplementaria (SRS) en la misma; un selector aleatorio para escoger al azar el paquete que incluya la región de relleno; una unidad de inserción SRS para insertar los datos SRS en la región de relleno del paquete aleatorizado; un codificador Reed-Solomon (RS) para añadir una paridad para una corrección de error en paquete en el cual los datos SRS han sido insertados; un intercalador para intercalar un paquete en el cual la paridad haya sido añadida; un codificador por entramado para llevar a cabo la codificación por entramado del paquete intercalado; un multiplexor para insertar una señal de sincronización del segmento y una señal de sincronización de campo en el paquete codificado por entramado; y un modulador/ convertidor de RF para llevar a cabo la modulación de banda lateral residual (VSB) y una conversión RF de una señal de salida del multiplexor para transmitir la señal convertida de RF y modulada en VSB. En otro aspecto de la presente invención, se proporciona un método para procesar una señal para un transmisor de transmisión digital, el cual comprende construir un paquete del tren de transmisión que incluye una región de relleno para una inserción de datos conocidos de la secuencia de referencia suplementaria (SRS) en la misma; escoger al azar el paquete que incluye la región de relleno; insertar los datos SRS en la región de relleno del paquete escogido al azar; agregar una paridad para una corrección de error al paquete en el cual los datos SRS han sido insertados; intercalar el paquete al cual se ha agregado la paridad; llevar a cabo una codificación por entramado del paquete I intercalado; insertar una señal de sincronización del segmento y una señal de sincronización de campo en el paquete codificado por entramado; y realizar una modulación de la banda lateral residual (VSB) y una conversión de RF del paquete para transmitir el paquete modulado en VSB y convertido de RF.
EFECTOS FAVORABLES Como se describió anteriormente, de conformidad con los aspectos de la presente invención, la calidad del receptor de transmisión digital puede ser mejorado aún con un canal de trayectoria múltiple inferior al construir un campo de adaptación que incluya una región de relleno en un paquete del tren de transmisión MPEG-2, e insertar una señal SRS en la región de relleno del transmisor de transmisión digital, y detectar la señal SRS de la señal receptora así como utilizar la señal SRS detectada para la sincronización y la ecualización en el receptor de transmisión digital. De conformidad con los aspectos de la presente invención, se proporciona un sistema, el cual es compatible con el sistema de tren/ recepción de transmisión digital tipo americano y que opera eficientemente. En tanto que se describió en términos de una señal de transmisión enviada a través del aire o cable, se entiende que, el tren puede llevarse a cabo a través de una grabación de un medio para una cinta tardada en otros aspectos de la invención para una reproducción retardada en otros aspectos de la invención. . ái DESCRIPCIÓN DE LOS DIBUJOS Estos y/u otros aspectos y ventajas de la invención podrían ser aparentes y más fácilmente apreciados desde la siguiente descripción de las modalidades, tomadas en relación con los dibujos que le acompañan en los cuales: ' La figura 1 es un diagrama de paquete que ilustra la construcción de un i transmisor/ receptor (ATSC VSB) de transmisión digital convencional; La figura 2 es una vista ilustrada de una estructura de un bloque de datos | ATSC VSB convencional. ' La figura 3 es una vista ilustrada de una estructura de un paquete del tren j de transmisión; La figura 4 es una vista ilustrada de una estructura de un encabezamiento de un campo de adaptación de un tren de transmisión; Las figuras 5 a 9 son vistas ilustradas de diversos formatos de datos de un ' paquete del tren de transmisión MPEG-2 que incluye un campo de adaptación en el cual; los bites de relleno son añadidos de conformidad con los aspectos de la presente' invención; La figura 10 es un diagrama de un paquete que ilustra la construcción de un transmisor de transmisión digital de conformidad con una modalidad de la presente' invención; La figura 1 1 es un diagrama de un paquete que ilustra la construcción de un transmisor de transmisión digital de acuerdo con otra modalidad de la presente invención; ' La figura 12 es una vista ilustrada de un tipo de ingreso de un paquete, , MPEG de conformidad con un aspecto de la presente invención; La figura 13 es una vista ejemplar que ilustra la estructura de un paquete intercalado de conformidad con una modalidad de la presente invención; y La figura 14 es un diagrama de flujo que ilustra un método para procesar la señal para un transmisor de transmisión digital de conformidad con una modalidad de la presente invención.
DESCRIPCIÓN DETALLADA DEL MEJOR MODO La referencia ahora se hará en detalle a las presentes modalidades de la | I actual invención, ejemplos de estos son ilustrados en los dibujos que le acompañan, donde como numerales de referencia se refiere a los elementos similares de todo esto.
Las modalidades son descritas más adelante con el fin de explicar la presente invención I al referirse a las figuras. También, las funciones o construcciones bien conocidas no se describen en detalle ya que éstas podrían obscurecer la invención en un detallei innecesario. Las figuras 3 y 4 ilustran la estructura de un paquete MPEG de conformidad' con el estándar de un sistema MPEG que es utilizado en el Estándar de la Televisióni Digital. Como se ilustra en la figura 3, el paquete MPEG incluye un bite de sincronización' 30, un indicador de error del paquete de transferencia de 1 bite 31 , un indicador de inicio de la unidad de carga útil de 1 bite 32, un indicador de prioridad de transferencia de 1 bite 33, un valor PID (identificador de Paquete) de 13 bites 34, un indicador de control de enmascaramiento de la transmisión de 2 bites 35, un indicador de control del campo dé adaptación de 2 bites 36, y un contador de continuidad de 4 bites 37. Una carga útil y/o un campo de adaptación sigue después del contador de continuidad de 4 bites mostrado 38. i Como se ilustra en la figura 4, la información del referencia del reloj del programa (PCR), un referencia del reloj del programa original (OPCR), un contador de empalme, una longitud de datos privados de transferencia, y una longitud de la extensión del campo de adaptación, es transmitido en un paquete MPEG utilizando un campo de opción como una marca PCR 40, POCR 41 , punto de empalme 42, longitud de datos privados de transferencia 43, adaptación de los datos de campo y extensión del campo de adaptación 45. Aquí, el campo de opción puede ser el PCR que es utilizado como una señal de sincronización de un modulador de un receptor, OPCR utilizado para grabar, reservar, y reproducir un programa en el receptor, un contador de empalme que es el número de macro paquetes sucesivos cada uno de los cuales está compuesto de cuatro 1 paquetes de circuitos, un paquete Cr, y un paquete Cb, que envía una longitud de datos privados que es la longitud de un texto de datos de una transmisión de texto, y una longitud de extensión de un campo de adaptación. También se muestra un indicador de discontinuidad de 1 bite 46, un indicador de acceso al azar de 1 bite 47, un indicador de prioridad de tren elemental de 1 bite 48, una longitud del campo de adaptación de 1 bite 49, y campos de encabezamientos de adaptación marcados 50. Las figuras 5 a 9 son vistas que ilustran diversos formatos de un tren de transmisión MPEG-2 en la cual una secuencia de referencia suplementaria (SRS) va a ser insertada con el fin de implementar el transmisor de conformidad con un aspecto de la presente invención. Aquí, para conveniencia en la explicación, tres bites después de un bite sincronizado del tren de transmisión son colectivamente llamados al encabezamiento normal, y los primeros dos bites del campo de adaptación son colectivamente llamados al encabezamiento del campo de adaptación (AF). Sin embargo, otros nombres y/o números de bites pueden ser utilizados. Generalmente, los SRS son una secuencia conocida especial en un marco VSB determinista que es insertado de dicha manera para que el ecualizador receptor puede utilizar esta secuencia conocida para mitigar la dinámica de la trayectoria múltiple y otras condiciones de canal adverso. El ecualizador de un receptor utiliza estas secuencias contiguas para adaptarse el mismo a un canal dinámicamente cambiante. Cuando el codificador expone que ha sido forzado a un Estado Determinante conocido (DTR), una 'secuencia conocida' de bites pre-calculada añadida (patrón SRS) es entonces procesada de manera inmediata en una forma pre-determinada en ubicaciones temporales , específicas en el ingreso del marco intercalador. Los símbolos resultantes, en la salida del intercalador, debido a la manera en que funciona el Intercalador compatible ATSC j aparecerán como patrones conocidos de símbolos contiguos en ubicaciones conocidas en i el marco VSB, el cual está disponible para el receptor como secuencia de formación del i ecualizador adicional. Los datos a ser utilizados en los paquetes de tren de transmisión j (TS) para crear esta secuencia de símbolos conocidos es introducida en el sistema de una manera compatible hacia atrás utilizando mecanismos estándar existentes. Estos ¡ datos son transportados en el campo de adaptación MPEG2. Por lo tanto los estándares I existentes son apalancados, y la compatibilidad es asegurada. ' El Codificador RS que antecede al intercalador calcula la paridad R-S.
Debido a la restauración de los codificadores TCM, los bites de Paridad RS calculados son equivocados y necesitan ser corregidos. Así el paso de procesamiento adicional está involucrado para corregir los errores de paridad en los paquetes seleccionados. Todos los paquetes con errores de paridad tendrán su paridad RS re-codificada. Un intercalador1 intermedio de bite del segmento (52) con propiedades únicas de dispersión de tiempo, ' que generan un patrón SRS contiguo el cual es apalancado para tener bites de paridad re-codificados adecuados en el tiempo. El tiempo requerido para hacer esto limita el número máximo de bites SRS. i La figura 5 muestra la estructura de un paquete de datos MPEG-2 de una! forma básica en un sistema VSB que utiliza un SRS. Este paquete de datos MPEG-2 incluye una parte del encabezamiento normal compuesta de una señal de sincronización de un bite y de tres bites PID (Paquete de Identidad), un encabezamiento (AF) con campo de adaptación de dos bites que incluye información sobre la posición de bites de relleno, y bites de relleno de una longitud específica N. Los bites restantes del paquete de datos corresponde a un tren normal que es una carga útil típica de datos. Ya que la posición de inicio de los bites de relleno es fija, la información sobre la posición de los bites es expresada a través de la información sobre la longitud de bites de relleno. La longitud de i bites de relleno N puede estar en un rango de 1 a 27. ¡ Las figuras 6 a 9 ilustran las estructuras de paquetes que tienen los campos de adaptación en los cuales otra información como la referencia del reloj del programa (PCR), una referencia del reloj del programa original (OPCR), un contador de empalme ; (contador de empalme), y otros, están incluidos con el fin de utilizar de manera efectiva I los SRS. En estos casos, el campo de adaptación está construido para tener un tamaño l uniforme. Una parte excepto para el encabezamiento AF y la información como la del i f contador de empalme PCR, OPCR, y otros, corresponde a los bites de relleno a los que los SRS van a ser insertados. Debe entenderse que, además de las estructuras del '• paquete mostradas en las figuras 6 a 9, hay múltiples formas en las cuales se construye un paquete del tren de transmisión que tiene una región de relleno en la que los SRS son ! I insertados en un área aparte de un área para la opción de campo de adaptación de acuerdo con los aspectos de la invención. La figura 10 es un diagrama del paquete que ilustra la construcción de un ' transmisor de transmisión digital de conformidad con una modalidad de la presente | invención. Refiriéndonos a la figura 10, el transmisor de transmisión digital incluye un (l multiplexor (MUX) TS 310, un multiplexor de poste TS (MUX) 320, un selector aleatorio 330, una unidad de inserción SRS 340, un codificador RS 350, un intercalador de datos 360, un codificador por entramado 370, un generador de compatibilidad de paridad posterior 380, y un multiplexor 390. El TS MUX 310 recibe un tren de video y un tren de audio, y construye el paquete del tren de transmisión MPEG existente. El MUX 320 del poste TS forma una región de relleno para insertar los datos SRS en la salida del paquete del tren de transmisión desde el TS MUX 310, y las salidas del tren de transmisión MPEG. Ejemplos del tren se muestran en las figuras 6 a 9 (pero no está limitado a) al mover adecuadamente las posiciones como las PCR, OPCR, contador de empalmes, la longitud de datos privados de transferencia, la adaptación de la longitud de extensión del campo, y otros datos similares. El selector aleatorio 330 escoge al asar la entrada MPEG-2 de los datos del tren de transmisión con el fin de destacar la utilidad del espacio del canal asignado. La unidad de inserción SRS 340 genera los SRS. Los SRS es una secuencia específica (como la secuencia de formación)que tiene un patrón específico pre-arreglado entre el lado del transmisor y el lado del receptor. La unidad de inserción SRS 340 reemplaza los bites de relleno en la posición de bites de relleno de los datos aleatorizados con los SRS. Ya que los SRS se distinguen de la carga útil de datos, el patrón por el cual son' transmitidos/ recibidos, los SRS pueden ser fácilmente detectado y utilizado para la sincronización y la ecualización en el lado del receptor. El codificador RS 350 añade una paridad de bites especificados al paquete cuando los bites de relleno son intercambiados en el paquete por la unidad de inserción SRS 340 al desarrollar un codificador RS del paquete de datos con el fin de corregir los errores que ocurren debido al canal. El intercalador 360 intercala el paquete de datos, en el que la salida de paridad del codificador RS 350 es añadida, en un patrón específico. El codificador por entramado 370 convierte la salida de datos del intercalador 360 e símbolos de datos, y lleva a cabo un mapeo de símbolos de los símbolos de datos a través del codificador por entramado en un índice de 2/3. Conforme a un aspecto de la invención, el codificador por entramado 370 inicializa el valor temporalmente almacenado en su propio dispositivo de memoria a un valor especificado. Por ejemplo, el valor inicializado puede estar en un estado '00'. Cualquiera que sea el valor, la inicialización se encuentra en un punto de inicio de SRS. El codificador por entramado 370 lleva a cabo el codificador por entramado de datos. También, el codificador por entramado 370 saca un valor para inicializar la memoria al generador de compatibilidad de paridad posterior 380, que recibe una nueva paridad generada por la generadora de paridad de compatibilidad posterior 380, y reemplaza la paridad existente correspondiente con una nueva paridad recibida para que el codificador por entramado sea llevado a cabo con la nueva paridad recibida del generador 380 de paridad de compatibilidad posterior. La salida del codificador por entramado 370 y el siguiente estado de memoria son afectados por el valor de la memoria previa. Esto es, si la entrada previa es cambiada, la entrada a ser utilizada para la iniciación es cambiada. Si la paridad del paquete correspondiente al área de inicialización precede el área de inicialización, el valor de entrada previamente utilizado para inicializar la memoria del codificador del entramado 370 es cambiado debido a la paridad generada recientemente. El este caso, la inicialización puede no estar formada, o una paridad precisa no puede ser generada utilizando el valor de inícialización corregido. En consecuencia, con el fin de evitar que la paridad del paquete de inicialización anteceda el área de inicialización, de conformidad con un aspecto de la invención el número máximo de bites de material utilizados es apropiado 27 de conformidad con un aspecto de la invención. Sin embargo, se entiende que, para otros tipos de paquetes divididos en otros números de segmentos, otros números máximos de bites de relleno utilizados pueden ser impuestos. De acuerdo con un aspecto de la invención, el generador de compatibilidad de paridad posterior 380 genera una nueva paridad al llevar a cabo una codificación RS del paquete de entrada MPEG-2 del codificador Rs 360 (esto es, re-RS codifica el codificador RS del paquete MPEG-2) utilizando el valor de entrada de inicialización de la memoria del codificador por entramado 370. El generador de paridad compatible posterior 380 transmite la paridad generada al codificador por entramado 370. Sin embargo, debe j entenderse que si la compatibilidad posterior no es necesaria, el generador 380 no necesita ser incluido. El MUX 390 hace multiplexión del paquete codificado de entramado, la ¡ señal de sincronización del segmento, y la señal de sincronización de campo al insertar la señal de sincronización del segmento y la señal de sincronización de campo en el paquete codificado de entramado. El modulador (no ilustrado) realiza una modulación I VSB del paquete en donde la señal de sincronización del segmento y la señal de sincronización de campo han sido insertadas, y realiza una conversión superior del ' paquete modulado en una señal de banda del canal RF para transmitir la señal de banda | del canal RF. La figura 11 es un diagrama de paquete que ilustra la construcción de un • transmisor de transmisión digital de conformidad con otra modalidad de la presente invención. En esta modalidad, Un poste TS MUX 420 directamente recibe las entradas de audio y video sin pasar a través de un TS MUX, y lleva a cabo la misma operación que la < construcción de la figura 10. En este caso, el poste TS MUX 420 no está añadido al TS MUX para el SRS VSB, pero es considerado como un nuevo TS MUX para el SRS VSB. Consistente con la figura 10, el selector aleatorio 430 escoge al azar la entrada MPEG-2 de datos del tren de transmisión con el fin de sobresaltar la utilidad del , . espacio del canal asignado. La unidad de inserción SRS 440 genera los SRS que es una secuencia especificada que tiene un patrón especificado pre-arreglado entre el lado del transmisor y el lado del receptor, y reemplaza los bites de relleno en la posición del bite de relleno de los datos intercalados por los SRS. El codificador RS 450 agrega una paridad de los bites especificados al paquete en el cual los bites de relleno son intercambiados por la unidad de inserción SRS 340 al llevar a cabo una codificación RS del paquete de datos con el fin de corregir los errores ocurridos debido al canal. El intercalador 460 intercala el paquete de datos, a los que la salida de paridad del codificador RS 350 es añadida, en un patrón específico. El codificador por entramado 470 convierte la salida de datos del intercalador 360 a símbolos de datos, y lleva a cabo un mapeo de símbolos de los símbolos de datos a través de un codificador por entramado a un índice de 2/3. Como se muestra, el codificador por entramado 470 inicializa el valor temporalmente almacenado en su propio dispositivo de memoria a un valor especificado (por ejemplo, a un estado '00') en el punto de inicio de los SRS, y desarrolla la codificación por entramado de los datos. También, el codificador por entramado 470 imprime un valor para inicializar la memoria al generador 480 de paridad de compatibilidad posterior, y reemplaza la paridad existente correspondiente a través de la nueva paridad recibida. La salida del codificador por entramado y el siguiente estado de la memoria son afectados por el valor de la memoria previa. Esto es, si la entrada previa es cambiada, la entrada a ser utilizada para la inicialización es cambiada. Si la paridad del paquete correspondiente al área de inicialización antecede el área de inicialización, el valor de entrada previamente utilizado para inicializar la memoria del codificador por entramado 470 es cambiado debido a la nueva paridad generada. En este caso, la inicialización puede no ser llevada a cabo, o la precisión de la paridad no puede ser _i?ft____ generada utilizando el valor de inicialización corregida. En consecuencia, con el fin de prevenir la paridad del paquete de inicialización del área de inicialización que le antecede, el número máximo de los bites de relleno utilizados es apropiado 27. El generador de compatibilidad de paridad posterior 480 genera la paridad al llevar a cabo una codificación RS del paquete de entrada MPEG-2 del codificador RS ¡ 460 al utilizar el valor de entrada para inicializar la memoria del codificador por entramado i i 470 y transmitir la paridad generada por el codificador por entramado 470. Sin embargo, , debe entenderse que el generador 480 no es requerido en todos los aspectos de la ' invención. El MUX 490 hace una multiplexión del paquete codificado de entramado, la ' señal de sincronización del segmento, y la señal de sincronización de campo al insertar la, señal de sincronización del segmento y la señal de sincronización de campo en el I paquete codificado de entramado. El modulador (no ilustrado) realiza una modulación' VSB del paquete en el cual la señal de sincronización del segmento y la señal de' I sincronización de campo han sido insertados, y llevado a cabo una conversión superior del paquete modulador en la señal de banda del canal RF para transmitir la señal de la banda del canal RF. La figura 12 es una vista ilustrada de un ejemplo de un tipo de entrada de un paquete MPEG, donde el SRS VSB puede ser eficientemente operado, de conformidad con los aspectos de la presente invención. Los paquetes 312 MPEG están contenidos en un campo VSB. Los paquetes que incluyen dicha información como PCR, OPCR, un contador de empalmes, una longitud de datos privados enviados, y una longitud de adaptación de la longitud de extensión de campo, entre los paquetes 312, la cual puede entrar en las posiciones especificadas como se muestra en el dibujo. La posición de la opción de campo, por ejemplo, cuando 312 segmentos están divididos en la unidad dje segmentos 52, puede expresarse como sigue: El Referencia del reloj del programa (PCR) (utiliza 6 bites): 52n+15, n =1 ; La adaptación de la longitud de extensión de campo (utiliza 2 bites): 52n+15, n=2; La longitud de datos privados enviados (utiliza 5 bites); 52n+15, n=3,4,5; y El contador de empalmes (utiliza 1 bite): 52n+19, n=0, 1 , 2, 3, 4, 5. La forma de un paquete MPEG como se muestra en la figura 5 y la posición de un paquete MPEG como se muestra en la figura 12 puede ser modificada en diversas formas con el fin de utilizar de manera eficiente el SRS VSB. La figura 13 es una vista ejemplar que ilustra la estructura de un paquete intercalado de conformidad con una modalidad de la presente invención. Ya que la información MPEG como la del PCR debe ser recibida como es para la compatibilidad, no puede utilizarse para la inicialización o patrón SRS. Por lo tanto, al transmitir la información MPEG utilizando la parte de tren de transmisión que no inicializó el codificador por entramado 370, la pérdida puede ser reducida. Como se muestra en la figura 12, cuando el PCR o el OPCR es utilizado en la posición 52n+15,5 bites entre 6 bites de PCR o OPCR son utilizados en las partes vacías donde el símbolo conocido no está en uso, y esto causa una pérdida de los símbolos conocidos solo por un bite (esto es, 4 símbolos) sin que ocurra alguna pérdida de instrucción. También, en el caso de transferir información de menos de 5 bites, ninguna pérdida de los símbolos conocidos ocurre. En la figura 12, el contador de empalmes es transmitido en la posición 52n+19. Al transmitir el contador de empalmes a través de la parte vacía donde el símbolo conocido no es utilizado como se muestra en la figura 13, el contador de empalmes puede ser transmitido sin ninguna pérdida de los símbolos conocidos. En el caso de utilizar el paquete MPEG que tiene la estructura descrita anteriormente, el receptor utiliza la región SRS excepto para las regiones OPCR y PCR como una secuencia de instrucción, y particularmente, los valores conocidos para el ecualizador (como el ecualizador 230) y/o el decodificador de corrección de errores enviados (como es el decodificador 240) De aquí en adelante, se explicará la modalidad de un método para la compatibilidad de operación del SRS VSB cuando no exista el poste TS MUX. Cuando el paquete MPEG entra en el selector aleatorio de datos 330, el selector aleatorio 330 valora si existe el campo de adaptación que utiliza el indicador de adaptación de control de campo de la figura 3. Como se muestra, el indicador de adaptación de control de campo de la figura 3 tiene un indicador como reserva (00), un indicador para un campo no adaptado, solo una carga útil (01), un sólo indicador para el campo de adaptación, sin carga útil (10), y un indicador de un campo de adaptación seguido por una carga útil (11). Si el campo de adaptación existe, el selector aleatorio de datos 330 valora si el OPCR, el punto de empalme, los datos privados enviados, y la extensión del campo de adaptación existe al utilizar el indicador como se muestra en la figura 4. Aún si existe un indicador, I éste pasa el paquete correspondiente sin realizar el reemplazo de bites de relleno. < En este caso, el codificador por entramado 370 y el generador de compatibilidad de paridad posterior 380 de la figura 10 procesa el paquete de la manera existente de procesamiento VSB, sin llevar a cabo la re-codificación RS y la inicialización< de la memoria de la secuencia de instrucción. En este proceso, el envío del paquete de información no está cambiado y así puede ser transmitido sin ninguna distorsión. El transmisor puede transmitir, utilizando una parte de reserva, la información sobre el cambio de la región de instrucción por el envío de dicha información al receptor. También, el receptor utiliza la información sobre la región de instrucción a media que los valores conocidos para el ecualizador y la corrección del error posterior utilizando la información de la secuencia de instrucción. La figura 14 es un diagrama de flujo que ilustra un método para procesar una señal para un transmisor de transmisión digital de conformidad con una modalidad de la presente invención. Refiriéndonos a las figuras 6a y 9, el TS MUX 310 recibe un tren de video y un tren de audio, y construye los paquetes de tren de transmisión. El poste TS MUX 320 construye el paquete del tren de transmisión que incluye la región de relleno para la inserción de los datos SRS conocidos (S910). El selector aleatorio 330 selecciona al azar el paquete que incluye la región de relleno (S920). La unidad de inserción SRS 340 inserta la señal SRS en la región de relleno del paquete seleccionado al azar (S930). El codificador RS 350 añade la paridad al paquete en el cual la señal SRS ha sido insertada con el fin de corregir un error ocurrido debido al canal (S940). El intercalador 360 intercala el paquete al que la paridad ha sido añadida (S950). El codificador por entramado 370 inicializa su propia memoria en la posición de inicio de la señal SRS, y lleva a cabo una codificación por entramado (S960). El generador de paridad posterior 380 recibe un paquete en el cual la paridad ha sido añadida a través del codificador RS 350 en operación S940 y un paquete codificado a través del codificador por entramado 370, y genera una compatibilidad de paridad conforme a la base de los paquetes (S970). El codificador por entramado 370 recibe la paridad de compatibilidad desde del generador de compatibilidad de paridad posterior 380, que reemplaza una parte correspondiente de la compatibilidad de la paridad entre las partes anexadas por el codificador RS 350 por la compatibilidad generada de paridad, y utiliza esta paridad para llevar a cabo la codificación por entramado en la operación S960. El multiplexor 390 inserta la señal de sincronización de segmento y la señal de sincronización de campo en el paquete codificado por entramado (S980), y el modulador realiza una modulación VSB y una conversión RF del paquete para transmitir el paquete (S990) convertidor RF y de modulación VSB. Mientras se describió como un tren que incluye audio y video, se entiende que el tren puede incluir otros datos de conformidad con los aspectos de la invención. Mientras no se requiera en todos los aspectos, se entiende que los aspectos de la invención pueden ser implementados como el hardware, software o una combinación de estos. Aunque algunas modalidades de la presente invención han sido mostradas y descritas, podría apreciarse por aquellos expertos en la técnica que pueden hacerse cambios en esta modalidad sin apartarse de los principios y del espíritu de la invención, el enfoque el cual es definido en las reivindicaciones y sus equivalentes.
Modo de la Invención Aplicabilidad Industrial Aspectos de la presente invención se refieren al método para dar formato ai un paquete de transferencia de un tren de transmisión digital, un transmisor de¡ transmisión digital, y un método para procesamiento de señal de esto, y más, particularmente a un método de formateo de un paquete del tren de transferencia dé transmisión digital, un transmisor de transmisión digital, y un método de procesamiento de señal de esto, el cual puede mejorar el rendimiento de recepción de un sistema receptor y mantener la compatibilidad con el sistema existente al generar un campo de adaptació en un paquete del tren de transferencia y al insertar datos conocidos (esto es, una secuencia de referencia suplementaria 'SRS') en la posición del campo de adaptación.

Claims (32)

REIVINDICACIONES
1. Un método para dar formato a un paquete del tren de transferencia de transmisión digital (TS) que incluye un encabezamiento y una carga útil, el método caracterizado porque comprende insertar los datos conocidos de la secuencia de referencia suplementaria (SRS) en el paquete TS.
2. El método de conformidad con la reivindicación 1 , caracterizado además porque el paquete incluye un campo de adaptación, y los datos SRS son insertados en por lo menos una parte del campo de adaptación.
3. El método de conformidad con la reivindicación 2, caracterizado además porque el campo de adaptación incluye un campo de opción selectivamente incluido en una parte del campo opcional, y los datos SRS son insertados en por lo menos una parte del campo de adaptación excepto para la parte del campo de opción.
4. El método de conformidad con la reivindicación 3, caracterizado además porque el campo de opción es seleccionable entre el referencia del reloj del programa (PCR), una referencia del reloj del programa original (OPCR), un contador de empalmes, una longitud de datos privados transferidos, una adaptación de la longitud de1 extensión de campo o combinaciones de esto.
5. El método de conformidad con la reivindicación 1 , caracterizado además porque la señal SRS es utilizada para un proceso de sincronización y/o un proceso de ecualización de canal entre un transmisor y un receptor.
6. Un transmisor de transmisión digital caracterizado porque comprende: , una unidad de construcción de un paquete para construir un paquete del tren de transferencia que incluya una región de relleno en la cual los datos conocidos de la secuencia de referencia suplementaria (SRS) son insertados; un selector aleatorio para elegir al azar el paquete que incluye la región de relleno; una unidad de inserción SRS para insertar los datos SRS en la región de , relleno del paquete elegido al azar; un codificador (RS) Reed-Solomon para añadir una paridad de una ' ! corrección de error al paquete en el cual los datos SRS han sido insertados; ¡ un intercalador para intercalar el paquete codificado al cual la paridad ha ¡ , sido añadida; ' un codificador por entramado para llevar a cabo una codificación por entramado del paquete intercalado; un multiplexor para insertar una señal de sincronización del segmento y una señal de sincronización de campo en el paquete codificado por entramado; y un modulador/ RF convertidor para llevar a cabo la modulación (VSB) de la ¡ banda lateral residual y una conversión RF de una señal de salida del multiplexor para ¡ transmitir la señal convertida de RF y modulada a VSB.
7. El transmisor de transmisión digital de conformidad con la reivindicación 6, caracterizado además porque el paquete incluye un campo de , adaptación, y la región de relleno es insertada en por lo menos una porción del campo de adaptación.
8. El transmisor de transmisión digital de conformidad con la¡ reivindicación 7, caracterizado además porque el campo de adaptación incluye un campo de opción selectivamente incluido, y la región de relleno es insertada en por lo menos una¡ porción del campo de adaptación excepto para el campo de opción.
9. El transmisor de transmisión digital de conformidad con la¡ reivindicación 8, caracterizado además porque el campo de opción es por lo menos uno de los programas de referencia de reloj (PCR), una referencia del reloj del programa original (OPCR), un contador de empalmes, una longitud de datos privados transferidos, una longitud de la extensión del campo de adaptación o una combinación de esto.
10. El transmisor de transmisión digital de conformidad con la reivindicación 8, caracterizada además porque el codificador por entramado es proporcionado con una memoria, e inicializa la memoria en una posición en donde los datos SRS han sido insertados.
11. El transmisor de transmisión digital de conformidad con la reivindicación 10, caracterizado porque además comprende un generador de compatibilidad de paridad posterior para generar una paridad de compatibilidad basada en el paquete en el cual la paridad ha sido añadida por el codificador RS y la entrada para inicializar la memoria del codificador por entramado.
12. El transmisor de transmisión digital de conformidad con la reivindicación 11 , caracterizada además porque en el codificador por entramado ingresa el valor para inicializar la memoria en el generador de compatibilidad de paridad posterior, que recibe la paridad generada por el generador de compatibilidad de paridad posterior, y reemplaza la paridad correspondiente por la paridad generada.
13. El transmisor de transmisión digital de conformidad con la reivindicación 6, caracterizado además porque la señal SRS es utilizada para un proceso de sincronización o ecualización de canal.
14. Un método de procesamiento de señal para un transmisor de transmisión digital, caracterizado porque comprende: construir un paquete del tren de transferencia que incluye una región de relleno para una inserción de datos conocidos de la secuencia de referencia suplementaria (SRS); escoger al azar el paquete que incluye la región de relleno; insertar los datos SRS en la región de relleno del paquete elegido al azar; añadir una paridad para una corrección de error al paquete en el cual los datos SRS han sido insertados; escoger al azar el paquete que incluye la región de relleno; insertar los datos SRS en la región de relleno del paquete elegido al azar; añadir una paridad para una corrección de error al paquete en el cual los datos SRS han sido insertados; intercalar el paquete en el cual la paridad ha sido añadida; llevar a cabo la codificación por entramado del paquete intercalado; y llevar a cabo la modulación (VSB) de la banda lateral residual y una conversión RF del paquete para transmitir el paquete convertido RF y modulado VSB.
15. El método para procesar la señal de conformidad con la 1 reivindicación 14, caracterizado además porque el paquete incluye un campo de 1 adaptación, y la región de relleno es insertada en por lo menos una parte del campo dei adaptación.
16. El método de procesamiento de señal de conformidad con la reivindicación 15, caracterizado además porque el campo de* adaptación incluye un campo de opción selectivamente incluido, y la región de relleno está insertada en por lo menos una porción del campo de adaptación excepto para el campo de opción.
17. El método de procesamiento de señal de conformidad con la reivindicación 16, caracterizado además porque el campo de opción es por lo menos uno( de los programas de referencia de reloj (PCR), un referencia del reloj del programa original (OPCR), un contador de empalmes, una longitud de datos privados transferidos, y una longitud de la extensión del campo de adaptación.
18. El método de procesamiento de señal de conformidad con la reivindicación 14, caracterizado además porque el codificador por entramado inicializa la memoria para llevar a cabo la codificación por entramado en una posición en la que la señal SRS ha sido insertada.
19. El método de procesamiento de señal de conformidad con la | reivindicación 14, caracterizado porque además comprende el generar una paridad de , compatibilidad basada en el paquete en el cual la paridad ha sido añadida a través del j codificador RS y una entrada para inicializar una memoria en la codificación por ' entramado; En donde la codificación por entramado además comprende el ingreso de un valor para inicializar la memoria a la generación de compatibilidad de paridad, recibiendo la paridad generada en la generación de compatibilidad de paridad, y I reemplazando la paridad correspondiente por la paridad generada. i
20. El método de procesamiento de señales de conformidad con la j reivindicación 14, caracterizado además porque la señal SRS es utilizada par a un proceso de ecualización de canal o de sincronización.
21. Un sistema de transmisión digital caracterizado porque comprende el transmisor de transmisión digital de una reivindicación 6, y que además comprende un receptor de transmisión digital para recibir una señal transmitida desde el transmisor de transmisión digital y para llevar a cabo un proceso de ecualización de canal o de sincronización de conformidad con los datos conocidos de la secuencia de referencia' suplementaria (SRS) en el paquete (TS) del tren de transferencia.
22. Un mecanismo de inserción de una secuencia de referencia' suplementaria (SRS) para utilizarse en un transmisor de transmisión digital, el mecanismo, . caracterizado porque comprende: una unidad de inserción SRS para insertar los datos SRS en una región de relleno de un paquete elegido al azar, el paquete elegido al azar comprende, además de la elección al azar, un paquete (TS) de tren de transferencia que incluye la región de relleno en la cual los datos SRS van a ser insertados; y un codificador (RS) Reed-Salomon para añadir una paridad para una ! corrección de error al paquete en el cual los datos SRS han sido insertados. j
23. El mecanismo de inserción SRS de conformidad con la j reivindicación 22, caracterizado además porque el paquete incluye un campo de adaptación, y la región de relleno es insertada en por lo menos una porción del campo de adaptación.
24. El mecanismo de inserción SRS de conformidad co la reivindicación 23, caracterizado además porque el campo de adaptación incluye un campo de opción , selectivamente incluido, y la región de relleno es insertada en por lo menos una porción j del campo de adaptación excepto para el campo de opción. i
25. El mecanismo de inserción SRS de conformidad con la, reivindicación 24, caracterizado además porque el campo de opción es por lo menos uno de la referencia del programa de reloj (PCR), un referencia del programa de reloj original (OPCR), un contador de empalmes, una longitud de datos privados de transferencia, una longitud de extensión del campo de adaptación, o una combinación de esto. '
26. Un sistema de codificación para utilizarse en un transmisor de, transmisión digital, caracterizado porque comprende: un codificador por entramado para, llevar a acabo la codificación por entramado de un paquete intercalado, el paquete intercalado ha sido construido al construir un paquete (TS) de tren de transferencia que incluye una región de relleno para una inserción de datos conocidos de una secuencia de referencia suplementaria (SRS), elegir al azar el paquete que ¡ncluye la región de relleno, insertar los datos SRS en la región de relleno del paquete elegido al azar, añadir una paridad para una corrección de error al paquete en el cual los datos SRS van a ser insertados, y un paquete de intercalación en el cual la paridad ha sido añadida; y una memoria, donde el codificador por entramado inicializa la memoria en una posición en la que los datos SRS han sido insertados.
27. El sistema codificador de conformidad con la reivindicación 26, caracterizado porque además comprende un generador de compatibilidad de paridad posterior para generar una paridad de compatibilidad basada en el paquete en el cual la paridad ha sido añadida por un codificador RS y una entrada para inicializar la memoria del codificador por entramado.
28. El sistema codificador de conformidad con la reivindicación 27, caracterizado además porque el codificador por entramado recibe un valor para inicializar la memoria del generador de compatibilidad de paridad posterior, éste recibe la paridad generada por el generador de compatibilidad de paridad posterior, y reemplaza la paridad correspondiente con la paridad generada.
29. El sistema de codificación de conformidad con la reivindicación 28, caracterizado además porque la señal SRS es utilizada para un proceso de ecualización del canal o sincronización.
30. Un método de codificación para utilizarse con un mecanismo de inserción de una secuencia de referencia suplementaria (SRS) de un transmisor de transmisión digital caracterizado porque comprende: llevar a cabo la codificación por entramado de un paquete intercalado, el paquete intercalado ha sido construido al construir un paquete (TS) del tren de transferencia que incluye una región de relleno para una inserción de datos SRS, escogiendo al azar el paquete que incluye una región de relleno, insertando los datos SRS en la región de relleno de un paquete elegido al azar, añadiendo una paridad para una corrección de error al paquete en el cual los datos SRS han sido insertados, y el ' paquete de intercalado en el cual la paridad ha sido añadida; e inicializar una memoria para llevar a cabo la codificación por entramado en ! una posición en la cual la señal SRS ha sido insertada.
31. El método de conformidad con la reivindicación 30, caracterizado ¡ , porque además comprende generar una compatibilidad de paridad basada en el paquete I , en el cual la paridad ha sido añadida a través de la codificación RS y una entrada para i ! inicializar la memoria en la codificación por entramado; donde además la codificación por ' I , entramado comprende la entrada de un valor para inicializar la memoria a la generación ¡ de compatibilidad de paridad, recibiendo la paridad generada en la generación dé ' compatibilidad de paridad, y reemplazando la paridad correspondiente a través de la ¡ paridad generada. ,
32. El método de conformidad con la reivindicación 30, caracterizado I , i además porque la señal SRS es utilizada para el proceso de ecualización del canal o ' sincronización. ¡
MX2007014746A 2005-05-23 2006-05-19 Metodo para dar formato al paquete del tren de transferencia de transmision digital para mejorar la calidad de recepcion, transmision digital, y metodo de procesamiento de senal del mismo. MX2007014746A (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US68330405P 2005-05-23 2005-05-23
US72489805P 2005-10-11 2005-10-11
PCT/KR2006/001873 WO2006126805A1 (en) 2005-05-23 2006-05-19 Method for formatting digital broadcast transport stream packet for improved receiving performance, digital broadcast transmitter, and signal processing method thereof

Publications (1)

Publication Number Publication Date
MX2007014746A true MX2007014746A (es) 2008-02-14

Family

ID=37452197

Family Applications (1)

Application Number Title Priority Date Filing Date
MX2007014746A MX2007014746A (es) 2005-05-23 2006-05-19 Metodo para dar formato al paquete del tren de transferencia de transmision digital para mejorar la calidad de recepcion, transmision digital, y metodo de procesamiento de senal del mismo.

Country Status (10)

Country Link
US (4) US7920602B2 (es)
EP (2) EP2157795B1 (es)
JP (2) JP4839368B2 (es)
KR (5) KR20060121107A (es)
AU (1) AU2006250248A1 (es)
BR (2) BRPI0622270A2 (es)
CA (2) CA2608461C (es)
MX (1) MX2007014746A (es)
RU (1) RU2391779C2 (es)
WO (1) WO2006126805A1 (es)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7840868B2 (en) 2005-10-05 2010-11-23 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
CA2562194C (en) 2005-10-05 2012-02-21 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
KR101370889B1 (ko) * 2005-12-28 2014-03-10 엘지전자 주식회사 디지털 방송 시스템 및 처리 방법
WO2007091779A1 (en) 2006-02-10 2007-08-16 Lg Electronics Inc. Digital broadcasting receiver and method of processing data
KR100793963B1 (ko) * 2006-04-04 2008-01-16 삼성전자주식회사 디지털 방송시스템 및 그 데이터 처리방법
KR100818229B1 (ko) * 2006-04-04 2008-04-01 삼성전자주식회사 디지털 방송 송신 장치 및 그의 수신기 복조에 필요한 정보삽입 방법
WO2007123302A1 (en) 2006-04-25 2007-11-01 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007126196A1 (en) 2006-04-29 2007-11-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007136166A1 (en) 2006-05-23 2007-11-29 Lg Electronics Inc. Digital broadcasting system and method of processing data
KR101227504B1 (ko) * 2006-06-09 2013-01-29 엘지전자 주식회사 디지털 방송 시스템 및 처리 방법
US7873104B2 (en) 2006-10-12 2011-01-18 Lg Electronics Inc. Digital television transmitting system and receiving system and method of processing broadcasting data
KR101253176B1 (ko) * 2006-11-02 2013-04-10 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101199386B1 (ko) * 2006-12-19 2012-11-09 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101414472B1 (ko) * 2007-02-02 2014-07-04 삼성전자주식회사 멀티 전송 스트림 생성 장치 및 방법 그리고 디지털 방송송/수신 장치 및 방법
KR101343407B1 (ko) * 2007-02-26 2013-12-20 삼성전자주식회사 부가 데이터 전송이 가능한 디지털 송신 시스템 및 그 방법
KR101285887B1 (ko) 2007-03-26 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101253185B1 (ko) 2007-03-26 2013-04-10 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285888B1 (ko) 2007-03-30 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101253187B1 (ko) 2007-04-05 2013-04-10 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR20080090784A (ko) * 2007-04-06 2008-10-09 엘지전자 주식회사 전자 프로그램 정보 제어 방법 및 수신 장치
KR20080092501A (ko) 2007-04-12 2008-10-16 엘지전자 주식회사 모바일 서비스 데이터 수신 장치 및 제어 방법
US8406324B2 (en) 2007-05-15 2013-03-26 Samsung Electronics Co., Ltd. Digital transmission and reception devices for transmitting and receiving streams, and processing methods thereof
KR101405966B1 (ko) 2007-06-26 2014-06-20 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101456002B1 (ko) 2007-06-26 2014-11-03 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
WO2009005326A2 (en) 2007-07-04 2009-01-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
US8433973B2 (en) 2007-07-04 2013-04-30 Lg Electronics Inc. Digital broadcasting system and method of processing data
US8995475B2 (en) * 2007-07-05 2015-03-31 Samsung Electronics Co., Ltd. Digital broadcasting transmitter and receiver, and methods for processing streams thereof
KR20090012180A (ko) 2007-07-28 2009-02-02 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US8099654B2 (en) 2007-08-24 2012-01-17 Lg Electronics Inc. Digital broadcasting system and method of processing data in the digital broadcasting system
KR101435843B1 (ko) 2007-08-24 2014-08-29 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
WO2009028848A1 (en) 2007-08-24 2009-03-05 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
CN101785302B (zh) * 2007-08-24 2013-07-17 Lg电子株式会社 数字广播系统和在数字广播系统中处理数据的方法
KR100989677B1 (ko) * 2008-09-23 2010-10-26 한국전자통신연구원 가변길이의 패킷 데이터 전송 장치 및 방법, 데이터 수신 장치
KR100921472B1 (ko) 2009-01-12 2009-10-13 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US8582685B2 (en) * 2009-04-16 2013-11-12 Thomson Licensing Apparatus and method for encoding a signal
US8610501B2 (en) 2009-11-16 2013-12-17 Covidien Lp Class resonant-H electrosurgical generators
KR101667886B1 (ko) 2015-07-28 2016-10-28 엘에스산전 주식회사 데이터 제어 시스템

Family Cites Families (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5381181A (en) 1993-05-13 1995-01-10 Thomson Consumer Electronics, Inc. Clock recovery apparatus as for a compressed video signal
US5602595A (en) 1993-12-29 1997-02-11 Zenith Electronics Corporation ATV/MPEG sync system
CA2180245C (en) 1993-12-29 2001-05-15 Mark Fimoff Data frame format for variable size data constellations
JPH10233745A (ja) 1997-02-18 1998-09-02 Nec Corp 多重伝送方法およびシステム
DE19734492C2 (de) * 1997-08-08 1999-11-18 Daimler Chrysler Ag Kupplungszahn einer Schaltmuffe einer Zahnradkupplung zum Ankuppeln eines Zahnrades an seine Welle
US6785733B1 (en) 1997-09-05 2004-08-31 Hitachi, Ltd. Transport protocol conversion method and protocol conversion equipment
US6788710B1 (en) * 1998-03-19 2004-09-07 Thomson Licensing S.A. Auxiliary data insertion in a transport datastream
EP1011224B1 (en) * 1998-10-02 2009-08-19 Thomson Consumer Electronics, Inc. Data rate conversion
US6430159B1 (en) * 1998-12-23 2002-08-06 Cisco Systems Canada Co. Forward error correction at MPEG-2 transport stream layer
US6298100B1 (en) 1999-10-26 2001-10-02 Thomson Licensing S.A. Phase error estimation method for a demodulator in an HDTV receiver
US6792433B2 (en) 2000-04-07 2004-09-14 Avid Technology, Inc. Indexing interleaved media data
US20030021341A1 (en) * 2000-04-24 2003-01-30 Vigil Armando J. Method of effective backwards compatible ATSC-DTV multipath equalization through training symbol induction
US7647619B2 (en) * 2000-04-26 2010-01-12 Sony Corporation Scalable filtering table
KR100360622B1 (ko) 2000-06-12 2002-11-13 주식회사 문화방송 엠펙 데이터 프레임과 이를 이용한 송수신 시스템
ATE343262T1 (de) * 2000-12-21 2006-11-15 Cit Alcatel Verbesserungsverfahren für eine programmtaktreferenz einer in vielfachzugriffsverfahren und burst-modus abeitende abwärts verbindung in einem integriertem mehrstrahlsatelliten kommunikationssystem
KR100674423B1 (ko) 2001-01-19 2007-01-29 엘지전자 주식회사 송/수신 시스템 및 데이터 처리 방법
CA2438138C (en) 2001-03-30 2007-03-13 S. Merrill Weiss Digital signal transmitter synchronization system
US7111221B2 (en) 2001-04-02 2006-09-19 Koninklijke Philips Electronics N.V. Digital transmission system for an enhanced ATSC 8-VSB system
JP2002374430A (ja) 2001-04-09 2002-12-26 Matsushita Electric Ind Co Ltd 同期検出装置
US6947487B2 (en) 2001-04-18 2005-09-20 Lg Electronics Inc. VSB communication system
US20030099303A1 (en) * 2001-06-04 2003-05-29 Koninklijke Philips Electronics N.V. Digital television (DTV) transmission system using enhanced coding schemes
US7292583B2 (en) * 2002-01-04 2007-11-06 Scientific-Atlanta, Inc. Receiving streams over asynchronous networks
US7155532B2 (en) * 2002-01-04 2006-12-26 Scientific-Atlanta, Inc. Transmitting streams over asynchronous networks
US20030149971A1 (en) * 2002-02-04 2003-08-07 Coaxmedia, Inc. Method for transmitting frames with both data and a polling request
US8046667B2 (en) * 2002-04-19 2011-10-25 Thomson Licensing Synchronization loss resilient digital communication system using forward erasure correction
KR100859876B1 (ko) 2002-05-28 2008-09-24 삼성전자주식회사 세그먼트동기정보를 이용하여 등화를 수행할 수 있는vsb수신기의 등화기
CN1679339B (zh) 2002-09-06 2011-11-16 皇家飞利浦电子股份有限公司 用于改进的先进电视制式委员会数字电视系统的分组插入机制
KR100920723B1 (ko) 2002-10-08 2009-10-07 삼성전자주식회사 동적환경변화에 적응가능한 단일반송파 전송시스템 및 그방법
US7564905B2 (en) 2002-12-20 2009-07-21 Electronics And Telecommunications Research Institute System and method for providing terrestrial digital broadcasting service using single frequency network
US7197685B2 (en) * 2003-01-02 2007-03-27 Samsung Electronics, Co., Ltd. Robust signal transmission in digital television broadcasting
KR100531378B1 (ko) 2003-07-25 2005-11-28 엘지전자 주식회사 이동 tv 서비스에서의 정보전송방법
JP2005064574A (ja) 2003-08-12 2005-03-10 Toshiba Corp ストリームパケット送出装置及びストリームパケット送出方法
KR100683179B1 (ko) 2003-11-03 2007-02-15 삼성전자주식회사 듀얼 스트림용 디지털 방송 송/수신 시스템의 강건한에러정정 부호화/복호화 장치 및 그의 방법
EP2139143A3 (en) 2004-01-27 2010-01-27 Samsung Electronics Co., Ltd. Digital broadcast transmitting/receiving system having an improved receiving performance and signal processing method thereof
KR100896684B1 (ko) 2004-01-27 2009-05-14 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
KR100744055B1 (ko) 2004-06-23 2007-07-30 삼성전자주식회사 수신 성능 및 등화 성능이 향상된 디지털 방송 송수신 시스템 및 그의 신호처리방법
US7733972B2 (en) * 2004-10-26 2010-06-08 Broadcom Corporation Trellis decoder for decoding data stream including symbols coded with multiple convolutional codes
US7877064B2 (en) * 2004-11-01 2011-01-25 General Instrument Corporation Methods, apparatus and systems for terrestrial wireless broadcast of digital data to stationary receivers
KR20050035236A (ko) 2005-03-24 2005-04-15 (주)참된기술 전송 스트림의 오디오 패킷에 자막 데이터 삽입방법

Also Published As

Publication number Publication date
AU2006250248A1 (en) 2006-11-30
JP2010011491A (ja) 2010-01-14
KR20070120082A (ko) 2007-12-21
RU2007143323A (ru) 2009-05-27
EP2157795A2 (en) 2010-02-24
EP1884117A4 (en) 2010-07-21
US20060262863A1 (en) 2006-11-23
KR101138274B1 (ko) 2012-04-25
JP4839368B2 (ja) 2011-12-21
KR20100003268A (ko) 2010-01-07
WO2006126805A1 (en) 2006-11-30
CA2679566C (en) 2016-09-13
EP2157795A3 (en) 2010-08-11
JP4839400B2 (ja) 2011-12-21
EP1884117A1 (en) 2008-02-06
BRPI0622270A2 (pt) 2011-08-09
CA2608461A1 (en) 2006-11-30
KR101074039B1 (ko) 2011-10-17
US8135044B2 (en) 2012-03-13
US20090040392A1 (en) 2009-02-12
EP2157795B1 (en) 2013-08-14
US20090074081A1 (en) 2009-03-19
RU2391779C2 (ru) 2010-06-10
KR20100003267A (ko) 2010-01-07
KR101138281B1 (ko) 2012-04-25
JP2008546271A (ja) 2008-12-18
CA2679566A1 (en) 2006-11-30
US7920602B2 (en) 2011-04-05
KR20060121107A (ko) 2006-11-28
KR101138275B1 (ko) 2012-04-25
KR20100004078A (ko) 2010-01-12
US8130798B2 (en) 2012-03-06
US8194705B2 (en) 2012-06-05
CA2608461C (en) 2016-08-23
US20090033804A1 (en) 2009-02-05
BRPI0611174A2 (pt) 2010-08-17

Similar Documents

Publication Publication Date Title
MX2007014746A (es) Metodo para dar formato al paquete del tren de transferencia de transmision digital para mejorar la calidad de recepcion, transmision digital, y metodo de procesamiento de senal del mismo.
US8699584B2 (en) Digital broadcasting transmission and reception system, and a signal processing method using turbo processing and turbo decoding
CA2680190C (en) Dual transmission stream generating device and method
US20080130776A1 (en) Trellis encoder and trellis encoding device having the same
WO2007043802A1 (en) A digital broadcasting transmission system, and a signal processing method thereof
CN101370132B (zh) 数字广播接收机和处理数字广播接收机的流的方法

Legal Events

Date Code Title Description
FG Grant or registration