KR970701389A - N개의 프로세서를 갖춘 패턴 인식 방법 및 장치(pattern recognition with n processors) - Google Patents

N개의 프로세서를 갖춘 패턴 인식 방법 및 장치(pattern recognition with n processors)

Info

Publication number
KR970701389A
KR970701389A KR1019960704727A KR19960704727A KR970701389A KR 970701389 A KR970701389 A KR 970701389A KR 1019960704727 A KR1019960704727 A KR 1019960704727A KR 19960704727 A KR19960704727 A KR 19960704727A KR 970701389 A KR970701389 A KR 970701389A
Authority
KR
South Korea
Prior art keywords
data
pattern recognition
recognition method
database
reading
Prior art date
Application number
KR1019960704727A
Other languages
English (en)
Inventor
슈테판 케.
하이코 폰 드라헨펠스
Original Assignee
알폰스 에어바허; 위르겐 카이저
리센티아 파텐트-페어발퉁스-게엠베하
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알폰스 에어바허; 위르겐 카이저, 리센티아 파텐트-페어발퉁스-게엠베하 filed Critical 알폰스 에어바허; 위르겐 카이저
Publication of KR970701389A publication Critical patent/KR970701389A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/465Distributed object oriented systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • G06F9/546Message passing systems or structures, e.g. queues
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06VIMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
    • G06V10/00Arrangements for image or video recognition or understanding
    • G06V10/94Hardware or software architectures specially adapted for image or video understanding
    • G06V10/955Hardware or software architectures specially adapted for image or video understanding using specific electronic processors

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Character Discrimination (AREA)
  • Image Processing (AREA)
  • Image Analysis (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Small-Scale Networks (AREA)
  • Multi Processors (AREA)
  • Detergent Compositions (AREA)

Abstract

본 발명은 다중 프로세스 환경 및 분배된 데이터 베이스에서 인식 알고리즘으로 이루어진 프로세스용 데이터 베이스를 이용한 패턴 인식 방법에 관한 것이며, 데이터 패턴은 대상물, 대상물의 연결을 위한 링크, 및 대상물의 기록을 위한 속성으로 이루어진다. 대상물, 링크 및 속성의 기록, 판독 및 소거 그리고 데이터 베이스의 발생, 개방, 폐쇄 및 파괴가 데이터 액세스 기능에 의해 이루어진다. 인식 알고리즘은 데이터의 저장의 실행에 관한 지식을 갖지 않는다. 본 발명의 방법에 따라 입력 데이터의 판독 및 출력 데이터의 기록을 위해 미리 주어진 수의 포트가 배타적으로 각각의 프로세스에 할당되고, 프로세스들 사이의 데이터 교환이 암시적으로 이루어짐으로써, 데이터 액세스 기능의 호출에 의해 데이터 베이스의 데이터 부분이 전송되거나 또는 수신된다.

Description

N개의 프로세서를 갖춘 패턴 인식 방법 및 장치(PATTERN RECOGNITION WITH N PROCESSORS)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 N개의 프로세스를 갖춘 헤테로지니어스 패턴 인식장치의 개략도이고,
제2도는 다중 프로세스 시스템의 프로세스를 나타낸 블록도이다.

Claims (9)

  1. 다중 프로세스 환경 및 분배된 데이터 베이스에서 인식 알고리즘으로 이루어진 프로세스용 데이터 베이스를 이용한 패턴 인식 방법으로서, 데이터 패턴은 대상물, 대상물의 연결을 위한 링크, 및 대상물의 기록을 위한 속성으로 이루어지고, 대상물, 링크 및 속성의 기록, 판독 및 소거 그리고 데이터 베이스의 발생, 개방, 폐쇄 및 파괴가 데이터 액세스 기능에 의해 이루어지고, 인식 알고리즘은 데이터의 저장의 실행에 관한 지식을 갖지 않도록 구성된 패턴 인식 방법에 있어서, 입력 데이터의 판독 및 출력 데이터의 기록을 위해 미리 주어진 수의 포트가 배타적으로 각각의 프로세스에 할당되고, 프로세스들 사이의 데이터 교환은 데이터 액세스 기능의 호출에 의해 암시적으로 이루어짐으로써,데이터 베이스의 데이터 부분이 전송되거나 또는 수신되는 것을 특징으로 하는 패턴 인식 방법.
  2. 제1항에 있어서, 전송 라이브러리 내에 통합된 전송 기능에 의해 미리 주어진 데이터 부분 또는 데이터 부분의 시퀀스가 선택되고, 미리 주어진 포트를 통해 전송되거나 또는 미리 주어진 포트에서 데이터 부분이 수신되어 데이터 베이스 내에 삽입되는 것을 특징으로 하는 패턴 인식 방법.
  3. 제1항 또는 2항에 있어서, 대상물, 링크, 속성, 대상물로 된 부분 트리 또는 부분 그래프가 데이터 부분으로서 제공되는 것을 특징으로 하는 패턴 인식 방법.
  4. 제1항 내지 3항 중 어느 한 항에 있어서, 국부적인 데이터 베이스의 개방 또는 개방된 국부적 데이터 베이스에 대한 판독 액세스에 의해 입력 데이터의 수신이 이루어지는 것을 특징으로 하는 패턴 인식 방법.
  5. 제1항 내지 4항 중 어느 한 항에 있어서, 국부적인 데이터 베이스의 페쇄 또는 국부적인 데이터 베이스에 대한 판독 액세스에 의해 출력 데이터의 전송이 이루어지는 것을 특징으로 하는 패턴 인식 방법.
  6. 제1항 내지 5항 중 어느 한 항에 있어서, 포트들 사이에 미리 주어진 전략에 따라 선택되는 접속 대안이 제공되는 것을 특징으로 하는 패턴 인식 방법.
  7. 제1항 내지 6항 중 어느 한 항에 있어서, 입력 포트, 출력 포트, 클라이언트 포트 및 서버 포트가 제공되는 것을 특징으로 하는 패턴 인식 방법.
  8. 데이터 패턴이 대상물, 대상물의 연결을 위한 링크, 및 기록을 위한 속성으로 이루어지고, 데이터 액세스 기능이 대상물, 링크 및 속성의 기록, 판독 및 소거 그리고 데이터 베이스의 발생, 개방, 폐쇄 및 파괴를 위해 제공되며, 인식 알고리즘이 데이터 저장의 실행에 관한 지식을 갖지 않고, 인식 알고리즘으로 이루어진 프로세스용 N개의 프로세서를 포함하는 패턴 인식 장치에 있어서, 국부적인 데이터 베이스가 분포된 메모리에 제공되는 것을 특징으로 하는 패턴 인식 장치.
  9. 제8항에 있어서 하나의 회로망을 통해 서로 통신하는 퍼스널 컴퓨터, 워크 스테이션 및 코프로세서 회로가 프로세서로서 제공되는 것을 특징으로 하는 패턴 인식 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960704727A 1994-02-28 1995-02-27 N개의 프로세서를 갖춘 패턴 인식 방법 및 장치(pattern recognition with n processors) KR970701389A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DEP4406919 1994-02-28
DE4406919A DE4406919A1 (de) 1994-02-28 1994-02-28 Mustererkennungssystem mit N-Prozessoren
PCT/EP1995/000715 WO1995023375A1 (de) 1994-02-28 1995-02-27 Mustererkennungssystem mit n-prozessoren

Publications (1)

Publication Number Publication Date
KR970701389A true KR970701389A (ko) 1997-03-17

Family

ID=6511675

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960704727A KR970701389A (ko) 1994-02-28 1995-02-27 N개의 프로세서를 갖춘 패턴 인식 방법 및 장치(pattern recognition with n processors)

Country Status (14)

Country Link
US (1) US5887180A (ko)
EP (1) EP0748479B1 (ko)
JP (1) JPH10508394A (ko)
KR (1) KR970701389A (ko)
CN (1) CN1142270A (ko)
AT (1) ATE201104T1 (ko)
AU (1) AU689234B2 (ko)
CA (1) CA2184263A1 (ko)
DE (2) DE4406919A1 (ko)
DK (1) DK0748479T3 (ko)
NZ (1) NZ282391A (ko)
PL (1) PL316039A1 (ko)
SI (1) SI9520029A (ko)
WO (1) WO1995023375A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6438586B1 (en) * 1996-09-30 2002-08-20 Emc Corporation File transfer utility which employs an intermediate data storage system
US20080195729A1 (en) * 2007-02-12 2008-08-14 Yahoo! Inc. Path identification for network data

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2651009B2 (ja) * 1989-04-06 1997-09-10 キヤノン株式会社 情報認識装置
US5345586A (en) * 1992-08-25 1994-09-06 International Business Machines Corporation Method and system for manipulation of distributed heterogeneous data in a data processing system
US5459798A (en) * 1993-03-19 1995-10-17 Intel Corporation System and method of pattern recognition employing a multiprocessing pipelined apparatus with private pattern memory
US5668897A (en) * 1994-03-15 1997-09-16 Stolfo; Salvatore J. Method and apparatus for imaging, image processing and data compression merge/purge techniques for document image databases

Also Published As

Publication number Publication date
ATE201104T1 (de) 2001-05-15
DE4406919A1 (de) 1995-08-31
PL316039A1 (en) 1996-12-23
DK0748479T3 (da) 2001-08-13
EP0748479B1 (de) 2001-05-09
DE59509243D1 (de) 2001-06-13
WO1995023375A1 (de) 1995-08-31
US5887180A (en) 1999-03-23
EP0748479A1 (de) 1996-12-18
AU1947295A (en) 1995-09-11
SI9520029A (en) 1997-08-31
CN1142270A (zh) 1997-02-05
NZ282391A (en) 1997-04-24
AU689234B2 (en) 1998-03-26
CA2184263A1 (en) 1995-08-31
JPH10508394A (ja) 1998-08-18

Similar Documents

Publication Publication Date Title
Morris Jr Protection in programming languages
Artsy et al. Interprocess communication in Charlotte
ATE278218T1 (de) Gesicherte rechnerarchitektur
CA2160223A1 (fr) Procede de chargement d'une zone memoire protegee d'un dispositif de traitement de l'information, et dispositif associe
ATE326729T1 (de) System, verfahren, programmprodukt zur datenübertragung von transportierten objekten
ATE64020T1 (de) Verfahren und vorrichtung zum speicherzugriff in mehrprozessorsystemen.
CA2448223A1 (en) System and method for web server with a reconfigurable processor operating under single operation system image
PT985180E (pt) Processo para prevenir conflitos entre memorias tampao, de dados, em computacoes de fluxos de dados
DE69318537D1 (de) Datenverarbeitung mit einem speicherkartensatz
KR910001565A (ko) 멀티프로세서 시스템
KR970701389A (ko) N개의 프로세서를 갖춘 패턴 인식 방법 및 장치(pattern recognition with n processors)
Arden et al. MP/C: A multiprocessor/computer architecture
DE3072127D1 (en) Data processing system
GB2268292A (en) Error handling in a state-free system
Campos et al. SARA aided design of software for concurrent systems
CA2081913A1 (en) Method and apparatus for managing page zero memory accesses in a multi-processor system
Wick et al. The partitioned support network for expert system justification
KR890002772A (ko) 논리형 언어의 데이타 처리 시스템
Najjar et al. Parallel discrete-event simulation
Blank A New Kind of Finite-State Automaton: Register Vector Grammar.
KR920013174A (ko) 스마트 카드를 이용한 근태관리 시스팀
Johnson Data Structure Representation and Transformation
Yee Using secure coprocessors(Ph. D. Thesis)
Leighton et al. The Aspirin/Migraines Software Package
Williams et al. A SAS algorithm for computing Scheffé-Marascuilo comparisons among correlations

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid