KR970057896A - 시스템 부호화기의 프로그램 기준 클럭 발생장치 - Google Patents
시스템 부호화기의 프로그램 기준 클럭 발생장치 Download PDFInfo
- Publication number
- KR970057896A KR970057896A KR1019950061360A KR19950061360A KR970057896A KR 970057896 A KR970057896 A KR 970057896A KR 1019950061360 A KR1019950061360 A KR 1019950061360A KR 19950061360 A KR19950061360 A KR 19950061360A KR 970057896 A KR970057896 A KR 970057896A
- Authority
- KR
- South Korea
- Prior art keywords
- counter
- count value
- output
- system clock
- outputting
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
본 발명은 시스템 부호화기의 프로그램 기준 클럭 발생장치에 관한 것으로, 시스템 클럭을 0에서 299까지 반복적으로 카운팅하여 카운트 값을 출력하는 제1카운터(20)와; 상기 제1카운터(20)에서 출력된 카운트 값을 299와 비교하여 상기 카운트 값이 299이면 캐리를 출력하는 비교기(22); 상기 비교기(22)에서 출력된 캐리를 카운팅하여 카운트 값을 출력하는 제2카운터(24); 상기 제2카운터(24)에서 출력된 카운트 값을 상기 시스템 클럭에 동기시켜 출력하는 제1조합부(26); 및 매 시스템 클럭 마다 시스템 클럭에 동기시켜 상기 제1카운터(20)에서 출력된 카운트 값과 상기 제1조합부(26)에 출력된 카운트 값 및 유휴비트를 PCR 데이타 포맷으로 조합하여 로딩하는 제2조합부(28)를 포함하여 구성되어, MPEG에서 규정한 포맷에 맞는 프로그램 기준 클럭을 생성하라 수 있는 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 시스템 부호화기의 프로그램 기준 클럭 발생장치의 블럭도,
제4도는 본 발명에 따른 프로그램 기준 클럭 발생장치가 구비된 시스템 부호화기의 개략적인 블럭도.
Claims (7)
- 프로그램 기준 클럭을 발생하는 장치에 있어서, 시스템 클럭을 0에서 299까지 반복적으로 카운팅하여 카운트 값을 출력하는 제1카운터(20)와; 상기 제1카운터(20)에서 출력된 카운트 값을 299와 비교하여 상기 카운트 값이 299이면 캐리를 출력하는 비교기(22); 상기 비교기(22)에서 출력된 캐리를 카운팅하여 카운트 값을 출력하는 제2카운터(24); 상기 제2카운터(24)에서 출력된 카운트 값을 상기 시스템 클럭에 동기시켜 출력하는 제1조합부(26); 및 매 시스템 클럭 마다 시스템 클럭에 동기시켜 상기 제1카운터(20)에서 출력된 카운트 값과 상기 제1조합부(26)에 출력된 카운트 값 및 유휴비트를 PCR 데이타 포맷으로 조합하여 로딩하는 제2조합부(28)를 포함하여 구성된 시스템 부호화기의 프로그램 기준 클럭 발생장치.
- 제1항에 있어서, 상기 제1카운터(20)는 시스템 클럭을 0부터 카운팅을 시작하고 카운트 값이 299가 되면 다음 클럭에 다시 0으로 셋팅되어 300을 주기로 반복적으로 카운팅하여 카운트 값을 출력하는 모듈러 300의 9비트 카운터인 것을 특징으로 하는 시스템 부호화기의 프로그램 기준 클럭 발생장치.
- 제1항에 있어서, 상기 제2카운터(24)는, 33비트 카운터인 것을 특징으로 하는 시스템 부호화기의 프로그램 기준 클럭 발생장치.
- 제1항에 있어서, 상기 제2카운터(20) 및 상기 제2카운터(24)는, 외부로부터 리셋신호를 입력받아 초기화 되는 것을 특징으로 하는 시스템 부호화기의 프로그램 기준 클럭 발생장치
- 제4항에 있어서, 상기 리셋신호는, 시스템 부호화기가 초기 구동시에 입력되도록 된 것을 특징으로 하는 시스템 부호화기의 프로그램 기준 클럭 발생장치.
- 제1항에 있어서, 상기 제2조합부928)는, "1"로 설정된 6비트의 유휴비트를 입력받도록 된 것을 특징으로 하는 프로그램 기준 클럭 발생장치.
- 제1항에 있어서, 상기 제2조합부(28)는, 외부로부터 PCR 요청신호가 입력되면 로딩되어 있던 PCR 데이타를 출력하도록 된 것을 특징으로 하는 프로그램 기준 클럭 발생장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950061360A KR970057896A (ko) | 1995-12-28 | 1995-12-28 | 시스템 부호화기의 프로그램 기준 클럭 발생장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950061360A KR970057896A (ko) | 1995-12-28 | 1995-12-28 | 시스템 부호화기의 프로그램 기준 클럭 발생장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR970057896A true KR970057896A (ko) | 1997-07-31 |
Family
ID=66621639
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950061360A KR970057896A (ko) | 1995-12-28 | 1995-12-28 | 시스템 부호화기의 프로그램 기준 클럭 발생장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970057896A (ko) |
-
1995
- 1995-12-28 KR KR1019950061360A patent/KR970057896A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910005156A (ko) | 파이프라인 처리 방법으로 동작하는 프리디코더 유니트 와 주 디코더 유니트를 갖는 마이크로프로세서 | |
KR900003705A (ko) | 일부 및 시각의 보정방법 | |
KR940010037A (ko) | 다중화 데이터 분리 장치 | |
AU2003499A (en) | Method and system for processing pipelined memory commands | |
KR970025156A (ko) | Mpeg-2 영상복호화장치의 시스템클럭 복구장치 | |
KR970057896A (ko) | 시스템 부호화기의 프로그램 기준 클럭 발생장치 | |
KR970057900A (ko) | 시스템 부호화기의 시간 정보 데이타 발생장치 | |
KR970057931A (ko) | 시스템 복호화기의 프로그램 기준 클럭 재생장치 | |
KR970057897A (ko) | 시스템 부호화기의 재생시간정보 발생장치 | |
KR930009280A (ko) | 동기식 다중장치의 tu 포인터 조정지터 감소회로 | |
KR970057899A (ko) | 시스템 부호화기의 기본 스트림 기준 클럭 발생장치 | |
KR200141123Y1 (ko) | 엠펙ii 비디오 디코더의 기준클럭발생장치 | |
KR970068590A (ko) | 채널 고유번호 비트(cib)를 이용한 1.2g 광전송장치 및 방법 | |
KR100261284B1 (ko) | 운송 비트열 패킷 스케쥴링 방법 및 운송 버퍼 관측 장치 | |
KR960036687A (ko) | 시스템 부호화기를 위한 재생시간정보 발생장치 | |
KR970002073B1 (ko) | 파이프 라인 구조를 이용한 브이 엘 디 장치 | |
KR960036775A (ko) | MPEG2 PAT(Program Association Table)의 역패킷화기 | |
KR960020496A (ko) | 엠팩2(mpeg2) 전송레이어 디팩타이즈 | |
KR970012587A (ko) | 주문형 비디오 카세트 레코더의 데이타 변환장치 | |
KR950024576A (ko) | 어드레스 생성장치 | |
KR960009398A (ko) | 동기식 클럭 발생회로 | |
KR970049379A (ko) | 16비트 병렬 디스크램블러의 16비트 병렬 디스크램블링 데이타 생성회로 | |
KR940020211A (ko) | 가변장 부호 복호기의 버퍼제어회로 | |
KR960036774A (ko) | MPEG2 PMT(Program Map Table)의 역패킷화기 | |
KR970032138A (ko) | 멀티플렉스를 이용한 런길이 부호기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |