KR970025215A - 디지탈 영상신호 혼합장치 - Google Patents
디지탈 영상신호 혼합장치 Download PDFInfo
- Publication number
- KR970025215A KR970025215A KR1019950036346A KR19950036346A KR970025215A KR 970025215 A KR970025215 A KR 970025215A KR 1019950036346 A KR1019950036346 A KR 1019950036346A KR 19950036346 A KR19950036346 A KR 19950036346A KR 970025215 A KR970025215 A KR 970025215A
- Authority
- KR
- South Korea
- Prior art keywords
- mixing
- video signal
- sub
- mixing ratio
- color difference
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N11/00—Colour television systems
- H04N11/06—Transmission systems characterised by the manner in which the individual colour picture signal components are combined
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/44—Colour synchronisation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/77—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
- H04N9/78—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
1. 청구범위에 기재된 발명이 속한 기술분야, 디지털 영상신호 처리장치에서 복수의 디지털 영상신호를 하나의 디지털 영상신호로 혼합하는 장치에 관한 것이다.
2. 발명이 해결하고자 하는 기술적 과제, 복수의 디지털 영상신호를 다양한 비유로 혼합할 수 있는 디지털 영상신호 혼합장치를 제공한다.
3. 발명의 해결방법의 요지, 주영상신호와 부영상신호 각각의 연속적으로 다중화되어 있는 휘도데이타 및 제1, 제2 색차데이타를 수평동기신호를 기준으로 화소클럭에 의해 각각 분리해내고, 주영상신호의 휘도데이타 및 제1, 제2 색차데이타를 미리 선택적으로 설정되는 주영상 및 부영상의 혼합비에 대응되게 부영상신호의 휘도데이타 및 제1, 제2색차데이타와 각각 혼합한다.
4. 발명의 중요한 용도, 복수의 디지털 영상신호를 다양한 비율로 혼합하는데 이용한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 디지탈 영상신호 혼합장치의 회로도,
제3도는 제2도의 각 부분의 동작 타이밍도.
Claims (13)
- 디지탈 주영상신호와 부영상신호를 혼합하기 위한 디지탈 영상신호 혼합장치에 있어서, 미리 선택적으로 선정되는 상기 주영상 및 부영상의 혼합비를 제공하는 혼합비 지정수단과, 상기 주영상신호와 부영상신호 각각의 연속적으로 다중화되어 있는 휘도데이타 및 제1,제2색차데이타를 수평동기 신호를 기준으로 화소클럭에 의해 각각 분리해내는 분리수단과, 상기 주영상신호의 휘도데이타 및 제1, 제2색차데이타를 상기 혼합비에 대응되게 상기 부영상신호의 휘도데이타 및 제1,제2색차데이타와 각각 혼합하는 혼합수단을 구비하는 것을 특징으로하는 디지탈 영상신호 혼합장치.
- 제1항에 있어서, 상기 혼합비 설정수단이, 미리 일정수의 단계중 어느 하나의 단계로 선택적으로 저장된 기준혼합비를 상기 부영상에 대한 주영상 혼합비로서 출력하는 레지스터와, 상기 혼합비의 전체 단계수로부터 상기 주영상 혼합비를 빼서 상기 주영상에 대한 부영상 혼합비로서 출력하는 뺄셈기로 구성하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제2항에 있어서, 상기 분리수단이, 상기 주영상신호 및 부영상신호 각각의 휘도데이타와 제1, 제2색차데이타 위치에 각각 대응하는 제1~제3래치클럭을 상기 수평동기신호를 기준으로 상기 화소클럭으로부터 발생하는 래치클럭 발생회로와, 상기 주영상신호의 휘도데이타와 제1, 제2색차데이타를 상기 제1~제3래치클럭중 대응하는 하나의 래치클럭에 의해 각각 한 가지씩 화소 단위로 래치하는 제1~3래치회로와, 상기 부영상신호의 휘도데이타와 제1,제2색차데이타를 상기 제1~제3래치클럭중 대응하는 하나의 래치클럭에 의해 각각 한 가지씩 화소 단위로 래치하는 제4~제6래치 회로로 구성하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제3항에 있어서, 상기 혼합수단이, 상기 제l~제3래치회로에 각각 래치되는 상기 주영상신호의 휘도데이타와 제1, 제2색차 데이타를 상기 주영상 혼합비와 곱하고 상기 혼합비의 전체 단계수로 나누는 제1~제3곱셈기와, 상기 제4~제6래치회로에 각각 래치되는 상기 부영상신호의 휘도데이타와 제1, 제2색차데이타를 상기 부영상 혼합비와 곱하고 상기 혼합비의 전체 단계수로 나누는 제4~제6곱셈기와, 상기 제1, 제4곱셈기의 출력을 합하여 혼합 디지탈 영상신호의 휘도데이타로서 출력하는 제1덧셈기와, 상기 제2, 제5곱셈기의 출력을 합하여 혼합 디지탈 영상신호의 제1색차데이타로서 출력하는 제2덧셈기와, 상기 제3, 제6곱셈기의 출력을 합하여 혼합 디지탈 영상신호의 제2색차데이타로서 출력하는 제3덧셈기로 구성하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제4항에 있어서, 상기 혼합비의 전체 단계수를 16단계로 설정하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 디지탈 주영상신호와 부영상신호를 혼합하기 위한 디지탈 영상신호 혼합장치에 있어서, 화소클럭과 수평동기신호의 카운트에 의해 상기 주영상내에 상기 부영상을 혼합할 구간을 미리 설정된 혼합구간에 대응되게 지정하는 혼합구간 지정수단과, 미리 선택적으로 설정되는 상기 주영상 및 부영상의 혼합비를 상기 혼합구간 지정에 응답하여 출력하는 혼합비 지정수단과, 상기 주영상신호와 부영상신호 각각의 연속적으로 다중화되어있는 휘도데이타 및 제1,제2색차데이타를 상기 수평동기신호를 기준으로 상기 화소클럭에 의해 각각 분리해내는 분리수단과, 상기 주영상신호의 휘도데이타 및 제1,제2색차데이타를 상기 혼합비에 대응되게 상기 부영상신호의 휘도데이타 및 제1,제2색차데이타와 각각 혼합하는 혼합수단을 구비하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제6항에 있어서, 상기 혼합구간 지정수단이, 상기 화소클럭을 상기 주영상의 수평크기에 대응되는 범위내의 초기값부터 최대값까지 반복적으로 증가 카운트하여 카운트값을 수평 위치값으로 출력하는 화소 카운터와, 상기 혼합구간의 수평방향에 대해 미리 선택적으로 저장된 수평 시작점 값을 제공하는 제1레지스터와, 상기 혼합구간의 수평방향에 대해 미리 선택적으로 저장된 수평 끝점 값을 제공하는 제2레지스터와, 상기 수평 위치값을 상기 수평 시작점값과 및 수평 끝점값과 비교하여 상기 혼합구간중 수평구간을 나타내는 신호를 발생하는 제1비교기와, 상기 수평동기신호를 상기 주영상의 수직크기에 대응되는 범위내의 초기값부터 최대값까지 반복적으로 증가 카운트하여 카운트값을 수직위치값으로 출력하는 라인 카운터와, 상기 혼합구간의 수직방향에 대해 미리 선택적으로 저장된 수직 시작점값을 제공하는 제3레지스터와, 상기 혼합구간의 수직방향에 대해 미리 선택적으로 저장된 수직 끝점값을 제공하는 제4레지스터와, 상기 수직 위치값을 상기 수직 시작점값 및 수직끝점 값과 비교하여 상기 혼합구간중 수직구간을 나타내는 신호를 발생하는 제2비교기와, 상기 제1,제2비교기의 출력신호를 논리곱하여 상기 주영상신호에 대해 상기 혼합구간을 지정하는 신호를 발생하는 앤드게이트로 구성하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제7항에 있어서, 상기 혼합비 설정수단이, 미리 일정수의 단계 중 어느 하나의 단계로 선택적으로 저장된 기준혼합비를 제공하는 제5레지스터와, 상기 주영상에 상기 부영상이 혼합되지 않도록 하기 위해 미리 설정된 혼합금지값과 상기 기준혼합비중 어느 하나를 상기 앤드게이트의 출력신호에 따라 선택하여 상기 부영상에 대한 주영상 혼합비로서 출력하는 데이타 셀렉터와, 상기 혼합비의 전체 단계수로부터 주영상 혼합비를 빼서 상기 주영상에 대한 부영상 혼합비로서 출력하는 뺄셈기로 구성하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제8항에 있어서, 상기 데이타 셀렉터가, 상기 앤드게이트의 출력이 상기 혼합구간임을 나타내는 경우에는 상기 기준혼합비를 상기 주영상 혼합비로서 선택 출력하고, 상기 앤드게이트의 출력이 상기 혼합구간이 아님을 나타내는 경우에는 상기 혼합금지값을 상기 주영상 혼합비로서 선택 출력하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제9항에 있어서, 상기 혼합금지값이, 상기 전체 단계수와 동일한 값으로 설정하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제1O항에 있어서, 상기 분리수단이, 상기 주영상신호 및 부영상신호 각각의 휘도데이타와 제1, 제2색차데이타 위치에 각각 대응하는 제l~제3래치클럭을 상기 수평동기신호를 기준으로 상기 화소클럭으로부터 발생하는 래치클럭 발생희로와, 상기 주영상신호의 휘도데이타와 제1,제2색차데이타를 상기 제1~제3래치클럭중 대응하는 하나의 래치클럭에 의해 각각 한 가지씩 화소 단위로 래치하는 제1~3래치회로와, 상기 부영상신호의 휘도데이타와 제l, 제2색차데이타를 상기 제1~제3래치클럭중 대응하는 하나의 래치클럭에 의해 각각 한 가지씩 화소 단위로 래치하는 제4~제6래치회로로 구성하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제11항에 있어서, 상기 혼합수단이, 상기 제1~제3래치회로에 각각 래치되는 상기 주영상신호의 휘도데이타와 제l,제2색차데이타를 상기 주영상 혼합비와 곱하고 상기 혼합비의 전체 단계수로 나누는 제1~제3곱셈기와, 상기 제4~제6래치회로에 각각 래치되는 상기 부영상신호의 휘도데이타와 제1, 제2색차데이타를 상기 부영상 혼합비와 곱하고 상기 혼합비의 전체 단계수로 나누는 제4~제6곱셈기와, 상기 제1,제4곱셈기의 출력을 합하여 혼합 디지탈 영상신호의 휘도데이타로서 출력하는 제1덧셈기와, 상기 제2,제5곱셈기의 출력을 합하여 혼합 디지탈 영상신호의 제1색차데이타로서 출력하는 제2덧셈기와, 상기 제3,제6곱셈기의 출력을 합하여 혼합 디지탈 영상신호의 제2색차데이타로서 출력하는 제3덧셈기로 구성하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
- 제l2항에 있어서, 상기 혼합비의 전체 단계수를 16단계로 설정하는 것을 특징으로 하는 디지탈 영상신호 혼합장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950036346A KR0164057B1 (ko) | 1995-10-20 | 1995-10-20 | 디지탈 영상신호 혼합장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950036346A KR0164057B1 (ko) | 1995-10-20 | 1995-10-20 | 디지탈 영상신호 혼합장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970025215A true KR970025215A (ko) | 1997-05-30 |
KR0164057B1 KR0164057B1 (ko) | 1999-01-15 |
Family
ID=19430786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950036346A KR0164057B1 (ko) | 1995-10-20 | 1995-10-20 | 디지탈 영상신호 혼합장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0164057B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100517979B1 (ko) * | 2002-12-10 | 2005-10-04 | 엘지전자 주식회사 | 이동 통신 단말기의 영상 오버레이 장치 |
-
1995
- 1995-10-20 KR KR1019950036346A patent/KR0164057B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0164057B1 (ko) | 1999-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0138482B1 (en) | Video signal superimposing device | |
US4500908A (en) | Method and apparatus for standardizing nonstandard video signals | |
KR890006090A (ko) | 디지탈 비디오 신호처리회로 | |
EP0821340A1 (en) | Video signal processing apparatus for converting video signals to conform to a display device | |
KR0146695B1 (ko) | 텔레비젼신호 변환방식 및 장치 | |
US4531147A (en) | Digital memory color framing circuit | |
US6928118B1 (en) | Device and method for displaying video | |
KR970025215A (ko) | 디지탈 영상신호 혼합장치 | |
US20020001041A1 (en) | Video transmission apparatus | |
JP4285142B2 (ja) | カメラコントロールシステム,カメラコントロールユニット及びカメラ | |
US5166796A (en) | Special effect apparatus | |
CA2203735A1 (en) | Up-converter and scanning line conversion method | |
US4847679A (en) | Multiplex chrominance gain control and matrix using a single multiplier and a coefficient shift register | |
KR950022965A (ko) | 영상기기의 문자 또는 타이틀 신호 믹서회로 | |
KR0151522B1 (ko) | 화면비 4:3 화면에 다양한 화면비의 영상을 표시할때 생기는 수직 공백을 처리하는 방법 및 장치 | |
KR0129996B1 (ko) | 비데오 카메라의 전자식 뷰화인더의 화면표시장치 | |
KR100555481B1 (ko) | 카메라 시스템에서 칼러 키잉 수행장치 | |
JPH04358491A (ja) | 画像抽出信号発生装置 | |
JP3487694B2 (ja) | 映像ミックス回路 | |
KR0173738B1 (ko) | 다중 화면표시용 텔레비젼 수상기에서의 온스크린 방법 및 장치 | |
KR100206807B1 (ko) | 영상기기의 수퍼임포우즈 장치 | |
KR960016566B1 (ko) | 스큐 보정된 마스터 클럭 신호 발생 장치 | |
US5917555A (en) | Composite video signal generator | |
CA1323689C (en) | Apparatus for combining video signals | |
JP2000115637A (ja) | 表示マスク方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070830 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |