KR970009468B1 - Jitter compensation circuit for processing jitter components of reproduced video signal - Google Patents

Jitter compensation circuit for processing jitter components of reproduced video signal Download PDF

Info

Publication number
KR970009468B1
KR970009468B1 KR1019900000630A KR900000630A KR970009468B1 KR 970009468 B1 KR970009468 B1 KR 970009468B1 KR 1019900000630 A KR1019900000630 A KR 1019900000630A KR 900000630 A KR900000630 A KR 900000630A KR 970009468 B1 KR970009468 B1 KR 970009468B1
Authority
KR
South Korea
Prior art keywords
jitter
circuit
video signal
signal
clock
Prior art date
Application number
KR1019900000630A
Other languages
Korean (ko)
Other versions
KR900012250A (en
Inventor
오사무 가이데
다까히로 유우치
히로쯔구 무라시마
Original Assignee
상요 덴기 가부시끼가이샤
이우에 사또시
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 상요 덴기 가부시끼가이샤, 이우에 사또시 filed Critical 상요 덴기 가부시끼가이샤
Publication of KR900012250A publication Critical patent/KR900012250A/en
Application granted granted Critical
Publication of KR970009468B1 publication Critical patent/KR970009468B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/89Time-base error compensation

Abstract

내용 없음.No content.

Description

재생 영상 신호의 지터 성분을 처리하는 지터 보정 회로Jitter Correction Circuit for Processing Jitter Components in Playback Video Signals

제1도는 종래의 지터 보정 회로의 한 예를 도시한 개략 블럭도.1 is a schematic block diagram showing an example of a conventional jitter correction circuit.

제2도는 제1도에 도시한 보정 회로의 동작을 설명하는 타이밍 차트.FIG. 2 is a timing chart for explaining the operation of the correction circuit shown in FIG.

제3도는 제1도에 도시한 보정 회로에 포함되는 타이밍 회로의 구성을 도시한 블럭도.3 is a block diagram showing the configuration of a timing circuit included in the correction circuit shown in FIG.

제4a도 및 제4b도는 제3도에 도시한 타이밍 회로의 동작을 설명하기 위한 타이밍 차트.4A and 4B are timing charts for explaining the operation of the timing circuit shown in FIG.

제5도는 종래의 지터 보정 회로의 다른 예를 도시한 개략 블럭도.5 is a schematic block diagram showing another example of a conventional jitter correction circuit.

제6도는 본 발명의 제1실시예인 지터 보정 회로를 도시한 개략 블럭도.6 is a schematic block diagram showing a jitter correction circuit as a first embodiment of the present invention.

제7도는 본 발명의 제2실시예인 지터 보정 회로를 도시한 개략 블럭도.7 is a schematic block diagram showing a jitter correction circuit as a second embodiment of the present invention.

제8도는 본 발명의 제3실시예인 지터 보정 회로를 도시한 개략 블럭도.8 is a schematic block diagram showing a jitter correction circuit as a third embodiment of the present invention.

제9도는 제8도의 실시예에 포함되는 수평 주기 검출 회로 블럭도.9 is a block diagram of a horizontal period detection circuit included in the embodiment of FIG.

제10도는 제8도의 실시예에 포함되는 보정 신호 발생 회로를 도시한 블럭도.FIG. 10 is a block diagram showing a correction signal generation circuit included in the embodiment of FIG.

제11도는 제8도에 도시된 실시예의 동작을 설명하기 위한 타이핑 차트.11 is a typing chart for explaining the operation of the embodiment shown in FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : A/D 변환기 2 : 타이밍 회로1: A / D converter 2: timing circuit

3 : 영상 지연 회로 4 : 메모리3: video delay circuit 4: memory

8 : 동기 분리 회로 9 : 지터 검출 회로8 synchronous disconnect circuit 9 jitter detection circuit

10 : 버스트 플래그 발생 회로 11 : 고정 지연 회로10: burst flag generating circuit 11: fixed delay circuit

12 : 클럭 위상 변조 회로 13 : 기입 개시 제어 회로12 clock phase modulation circuit 13 write start control circuit

14 : 기입 제어 회로 15 : 독출 H 발생 회로14 write control circuit 15 read H generation circuit

16 : 독출 제어 회로 17 : 기준 클럭 발생 회로16 read control circuit 17 reference clock generation circuit

20 : 1H 지연 회로 21 : 감산 회로20: 1H delay circuit 21: subtraction circuit

22 : 리미터 23 : 지연 회로22: limiter 23: delay circuit

24 : 수평 주기 검출 회로 25 : 속도 오차 예측 회로24: horizontal period detection circuit 25: speed error prediction circuit

26 : 보정 신호 발생 회로 27 : 가산 회로26: correction signal generation circuit 27: addition circuit

100 : 지터 보정 회로 200 : VTR의 영상 신호 재생 회로100: jitter correction circuit 200: VTR video signal reproduction circuit

300,400 : 단자300,400: Terminal

본 발명은 지터(jitter) 보정 회로에 관한 것으로, 특히 비디오 테이프 레코더(이하, VTR) 또는 비디오 디스크 플레이어 등의 영상 신호 재생 장치로 재생된, 예를 들면, 고품위 텔레비젼(HDTV) 신호 등의 영상 신호 중에 포함되는 지터 성분을 처리하는 보정 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a jitter correction circuit, and in particular, a video signal such as a high-definition television (HDTV) signal reproduced by a video signal reproducing apparatus such as a video tape recorder (hereinafter referred to as a VTR) or a video disk player. The correction circuit which processes the jitter component contained in it.

일반적으로, VTR이나 비디오 디스크 플레이어 등의 영상 신호 재생 장치에서 출력되는 재생 영상 신호는 여러가지 원인에 의한 시간적 변동을 받고 있다. 일반적으로 이러한 시간적 변동은 지터로 불리고 있다. 예를 들어, VTR을 예로 들면, 영상 신호가 테이프에 기록될 시 및/또는 테이프로부터의 재생시의 테이프 주행 속도의 변동, 실린더의 회전 부정합, 테이프의 주행시의 흔들림 등의 여러가지 원인에 따라 재생된 영상 신호 중에 지터 성분이 포함되게 된다. 이러한 지터 성분을 방치하면, 화면의 흔들림이나 색 부정합이 발생하여 화질이 열화된다. 그래서, 종래의 영상 신호 재생 장치에는 통상, 지터 성분의 보정 회로가 마련되어 있다. 이러한 지터 보정 회로의 한 예로서, VTR에 채용된 회로가 일본국 특허 공개(소) 제58-124385호 공보에 개시되어 있다.In general, a reproduced video signal output from a video signal reproducing apparatus such as a VTR or a video disc player is subjected to temporal fluctuation due to various causes. In general, this temporal variation is called jitter. For example, taking the VTR as an example, images reproduced according to various causes such as fluctuations in the tape traveling speed when the video signal is recorded on the tape and / or during playback from the tape, mismatched rotation of the cylinder, shaking during the tape run, etc. The signal contains jitter components. Leaving these jitter components causes screen shake and color mismatch, resulting in deterioration of image quality. Thus, the conventional video signal reproducing apparatus is usually provided with a jitter component correction circuit. As an example of such a jitter correction circuit, a circuit employed in VTR is disclosed in Japanese Patent Laid-Open No. 58-124385.

제1도는 이러한 VTR을 위한 종래의 지터 보정 회로의 개략 블럭도이다. 제1도에서, 지터 보정 회로(100)은 VTR 자체에 내장되어, VTR의 영상 신호 재생 회로(200)에서 재생 영상 신호를 받아 후술하는 지터 보정을 하고, 또, 보정 후의 영상 신호를 VTR의 재생 영상신호 출력으로 하여, VTR의 외부 출력 단자(300)을 통하여 외부로 출력하고, 모니터 TV 등의 디스플레이 장치(도시 없음)에 공급한다.1 is a schematic block diagram of a conventional jitter correction circuit for such a VTR. In FIG. 1, the jitter correction circuit 100 is built in the VTR itself, receives a reproduced video signal from the video signal reproducing circuit 200 of the VTR, performs jitter correction described later, and reproduces the corrected video signal of the VTR. The video signal is output to the outside via the external output terminal 300 of the VTR, and supplied to a display device (not shown) such as a monitor TV.

제1도에 도시한 지터 보정 회로(100)은, 요약하면, 각 수평 라인마다의 A/D 변환된 재생 영상 정보의 메모리로의 기입 개시 타이밍을 제어함으로써, 재생 영상 신호 중의 지터 성분을 대략적으로 보정하고, 또, 재생 영상 신호의 A/D 변환의 타이밍을 제어함으로써, 상세하게 지터 성분을 보정하는 것이다. 이러한 지터 성분을 보정하려면, 먼저 재생 영상 신호 중의 지터량을 검출해야 한다. 이러한 지터량의 검출은 후술하는 A/D 변환된 재생 영상 신호 중의 버스트(burst) 신호의 레벨이 영상 신호 자체의 위상의 어긋남에 대응함을 고려하여, 이러한 버스트 신호의 위상의 어긋남을 검출함으로써 이루어진다.The jitter correction circuit 100 shown in FIG. 1 summarizes the jitter component in the reproduced video signal by controlling the start timing of writing the A / D-converted reproduced video information for each horizontal line into the memory. The jitter component is corrected in detail by controlling the timing of A / D conversion of the reproduced video signal. To correct this jitter component, first, the amount of jitter in the reproduced video signal must be detected. The detection of such jitter amount is made by detecting the shift in the phase of the burst signal in consideration of the level of the burst signal in the A / D-converted reproduced video signal described later corresponding to the shift in the phase of the video signal itself.

제2도는 제1도에 도시된 지터 보정 회로(100)의 동작을 설명하기 위한 타이밍 차트이다. 다음에, 제1도 및 제2도를 참조하여 종래의 지터 보정 회로의 구성 및 동작을 설명한다.2 is a timing chart for explaining the operation of the jitter correction circuit 100 shown in FIG. Next, the configuration and operation of a conventional jitter correction circuit will be described with reference to FIGS. 1 and 2. FIG.

먼저, 제1도의 영상 신호 재생 회로(200)에서 지터 보정 회로(100)에 제공되는 재생 영상 신호는, 제2도(a)에서와 같이, 1 수평(H) 기간 중에 부극의 수평 동기신호(Hsync), 버스트 신호, 및 영상신호[시간축 압축된 컬러 신호(C) 및 휘도 신호(Y)를 포함함)로 구성되고, 특히, 수평 동기 신호와 버스트 신호들은 수평블랭킹(blanking) 기간에 포함된다.First, the reproduced video signal provided to the jitter correction circuit 100 in the video signal reproducing circuit 200 of FIG. 1 is, as shown in FIG. H sync ), a burst signal, and an image signal (including time-base compressed color signal C and luminance signal Y), in particular, the horizontal synchronization signal and the burst signals are included in the horizontal blanking period. do.

이 재생 영상 신호는 먼저 A/D 변환기(7)에 제공되어 기준 클럭 발생 회로(17)에서 공급되는 기준 클럭에 동기하여 A/D 변환된다. 그리고, A/D 변환기(7)의 출력은 동기 분리 회로(8) 및 지터 검출 회로(9)에 제공된다. 동기 분리 회로(8)은 제공된 영상 신호에서 수평 동기 신호의 타이밍을 검출하고, 이 타이밍으로 부의 동기 분리 펄스를 발생한다[제2도(b)]. 그리고 이 타이밍 검출에서 펄스 발생까지에는 통상 일정한 지연이 수반된다. 이 펄스는 버스트 플래그 발생 회로(10) 및 고정 지연 회로(11)에 제공된다.This reproduced video signal is first provided to the A / D converter 7 and A / D converted in synchronization with the reference clock supplied from the reference clock generation circuit 17. The output of the A / D converter 7 is then provided to the synchronous separation circuit 8 and the jitter detection circuit 9. The synchronizing separation circuit 8 detects the timing of the horizontal synchronizing signal in the provided video signal, and generates a negative synchronizing separation pulse at this timing (Fig. 2 (b)). This timing detection usually involves a constant delay from the time of pulse generation. This pulse is provided to the burst flag generator circuit 10 and the fixed delay circuit 11.

버스트 플래그 발생 회로(10)은 제공된 펄스[제2도(b)]에 대응하여 기준 클럭 발생 회로(17)에서 제공되는 기준 클럭 펄스의 계수를 개시한다. 그리고, 계수값이 소정값에 도달하면 제2도(c)와 같은 버스트 플래그 펄스를 발생하고, 지터 검출 회로(9)에 제공된다. 이 버스트 플래그 펄스의 상승 타이밍 및 그 지속 기간은 버스트 신호를 구성하는, 예를 들면, 6 동기분의 버스트파 중 양측의 펄스를 제거한 중앙의 4개의 버스트파의 발생 기간에 대응하도록 미리 정해져 있다.The burst flag generation circuit 10 starts to count the reference clock pulses provided by the reference clock generation circuit 17 in correspondence with the provided pulses (FIG. 2B). When the count value reaches a predetermined value, a burst flag pulse as shown in FIG. 2C is generated and provided to the jitter detection circuit 9. The rising timing of the burst flag pulse and its duration are determined in advance so as to correspond to the generation periods of the four burst waves in the center excluding the pulses on both sides of the burst wave for six synchronizations, for example.

한편, 고정 지연 회로(11) 또한, 제공된 펄스[제2도(b)]에 대응하여 기준 클럭 발생 회로에서 제공되는 기준 클럭 펄스의 계수를 개시한다. 그리고, 계수값이 소정값에 도달했을 때, 즉, 버스트 기간의 종료 후로서 영상 신호 기간이 개시되기 직전의 타이밍으로 제2도(d)에 도시된 펄스를 발생하여 후술하는 기입 개시 제어 회로(13)에 제공한다.On the other hand, the fixed delay circuit 11 also starts counting the reference clock pulses provided by the reference clock generating circuit in correspondence with the provided pulses (FIG. 2B). Then, when the count value reaches a predetermined value, that is, after the end of the burst period, the pulse shown in FIG. 2 (d) is generated at a timing immediately before the video signal period begins, a write start control circuit (described later) 13) to provide.

지터 검출 회로(9)는 버스트 플래그 펄스 발생 기간 중의 A/D 변환기(7) 출력(즉, 버스트파)의 레벨에서 버스트 신호의 샘플링 위상을 검출한다. 재생 영상 신호에 시간적 변동, 즉, 위상의 변이가 발생하면, A/D 변환시에 버스트파의 샘플링 포인트가 변동하여 각 샘플링 포인트의 레벨이 변동한다. 따라서, 지터 검출 회로(9)는 이러한 샘플링 레벨에서 샘플링 위상을 산출하여, 4개의 파의 평균값을 영상신호의 위상 변위량 즉,지터량에 대응하는 신호로서 출력한다.The jitter detection circuit 9 detects the sampling phase of the burst signal at the level of the A / D converter 7 output (that is, the burst wave) during the burst flag pulse generation period. When temporal fluctuations, i.e., phase shifts, occur in the reproduced video signal, the sampling point of the burst wave fluctuates during A / D conversion, and the level of each sampling point fluctuates. Therefore, the jitter detection circuit 9 calculates a sampling phase at such a sampling level, and outputs an average value of four waves as a signal corresponding to the phase shift amount of the video signal, that is, the jitter amount.

그리고, 지터는 기준 클럭 주파수가 버스트 주파수의 2n(n은 정의 정수)배 일시에 ±n 클럭의 범위 내에서 발생하는 것으로 한다. 그러므로, 지터 검출 회로(9)에 의해 검출되는 지터량도 이 범위 내의 것이다.Jitter is assumed to occur within the range of ± n clocks when the reference clock frequency is 2n (n is a positive integer) times the burst frequency. Therefore, the jitter amount detected by the jitter detection circuit 9 also falls within this range.

지터 검출 회로(9)에서 출력되는 검출 데이타는, 예를 들면 8비트의 데이타이며, 그 상위 3비트는 기입 개시 제어 회로(13)에 제공되고, 후술하는 바와 같이 큰 지터 성분(정수개의 기준 클럭 주기에 상당함)을 보정하는데 사용되고, 한편, 하위 5비트는 클럭 위상 변조 회로(12) 및 타이밍 회로(2)에 제공되어 후술하는 바와 같이 작은 지터 성분(기준 클럭의 1 주기 이하의 기간에 상당함)의 보정에 사용된다.The detection data output from the jitter detection circuit 9 is, for example, 8 bits of data, the upper 3 bits of which are provided to the write start control circuit 13, and as described later, a large jitter component (an integer number of reference clocks). The lower five bits are provided to the clock phase modulation circuit 12 and the timing circuit 2 to correspond to a period of less than one period of the reference clock (less than one cycle of the reference clock) as described below. Is used for calibration.

클럭 위상 변조 회로(12)는, 기준 클럭 발생 회로(17)에서 공급되는 기준 클럭의 위상을 변조하는 회로이다. 그리고, 영상신호 재생 회로(200)에서 공급된 재생 영상 신호는 A/D 변환기(1)에도 제공되어, 클럭 위상 변조 회로(12)에 출력되는 위상 변조된 클럭에 동기하여 A/D 변환된다. 여기에서, 위상 변조 회로(12)는 상술한 지터 검출 회로(9)에서의 검출 데이타의 하위 데이타에 기초하여 1 클럭 주기 이하의 위상 변위를 보정하도록 기준 클럭의 이상량(移相量)을 즉시 제어한다.The clock phase modulation circuit 12 is a circuit for modulating the phase of the reference clock supplied from the reference clock generation circuit 17. The reproduced video signal supplied from the video signal reproducing circuit 200 is also provided to the A / D converter 1 and A / D converted in synchronization with the phase-modulated clock output to the clock phase modulating circuit 12. Here, the phase modulation circuit 12 immediately controls the abnormal amount of the reference clock to correct the phase shift of one clock cycle or less based on the lower data of the detection data in the jitter detection circuit 9 described above. do.

그리고, A/D 변환기(1)의 출력은 타이밍 회로(2)에 제공된다. 이 타이밍 회로는 요약하면, 상술한 기준 클럭과 위상 변조된 클럭 사이의 위상 관계가 특정한 위상 관계로 되었을 시에 A/D 변환 데이타의 확실한 전송이 어렵다는 사실에 비추어, 지터 검출 회로(9)로부터의 검출 데이타에 기초하여 그런 특정한 위상 관계를 검출하고, 이로써, A/D 변환 데이타의 전송 타이밍을 제어하고 있다. 제3도는 이 타이밍 회로(2)의 구성의 블럭도이며, 제4a도 및 제4b도는 그 동작 원리를 설명하는 타이밍 차트이다.The output of the A / D converter 1 is then provided to the timing circuit 2. This timing circuit is summarized from the jitter detection circuit 9 in view of the fact that it is difficult to reliably transfer A / D converted data when the phase relationship between the above-described reference clock and the phase modulated clock becomes a specific phase relationship. Such specific phase relationship is detected based on the detection data, thereby controlling the transmission timing of the A / D conversion data. 3 is a block diagram of the configuration of the timing circuit 2, and FIGS. 4A and 4B are timing charts for explaining the principle of operation thereof.

즉, 타이밍 회로(2) A/D 변환기(1)의 출력을 래치하는 래치 회로(2a), 제1도의 클럭 위상 변조 회로(12)에서 위상 변조 클럭을 받아, 지터 검출 회로(9)로부터의 지터 검출 데이타에 기초하여 위상 변조 클럭에 부호 반전 등의 처리를 하는 타이밍 전환 회로(2b), 기준 클럭을 받아 동작하는 D-플립플롭(2c)들로 구성된다. 제3도의 회로에서, 타이밍 전환 회로(2b)는, 통상적으로, 위상 변조 클럭을 그대로 래치 회로(2a)에 제공하고, 래치 회로(2a)는 그 타이밍으로 A/D 변환 데이타를 래치한다. 여기에서, 예를 들면, 제4a도(a)와 같이, 위상 변조 클럭의 상승 타이밍으로 A/D 변환 데이타[제4a도(b)]는 래치 회로(2a)에 래치되고, 그 데이타는 제4a도(c)와 같이 기준 클럭의 상승으로 D-플립플롭(2c)에 기입되는 것으로 한다. 그런데, 제4a도에 도시한 바와 같은 위상 관계의 경우, 영상 데이타의 기입 중에 D-플립플롭(2c)에로의 전송 동작이 행해지게 되고, 정확한 데이타 전송을 실현할 수 있다. 그래서, 제4a도와 같은 위상 관계가 발생한 경우는, 제4b도에 도시한 바와 같이, A/D 변환 타이밍은 변경하지 않고 래치 회로(2a)에로의 기입 타이밍은 1/2 주기를 어긋나게 한다면, D-플립플롭(2c)에로의 데이타 전송을 확실히 행할 수 있게 된다.That is, the latch circuit 2a latching the output of the timing circuit 2 A / D converter 1 and the clock phase modulation circuit 12 in FIG. A timing switching circuit 2b for processing sign reversal or the like on the phase modulation clock based on the jitter detection data, and D-flip flops 2c that operate by receiving a reference clock. In the circuit of FIG. 3, the timing switching circuit 2b normally provides the phase modulation clock to the latch circuit 2a as it is, and the latch circuit 2a latches the A / D conversion data at that timing. Here, for example, as shown in FIG. 4A, at the rising timing of the phase modulation clock, the A / D conversion data [FIG. 4A (b)] is latched in the latch circuit 2a, and the data is stored. As shown in Fig. 4A (c), it is assumed that the reference clock is written to the D-flip flop 2c with the rising of the reference clock. By the way, in the phase relationship as shown in Fig. 4A, the transfer operation to the D-flip flop 2c is performed during the writing of the video data, so that accurate data transfer can be realized. Therefore, in the case where the phase relationship as shown in FIG. 4A occurs, as shown in FIG. 4B, if the timing of writing to the latch circuit 2a is shifted by 1/2 cycle without changing the A / D conversion timing, D -Data transfer to the flip flop 2c can be reliably performed.

따라서, 제3도의 타이밍 회로(2)에서는, 지터 검출 데이타가 제4a도에 도시한 바와 같이 특정한 이상 관계를 나타낸 경우에, 위상 변조 클럭을 부호 반전에 따라 1/2 주기 어긋나게 하여 래치 회로(2a)에 제공하도록 하고 있다.Therefore, in the timing circuit 2 of FIG. 3, when the jitter detection data shows a specific abnormality relationship as shown in FIG. 4A, the latch circuit 2a is shifted by shifting the phase modulation clock by 1/2 cycle in accordance with the sign inversion. ) To provide.

타이밍 회로(2)의 출력은, 영상 지연 회로(3)을 통하여 상술한 수평 동기 검출에 수반되는 시간 지연을 보상하도록 지연된 후, 메모리(4)에 기입된다. 그리고, 메모리(4)의 기입 동작 및 독출 동작은 각각 기입 제어회로(14) 및 독출 제어 회로(16)에 의해 제어된다. 그리고, 기입 제어 개시 회로(13)에서 기입 제어 회로(14)에 제공되는 기입 개시 펄스에 의해 메모리(4)의 기입 개시 타이밍이 규정된다.The output of the timing circuit 2 is delayed to compensate for the time delay accompanying the horizontal synchronization detection described above via the image delay circuit 3 and then written to the memory 4. The write operation and the read operation of the memory 4 are controlled by the write control circuit 14 and the read control circuit 16, respectively. The write start timing of the memory 4 is defined by the write start pulses provided from the write control start circuit 13 to the write control circuit 14.

더욱 상세히 설명하면, 이 기입 개시 제어 회로(13)은 고정 지연 회로(11)에서의 펄스[제2도(d)]를 수신하여 기준 클럭 펄스의 계수를 개시하고, 지터 검출 회로(9)로부터의 검출 데이타 중의 상위 데이타의 내용에 따라 정해지는 계수값에 도달하면, 제2도(e)에 도시한 바와 같은 기입 개시 펄스(가변 지연 펄스)를 발생하여 기입 제어 회로(14)에 제공한다. 즉, 기입 개시 제어 회로(13)은, 고정 지연 출력[제2도(d)]를 그 때의 지터의 크기에 대응한 시간만큼 적당히 가변 지연시킨다. 이로써, 기입 개시 펄스[제2도(e)는 각 1H 기간에, 지터의 정도에 구애됨이 없이 영상 신호 기간에 개시점에 동기하게 되어, 각 수평 라인의 영상 정보만이 기입 제어 회로(14)의 제어 하에 메모리(4)에 기입되게 된다.In more detail, the write start control circuit 13 receives the pulse (FIG. 2D) in the fixed delay circuit 11 to start the counting of the reference clock pulses, and from the jitter detection circuit 9 When the count value determined according to the contents of the upper level data in the detection data is reached, a write start pulse (variable delay pulse) as shown in Fig. 2E is generated and provided to the write control circuit 14. That is, the write start control circuit 13 variably delays the fixed delay output (FIG. 2D) by a time corresponding to the amount of jitter at that time. As a result, the write start pulse (FIG. 2E) is synchronized with the start point in the video signal period without regard to the degree of jitter in each 1H period, so that only the video information of each horizontal line is written in the write control circuit 14 Will be written to the memory 4 under the control of?).

그 다음, 독출 H 발생 회로(15)에서 독출 제어 회로(16)에 제공되는 독출 개시 펄스에 의해, 메모리(4)에 기입된 각 수평 라인마다의 영상 정보의 독출 개시 타이밍이 규정되고, 독출 제어 회로(16)의 제어 하에 기준 클럭에 동기하여 메모리(4)의 내용이 독출된다.Then, the read start timing of the video information for each horizontal line written in the memory 4 is defined by the read start pulse provided from the read H generation circuit 15 to the read control circuit 16, and the read control is performed. Under the control of the circuit 16, the contents of the memory 4 are read out in synchronization with the reference clock.

메모리(4)에서 독출된 영상 정보는, D/A 변환기(5)에 의하여, 기준 클럭에 동기하여 D/A 변환되고, 재생 영상 신호로서 단자(300)을 통하여 외부로 출력된다.The video information read out from the memory 4 is D / A-converted in synchronism with the reference clock by the D / A converter 5 and is output to the outside via the terminal 300 as a reproduced video signal.

그런데, 제1도의 종래의 예는 2개의 A/D 변환기(1 및 7)을 구비하고 있는데, 이들 A/D 변환기는 동시에 동작에 필요는 없다. 따라서 A/D 변환기를 1개만 개설하고, 수평 블랭킹 기간과 영상 신호 기간에서 입력하는 클럭을 전환하도록 해도 제1도의 종래 예의 같은 동작을 실현할 수 있다.By the way, the conventional example of FIG. 1 is equipped with two A / D converters 1 and 7, These A / D converters are not necessary for the operation | movement simultaneously. Therefore, even if only one A / D converter is provided and the clock inputted in the horizontal blanking period and the video signal period is switched, the same operation as in the conventional example of FIG. 1 can be realized.

제5도는, 이와 같이, A/D 변환기를 1개만 포함하는 종래의 지터 보정 회로의 한 예를 제시한 개략 블럭도이다.5 is a schematic block diagram showing an example of a conventional jitter correction circuit including only one A / D converter as described above.

제5도에 제시된 종래 예는, 제1도에 제시한 종래 예와, 다음의 점을 제외하면 동일하다. 즉, 제1도의 A/D 변환기(7)은 마련되어 있지 않고, A/D 변환기(1)에서 변환되어 다시 타이밍 회로(2)를 통과한 재생 영상 신호가 동기 분리 회로(8) 및 지터 검출 회로(9)에 제공된다. 동기 분리 회로(8)은, 제1도의 종래예와 같이, 재생 영상 신호 중의 수평 동기 타이밍을 검출하고, 이에 동기한 펄스를 버스트 플래그 발생 회로(10) 및 고정 지연 회로(11)에 제공하는 동시에, 클럭 전환 회로(18)에도 제공한다. 버스트 플래그 발생 회로(10) 및 고정 지연(11)의 동작은 상술한 제1도의 경우와 같다.The conventional example shown in FIG. 5 is the same as the conventional example shown in FIG. 1 except for the following. That is, the A / D converter 7 of FIG. 1 is not provided, and the reproduced video signal converted by the A / D converter 1 and passed through the timing circuit 2 again is the synchronous separation circuit 8 and the jitter detection circuit. Is provided in (9). The synchronizing separation circuit 8 detects the horizontal synchronizing timing in the reproduced video signal as in the conventional example of FIG. 1, and provides a pulse synchronized with the burst flag generating circuit 10 and the fixed delay circuit 11 at the same time. The clock switching circuit 18 is also provided. The operation of the burst flag generation circuit 10 and the fixed delay 11 is the same as in the case of FIG.

또, A/D 변환기(1) 및 타이밍 회로(2)에 공통으로 공급되는 클럭은 제1스위치(S1)에 의해 선택된다. 이 스위치(S1)의 전환은 상기 클럭 전환 회로(18)에 의해 제어된다. 즉, 클럭 전환 회로(18)은, 동기 분리 회로(8)의 출력에 따라, 수평 블랭킹 기간 중에는 스위치(S1)을 단자 b측으로 전환하고, 이로써, A/D 변환 회로(1) 및 타이밍 회로(2)에는 기준 클럭 발생 회로(17)로부터의 기준 클럭이 공급된다. 또, 이 스위치(S1) 과 연동하여 전환되는 스위치(S2)가 더 마련되고, 수평 블랭킹 기간 중에 이 스위치(S2)도 단자 b측으로 전환되고, 타이밍 회로(2)의 지터 보정 데이타의 공급은 중단된다.In addition, the clock which is commonly supplied to the A / D converter 1 and the timing circuit 2 is selected by the first switch S 1 . The switching of this switch S 1 is controlled by the clock switching circuit 18. In other words, the clock switching circuit 18 switches the switch S 1 to the terminal b side during the horizontal blanking period in accordance with the output of the synchronous separation circuit 8, whereby the A / D conversion circuit 1 and the timing circuit are switched. Reference clock from the reference clock generation circuit 17 is supplied to (2). Further, a switch S 2 which is switched in conjunction with the switch S 1 is further provided, the switch S 2 is also switched to the terminal b side during the horizontal blanking period, and the jitter correction data of the timing circuit 2 is changed. Supply is stopped.

이와 같이 수평 블랭킹 기간 중에는 기준 클럭에 의하여 A/D 변환된 재생 영상 신호는 타이밍 회로(2)를 통하여 지터 검출 회로(9)에 제공되고, 지터 검출 회로(9)는 제1도와 실시예와 같이 하여 버스트 플래그 펄스 발생 기간 중에 버스트 샘플 위상의 평균값에 기초하여, 지터 검출 데이타를 발생한다. 그리고, 지터 검출 데이타의 상위 데이타에 기초하여, 기입 개시 제어 회로(13)은 메모리(4)로 영상 정보의 기입 개시 타이밍을 규정하고, 위상 클럭 변조 회로(12)는 그 하위 데이타에 기초하여 위상 변조 클럭의 이상량을 결정한다.In this manner, during the horizontal blanking period, the reproduced video signal A / D converted by the reference clock is provided to the jitter detection circuit 9 through the timing circuit 2, and the jitter detection circuit 9 is as shown in FIG. The jitter detection data is generated based on the average value of the burst sample phases during the burst flag pulse generation period. Then, based on the upper data of the jitter detection data, the write start control circuit 13 defines the start timing of writing the video information into the memory 4, and the phase clock modulation circuit 12 phases the phase based on the lower data. Determine the abnormality of the modulation clock.

수평 블랭킹 기간이 종료하여 영상 신호(C 및 Y) 기간으로 들어가면, 스위치(S1) 및 스위치(S2)는 클럭 전환 회로(18)로부터의 신호에 따라, 각각 단자 a측으로 전환된다. 그 결과 A/D 변환기(1) 및 타이밍 회로(2)에는 공통으로 스위치(S1)을 통하여 클럭 위상 변조 회로(12)에서 위상 변조 클럭이 공급되고, 또, 타이밍 회로(2)에는 지터 검출 회로(9)에서 스위치(S2)를 통하여 지터 검출 데이타의 하위 데이타가 공급된다.When the horizontal blanking period ends and enters the video signals C and Y period, the switches S 1 and S 2 are switched to the terminal a side, respectively, in accordance with the signal from the clock switching circuit 18. As a result, the phase modulation clock is supplied to the A / D converter 1 and the timing circuit 2 from the clock phase modulation circuit 12 through the switch S 1 in common, and the jitter detection is supplied to the timing circuit 2. In the circuit 9, the lower data of the jitter detection data is supplied through the switch S 2 .

즉, 제5도의 종래예에서의 수평 블랭킹 기간 중에 기준 클럭에 기초하여 지터량을 검출하고, 영상 신호 기간 중에는, 이 지터량에 기초하여 보정된 클럭에 동기하여 재생 영상 신호의 A/D 변환을 행하는 동시에, 지터량에 기초하여 규정된 타이밍으로 A/D 변환 데이타의 메모리(4)에로의 기입을 행하도록 하고 있다.That is, the jitter amount is detected based on the reference clock during the horizontal blanking period in the conventional example of FIG. 5, and during the video signal period, A / D conversion of the reproduced video signal is performed in synchronization with the clock corrected based on this jitter amount. At the same time, the A / D conversion data is written into the memory 4 at a prescribed timing based on the jitter amount.

그러나, 제5도의 종래예에서는, 수평 블랭킹 기간의 전후에서 반드시 스위치(S1),스위치(S2)의 전환이 필요하게 되고, 정확한 지터 보정을 하는데 방해가 됨을 생각할 수 있다. 예를 들면, 수평 블랭킹 기간 직전에 스위치(S1)에 의한 위상 변조 클럭에서 기준 클럭에로의 전환에 기인하여, A/D 변환기(1)의 샘플링의 타이밍이 변화하여, 결과적으로 동기 분리 회로(8)에서의 수평 동기 타이밍의 검출을 정확히 행할 수 없는 경우가 있다. 이와 같이, 수평 동기 타이밍의 검출에 실패하면, 버스트 기간의 결정 및 지터량의 검출을 할 수 없게 되고, 결과적으로 정확한 지터 보정을 할 수 없게 된다. 또, 수평 블랭킹 기간에서 영상 신호 기간에 전환되는 타이밍에서의 스위치(S1)에 의한 기준 클럭에서 위상 변조 클럭에로의 전환을 위해, 메모리(4)에 기입되어야 할 영상 정보가 영향을 받을 가능성도 있다.However, in the conventional example of FIG. 5, it is conceivable that the switching of the switches S 1 and S 2 is necessary before and after the horizontal blanking period, and this hinders accurate jitter correction. For example, due to the switching from the phase modulation clock to the reference clock by the switch S 1 immediately before the horizontal blanking period, the timing of sampling of the A / D converter 1 changes, resulting in a synchronous separation circuit. In some cases, the horizontal synchronization timing in (8) may not be detected accurately. As described above, when the detection of the horizontal synchronization timing fails, the determination of the burst period and the detection of the jitter amount cannot be performed, and as a result, accurate jitter correction cannot be performed. In addition, for switching from the reference clock to the phase modulation clock by the switch S 1 at the timing of switching from the horizontal blanking period to the video signal period, the possibility that the image information to be written into the memory 4 will be affected. There is also.

그러므로, 본 발명의 목적은, 재생 영상 신호에 포함되는 지터 성분을 정확하고 안정되게 보정을 할 수 있는 지터 보정 회로를 제공함에 있다.It is therefore an object of the present invention to provide a jitter correction circuit that can accurately and stably correct jitter components included in a reproduced video signal.

본 발명의 다른 목적은 스위치 수단을 개설하지 않고 1개의 A/D 변환기로 지터량의 검출도 동시에 행할 수 있는 지터 보정 회로를 제공함에 있다.Another object of the present invention is to provide a jitter correction circuit capable of simultaneously detecting jitter amount with one A / D converter without establishing a switch means.

본 발명에 의한 지터 보정 회로는, 요약하면, 재생 영상 신호의 A/D 변환을 위상 변조 클럭에 동기하여 행하고, 이 재생 영상 신호 중의 버스트 신호의 A/D 변환값에서 버스트 샘플링 위상을 검출하여, 재생 영상 신호 중의 지터량을 검출하고, 지터 보정 데이타를 구한다. 최신의 지터 보정 데이타의 산출은 검출된 최신의 지터량과 1 수평 기간 전의 지터 보정 데이타들에 기초하여 산출된다. 구해진 지터 보정 데이타에 기초하여, 지터 성분을 해소하도록 영상 신호의 A/D 변환값의 메모리에로의 기입 개시 타이밍이 규정되고, A/D 변환을 위한 위상 변조 클럭의 위상이 제어된다.In summary, the jitter correction circuit according to the present invention performs A / D conversion of a reproduced video signal in synchronization with a phase modulation clock, detects a burst sampling phase from an A / D converted value of a burst signal in the reproduced video signal, Jitter amount in the reproduced video signal is detected, and jitter correction data is obtained. The latest jitter correction data is calculated based on the latest detected jitter amount and jitter correction data one horizontal period ago. Based on the obtained jitter correction data, the timing of the start of writing of the A / D conversion value of the video signal into the memory is specified so as to eliminate the jitter component, and the phase of the phase modulation clock for A / D conversion is controlled.

따라서, 본 발명의 주된 잇점은, 스위치 수단을 개설하지 않고도 상시 위상 변조 클럭만으로 재생 영상 신호의 A/D 변환을 행하고 있으므로, 1개의 A/D 변환기에 의하여 재생 영상 신호의 안정되고 확실한 지터 보정을 실현할 수 있다는 점이다.Therefore, the main advantage of the present invention is that the A / D conversion of the reproduced video signal is performed only by the phase-modulated clock only without providing switch means, so that one A / D converter provides stable and reliable jitter correction of the reproduced video signal. It can be realized.

제6도는 본 발명의 제1실시예에 의한 VTR을 위한 셔터 보정 회로를 도시한 개략 블럭도이다. 제6도에서, 지터 보정 회로(100)는, 제1도의 종래예와 같이, VTR의 영상 신호 재생 회로(200)(제6도에서는 도시 생략)에서 단자(400)를 통하여 재생 영상 신호, 예를 들면, 재생 영상 신호를 받아 지터를 보정하고, 출력 단자(300)를 통하여 VTR의 재생 영상 신호로서 외부로 출력한다. 그리고, 이하의 실시예에서 재생 영상 신호에 포함되는 버스트 신호의 주파수는 기준 클럭의 1/6 체배로 선정되어 있는 것으로 한다.6 is a schematic block diagram showing a shutter correction circuit for a VTR according to the first embodiment of the present invention. In FIG. 6, the jitter correction circuit 100 reproduces the reproduced video signal through the terminal 400 in the video signal reproducing circuit 200 (not shown in FIG. 6) of the VTR, as in the conventional example of FIG. For example, the jitter is corrected by receiving the reproduced video signal and output to the outside as the reproduced video signal of the VTR through the output terminal 300. In the following embodiment, the frequency of the burst signal included in the reproduced video signal is assumed to be 1/6 multiplied by the reference clock.

제6도에 도시한 실시예는 다음의 점을 제외하고는 제5도에 도시한 종래예와 같다. 즉, 제6도의 실시예에서는 제5도의 클럭 전환 회로(18) 및 스위치(S1), 스위치(S2)가 마련되어 있지 않고, A/D 변환기(1)는 클럭 위상 변조 회로(12)로부터의 위상 변조 클럭에 동기하여 상시 A/D 변환을 행하여, A/D 변환 출력은 상시 작동 상태에 있는 타이밍 회로(2)에 제공된다. 타이밍 회로(2)에서 기준 클럭에 동기하여 출력되는 A/D 변환 데이타는 영상 지연 회로(3)에 제공되는 동시에, 동기 분리 회로(8)에 제공되고, 수평 동기 타이밍의 검출이 이루어진다. 그리고, 타이밍 회로(2)의 출력은, 제5도에 도시한 바와 같은, 지터 검출 회로에는 제공되지 않는다. 이 동기 분리 회로(8)의 출력은 버스트 플래그 발생 회로(10) 및 고정 지연 회로(11)에 제공되고, 버스트 플래그 발생 회로(10) 및 고정 지연 회로(11)은 각각 버스트 플래그 펄스 및 고정 지연 펄스를 발생시킨다.The embodiment shown in FIG. 6 is the same as the conventional example shown in FIG. 5 except for the following. That is, in the embodiment of FIG. 6, the clock switching circuit 18, the switch S 1 , and the switch S 2 of FIG. 5 are not provided, and the A / D converter 1 is separated from the clock phase modulation circuit 12. The A / D conversion is always performed in synchronization with the phase modulation clock of the A, so that the A / D conversion output is provided to the timing circuit 2 in the always operating state. The A / D conversion data output in synchronization with the reference clock from the timing circuit 2 is provided to the video delay circuit 3 and provided to the synchronization separation circuit 8, and the horizontal synchronization timing is detected. The output of the timing circuit 2 is not provided to the jitter detection circuit as shown in FIG. The output of this synchronous separation circuit 8 is provided to the burst flag generator circuit 10 and the fixed delay circuit 11, and the burst flag generator circuit 10 and the fixed delay circuit 11 are respectively a burst flag pulse and a fixed delay. Generate a pulse.

영상 지연 회로(3)에 의해 지연된 A/D 변환 영상 데이타는 메모리(4)에 기입되는 동시에, 지터 검출 회로(9)에 입력되고. 지터 검출 회로(9)는 버스트 플래그 펄스 발생 기간 중에 A/D 변환 데이타, 즉 버스트 샘플링 신호의 위상을 검출하고, 그 때의 위상 변조 클럭에 대한 지터량으로 하여 출력한다.The A / D converted video data delayed by the video delay circuit 3 is written to the memory 4 and input to the jitter detection circuit 9. The jitter detection circuit 9 detects the phase of the A / D conversion data, i.e., the burst sampling signal, during the burst flag pulse generation period, and outputs it as the amount of jitter for the phase modulated clock at that time.

이와 같이 하여 검출된 데이타는, 지터 보정 데이타를 검출하기 위해, 감산 회로(21)의 부(-)의 입력에 제공된다. 그리고, 감산회로(21)의 정(+)의 입력에는 1H 지연 회로(20)에 유지되어 있는 1H 전의 지터 보정 데이타가 입력된다. 감산 회로(21)은, 1H 전의 지터 보정 데이타에서, 지터 검출 데이타를 감산하고, 지터 보정량을 산출한다. 즉, 이 실시예에 따르면, 1 수평 기간 전에 위상 보정된 위상 변조 클럭에 기초하여 검출된 최신의 지터량은 지터 변동량에 상당하고, 따라서, 이 지터량을 1 수평 기간 전의 지터 보정 데이타로부터 감산한다면, 보정해야 할 지터량이 산출된다. 이 지터 보정량은, 리미터(22)를 통하여, 그 값이 소정값의 범위 내에 머물게 된다. 이 소정 범위는 기입 개시 제어 회로(13)의 응답 범위보다도 좁게 설정되어 있는데, 이 응답 범위가 충분히 넓을 경우는, 리미터(22)는 생략해도 좋다. 미리터(22)에서 출력되는 데이타는, 지터 보정 데이타로서, 기입 개시 제어 회로(13), 클럭 위상 변조 회로(12) 및 타이밍 회로(2)에 제공되는 동시에, 상술한 바와 같이, 1H 지연 회로(20)에 저장된다.The data thus detected is provided to the negative input of the subtraction circuit 21 in order to detect jitter correction data. The jitter correction data of 1H before held by the 1H delay circuit 20 is input to the positive input of the subtraction circuit 21. The subtraction circuit 21 subtracts jitter detection data from jitter correction data before 1H, and calculates the jitter correction amount. In other words, according to this embodiment, the latest jitter amount detected on the basis of the phase modulated clock corrected before the one horizontal period corresponds to the jitter variation, and therefore, if the jitter amount is subtracted from the jitter correction data before one horizontal period, The amount of jitter to be corrected is calculated. This jitter correction amount, through the limiter 22, the value stays within the range of the predetermined value. Although this predetermined range is set narrower than the response range of the write start control circuit 13, when this response range is wide enough, the limiter 22 may be abbreviate | omitted. The data output from the meter 22 is provided to the write start control circuit 13, the clock phase modulation circuit 12, and the timing circuit 2 as jitter correction data, and as described above, the 1H delay circuit. 20 is stored.

클럭 위상 변조 회로(12)는 제공된 지터 보정 데이타 중 1 클럭 주기 이하의 지터를 보정하는 하위 데이타를 검출하여, 이에 따라 기준 클럭의 이상량을 적당히 변환시켜 그러한 작은 지터 성분을 보정한다. 또, 타이밍 회로(2)는, 지터 보정 하위 데이타에 기초하여, 위상 변조 클럭과 기준 클럭 사이의 위상 관계를 판단하고, 필요에 따라 타이밍을 조정한다.The clock phase modulation circuit 12 detects the lower data for correcting jitter of one clock cycle or less from the provided jitter correction data, thereby appropriately converting an ideal amount of the reference clock to correct such small jitter components. The timing circuit 2 also determines the phase relationship between the phase modulation clock and the reference clock based on the jitter correction lower data, and adjusts the timing as necessary.

또, 기입 개시 제어 회로(13)은, 제공된 지터 보정 데이타 중, 상위 데이타에 기초하여 기준 클럭의 카운트 수를 결정하고, 기준 클럭 펄스의 계수값이 이 값에 도달하면, 가변 지연 펄스, 즉 기입 개시 펄스를 발생하여 기입 제어 회로(14)에 제공한다. 기입 제어 회로(14)는 이 기입 개시 펄스를 받아 A/D 변환 데이타를 메모리(4)에 라인 단위로 기입한다. 이로써, 기입 개시 펄스는 지터의 정도에 구애되지 않고, 영상 신호 기간의 개시점에 일치하게 되어, 각 수평 라인의 영상 정보만이 메모리(4)에 기입되게 된다.In addition, the write start control circuit 13 determines the number of counts of the reference clock based on the higher-order data among the provided jitter correction data, and when the count value of the reference clock pulse reaches this value, the variable delay pulse, that is, write A start pulse is generated and provided to the write control circuit 14. The write control circuit 14 receives this write start pulse and writes the A / D conversion data into the memory 4 line by line. In this way, the write start pulse is not limited to the degree of jitter and coincides with the start point of the video signal period, so that only the video information of each horizontal line is written into the memory 4.

이와 같이, 메모리(4)에는 재생 영상 신호 중의 수평 동기 신호에 동기하여 영상 데이타 기입되는데, 동시에 일정한 주기로 데이타가 독출된다. 독출 H 발생회로(15)는 1 수평 동기에서 독출 개시 펄스를 발생하여 독출 제어 회로(16)에 제공하고, 독출 제어 회로(16)은 이에 따라 1 수평 라인마다 메모리(4)에서 A/D 변환 데이타를 독출한다. 이와 같이 하여 독출된 영상 데이타는 이제는 지터 성분을 포함하지 않고, 또, A/D 변환기(5)로 A/D 변환되어 단자(300)을 통하여 외부로 출력된다.In this way, the image data is written to the memory 4 in synchronization with the horizontal synchronizing signal in the reproduced video signal. The read H generation circuit 15 generates a read start pulse at one horizontal sync and provides the read control circuit 16 to the read control circuit 16, whereby the read control circuit 16 converts the A / D in the memory 4 every one horizontal line. Read the data. The video data read in this way no longer contains the jitter component, and is A / D converted by the A / D converter 5 and output to the outside through the terminal 300.

그리고, 제6도에는 도시되어 있지 않으나, A/D 변환 데이타 중의 선순차 컬러 신호(C) 또는 휘도 신호(Y)를 본래대로 시간축 신장하여 동기화한 후, 여러가지 처리를 디지탈적으로 행할 경우는, 그러한 처리회로를 A/D 변환기(5)의 전단에 개설할 필요가 있다.Although not shown in FIG. 6, in the case of digitally performing various processes after synchronizing the time-sequential color signal C or luminance signal Y in the A / D conversion data by intrinsically extending the time axis, It is necessary to establish such a processing circuit at the front end of the A / D converter 5.

그리고, 동기 분리회로(8)에 의한 수평 동기 타이밍의 김출은, 상술한 바와 같이, 일반적으로 지연을 수반하며, 따라서, 지터 검출회로(9)에 입력되는 버스트 신호도 상당량 지연시키지 않으면 정확한 지터량을 검출할 수는 없다. 제6도에 도시된 제1실시예에서는 동기 분리 회로(8)에 의한 이러한 지연, 즉, 동기분리 펄스의 발생 지연을 보상하기 위해, 시간축 보정 등의 목적으로 마련된 영상 지연 회로(3)데 의한 영상 데이타의 지연을 이용하고 있다. 그러나, 영상 지연 회로(3)의 지연시간이 충분히 길지 않을 경우는, 버스트 플래그 발생 회로(10)에 의한 버스트 플래그 펄스의 발생이 지연되어 결국, 지터량의 정확한 검출을 할 수 없게 된다.In addition, as described above, the synchronous extraction of the horizontal synchronizing timing by the synchronous separation circuit 8 generally involves a delay, and therefore, the amount of jitter accurate unless the burst signal input to the jitter detection circuit 9 is also delayed a considerable amount. Cannot be detected. In the first embodiment shown in FIG. 6, in order to compensate for this delay by the synchronous separation circuit 8, that is, the occurrence delay of the synchronous separation pulse, the image delay circuit 3 is provided for the purpose of time axis correction or the like. The delay of the video data is used. However, when the delay time of the video delay circuit 3 is not long enough, the generation of the burst flag pulse by the burst flag generation circuit 10 is delayed, and thus, the jitter amount cannot be accurately detected.

제7도는 이러한 문제를 해결하는 본 발명의 제2실시예에 의한 지터 보정회로의 개략 블럭도이다. 이 제7도의 실시예에 의하면, 타이밍 회로(2)의 출력은 독립적으로 개설한 전용 지연 회로(23)에 의해 지연하도록 하고 있으므로, 동기 분리 회로(8)의 실제 지연 시간에 대응하여 영상 데이타를 지연시킬 수 있고, 지터를 정확히 검출할 수 있다. 이 제7의 실시예는, 다른 점에서는 제6도의 실시예와 같으므로, 그 설명을 되풀이하지 않는다.7 is a schematic block diagram of the jitter correction circuit according to the second embodiment of the present invention which solves this problem. According to the embodiment of FIG. 7, the output of the timing circuit 2 is delayed by the dedicated delay circuit 23, which is opened independently, so that the image data is output in correspondence with the actual delay time of the synchronous separation circuit 8. As shown in FIG. It can delay and accurately detect jitter. Since this seventh embodiment is the same as the embodiment of FIG. 6 in other respects, the description thereof will not be repeated.

한편, 상술한 제1 및 제2실시예에서는, 각 수평 라인의 개시 부분에서의 위상의 어긋남을 조절하는 것이며, 즉, 수평 블랭킹 기간 중의 위상의 어긋남을 검출하여 영상 신호 기간의 개시시에 그 어긋남을 보상하는 것이며, 영상 신호 기간 중의 시간적 변동에 의한 지터에 대처할 수는 없다.On the other hand, in the above-described first and second embodiments, the phase shift at the start of each horizontal line is adjusted, that is, the phase shift is detected during the horizontal blanking period to detect the shift at the start of the video signal period. It cannot compensate for jitter caused by temporal fluctuations during the video signal period.

제8도는 이러한 문제점을 해결하는 본 발명의 제3실시예에 의한 지터 보정회로의 개략 블럭도이다. 이 제8도의 실시예는, 다음의 점을 제외하고는 제7도의 실시예와 동일하다. 즉, 제8도의 실시예는, 영상 신호 기간 중의 지터의 변동을 예상하고, 이에 대응하여 클럭의 위상을 영상 신호 기간 중에 연속적으로 변화시키는 것이다.8 is a schematic block diagram of a jitter correction circuit according to a third embodiment of the present invention which solves this problem. This embodiment of FIG. 8 is the same as the embodiment of FIG. 7 except for the following. That is, the embodiment of FIG. 8 anticipates the variation of the jitter during the video signal period, and correspondingly changes the phase of the clock continuously during the video signal period.

더욱 상세히 설명하면, 제8도의 실시예에 있어서, 지터 검출 회로(90)은, 제7도의 1H 지연 회로(20), 감산 회로(21) 및 리미터회로(22)를 포함하고, 또 수평 주기 검출 회로(24), 속도 오차 예측 회로(25), 보정 신호 발생 회로(26) 및 가산 회로(27)들을 구비하고 있다. 수평 주기 검출 회로(24)는 수평 주기를 정확히 검출하여 수평 주기 데이타를 출력하는 회로이고, 수평 주기를 대략적으로 산출하는 수단, 수평 주기의 변동 분을 상세하게 산출하는 수단, 및 양자를 연산 처리하는 수단들을 구비하고 있다.More specifically, in the embodiment of FIG. 8, the jitter detection circuit 90 includes the 1H delay circuit 20, the subtraction circuit 21, and the limiter circuit 22 of FIG. 7, and the horizontal period detection. The circuit 24, the speed error prediction circuit 25, the correction signal generation circuit 26, and the addition circuit 27 are provided. The horizontal period detecting circuit 24 is a circuit for accurately detecting the horizontal period and outputting the horizontal period data, the means for calculating the horizontal period roughly, the means for calculating the variation in the horizontal period in detail, and the arithmetic processing of both. Means are provided.

제9도는 이러한 수평 주기 검출 회로(24)의 상세한 블럭도이다. 먼저, 수평주기의 대략적인 산출에 대하여 설명한다. 동기 분리 회로(8)에서 발생되는 동기 분리 펄스에서 기준 클럭의 정수분 만큼 지연된 시점에서, 즉, 수평 블랭킹 기간의 종료 시점 근처에서 고정 지연 회로(11)은 고정 지연 펄스를 발생하고, 수평 주기 검출 회로(24) 중의 카운터(24a)의 리셋트 입력과, 래치 회로(24b)의 래치 입력에 제공된다. 카운터(24a)는 기준 클럭을 카운트하는 동시에, 고정 지연 펄스에 의해 각 라인마다에 리셋트되고, 리셋트시의 타이밍으로 그 계수값이 래치 회로(24b)에 래치된다. 즉, 래치 회로(24b)에 래치되는 데이타는 수평 주기의 거의 대응하고 있는데, 시간적인 어긋남을 여전히 포함하는 데이타이다. 그리고, 이 제8도의 실시예에서 재생 영상 신호의 수평 동기 기간 중 클럭 위상 변조 회로(12)의 클럭 변조 상태는 특정한 변조 상태로 고정되어 있고, A/D 변환기(1)에 의한 재생 영상 신호의 A/D 변환은 기준 클럭 위상에 대하여 고정된 위상의 타이밍으로 행해지는 것으로 한다.9 is a detailed block diagram of such a horizontal period detection circuit 24. As shown in FIG. First, the approximate calculation of the horizontal period will be described. The fixed delay circuit 11 generates a fixed delay pulse at a time delayed by an integral number of the reference clock from the sync separation pulse generated in the sync separation circuit 8, that is, near the end of the horizontal blanking period, and detects the horizontal period. The reset input of the counter 24a in the circuit 24 and the latch input of the latch circuit 24b are provided. The counter 24a counts the reference clock and is reset for each line by a fixed delay pulse, and the count value is latched in the latch circuit 24b at the timing of reset. In other words, the data latched in the latch circuit 24b corresponds almost to the horizontal period, but is still data that still includes temporal shift. In the embodiment of FIG. 8, the clock modulation state of the clock phase modulation circuit 12 is fixed to a specific modulation state during the horizontal synchronizing period of the reproduced video signal. The A / D conversion is performed at a timing of a fixed phase with respect to the reference clock phase.

다음에, 수평 주기의 상세한 산출을 설명한다. 제8도의 지터 검출 회로(90)은, 제7도의 실시예와 마찬가지로, 버스트 플래그 펄스 발생 기간 중에 위상 변위량에 대응하는 버스트 신호 레벨에 기초하여 지터 보정 데이타를 검출하고, 수평 주기 검출 회로 중의 1H 지연회로(24c) 및 감산 회로(24d)에 제공한다. 지터 검출 회로(90)에 의해 검출되는 위상 변위량의 범위는, 상술한 바와 같이, 버스트 신호 주기가 기준 클럭 주기의 6배로 설정되어 있으므로, ±3클럭의 범위이고, 검출 정밀도는 1 클럭의 1/32이다. 따라서, 지터 검출 출력은 ±3 클럭의 범위에서 1 클럭 이하의 소수점에 대하여 5비트의 정밀도로 검출된다.Next, detailed calculation of the horizontal period will be described. The jitter detection circuit 90 of FIG. 8 detects jitter correction data on the basis of the burst signal level corresponding to the amount of phase displacement during the burst flag pulse generation period, similarly to the embodiment of FIG. 7, and delays 1H in the horizontal period detection circuit. To the circuit 24c and the subtraction circuit 24d. As described above, the range of the phase shift amount detected by the jitter detection circuit 90 is in the range of ± 3 clocks because the burst signal period is set to 6 times the reference clock period, and the detection accuracy is 1/1 of one clock. 32. Therefore, the jitter detection output is detected with 5 bits of precision for a decimal point of 1 clock or less in the range of ± 3 clocks.

감산 회로(24d)는 제공된 지터 보정 데이타에서 1H 지연 회로(24c)에 유지되어 있던 1H전의 지터 보정 데이타를 감산하여, 수평 동기의 상세한 변동량을 산출한다. 가산 회로(24e)는 래치 회로(24b)에서의 대략적인 수평 주기 데이타와, 감산회로(24d)에서의 상세한 변동량들을 가산하고, 이로써 고정밀도의 수평 주기를 산출하여, 속도 오차 예측 회로(25)에 제공한다.The subtraction circuit 24d subtracts the jitter correction data of 1H before held by the 1H delay circuit 24c from the provided jitter correction data, and calculates a detailed variation of horizontal synchronization. The addition circuit 24e adds the approximate horizontal period data in the latch circuit 24b and the detailed fluctuation amounts in the subtraction circuit 24d, thereby calculating a high precision horizontal period, so that the speed error prediction circuit 25 To provide.

속도 오차 예측 회로(25)는, 1H 전, 2H 전 및 3H 전의 각 수평 주기(Tn-l, Tn-2, 및 Tn-3)에 기초한 주지의The speed error prediction circuit 25 is well known based on the horizontal periods T nl , T n-2 , and T n-3 before 1H, before 2H, and before 3H.

Tn=3Tn-l, -3Tn-2+Tn-3 T n = 3T nl , -3T n-2 + T n-3

로 된 연산을 행하고, 해당 라인에서의 수평 주기(Tn)을 예측한다. 그 다음, 이렇게 예측한 수평 주기(Tn)에서, 기준이 되는 수평 주기(T0)를 감산하여 속도 오차 예측 데이타(△Tn)을 산출하여 보정 신호 발생 회로(26)에 제공한다.Is calculated, and the horizontal period T n in the line is predicted. Then, in the horizontal period T n thus predicted, the speed error prediction data DELTA T n is calculated by subtracting the reference horizontal period T 0 and provided to the correction signal generation circuit 26.

제10도는 이 보정 신호 발생 회로(26)을 상세하게 도시한 볼럭도이다. 이 보정 신호 발생 회로(26)은 기준 클럭을 계수하고 또한 기입 개시 펄스에 의해 리셋트되는 카운터(26a)를 포함한다.10 is a block diagram showing the correction signal generation circuit 26 in detail. This correction signal generation circuit 26 includes a counter 26a that counts the reference clock and is reset by the write start pulse.

이 카운터(26a)의 값은 승산 회로(26b)의 한쪽 입력에 제공된다. 승산 회로(26b)의 다른쪽 입력에는 속도 오차 예측 데이타(△Tn)이 속도 오차 예측 회로(25)에서 제공되고, 승산 회로(26b)는 데이타(△Tn), 카운터(26a)의 출력 및 소정의 계수들을 승산 처리하고, 각 영상 신호 기간 중에 0에서 △Tn의 값까지 연속하여 증가 또는 감소하는 승산 출력을 보정 신호로 하여 공급한다. 제11도는 제공된 재생 영상 신호(a)와 이러한 보정 신호(b)의 관계를 나타낸 타이밍 차트이다.The value of this counter 26a is provided to one input of the multiplication circuit 26b. At the other input of the multiplication circuit 26b, the speed error prediction data DELTA T n is provided from the speed error prediction circuit 25, and the multiplication circuit 26b outputs the data DELTA T n and the counter 26a. And multiplying predetermined coefficients, and supplying a multiplication output that continuously increases or decreases from 0 to? T n during each video signal period as a correction signal. 11 is a timing chart showing the relationship between the provided reproduced video signal a and this correction signal b.

다음에, 가산 회로(27)은 지터 검출 회로(90)으로부터의 지터 보정 데이타 중, 1 클럭 이하의 지터 보정에 관한 하위 데이타와, 보정 신호 발생 회로(26)으로부터의 보정 신호들을 가산하고, 클럭 위상 변조 회로(12) 및 타이밍 회로(2)들에 공급한다. 클럭 위상 변조 회로(12)는 지터 보정 데이타가 발생할 때까지는 고정 변조 상태에 있고, 지터 보정 데이타 발생 후에는 영상 신호 기간의 개시 시점에서의 변조 클럭 위상을 규정하고, 다시 영상 신호 기간 중에는 그 위상을 속도 오차 예측 데이타(△Tn)에 비례하여 변화시킨다. 그리고, 이 실시예에서는, 클럭 위상 변조 회로(12)의 위상 변조 스텝은, 예를 들면, 16단계로 이루어진 것으로 한다.Next, the addition circuit 27 adds subordinate data relating to jitter correction of one clock or less among the jitter correction data from the jitter detection circuit 90 and correction signals from the correction signal generation circuit 26 and then clocks the clock. Supply to the phase modulation circuit 12 and the timing circuit (2). The clock phase modulation circuit 12 is in a fixed modulation state until jitter correction data is generated, and after generation of jitter correction data, the modulation clock phase at the start of the video signal period is defined, and the phase is again changed during the video signal period. The change is proportional to the speed error prediction data DELTA T n . In this embodiment, the phase modulation step of the clock phase modulation circuit 12 is composed of, for example, 16 steps.

이상과 같이, 본 발명의 제3실시예에 의하면, 각 수평 라인의 영상 신호 기간 중에 위상 변조 클럭의 위상이 연속으로 변화하여, 영상 신호 기간 중에 발생한 지터에도 대처할 수가 있다.As described above, according to the third embodiment of the present invention, the phase of the phase modulation clock is continuously changed during the video signal period of each horizontal line, thereby coping with jitter generated during the video signal period.

Claims (13)

재생 영상 신호의 지터 성분을 처리하는 지터 보정 회로에 있어서, 1 수평 기간 중에 적어도 수평 동기 신호 성분, 버스트 신호 성분, 및 영상 신호 성분들을 포함하는 상기 재생 영상 신호를 공급하는 수단(400), 위상 변조 클럭을 공급하는 클럭 위상 변조 수단(12), 상기 위상 변조 클럭에 동기하여 상기 재생 영상 신호를 A/D 변환하는 A/D 변환 수단(1), 상기 A/D 변환 수단에 의한 상기 버스트 신호 성분의 A/D 변환 값에 기초하여, 각 수평 기간마다에 지터 검출 데이타를 발생하는 지터 검출 수단(10,9), 상기 지터 검출 데이타에 기초하여 각 수평 기간마다에 지터 보정 데이타를 발생하는 보정 데이타 발생 수단(20,21), 상기 A/D 변환 수단에 의한 상기 영상 신호 성분의 A/D 변환값을 일시적으로 기억하기 위한 메모리(4), 상기 영상 신호 성분의 A/D 변환값의 상기 메모리로의 기입 및 상기 메모리로부터의 독출을 행하는 수단(14,15,16), 및 상기 지터 보정 데이타에 기초하여, 상기 지터 성분을 해소하도록 상기 영상 신호 성분의 A/D 변환값의 상기 메모리로의 기입 개시 타이밍을 규정하는 수단(11,13)을 구비하고, 상기 보정 데이타 발생 수단이, 상기 지터 검출 데이타, 및 1 수평 기간 전의 상기 지터 보정 데이타에 기초하여 최신의 지터 보정 데이타를 발생하고, 상기 클럭 위상 변조 수단이, 상기 지터 보정 데이타에 기초하여, 상기 지터 성분을 해소하도록 상기 위상 변조 클럭의 위상을 제어하는 것을 특징으로 하는 지터 보정 회로.A jitter correction circuit for processing jitter components of a reproduced video signal, comprising: means (400) for supplying the reproduced video signal comprising at least a horizontal sync signal component, a burst signal component, and a video signal component during one horizontal period, phase modulation Clock phase modulating means (12) for supplying a clock, A / D converting means (1) for A / D converting the reproduced video signal in synchronization with the phase modulated clock, and the burst signal component by the A / D converting means Jitter detecting means (10,9) for generating jitter detection data for each horizontal period based on the A / D conversion value of the correction data, and correction data for generating jitter correction data for each horizontal period based on the jitter detection data. Generating means (20, 21), a memory (4) for temporarily storing the A / D converted value of the video signal component by the A / D converting means, and the A / D converted value of the video signal component Means (14, 15, 16) for writing to and reading from the memory, and to the memory of the A / D conversion values of the video signal components to cancel the jitter components based on the jitter correction data. Means (11, 13) for defining the timing of writing start of the data; and the correction data generating means generates the latest jitter correction data based on the jitter detection data and the jitter correction data before one horizontal period; And the clock phase modulating means controls the phase of the phase modulated clock to cancel the jitter component based on the jitter correction data. 제1항에 있어서, 기준 클럭을 발생하는 수단(17)을 더 구비하고, 상기 클럭 위상 변조 수단이, 상기 기준 클럭의 위상을 변조하여 공급하는 것을 특징으로 하는 지터 보정 회로.The jitter correction circuit according to claim 1, further comprising means (17) for generating a reference clock, wherein said clock phase modulation means modulates and supplies a phase of said reference clock. 제2항에 있어서, 상기 지터 보정 데이타에 기초하여, 상기 기준 클럭과 상기 위상 변조 클럭과의 사이의 특정 위상 관계를 검출하여, 상기 A/D 변환 수단 출력의 전송 타이밍을 조절하는 수단(2)를 더 구비하는 것을 특징으로 하는 지터 보정 회로.3. The means (2) according to claim 2, characterized by detecting a specific phase relationship between the reference clock and the phase modulated clock based on the jitter correction data and adjusting the transmission timing of the A / D conversion means output. The jitter correction circuit further comprises. 제1항에 있어서, 상기 A/D 변환 수단에서 상기 수평 동기 신호 성분의 타이밍을 검출하는 동기 분리 수단(8)을 더 구비하고, 상기 지터 검출 수단이, 상기 검출된 수평 동기 신호 성분의 타이밍에 기초하여 상기 버스트 신호 성분의 발생 기간을 특정하는 수단(10), 및 상기 버스트 신호의 발생 기간 중에 상기 버스트파의 A/D 변환값의 평균 레벨을 구하는 수단(9)을 포함하는 것을 특징으로 하는 지터 보정 회로.2. The apparatus according to claim 1, further comprising: synchronous separation means (8) for detecting timing of said horizontal synchronization signal component in said A / D conversion means, wherein said jitter detecting means is adapted to the timing of said detected horizontal synchronization signal component. Means (10) for specifying a generation period of said burst signal component on the basis of; and means (9) for obtaining an average level of A / D conversion values of said burst wave during the generation period of said burst signal. Jitter Compensation Circuit. 제4항에 있어서, 상기 기입 개시 타이밍 규정 수단이, 상기 검출된 수평 동기 신호의 타이밍에서 고정시간 지연된 신호를 발생하는 수단(11), 및 상기 지터 보정 데이타에 대응하여, 상기 고정 시간 지연된 신호를 가변 시간 지연하여 기입 개시 펄스를 발생하여 상기 메모리 기입 수단에 제공하는 수단(13)을 포함하는 것을 특징으로 하는 지터 보정 회로.5. The apparatus according to claim 4, wherein said write start timing defining means generates means (11) for generating a signal delayed by a fixed time at the timing of said detected horizontal synchronizing signal, and said fixed time delayed signal in response to said jitter correction data. And means (13) for generating a write start pulse at a variable time delay and providing the write start pulse to said memory writing means. 제1항에 있어서, 상기 보정 데이타 발생 수단이, 1 수평 기간 전의 상기 지터 보정 데이타를 유지하는 수단(20), 및 최신의 지터 검출 데이타를 감산하는 수단(21)을 포함하는 것을 특징으로 하는 지터 보정 회로.The jitter according to claim 1, wherein said correction data generating means includes means (20) for holding said jitter correction data before one horizontal period, and means (21) for subtracting the latest jitter detection data. Correction circuit. 제6항에 있어서, 상기 보정 데이타 발생 수단이, 상기 감산 수단 출력을 수신하는 리미터(22)를 포함하는 것을 특징으로 하는 지터 보정 회로.The jitter correction circuit according to claim 6, wherein the correction data generating means includes a limiter (22) for receiving the subtraction means output. 제4항에 있어서, 상기 지터 검출 수단의 전단에 개설되고, 상기 동기 분리 수단에 의한 상기 수평 동기 신호 성분의 타이밍 검출에 수반되는 지연 시간과 동등한 시간만큼 상기 A/D 변환 수단 출력을 지연시키는 지연 수단(3,23)을 더 구비하는 것을 특징으로 하는 지터 보정 회로.5. The delay as set forth in claim 4, wherein the delay is provided at the front end of the jitter detecting means and delays the A / D conversion means output by a time equivalent to a delay time involved in timing detection of the horizontal synchronizing signal component by the synchronizing separation means. And a means (3,23). 제1항에 있어서, 상기 영상 신호 성분 기간 중의 지터 성분을 예측하여 보정 신호를 발생하는 수단(23,25 및 26) 및 상기 지터 보정 데이타와 상기 보정 신호를 가산하여 상기 클럭 위상 변조 수단에 공급하는 수단(27)을 더 구비하는 것을 특징으로 하는 지터 보정 회로.2. The apparatus according to claim 1, further comprising: means (23, 25, and 26) for predicting the jitter component during the video signal component period and generating a correction signal and adding the jitter correction data and the correction signal to the clock phase modulation means. And a means (27). 제9항에 있어서, 상기 보정 신호 발생 수단이, 상기 지터 보정 데이타에 기초하여 상기 재생 영상 신호의 수평 주기를 검출하는 수평 주기 검출 수단(24), 상기 수평 주기 검출 수단에 의해 검출된 다수의 수평 주기에 기초하여 최신의 수평 주기의 오차를 예측하는 수단(25), 및 상기 예측된 수평 주기 오차에 기초하여 영상 신호 기간 중에 연속적으로 변화하는 상기 보정 신호를 발생하는 수단(26)를 포함하는 것을 특징으로 하는 지터 보정 회로.10. The horizontal period detecting means (24) according to claim 9, wherein the correction signal generating means detects a horizontal period of the reproduced video signal based on the jitter correction data, and a plurality of horizontal detected by the horizontal period detecting means. Means 25 for predicting an error of the latest horizontal period based on the period, and means 26 for generating the correction signal continuously changing during an image signal period based on the predicted horizontal period error. Jitter correction circuit. 제1항에 있어서, 상기 메모리에서 독출된 상기 영상의 신호 A/D 변환값을 A/D 변환하는 A/D 변환수단(5)를 더 구비하는 것을 특징으로 하는 지터 보정 회로.2. The jitter correction circuit according to claim 1, further comprising A / D conversion means (5) for A / D converting a signal A / D conversion value of the video read out from the memory. 제1항에 있어서, 상기 재생 영상 신호가 비디오 테이프 레코더의 재생 영상 신호 출력인 것을 특징으로 하는 지터 보정 회로.The jitter correction circuit according to claim 1, wherein the reproduced video signal is an output of a reproduced video signal of a video tape recorder. 제1항에 있어서, 상기 재생 영상 신호가 비디오 디스크 플레이어의 재생 영상 신호 출력인 것을 특징으로 하는 지터 보정 회로.The jitter correction circuit according to claim 1, wherein the reproduced video signal is an output of a reproduced video signal of a video disc player.
KR1019900000630A 1989-01-20 1990-01-19 Jitter compensation circuit for processing jitter components of reproduced video signal KR970009468B1 (en)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP1271289 1989-01-20
JP1-12712 1989-01-20
JP1172461A JPH02276386A (en) 1989-01-20 1989-07-04 Jitter processing circuit
JP1-172461 1989-07-04

Publications (2)

Publication Number Publication Date
KR900012250A KR900012250A (en) 1990-08-03
KR970009468B1 true KR970009468B1 (en) 1997-06-13

Family

ID=11813037

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900000630A KR970009468B1 (en) 1989-01-20 1990-01-19 Jitter compensation circuit for processing jitter components of reproduced video signal

Country Status (2)

Country Link
JP (1) JPH02276386A (en)
KR (1) KR970009468B1 (en)

Also Published As

Publication number Publication date
JPH02276386A (en) 1990-11-13
KR900012250A (en) 1990-08-03

Similar Documents

Publication Publication Date Title
US4987491A (en) Jitter compensation circuit for processing jitter components of reproduced video signal
EP0549375B1 (en) Time base correction apparatus
KR19980079216A (en) Dot clock reproduction method and dot clock reproduction device using the same
GB2241620A (en) Delay devices
KR920001003B1 (en) Time-base compensation
JPS6258196B2 (en)
KR100241118B1 (en) Video signal processing apparatus
US5121207A (en) Digital circuit arrangement for processing an analog video signal at a free running system clock
KR920003164B1 (en) Two-loop line deflection system
KR950011011B1 (en) Phase error correcting apparatus
US6219105B1 (en) Video signal processing apparatus
JPH07288848A (en) Time axis compensator of video signal
KR970009468B1 (en) Jitter compensation circuit for processing jitter components of reproduced video signal
KR940009542B1 (en) Time-base compensation apparatus and velocity error compensation circuit
US5923377A (en) Jitter reducing circuit
US7250981B2 (en) Video signal processor and video signal processing method which interpolate a video signal using an interpolation factor based on phase information of a selected clock
KR100349432B1 (en) Image data processing apparatus
KR0143530B1 (en) Digital automatic frequency control device
KR0138345B1 (en) Digitalized automatic frequency control method and apparatus
EP0349989A2 (en) Field memory device for processing a color television signal including different two modulated color signals transmitted alternately for one horizontal period
KR950013829B1 (en) Time axis compensation system of image recording & reproducing machine
JP2711142B2 (en) Time expansion circuit
JP3465223B2 (en) Leak integral averaging circuit and transmission line clock recovery circuit
SU1172079A1 (en) Generator for correcting time distortions of television signal
JPH0787525A (en) Automatic phase control device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061011

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee