KR970008103B1 - 2차원 디지탈 필터 - Google Patents

2차원 디지탈 필터 Download PDF

Info

Publication number
KR970008103B1
KR970008103B1 KR1019930017202A KR930017202A KR970008103B1 KR 970008103 B1 KR970008103 B1 KR 970008103B1 KR 1019930017202 A KR1019930017202 A KR 1019930017202A KR 930017202 A KR930017202 A KR 930017202A KR 970008103 B1 KR970008103 B1 KR 970008103B1
Authority
KR
South Korea
Prior art keywords
dimensional
input signal
filter
line
filtering
Prior art date
Application number
KR1019930017202A
Other languages
English (en)
Other versions
KR950007531A (ko
Inventor
송강욱
Original Assignee
대우전자 주식회사
배순훈
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 배순훈 filed Critical 대우전자 주식회사
Priority to KR1019930017202A priority Critical patent/KR970008103B1/ko
Priority to JP20572594A priority patent/JPH07154791A/ja
Publication of KR950007531A publication Critical patent/KR950007531A/ko
Priority to US08/579,684 priority patent/US5805229A/en
Application granted granted Critical
Publication of KR970008103B1 publication Critical patent/KR970008103B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/80Details of filtering operations specially adapted for video compression, e.g. for pixel interpolation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Systems (AREA)
  • Networks Using Active Elements (AREA)

Abstract

요약없음

Description

2차원 디지탈 필터
본 발명은 디지탈 필터에 관한 것으로, 특히 입력신호의 특성을 고려하여 보다 효율적이고 고속으로 데이타를 처리하는 데 적합한 2차원 필터에 관한 것이다.
잘 알려진 바와 같이, 고품위 텔레비젼(HDTV)은 종래의 일반적인 컬러 TV에 비해 수직 및 수평축으로 각각 2배씩, 전체적으로 4배 이상의 해상도를 기대할 수 있지만, 이같은 해상도를 실현하기 위한 샘플링 주파수가 상당히 높게 되어 일반 상용 칩(chip)으로는 실시간 데이터(real time data) 처리에 못미치는 현실적인 문제가 있다.
HDTV의 실현을 위해서 이미 서로 다른 방식이 출현되어 있고, 특히 서브-샘플링 방식으로 주파수 대역폭을 감축하는 방식이 연구 진행되고 있다.
한편, 디지탈 신호처리에 의한 화상 데이터의 처리를 위해서는 통상 2차원 필터를 사용하는데, 그 구조는 도1에 도시된 바와 같이 지연수단(1)과 2차원 필터(2 내지 4)로 구성되어 있다. 화상정보를 갖는 입력데이터 x(n)는 도1에 도시된 수직방향으로 대칭성을 갖는 2차원 필터(2 내지 4)에 의해 필터링되고, 이 필터는 y(n)신호를 출력한다.
그러나, HDTV 응용에서 입력신호 x(n)가 통상 주기적으로 제로값을 갖는 것을 고려한다면, 실시간 처리에 문제가 되는 데이터 처리를 보다 효율적으로 처리할 수 있음에도 불구하고, 전술한 바와 같이 종래에는 입력신호의 특성을 전혀 고려함이 없이 2차원 필터를 사용하고 있어, 즉 비효율적으로 데이터를 처리함으로써 처리속도가 저하되는 문제점이 있다.
따라서, 본 발명의 목적은 입력되는 신호의 특성을 고려하여 고속으로 그리고 보다 효율적으로 데이터를 처리하도록 하는 2차원 디지탈 필터를 제공하는데 있다.
상기 목적을 달성하기 위한 일형태에 따른 본 발명은, 수직 샘플링비가 1 : N이고, 1 보다 큰 정의 홀수인 P의 필터차수로 화상정보를 갖는 입력신호를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직 샘플링비가 1 : 2이고 상기 필터차수가 5일 때, 상기 입력신호를 순차적으로 1차 및 2차 라인 지연시키는 라인 지연수단 ; 상기 입력신호와 상기 2차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 1 의 1차원 필터 ; 상기 입력신호와 상기 1차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하는 제 2 의 1차원 필터 ; 및 상기 1차 라인 지연된 입력신호와 제로 데이터 및 상기 제 1 의 1차원 필터의 출력을 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성하는 제 3 의 1차원 필터로 이루어진 2차원 디지탈 필터를 제공한다.
상기 목적을 달성하기 위한 다른 형태에 따른 본 발명은, 수직 샘플링비가 1 : N이고, 1 보다 큰 정의 홀수인 P의 필터 차수로 화상정보를 갖는 입력신호를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직 샘플링비가 1 : 4이고 상기 필터차수가 9일때, 상기 입력신호를 순차적으로 1차 및 2차 라인 지연시키는 라인 지연수단 ; 상기 입력신호와 상기 2차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 1 의 1차원 필터 ; 상기 입력신호와 두 개의 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 2 의 1차원 필터 ; 상기 입력신호와 두 개의 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 3 의 1차원 필터 ; 상기 1차 라인 지연되는 입력신호와 제로 데이터 및 상기 제 1 의 1차원 필터의 출력을 입력으로 하는 1차원 필터링을 통해 n라인 출력을 생성하는 제 4 의 1차원 필터 ; 상기 제 3 의 1차원 필터의 출력과 제로 데이터 및 상기 1차 라인 지연된 입력신호를 입력으로 하는 1차원 필터링을 통해 n-1 라인 출력을 생성하는 제 5 의 1차원 필터, 상기 입력신호와 상기 1차 라인 지연된 입력신호 및 제로데이터를 입력으로 하는 1차원 필터링을 통해 n-2라인 출력을 생성하는 제 6 의 1차원 필터 ; 및 상기 제 2 의 1차원 필터의 출력과 제로 데이터 및 상기 1차 라인 지연된 입력신호를 입력으로 하는 1차원 필터링을 통해 n-3 라인 출력을 생성하는 제 7 의 1차원 필터로 이루어진 2차원 디지탈 필터를 제공한다.
상기 목적을 달성하기 위한 또 다른 형태에 따른 본 발명은, 수직 샘플링비가 1 ; N이고, 1 보다 큰 정의홀수인 P의 필터 차수로 화상정보를 갖는 입력신호를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직 샘플링비가 1 : 2이고 상기 필터 차수가 7일때, 상기 입력신호를 순차적으로 1차, 2차 및 3차 라인 지연시키는 라인 지연수단 ; 상기 입력신호와 상기 3차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 1 의 1차원 필터 ; 상기 입력신호와 상기 2차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 2 의 1차원 필터 ; 상기 1차 라인 지연된 입력신호와 상기 2차 라인 지연된 입력신호 및 상기 제 1 의 1차원 필터의 출력을 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하는 제 3 의 1차원 필터 ; 및 상기 1차 라인 지연된 입력신호와 상기 제 2 의 1차원 필터의 출력 및 제로 데이터를 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성하는 제 4 의 1차원 필터로 이루어진 2차원 디지탈 필터를 제공한다.
상기 목적을 달성하기 위한 또 다른 형태에 따른 본 발명은, 수직 샘플링비가 1 : N이고, 1 보다 큰 정의홀수인 P의 필터 차수로 화상정보를 갖는 입력신호를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직 샘플링비가 1 : 2이고 상기 필터 차수가 9일 때, 상기 입력신호를 순차적으로 1차, 2차, 3차 및 4차 라인 지연시키는 라인 지연수단 ; 상기 입력신호와 상기 4차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 1 의 1차원 필터 ; 상기 입력신호와 상기 3차 라인 지연된 입력신호 및 제로데이터를 입력으로 하여 1차원 필터링을 수행하는 제 2 의 1차원 필터 ; 상기 1차 라인 지연된 입력신호와 상기 3차 라인 지연된 입력신호 및 상기 제 1 의 1차원 필터의 출력을 입력으로 하여 1차원 필터링을 수행하는 제 3 의 1차원 필터 ; 상기 1차 라인 지연된 입력신호와 상기 2차 라인 지연된 입력신호 및 상기 제 2 의 1차원 필터의 출력을 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하는 제 4 의 1차원 필터 ; 및 상기 2차 라인 지연된 입력신호와 제로 데이터 및 상기 제 3 의 1차원 필터의 출력을 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성하는 제 5 의 1차원 필터로 이루어진 2차원 디지탈 필터를 제공한다.
상기 목적을 달성하기 위한 또 다른 형태에 따른 본 발명은, 수직 샘플링비가 1 : N 이고, 1 보다 큰 정의홀수인 P의 필터 차수로 화상정보를 갖는 입력신호를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직샘플링비가 1 : 2이고 상기 필터 차수가 11일 때, 상기 입력신호를 순차적으로 1차,2차,3차,4차 및 5차 라인 지연시키는 라인 지연수단 ; 상기 입력신호와 상기 5차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 1 의 1차원 필터 ; 상기 입력신호와 상기 4차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 2 의 1차원 필터 ; 상기 1차 라인 지연된 입력신호와 상기 4차 라인 지연된 입력신호 및 상기 제 1 의 1차원 필터의 출력을 입력으로 하여 1차원 필터링을 수행하는 제 3 의 1차원 필터 ; 상기 1차 라인 지연된 입력신호와 상기 3차 라인 지연된 입력신호 및 상기 제 2 의 1차원 필터의 출력을 입력으로 하여 1차원 필터링을 수행하는 제 4 의 1차원 필터 ; 상기 2차 라인 지연된 입력신호와 상기 3차 라인 지연된 입력신호 및 상기 제 3 의 1차원 필터의 출력을 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하는 제 5 의 1차원 필터 ; 및 상기 2차 라인 지연된 입력신호와 제로 데이터 및 상기 제 4 의 1차원 필터의 출력을 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성하는 제 6 의 1차원 필터로 이루어진 2차원 디지탈 필터를 제공한다.
도1은 일반적인 구조의 2차원 디지탈 필터에 대한 블럭구성도.
도2은 본 발명의 일 실시예에 따른 샘플링비가 1 : 2이고 필터차수가 5인 2차원 디지탈 필터의 구조를 나타낸 블록구성도.
도3은 본 발명의 다른 실시예에 따른 샘플링비가 1 : 4이고 필터차수가 9인 2차원 디지탈 필터의 구성을 나타낸 블록구성도.
도4는 본 발명의 또 다른 실시예에 따른 샘플링비가 1 : 2이고 필터차수가 7인 2차원 디지탈 필터의 구성을 나타낸 블록구성도.
도5는 본 발명의 또 다른 실시예에 따른 샘플링비가 1 : 2이고 필터차수가 9인 2차원 디지탈 필터의 구성을 나타낸 블록구성도.
도6은 본 발명의 또 다른 실시예에 따른 샘플링비가 1 : 2이고 필터차수가 11인 2차원 디지탈 필터의 구성을 나타낸 블록구성도.
* 도면의 주요부분에 대한 부호의 설명
3,4,9,10,41,42,43,51,53,54,61,62,63,64,65 : 지연기
5,6,7,8a-8e,9a-9d,10a-10e,11a-11f : 1차원 필터
이하, 본 발명의 바람직한 실시예에 대하여 첨부된 도면을 참조하여 상세히 설명한다.
본 발명은 서브-샘플링된 입력신호의 처리에 적합한 것으로, 이같은 신호의 처리에 있어서는 입력신호의 특성을 전혀 고려하지 않은 종래의 일반적인 2차원 필터보다 우수하게 작용한다.
디코더측에서, 서브-샘플링된 입력신호 (x(n))에는 다음과 같이 2샘플에 하나씩·(0)이 존재하는 특성을 나타내고 있다.
×···×
·····
··×··
·····
×···×
여기서, x는 샘플 데이터를 나타내고, '·'은 제로 데이터를 나타낸다. 이와 같이 샘플링된 신호는 우수 라인(even line)마다 화상정보와는 관계가 없는 제로 데이터(·)로만 된 라인이 존재한다.
따라서 이러한 점을 고려하여 효과적으로 화상 입력 데이터를 필터링하기 위해서는 도 2에 도시된 바와 같이 구성하여도 필터특성에는 전혀 영향이 없으며 보다 효율적인 데이터 처리가 가능하며 고속의 처리가 가능해진다.
도2는 일 예로서 수직샘플링비가 1 : 2이고 수직방향의 필터 차수가 5인 본 발명의 일 실시예에 따른 2차원 디지탈 필터의 블록구성도이다.
동 도면에 도시된 바와 같이, 본 실시예의 2차원 디지탈 필터는 두 개의 지연기(3,4)와 세 개의 1차원 필터(5,6,7)로 구성된다. 여기에서, 각 지연기는 1라인의 데이터를 지연시키는 라인 지연기이며, 각 1차원 필터는, 예를들면 가산기, 승산기 및 샘플 지연기 등으로 구성할 수 있다.
도2를 참조하면, 입력신호와 지연기(3)를 통해 1차 지연된 입력신호 및 제로 데이터를 입력하는 1차원 필터(6)에 의해서 우수번째 출력라인 신호를 생성하고, 입력신호와 두 지연기(3,4)를 통해 2차 지연된 입력 신호 및 제로 데이터를 입력으로 하는 1차원 필터(5)의 1차 필터링된 출력을 다시 필터링하여 기수번째 출력라인 신호를 생성하도록 1차원 필터(7)로 구성된다.
도2에 도시된 바와 같은 2차원 디지탈 필터는 수직방향으로 대칭성을 가지므로, 첫번째 라인 계수와 5번째 라인 계수 그리고, 2번째 라인 계수와 4번째 라인 계수는 각각 동일하며, 따라서 각 필터(5,6,7)로의 입력신호는 다음과 같다.
제1라인 : ×···×
제3라인 : ··×··
제5라인 : ×···×
따라서, 본 실시예에 따르면, 제로값의 인터리빙 없이도 효과적으로 필터링된 두 라인 출력(우수라인 및 기수라인)을 동시에 얻을 수 있다.
다음에, 다른 예로서 입력신호 x(n)이 다음과 같이 서브-샘플링된 경우를 살펴본다.
×···×
·····
·····
·····
×···×
상기와 같이 샘플링된 신호는 2라인에서 4라인이 제로이므로 후술하는 도3과 같은 필터를 구성하여 효과적으로 필터링할 수 있다.
도3은 일 예로서 샘플링비가 1 : 4이고 수직방향의 필터 차수가 9인 본 발명의 다른 실시예에 따른 2차원 디지탈 필터의 구성을 나타낸 블록구성도이다.
도3을 참조하면, 본 실시예의 2차원 디지탈 필터는 5개의 1차원 필터(8a 내지 8e)와 2개의 지연기(9,10)로 구성되며, 각각의 1차원 필터(8e,8g,8c,8f)는 출력으로서 n,n-1,n-2,n-3 라인신호를 생성한다.
도3의 필터에서의 계수는 수직방향으로 대칭성을 가지므로 필터 입력신호는 다음과 같다.
×···× : 1라인
×···× : 5라인
×···× : 9라인
상술하면, 1차원 필터(9a)는 입력신호(x(n))와 두 지연기(9,10)를 통해 2차 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하고, 1차원 필터(8b)는 입력신호(x(n))와 두 제로 데이터를 입력으로 하여 1차원 필터링을 수행하며, 1차원 필터(8d)는 입력신호(x(n))와 두 제로 데이터를 입력으로 하여 1차원 필터링을 수행한다.
한편, 1차원 필터(8e)는 지연기(9)를 통해 1차 지연된 입력신호와 제로 데이터 및 상기한 1차원 필터(8a)의 1차원 필터링된 출력을 입력으로 하는 1차원 필터링을 통해 n 라인신호를 생성하고, 1차원 필터(8g)는 상기한 1차원 필터(8d)의 1차원 필터링된 출력과 지연기(9)를 통해 2차 지연된 입력신호 및 제로 데이터를 입력으로 하는 1차원 필터링을 통해 n-1 라인신호를 생성하며, 1차원 필터(8c)는 입력신호(x(n))와 지연기(9)를 통해 1차 지연된 입력신호 및 제로 데이터를 입력으로 하는 1차원 필터링을 통해 n-2 라인신호를 생성하고, 1차원 필터(8f)는 상기한 1차원 필터(8b)의 출력과 제로 데이터 및 지연기(9)를 통해 1차 지연된 입력신호를 입력으로 하는 1차원 필터링을 통해 n-3 라인신호를 생성한다.
따라서, 본 실시예에 따르면, 제로값의 인터리빙 없이도 효과적으로 필터링된 다수의 라인 출력을 동시에 얻을 수 있다.
도4는 본 발명의 또 다른 실시예에 따른 샘플링비가 1 : 2이고 필터차수가 7인 2차원 디지탈 필터의 구성을 나타낸 블록구성도이다.
동 도면에 도시된 바와 같이, 본 실시예의 2차원 디지탈 필터는 순차 연결된 세 개의 지연기(41,42,43)와 네 개의 1차원 필터(9a,9b,9c,9d)로 구성된다.
도4를 참조하면, 1차원 필터(9a)는 입력신호(x(n))와 순차 연결된 세 개의 지연기(41,42,43)를 통해 3차 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하고, 1차원 필터링(9b)는 입력신호(x(n))와 두 지연기(41,42)를 통해 2차 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행한다.
한편, 1차원 필터(9c)는 지연기(41)를 통해 1차 지연된 입력신호와 지연기(42)를 통해 2차 지연된 입력신호 및 상기한 1차원 필터(9a)의 출력을 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하고, 1차원 필터(9d)는 지연기(41)을 통해 2차 지연된 입력신호와 제로 데이터 및 상기한 1차원 필터(9b)의 출력을 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성한다.
따라서, 본 실시예에 따르면, 전술한 일 실시예와 마찬가지로, 제로값의 인터리빙 없이 효과적으로 필터링된 두 라인 출력(우수라인 및 기수라인)을 동시에 얻을 수 있다.
도5는 본 발명의 또 다른 실시예에 따른 샘플링비가 1 : 2이고 필터차수가 9인 2차원 디지탈 필터의 구성을 나타낸 블록구성도이다.
동 도면에 도시된 바와 같이, 본 실시예의 2차원 디지탈 필터는 네 개의 지연기(51,52,53,54)와 디지탈 필터의 구성을 나타낸 블록구성도이다.
동 도면에 도시된 바와 같이, 본 실시예의 2차원 디지탈 필터는 네 개의 지연기(51,52,53,54)와 다섯 개의 1차원 필터(10a,10b,10c,10d,10e)로 구성된다.
도5를 참조하면, 1차원 필터(10a)는 입력신호(x(n))와 네 개의 지연기(51,52,53,54)를 통해 4차 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하고, 1차원 필터(10b)는 입력신호(x(n))와 세 개의 지연기(51,52,53)를 통해 3차 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하며, 1차원 필터(10c)는 지연기(51)를 통해 1차 지연된 입력신호와 세 개의 지연기(51,52,53)를 통해 3차 지연된 입력신호 및 상기한 1차원 필터(10a)의 출력을 입력으로 하여 다시 1차원 필터링을 수행한다.
한편, 1차원 필터(10d)는 지연기(51)를 통해 1차 지연된 입력신호와 두 개의 지연기(51,52)를 통해 2차 지연된 입력신호 및 상기한 1차원 필터(10b)의 출력을 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하고, 1차원 필터(10d)는 두 지연기(51,52)를 통해 2차 지연된 입력신호와 제로 데이터 및 상기한 1차원 필터(10c)의 출력을 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성한다.
따라서, 본 실시예에 따르면, 상술한 제3실시예와 마찬가지로, 제로값의 인터리빙 없이 효과적으로 필터링된 두 라인 출력(우수라인 및 기수라인)을 동시에 얻을 수 있다.
도6은 본 발명이 또 다른 실시예에 따른 샘플링비가 1 : 2이고 필터 차수가 11인 2차원 디지탈 필터의 구성을 나타낸 블록구성도이다.
동 도면에 도시된 바와 같이, 본 실시예의 2차원 디지탈 필터는 순차 연결된 다섯 개의 지연기(61,62,63,64,65)와 여섯 개의 1차원 필터(11a,11b,11c,11d,11e,11f)로 구성된다.
도5를 참조하면, 1차원 필터(11a)는 입력신호(x(n))와 순차 연결된 다섯 개의 지연기(61,62,63,64,65)를 통해 5차 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하고, 1차원 필터(11b)는 입력신호(x(n))와 네 개의 지연기(61,62,63,64)를 통해 4차 지연된 입력신호 및 제로 데이터를 이력으로 하여 1차원 필터링을 수행하며, 1차원 필터(11c)는 지연기(61)를 통해 1차 지연된 입력신호와 네 개의 지연기(61,62,63,64)를 통해 4차 지연된 입력신호 및 상기한 1차원 필터(11a)의 출력을 입력으로 하여 다시 1차원 필터링을 수행하고, 1차원 필터(11d)는 지연기(61)를 통해 1차 지연된 입력신호와 세 개의 지연기(61,62,63)를 통해 3차 지연된 입력신호 및 상기한 1차원 필터(11b)의 출력을 입력으로 하여 다시 1차원 필터링을 수행한다.
한편, 1차원 필터(11e)는 두 지연기(61,62)를 통해 2차 지연된 입력신호와 세 개의 지연기(61,62,63)를 통해 3차 지연된 입력신호 및 상기한 1차원 필터(11c)의 출력을 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하고, 1차원 필터(11f)는 두 지연기(61,62)를 통해 2차 지연된 입력신호와 제로 데이터 및 상기한 1차원 필터(11d)의 출력을 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성한다.
따라서, 본 실시예에 따르면, 상술한 제 4 실시예와 마찬가지로, 제로값의 인터리빙 없이 효과적으로 필터링된 두 라인 출력(우수라인 및 기수라인)을 동시에 얻을 수 있다.
이상 설명한 바와 같이 본 발명에 따르면, 입력신호(x(n))이 수직방향 1/k 서브-샘플링된 경우 중복성을 최고 1/k로 줄일 수 있고, 또한 입력신호(x(n))에 대해 제로값을 인터리빙하는 과정이 요구되지 않으므로 종래 필터에 비해 보다 간단한 하드웨어로 구현할 수 있다.
또한, 필터의 속도가 k배 향상이므로 결과적으로 라인 지연기를 k배 줄일 수 있는 이점이 있다.

Claims (5)

  1. 수직 샘플링비가 1 : N이고, 1 보다 큰 정의 홀수인 P의 필터차수로 화상정보를 갖는 입력신호(x(n))를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직 샘플링비가 1 : 2이고 상기 필터 차수가 5일 때, 상기 입력신호를 순차적으로 1차 및 2차 라인 지연시키는 라인 지연수단(3,4) ; 상기 입력신호와 상기 2차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 1 의 1차원 필터(5) ; 상기 입력신호와 상기 1차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하는 제 2 의 1차원 필터(6) ; 및 상기 1차 라인 지연된 입력신호와 제로 데이터 및 상기 제 1 의 1차원 필터(5)의 출력을 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성하는 제 3 의 1차원 필터(7)로 이루어진 2차원 디지탈 필터.
  2. 수직 샘플링비가 1 : N이고 1 보다 큰 정의 홀수인 P의 필터 차수로 화상정보를 갖는 입력신호(x(n))를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직 샘플링비가 1 : 4이고 상기 필터 차수가 9일 때, 상기 입력신호를 순차적으로 1차 및 2차 라인 지연시키는 라인 지연수단 (9,10) ; 상기 입력신호와 상기 2차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하면 1차원 필터링을 수행하는 제 1 의 1차원 필터(8a) ; 상기 입력신호와 두 개의 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 2 의 1차원 필터(8b) ; 상기 입력신호와 두 개의 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 3 의 1차원 필터(8d) ; 상기 1차 라인 지연된 입력신호와 제로 데이터 및 상기 제 1 의 1차원 필터의 출력을 입력으로 하는 1차원 필터링을 통해 n 라인 출력을 생성하는 제 4 의 1차원 필터(8e) ; 상기 제 3 의 1차원 필터(8d)의 출력과 제로 데이터 및 상기 1차 라인 지연된 입력신호를 입력으로 하는 1차원 필터링을 통해 n-1 라인 출력을 생성하는 제 5 의 1차원 필터(8g) ; 상기 입력신호와 상기 1차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하는 1차원 필터링을 통해 n-2라인 출력을 생성하는 제 6 의 1차원 필터(8c) ; 및 상기 제 2 의 1차원 필터(8b)의 출력과 제로 데이터 및 상기 1차 라인 지연된 입력신호를 입력으로 하는 1차원 필터링을 통해 n-3라인 출력을 생성하는 제 7 의 1차원 필터(8f)로 이루어진 2차원 디지탈 필터.
  3. 수직 샘플링비가 1 : N이고, 1 보다 큰 정이 홀수인 P의 필터차수로 화상정보를 갖는 입력신호(x(n))를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직 샘플링비가 1 : 2이고 상기 필터차수가 7일 때, 상기 입력신호를 순차적으로 1차, 2차 및 3차 라인 지연시키는 라인 지연수단 (41,42,43) ; 상기 입력신호와 상기 3차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 1 의 1차원 필터(9a) ; 상기 입력신호와 상기 2차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 2 의 1차원 필터(9b) ; 상기 1차 라인 지연된 입력신호와 상기 2차 라인 지연된 입력신호 및 상기 제 1 의 1차원 필터(9a)의 출력을 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하는 제 3 의 1차원 필터(9c) ; 및 상기 1차 라인 지연된 입력신호와 상기 제 2 의 1차원 필터(9b)의 출력 및 제로 데이터를 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성하는 제 4 의 1차원 필터(9d)로 이루어진 2차원 디지탈 필터.
  4. 수직 샘플링비가 1 : N이고, 1 보다 큰 정의 홀수인 P의 필터차수로 화상정보를 갖는 입력신호(x(n))를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직 샘플링비가 1 : 2이고 상기 필터차수가 9일 때, 상기 입력신호를 순차적으로 1차, 2차, 3차 및 4차 라인 지연시키는 라인 지연수단 (51,52,53,54) ; 상기 입력신호와 상기 4차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 1 의 1차원 필터(10a) ; 상기 입력신호와 상기 3차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 2 의 1차원 필터(10b) ; 상기 1차 라인 지연된 입력신호와 상기 3차 라인 지연된 입력신호 및 상기 제 1 의 1차원 필터(10a)의 출력을 입력으로 하여 1차원 필터링을 수행하는 제 3 의 1차원 필터(10c) ; 상기 1차 라인 지연된 입력신호와 상기 2차 라인 지연된 입력신호 및 상기 제 2 의 1차원 필터(10b)의 출력을 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하는 제 4 의 1차원 필터(10d) ; 및 상기 2차 라인 지연된 입력신호와 제로 데이터 및 상기 제 3 의 1차원 필터(10c)의 출력을 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성하는 제 5 의 1차원 필터(10e)로 이루어진 2차원 디지탈 필터.
  5. 수직 샘플링비가 1 : N이고, 1 보다 큰 정의 홀수인 P의 필터차수로 화상정보를 갖는 입력신호(x(n))를 필터링하는 2차원 디지탈 필터에 있어서, 상기 수직 샘플링비가 1 : 2이고 상기 필터차수가 11일 때, 상기 입력신호를 순차적으로 1차, 2차, 3차, 4차, 5차 라인 지연시키는 라인 지연수단(61,62,63,64,65) ; 상기 입력신호와 상기 5차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 1 의 1차원 필터(11a) ; 상기 입력신호와 상기 4차 라인 지연된 입력신호 및 제로 데이터를 입력으로 하여 1차원 필터링을 수행하는 제 2 의 1차원 필터(11b) ; 상기 1차 라인 지연된 입력신호와 상기 4차 라인 지연된 입력신호 및 상기 제 1 의 1차원 필터(11a)의 출력을 입력으로 하여 1차원 필터링을 수행하는 제 3 의 1차원 필터(11c) ; 상기 1차 라인 지연된 입력신호와 상기 3차 라인 지연된 입력신호 및 상기 제 2 의 1차원 필터(11b)의 출력을 입력으로 하여 1차원 필터링을 수행하는 제 4 의 1차원 필터(11d) ; 상기 2차 라인 지연된 입력신호와 상기 3차 라인 지연된 입력신호 및 상기 제 3 의 1차원 필터(11c)의 출력을 입력으로 하는 1차원 필터링을 통해 우수라인 출력을 생성하는 제 5 의 1차원 필터(11e) ; 및 상기 2차 라인 지연된 입력신호와 제로 데이터 및 상기 제 4 의 1차원 필터(11d)의 출력을 입력으로 하는 1차원 필터링을 통해 기수라인 출력을 생성하는 제 6 의 1차원 필터(11f)로 이루어진 2차원 디지탈 필터.
KR1019930017202A 1993-08-31 1993-08-31 2차원 디지탈 필터 KR970008103B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019930017202A KR970008103B1 (ko) 1993-08-31 1993-08-31 2차원 디지탈 필터
JP20572594A JPH07154791A (ja) 1993-08-31 1994-08-30 補間されたビデオ信号を同時に発生させる補間装置
US08/579,684 US5805229A (en) 1993-08-31 1995-12-28 Apparatus for simultaneously generating interpolated video signals for even and odd lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930017202A KR970008103B1 (ko) 1993-08-31 1993-08-31 2차원 디지탈 필터

Publications (2)

Publication Number Publication Date
KR950007531A KR950007531A (ko) 1995-03-21
KR970008103B1 true KR970008103B1 (ko) 1997-05-20

Family

ID=19362461

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930017202A KR970008103B1 (ko) 1993-08-31 1993-08-31 2차원 디지탈 필터

Country Status (2)

Country Link
JP (1) JPH07154791A (ko)
KR (1) KR970008103B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990009905A (ko) * 1997-07-12 1999-02-05 구자홍 그래픽 데이터 처리장치
KR100910323B1 (ko) * 2007-12-17 2009-07-31 주식회사 해답 다중 신호를 필터링하기 위한 디지털 필터 및 이를 이용한필터링 방법

Also Published As

Publication number Publication date
KR950007531A (ko) 1995-03-21
JPH07154791A (ja) 1995-06-16

Similar Documents

Publication Publication Date Title
EP0126148B1 (en) Image processing method using a block overlap transformation procedure
US4674125A (en) Real-time hierarchal pyramid signal processing apparatus
US5359674A (en) Pyramid processor integrated circuit
CA1256514A (en) Filter-subtract-decimate hierarchical pyramid signal analyzing and synthesizing technique
US5089893A (en) Picture element number converter
EP0080712B1 (en) Sampling frequency converting apparatus
WO2004088841A2 (en) Up and down sample rate converter
US4700345A (en) Downsampling and prefilter implementation in television systems
US4694413A (en) Compact-structure input-weighted multitap digital filters
KR970008103B1 (ko) 2차원 디지탈 필터
US5668602A (en) Real-time television image pixel multiplication methods and apparatus
US5369447A (en) Video image filtering
WO1999045645A1 (en) Cascading of up conversion and down conversion
EP0877483A2 (en) High speed interpolation filter and a method thereof
JPS63180288A (ja) 時間軸圧縮多重伝送用コ−デツク
US5550764A (en) Image filtering with an efficient implementation of high order decimation digital filters
NL8402009A (nl) Signaalverwerkingsinrichting.
KR970003101B1 (ko) 디지탈 필터
US5805229A (en) Apparatus for simultaneously generating interpolated video signals for even and odd lines
EP1078513B1 (en) Video signal processing
US4977452A (en) Sampled-value code processing device
GB2274955A (en) Video data compression system using two dimensional spatial frequency sub-band separation
EP1272939B1 (en) Elementary cell of a linear filter for image processing
KR0155263B1 (ko) 다차원 디지틀 필터
JPH0525142B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010430

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee