KR970004503A - 세그먼트 동기 신호의 검출 및 타이밍 복원 방법 및 회로 - Google Patents

세그먼트 동기 신호의 검출 및 타이밍 복원 방법 및 회로 Download PDF

Info

Publication number
KR970004503A
KR970004503A KR1019950018784A KR19950018784A KR970004503A KR 970004503 A KR970004503 A KR 970004503A KR 1019950018784 A KR1019950018784 A KR 1019950018784A KR 19950018784 A KR19950018784 A KR 19950018784A KR 970004503 A KR970004503 A KR 970004503A
Authority
KR
South Korea
Prior art keywords
synchronization signal
signal
segment
segment synchronization
expected
Prior art date
Application number
KR1019950018784A
Other languages
English (en)
Other versions
KR0140778B1 (ko
Inventor
이홍로
전경훈
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019950018784A priority Critical patent/KR0140778B1/ko
Publication of KR970004503A publication Critical patent/KR970004503A/ko
Application granted granted Critical
Publication of KR0140778B1 publication Critical patent/KR0140778B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 디지탈 전송 시스템에서 송수신기를 동기적으로 동작 시키 위한 방법 및 회로에 관한 것으로, 특히 동기 신호 검출시 기억소자 크기를 줄이기 위하여 관찰구간 안에서 동기신호의 누적상태를 관찰하여 세그먼트 동기신호를 검출하고 타이밍을 복원하는 방법 및 회로에 관한 것이다. 본 발명은 동기 신호 검출시 기억소자의 크기를 줄이기 위하여 한 세그먼트의 심볼 수13보다 매우작은 2개의 기억소자를 사용하여 관찰구간안에서 동기 신호의 누적상태를 관찰하여 세그먼트 동기 신호를 찾는 것으로, 첫번째 기억소자(109)를 포함하는 1단계 누적기에서 상관기의 출력신호를 누적하여 세그먼트 동기 신호로 기대되는 누적값을 찾고, 1단계 누적기의 제어에 따라서 2단계 누적기는 동기 신호로 기대되는 위치에 한하여 상관값을 누적하고 이 값들 중에서 최초로 문턱값 2보다 큰것을 세그먼트 동기 6호로 최종 판정한다.

Description

세그먼트 동기 신호의 검출 및 타이밍 복원 방법 및 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 세그먼트 및 타이밍 복원의 블럭도.

Claims (8)

  1. 동기 신호 검출시 기억소자의 크기를 줄이기 위하여 한 세그먼트의 심볼 수 13보다 매우작은 2개의 기억소자를 사용하여 관찰구간 안에서 동기 신호의 누적상태를 관찰하여 세그먼트 동기 신호를 찾는 방법에 있어서, 첫번째 기억소자(109)를 포함하는 1단계 누적기에서 상관기의 출력신호를 누적하여 세그먼트 동기 신호로 기대되는 누적값을 찾는 단계; 및 1단계 누적기의 제어에 따라서 2단계 누적기는 동기 신호를 기대되는 위치에 한하여 상관값을 누적하고 이값들 중에서 최초로 문턱값 2보다 큰 것을 세그먼트 동기 신호로 최종 판정하는 단계를 포함하는 것을 특징으로 하는 세그먼트 동기신호의 검출 및 타이밍 복원 방법.
  2. 제1항에 있어서, 기억소자(109)의 크기 및 기억소자(103)의 크기는 한 세그먼트 심볼 수에 대하여 약수 관계에 있으며, 상기 기억소자 크기의 곱은 한 세그먼트의 총 심볼 수와 같은 것을 특징으로 하는 세그먼트 동기신호의 검출 및 타이밍 복원 방법.
  3. 제1항에 있어서, 사용된 상관기(106)는 수신신호에 참조신호를 상관시켜 세그먼트 동기 신호 복원, 타이밍 복원 및 AGC에 공통으로 이용되는 것을 특징으로 하는 세그먼트 동기신호의 검출 및 타이밍 복원 방법.
  4. 제1항에 있어서, 기억소자 구간에 기대되는 동기신호를 찾고, 이 신호를 기준으로 관찰 구간 이내에 또 다른 기대되는 동기 신호 위치는 카운터를 이용하여 파형(23)과 같이 구하며, 관찰 구간 동안 기대되는 동기 신호 위치가 한세그먼트의 심볼 수에 대하여 약수 개 되는 것을 특징으로 하는 세그먼트 동기신호의 검출 및 타이밍 복원 방법.
  5. 제1항에 있어서, 세그먼트 동기 신호가 복원되면 이 신호를 이용하여 타이밍 신호를 복원하며, 세그먼트동기 신호를 타이밍 복원에 이용하기 위하여 세그먼트 동기 신호를 기준으로 1심볼 전후에 상관값을 서로 비교하여 수신 신호의 심볼 위상과 표본화 클럭의 위상 오차를 추정하고, 이 오차 신호로 VCO의 주파수를 제어하는 것을 특징으로 하는 세그먼트 동기신호의 검출 및 타이밍 복원 방법.
  6. 제5항에 있어서, 상기 복원된 최초의 세그먼트 동기 신호를 기준으로 카운터(117)에서 연속되는 세그먼트 동기 신호를 만드는 것을 특징으로 하는 세그먼트 동기 신호의 검출 및 타이밍 복원 방법.
  7. 제1항에 있어서, 튜너 및 IF의 이득을 자동제어 하기 위하여, 정상 동작시 이미 동기신호 검출에 이용된 상관기의 출력신호를 이용하며, 채널의 초기화 또는 AFC에 의하여 이득을 최대로 제어하는 것을 특징으로 하는 세그먼트 동기신호의 검출 및 타이밍 복원 방법.
  8. 수신기(100)의 튜너에서 원하는 채널에 동조되고, IF단의 주파수를 본래의 기저대역 신호로 복원하는 복조단(104); 아날로그 기저대역 신호를 디지탈 신호로 표본화 하는 A/D변환기(105); 필터의 출력신호와 참조신호의 상관값을 1단계 누적기(131)에 보내는 상관기(106); 덧셈기(108)을 포함하며 동기신호 주기보다 짧은 기억소자(109)를 이용하여 상관기의 출력값을 누적하고 문턱값 1과 비교하는 1단계 누적기(131); 누적치가 문턱값 1보다 크면 카운터를 동작(enable)시키고 1단계 누적기의 동작을 중지시키는 비교기(110); 동작시점(enable)을 기점으로 동기 신호 구간내에서 동기 신호로 기대되는 파형(23)을 발생시키는 카운터(111); 및 이 파형(23) 의하여 동기 신호로 기대되는 위치의 상관값만을 누적하도록 제어되는 2단계 누적기(132)를 포함하는 것을 특징으로 하는 제1항에 따른 방법을 수행하기 위한 세그먼트 동기신호의 검출 및 타이밍 복원 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950018784A 1995-06-30 1995-06-30 세그먼트 동기 신호의 검출 및 타이밍 복원 방법 및 회로 KR0140778B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950018784A KR0140778B1 (ko) 1995-06-30 1995-06-30 세그먼트 동기 신호의 검출 및 타이밍 복원 방법 및 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950018784A KR0140778B1 (ko) 1995-06-30 1995-06-30 세그먼트 동기 신호의 검출 및 타이밍 복원 방법 및 회로

Publications (2)

Publication Number Publication Date
KR970004503A true KR970004503A (ko) 1997-01-29
KR0140778B1 KR0140778B1 (ko) 1998-07-01

Family

ID=19419201

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950018784A KR0140778B1 (ko) 1995-06-30 1995-06-30 세그먼트 동기 신호의 검출 및 타이밍 복원 방법 및 회로

Country Status (1)

Country Link
KR (1) KR0140778B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990049090A (ko) * 1997-12-11 1999-07-05 김영환 고화질 텔레비젼 수신기의 세그먼트 동기 검출장치
KR100314512B1 (ko) * 1998-03-13 2001-11-15 가네꼬 히사시 슬롯 타이밍 검출 방법 및 회로
KR100361408B1 (ko) * 1997-06-24 2003-02-11 닛본 덴기 가부시끼가이샤 Cdma 통신을 위한 동기포착회로

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100361408B1 (ko) * 1997-06-24 2003-02-11 닛본 덴기 가부시끼가이샤 Cdma 통신을 위한 동기포착회로
KR19990049090A (ko) * 1997-12-11 1999-07-05 김영환 고화질 텔레비젼 수신기의 세그먼트 동기 검출장치
KR100314512B1 (ko) * 1998-03-13 2001-11-15 가네꼬 히사시 슬롯 타이밍 검출 방법 및 회로
US6459724B1 (en) 1998-03-13 2002-10-01 Nec Corporation Slot timing detection method and circuit

Also Published As

Publication number Publication date
KR0140778B1 (ko) 1998-07-01

Similar Documents

Publication Publication Date Title
EP0701333B1 (en) Synchronisation method and apparatus for a direct sequence spread spectrum communications system
JP2780697B2 (ja) 相関復調における同期捕捉方法及び装置
KR970701464A (ko) 씨디엠에이 전송 시스템의 확산 스펙트럼 코드를 초기 동기시키기 위한 장치 및 방법(device and method for initially synchronizing spread-spectrum code of cdma transmission system)
EP0760581A3 (en) Data segment sync detection circuit and method thereof
KR950704865A (ko) 슬라이딩 상관기
US6799193B2 (en) Fully digital symbol synchronization technique
WO2007088773A1 (ja) 無線受信装置および無線受信方法
JPH08307408A (ja) タイミング回復と周波数推定のための受信機およびその方法
US5495509A (en) High processing gain acquisition and demodulation apparatus
KR970004503A (ko) 세그먼트 동기 신호의 검출 및 타이밍 복원 방법 및 회로
MY121617A (en) A method and an arrangement for receiving a symbol sequence
GB2365269A (en) Receiver synchronisation
KR20020056461A (ko) 트랙킹 기능을 가진 프레임 동기화 및 코드 그룹 검출기
CN109586762B (zh) 一种卫星通信信号的闪断判断及快速重捕装置及方法
JP3406167B2 (ja) 同期装置
JP3686547B2 (ja) 受信装置
JP2003032144A (ja) スペクトル拡散信号捕捉装置および方法
JP2859604B2 (ja) スライディング相関器
JPH088515B2 (ja) スペクトラム拡散受信機
JP2846159B2 (ja) スペクトル拡散通信用同期捕捉保持装置
JP2018121296A (ja) 信号検出回路及び信号検出方法
KR100710238B1 (ko) 동기 검출 장치
KR20010103951A (ko) 최대 상관값과 주변 상관값들의 상대적 차이를 이용한동기화 장치 및 그 방법
JPH0884097A (ja) スペクトラム拡散通信における符号系列同期回路
JP2848724B2 (ja) 同期判定回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050221

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee