KR960036535A - 전압 제어 발진 회로 - Google Patents

전압 제어 발진 회로 Download PDF

Info

Publication number
KR960036535A
KR960036535A KR1019950004387A KR19950004387A KR960036535A KR 960036535 A KR960036535 A KR 960036535A KR 1019950004387 A KR1019950004387 A KR 1019950004387A KR 19950004387 A KR19950004387 A KR 19950004387A KR 960036535 A KR960036535 A KR 960036535A
Authority
KR
South Korea
Prior art keywords
transistors
amplifying
output
voltage controlled
differential
Prior art date
Application number
KR1019950004387A
Other languages
English (en)
Other versions
KR0159436B1 (ko
Inventor
이흥배
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950004387A priority Critical patent/KR0159436B1/ko
Publication of KR960036535A publication Critical patent/KR960036535A/ko
Application granted granted Critical
Publication of KR0159436B1 publication Critical patent/KR0159436B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/141Analog devices
    • H01L2924/142HF devices
    • H01L2924/1421RF devices
    • H01L2924/14211Voltage-controlled oscillator [VCO]

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야.
영상처리시스템의 전압 제어 발진회로.
2. 발명이 해결하려고 하는 기술적 과제.
3. 발명의 해결방법의 요지.
중간 주파 캐리어신호를 차동 증폭하는 수단과 상기 차동증폭수단에 접속되어 소정의 발진 주파수를 발생하는 엘씨공진회로를 구비한 영상처리시스템의 전압 제어 발진 회로에 있어서, 상기 차동증폭수단의 바이어스 전류를 조절하여 상기 발진 주파수를 변화시키기 위한 수단과, 상기 차동증폭수단에 접속되어 상기 차동 증폭수단의 출력을 일정 정도 증폭하기 위한 출력증폭수단과, 상기 출력증폭수단의 출력을 각각 제1 및 제2비율로 감쇄시켜 상기 차동증폭수단으로 포지티브 피드백하기 위한 감쇄수단으로 구성됨을 특징으로 한다.
4.발명의 중요한 용도.
텔레비젼이나 비디오 테이프 레코더의 중간 주파 신호처리회로의 영상 검파용 위상 동기 루프를 구현하기 위해 사용된다.

Description

전압 제어 발진 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 영상 검파용 위상 동기 루프회로의 구성도, 제3도는 본 발명에 따른 전압 제어 발진회로의 구성도, 제4도는 제3도의 구체 회로도.

Claims (4)

  1. 중간 주파 캐리어신호를 차동 증폭하는 수단과 상기 차동증폭수단에 접속되어 소정의 발진 주파수를 발생하는 엘씨공진회로를 구비한 영상처리시스템의 전압 제어 발진 회로에 있어서 상기 차동증폭수단의 바이어스 전류를 조절하여 상기 발진 주파수를 변화시키기 위한 수단과 상기 차동증폭수단에 접속되어 상기 차동 증폭수단의 출력을 일정정도 증폭하기 위한 출력증폭수단과 상기 출력증폭수단의 출력을 각각 제1 및 제2배율로 감쇄시켜 상기 차동증폭수단으로 포지티브 피드백하기 위한 감쇄수단으로 구성됨을 특징으로 하는 전압 제어 발진 회로.
  2. 제1항에 있어서, 상기 출력증폭수단이 에미터 결합된 두개의 트랜지스터로 구성됨을 특징으로 하는 자동 이득 제어 회로.
  3. 제1항에 있어서, 상기 감쇄수단이 전압 분배를 위한 저항성분으로 구성됨을 특징으로 하는 전압 제어 발진 회로.
  4. 영상처리시스템의 중간 주파신호 처리회로에 있어서, 중간 주파신호를 차동 증폭하도록 에미터 결합된 제1 및 제2트랜지스터와 상기 제1 및 제2트랜지스터의 에미터에 접속되어 두 트랜지스터로 공급되는 바이어스 전류를 조절하기 위한 바이어스 전류 조절부와 상기 제1 및 제2트랜지스터의 베이스 사이에 접속되어 소정의 발진주파수를 발생하며, 상기 바이어스 전류 조절부의 제어를 받아 상기 발진 주파수를 변화시키는 엘씨공진회로와 상기 제1 및 제2트랜지스터의 콜렉터에 각각 베이스가 접속되며 에미터가 상호 결합되어 상기 제1 및 제2트랜지스터의 콜렉터 출력을 일정 정도 증폭하기 위한 제3 및 제4트랜지스터와 상기 제1 및 제2트랜지스터의 베이스와 상기 제3 및 제4트랜지스터의 콜렉터 사이에 각각 접속된 두 저항 그리고 상기 제1 및 제2트랜지스터의 베이스와 접지 사이에 접속된 두 저항으로 이루어져 상기 제3 및 제4트랜지스터의 베이스로 피드백되는 상기 제1 및 제2트랜지스터의 출력을 각각 해당 트랜지스터의 베이스에 접속된 두 저항에 의한 분배비 만큼 감쇄시키기 위한 감쇄부로 구성됨을 특징으로 하는 전압 제어 발진 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950004387A 1995-03-03 1995-03-03 전압 제어 발진 회로 KR0159436B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950004387A KR0159436B1 (ko) 1995-03-03 1995-03-03 전압 제어 발진 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950004387A KR0159436B1 (ko) 1995-03-03 1995-03-03 전압 제어 발진 회로

Publications (2)

Publication Number Publication Date
KR960036535A true KR960036535A (ko) 1996-10-28
KR0159436B1 KR0159436B1 (ko) 1999-01-15

Family

ID=19409189

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950004387A KR0159436B1 (ko) 1995-03-03 1995-03-03 전압 제어 발진 회로

Country Status (1)

Country Link
KR (1) KR0159436B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100324002B1 (ko) * 1997-12-24 2002-03-08 니시무로 타이죠 안정화발진회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100324002B1 (ko) * 1997-12-24 2002-03-08 니시무로 타이죠 안정화발진회로

Also Published As

Publication number Publication date
KR0159436B1 (ko) 1999-01-15

Similar Documents

Publication Publication Date Title
JPS5838969B2 (ja) 直結増幅制限回路
GB2249443A (en) Charge pump circuit
SU1103812A3 (ru) Усилитель с регулируемым коэффициентом усилени
JPH0456404A (ja) 増幅装置
US4473780A (en) Amplifier circuit and focus voltage supply circuit incorporating such an amplifier circuit
JP2000059143A (ja) 発振器回路
US4415868A (en) One and one half pole audio power amplifier frequency compensation
US5084632A (en) Asymmetrical signal generator circuit
KR960036535A (ko) 전압 제어 발진 회로
JPH0417490B2 (ko)
US4667163A (en) Automatic gain control circuit
KR890013917A (ko) Fm 수신기
WO2002082642A2 (en) Dynamic biasing of a transmitter
KR910019314A (ko) 제어식 발진기 회로
US4709204A (en) Limiter circuit
US4238771A (en) Muting circuit
US3760197A (en) Self-oscillating limiter
JPH10178363A (ja) 集積回路
US5450034A (en) Reflected plate amplifier
FI61982B (fi) Anordning foer behandling av amplitudmodulerade signaler
JPS58103207A (ja) 増幅器の電源供給回路
KR840002196A (ko) 비데오 신호 dc 성분에 둔감한 주파수 선택성 dc 결합 비데오 신호 제어시스템.
US5721784A (en) Asymmetrical driver for asymmetrical loudspeakers
US3339147A (en) A-c amplifier linearly controlled by a d-c signal
KR900008757A (ko) 제어 가능한 구형파 발진기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050727

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee