KR960029950A - Data detection method and apparatus in high density storage device - Google Patents

Data detection method and apparatus in high density storage device Download PDF

Info

Publication number
KR960029950A
KR960029950A KR1019950001579A KR19950001579A KR960029950A KR 960029950 A KR960029950 A KR 960029950A KR 1019950001579 A KR1019950001579 A KR 1019950001579A KR 19950001579 A KR19950001579 A KR 19950001579A KR 960029950 A KR960029950 A KR 960029950A
Authority
KR
South Korea
Prior art keywords
output
data symbol
coefficient
clock
detected
Prior art date
Application number
KR1019950001579A
Other languages
Korean (ko)
Other versions
KR0135789B1 (en
Inventor
김영수
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950001579A priority Critical patent/KR0135789B1/en
Publication of KR960029950A publication Critical patent/KR960029950A/en
Application granted granted Critical
Publication of KR0135789B1 publication Critical patent/KR0135789B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03184Details concerning the metric
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/0335Arrangements for removing intersymbol interference characterised by the type of transmission
    • H04L2025/03356Baseband transmission
    • H04L2025/03369Partial response

Abstract

본 발명은 고밀도 저장기기에 있어서 데이타 검출방법 및 장치에 관한 것으로서, +1과 -1의 이진 심볼 시퀀스를 연속적으로 전송 또는 기록함에 의해 얻어지는 선형적 간섭과 비선형적 특성을 갖는 통신 채널 또는 저장기기 채널의 재생신호에서 원래의 데이타 심볼을 검출하기 위하여 저역통과필터, 샘플링기, 램 뱅크와 검출부로 구성된다. 따라서, 저장기기에서 재생되는 신호에 존재하는 선형적 간섭 뿐 아니라 비선형적 특성을 해소하여 데이타 검출시 발생하는 오류를 줄일 수있다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a data detection method and apparatus for a high density storage device. The present invention relates to a communication channel or a storage channel having linear interference and nonlinear characteristics obtained by continuously transmitting or recording a binary symbol sequence of +1 and -1. It consists of a low pass filter, a sampler, a RAM bank and a detection section to detect the original data symbols in the reproduction signal of. Therefore, it is possible to reduce not only the linear interference present in the signal reproduced in the storage device, but also the non-linear characteristics, thereby reducing the error occurring during data detection.

Description

고밀도 저장기기에 있어서 데이타 검출방법 및 장치Data detection method and apparatus in high density storage devices

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 고밀도 저장기기에 있어서 본 발명에 의한 데이타 검출장치를 나타낸 블럭도, 제2도는 제1도에 있어서 검출부 상세블럭도, 제3도는 제1도에 있어서 램 뱅크의 상세블럭도.1 is a block diagram showing a data detection apparatus according to the present invention in a high density storage device, FIG. 2 is a detailed block diagram of a detector in FIG. 1, and FIG. 3 is a detailed block diagram of a RAM bank in FIG.

Claims (4)

+1과 -1의 이진 심볼 시퀀스를 연속적으로 전송 또는 기록함에 의해 얻어지는 선형적 간섭과 비선형적 특성을 갖는 통신 채널 또는 저장기기 채널의 재생신호에서 원래의 데이타 심볼을 검출하는 데이타 검출방법에 있어서, 상기 이진 심볼 시퀀스에 대한 채널의 비선형적 특성을 룩업테이블 형태로 저장한 후 제1 내지 제3계수로 출력하는 계수출력과정; 입력 샘플신호와 검출된 데이타 심볼을 필터링하는 필터링 과정; 상기 필터링된 입력 샘플신호와 검출된 데이타심볼을 합한 신호에 상기 제1계수를 곱하여 얻은 신호와, 1 샘플클럭 지연된 상기 필터링된 입력 샘플신호와 검출된 데이타 심볼을 합한 신호와 상기 제2계수로 부터 상기 데이타 심볼을 검출하는 결정과정; 및 상기 결정과정에서 검출된 데이타 심볼과 1 클럭 지연된 데이타 심볼과 샘플신호와 상기 제3계수를 합한 신호에서 1 샘플클럭 지연된 상기 필터링된 입력 샘플신호와 검출된 데이타 심볼을 합한 신호를 감산하여 상기 검출된 데이타 심볼의 오차를 생성하는 오차생성과정을 포함하는 것을 특징으로 하는 고밀도 저장기기에 있어서 데이타 검출방법.A data detection method for detecting an original data symbol in a reproduction signal of a communication channel or a storage channel having a linear interference and nonlinear characteristics obtained by continuously transmitting or recording a binary symbol sequence of +1 and -1, A coefficient output process of storing the nonlinear characteristics of the channel with respect to the binary symbol sequence in the form of a lookup table and outputting the first to third coefficients; A filtering process of filtering the input sample signal and the detected data symbol; A signal obtained by multiplying the filtered input sample signal and the detected data symbol by the first coefficient, a signal obtained by adding the filtered input sample signal and the detected data symbol delayed by one sample clock and the second coefficient; Determining the data symbol; And subtracting the sum of the filtered input sample signal and the detected data symbol by one sample clock from the sum of the detected data symbol, the one clock delayed data symbol, the sample signal, and the third coefficient. And an error generation process for generating an error of the data symbols. +1과 -1의 이진 심볼 시퀀스를 연속적으로 전송 또는 기록함에 의해 얻어지는 선형적 간섭과 비선형적 특성을 갖는 통신 채널 또는 저장기기 채널의 재생신호에서 원래의 심볼을 검출하는 데이타 검출방법에 있어서, 상기 이진심볼 시퀀스에 대한 채널의 비선형적 특성을 룩업테이블 형태로 저장한 후 제1 내지 제3계수로 출력하는 계수출력과정; 입력 샘플신호를 필터링하는 필터링과정; 상기 필터링된 입력 샘플신호에 상기 제1계수를 곱하여 얻은 신호와, 1 샘플클럭 지연된 상기 필터링된 입력 샘플신호와 상기 제2계수로 부터 상기 데이타 심볼을 검출하는 결정과정; 및 상기 결정과정에서 검출된 데이타 심볼과 1 클럭 지연된 데이타 심볼과 상기 제3계수를 합한 신호에서 1 샘플클럭 지연된 상기 필터링된 입력 샘플신호를 감산하여 검출된 데이타 심볼의 오차를 생성하는 오차생성과정을 포함하는 것을 특징으로 하는 고밀도 저장기기에 있어서 데이타 검출방법.A data detection method for detecting an original symbol in a reproduction signal of a communication channel or a storage channel having a linear interference and nonlinear characteristics obtained by continuously transmitting or recording a binary symbol sequence of +1 and -1, wherein A coefficient output process of storing the nonlinear characteristics of the channel for the binary symbol sequence in the form of a lookup table and outputting the first to third coefficients; A filtering process of filtering the input sample signal; A determination step of detecting the data symbol from the signal obtained by multiplying the filtered input sample signal by the first coefficient, the filtered input sample signal delayed by one sample clock, and the second coefficient; And an error generation process of generating an error of the detected data symbol by subtracting the filtered input sample signal delayed by one sample clock from the sum of the data symbol detected in the determination process, the one clock delayed data symbol, and the third coefficient. A data detection method in a high density storage device, characterized in that it comprises a. +1과 -1의 이진 심볼 시퀀스를 연속적으로 전송 또는 기록함에 의해 얻어지는 선형적 간섭과 비선형적 특성을 갖는 통신 채널 또는 저장기기 채널의 재생신호에서 원래의 데이타 심볼을 검출하기 위하여 저역통과필터, 샘플링기, 램 뱅크와 검출부를 구비한 데이타 검출장치에 있어서, 상기 검출부는 상기 샘플링기에서 출력되는 샘플신호를 필터링하기 위한 제1FIR 필터; 검출된 데이타 심볼을 필터링하기 위한 제2FIR 필터; 상기 제1FIR 필터의 출력과 상기 제2FIR 필터의 출력을 가산하기 위한 제1덧셈기; 상기 제1덧셈기의 출력에 상기 램 뱅크로 부터 출력되는 입력심볼들에 대한 비선형적 특성을 나타내는 제1계수를 곱하기 위한 곱셈기; 상기 제1덧셈기의 출력을 1 샘플클럭 지연하기 위한 제1지연기; 상기 제1지연기의 출력, 상기 곱셈기의 출력과 상기 램 뱅크로 부터 출력되는 입력 심볼들에 대한 비선형적 특성을 나타내는 제2계수로 부터 상기 데이타 심볼을 검출하기 위한 결정부; 상기 결정부에서 검출된 데이타 심볼을 1 클럭 지연하기위한 제2지연기; 상기 검출된 데이타 심볼, 상기 1 클럭 지연된 검출 데이타 심볼로과 상기 램 뱅크로 부터 출력되는 입력 심볼들에 대한 비선형적 특성을 나타내는 제3계수를 가산하기 위한 제2덧셈기; 및 상기 제2덧셈기의 출력으로 부터 상기 제1지연기의 출력을 감산하여 상기 검출된 데이타 심볼의 오차를 구하기 위한 뺄셈기를 포함하는 것을 특징으로 하는고밀도 저장기기에 있어서 데이타 검출장치.Low-pass filter, sampling to detect the original data symbols in the reproduction signal of the communication channel or storage channel having the linear interference and nonlinear characteristics obtained by continuously transmitting or recording a binary symbol sequence of +1 and -1. A data detection device having a RAM bank and a detection unit, the detection unit comprising: a first FIR filter for filtering a sample signal output from the sampler; A second FIR filter for filtering the detected data symbols; A first adder for adding an output of the first FIR filter and an output of the second FIR filter; A multiplier for multiplying an output of the first adder by a first coefficient representing a nonlinear characteristic of input symbols output from the RAM bank; A first delayer for delaying the output of the first adder by one sample clock; A determination unit for detecting the data symbol from a second coefficient representing a nonlinear characteristic of the output of the first delay, the output of the multiplier and the input symbols output from the RAM bank; A second delay unit for delaying the data symbol detected by the determination unit by one clock; A second adder for adding a third coefficient representing a nonlinear characteristic with respect to the detected data symbol, the one clock delayed detection data symbol and input symbols output from the RAM bank; And a subtractor for subtracting the output of the first delayer from the output of the second adder to obtain an error of the detected data symbol. +1과 -1의 이진 심볼 시퀀스를 연속적으로 전송 또는 기록함에 의해 얻어지는 선형적 간섭과 비선형적 특성을 갖는 통신 채널 또는 저장기기 채널의 재생신호에서 원래의 데이타 심볼을 검출하기 위하여 저역통과필터, 샘플링기, 램 뱅크와 검출부를 구비한 데이타 검출장치에 있어서, 상기 검출부는 상기 샘플링기에서 출력되는 샘플신호를 필터링하기 위한 FIR 필터; 상기 FIR 필터의 출력에 상기 램 뱅크로 부터 출력되는 입력 심볼들에 대한 비선형적 특성을 나타내는 제1계수를 곱하기 위한 곱셈기; 상기 FIR 필터의 출력을 1 샘플클럭 지연하기 위한 제1지연기; 상기 제1지연기의 출력, 상기 곱셈기의 출력과 상기 램 뱅크로 부터 출력되는 입력 심볼들에 대한 비선형적 특성을 나타내는 제2계수로 부터 상기 데이타 심볼을 검출하기 위한 결정부; 상기 결정부에서 검출된 데이타 심볼을 1 클럭 지연하기 위한 제2지연기; 상기 검출된 데이타 심볼, 상기 1 클럭 지연된 검출 데이타 심볼과 상기 램 뱅크로 부터 출력되는 입력 심볼들에 대한 비선형적 특성을 나타내는 제3계수를 가산하기 위한 덧셈기; 및 상기 덧셈기의 출력으로 부터 상기 제1지연기의 출력을 감산하여 상기 검출된 데이타 심볼의 오차를 구하기 위한 뺄셈기를 포함하는 것을 특징으로 하는 고밀도 저장기기에 있어서 데이타 검출장치.Low-pass filter, sampling to detect the original data symbols in the reproduction signal of the communication channel or storage channel having the linear interference and nonlinear characteristics obtained by continuously transmitting or recording a binary symbol sequence of +1 and -1. A data detection device having a RAM bank and a detection unit, the detection unit comprising: an FIR filter for filtering a sample signal output from the sampler; A multiplier for multiplying the output of the FIR filter by a first coefficient representing a nonlinear characteristic for input symbols output from the RAM bank; A first delay unit for delaying the output of the FIR filter by one sample clock; A determination unit for detecting the data symbol from a second coefficient representing a nonlinear characteristic of the output of the first delay, the output of the multiplier and the input symbols output from the RAM bank; A second delay unit for delaying the data symbol detected by the determination unit by one clock; An adder for adding a third coefficient representing a nonlinear characteristic with respect to the detected data symbol, the one clock delayed detection data symbol and input symbols output from the RAM bank; And a subtractor for obtaining an error of the detected data symbol by subtracting the output of the first delayer from the output of the adder. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019950001579A 1995-01-27 1995-01-27 Data detecting method and device KR0135789B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950001579A KR0135789B1 (en) 1995-01-27 1995-01-27 Data detecting method and device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950001579A KR0135789B1 (en) 1995-01-27 1995-01-27 Data detecting method and device

Publications (2)

Publication Number Publication Date
KR960029950A true KR960029950A (en) 1996-08-17
KR0135789B1 KR0135789B1 (en) 1998-06-15

Family

ID=19407415

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950001579A KR0135789B1 (en) 1995-01-27 1995-01-27 Data detecting method and device

Country Status (1)

Country Link
KR (1) KR0135789B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100474821B1 (en) * 1997-08-26 2005-06-28 삼성전자주식회사 Apparatus and method for reproducing signal with nonlinear characteristics
KR100854032B1 (en) * 2007-02-09 2008-08-26 삼성전자주식회사 Memory system and data storaging method thereof

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130050787A (en) * 2011-11-08 2013-05-16 포항공과대학교 산학협력단 Apparatus for allocating logical address of slave device and method for recognizing the same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100474821B1 (en) * 1997-08-26 2005-06-28 삼성전자주식회사 Apparatus and method for reproducing signal with nonlinear characteristics
KR100854032B1 (en) * 2007-02-09 2008-08-26 삼성전자주식회사 Memory system and data storaging method thereof

Also Published As

Publication number Publication date
KR0135789B1 (en) 1998-06-15

Similar Documents

Publication Publication Date Title
US5504633A (en) Apparatus, having a variable equalizer, for reproducing a digital signal from a record carrier
KR980003984A (en) Signal detection method and apparatus of data storage device
KR970071605A (en) Circuits and Methods for Compensating Thermal Efficacy and Baseline Shift
EP0887797B1 (en) Method, equipment and recording device for suppressing pulsed interference in analogue audio and/or video signals
KR960029950A (en) Data detection method and apparatus in high density storage device
JP2002189498A (en) Digital speech processor and computer program recording medium
US5578948A (en) Harmonic tone generator for low level input audio signals and small amplitude input audio signals
JPH07334931A (en) Crosstalk eliminator
JP3955153B2 (en) Signal detection method and apparatus for data processing apparatus
KR940022527A (en) Digital Nonlinear Pre-Emphasis / D-Emphasis
US5946154A (en) Data reproducing device using a high-pass fir filter
US6392973B1 (en) Method and apparatus for recording digital data by forming pits on recording medium
KR100355391B1 (en) Method and apparatus for restoring data pattern adaptive clock
JPH08172359A (en) Processor for sigma delta signal
KR970008071A (en) Color signal processing device to remove leakage
JP2004317622A (en) Sound reproducing device
KR100297827B1 (en) Decoding method in high density storage apparatus and device thereof
KR970029614A (en) Signal detection method and apparatus in data storage device
JPH11298758A (en) A/d converting device
KR970050838A (en) Digital V. C. Egg's Equalizer
JP2824731B2 (en) Signal reproduction method and signal recording / reproduction method
JPH06177771A (en) Data reproducing device
JP2004013940A (en) Information reproducing device
KR0157493B1 (en) Digital main emphasis circuit
KR100247974B1 (en) Apparatus and method of error detecting for symbol timing in magnetic channel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070105

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee