KR960028625A - 전전자 교환기 내 신호처리어셈블리(stca) 1개 보드 당 4채널 처리장치 및 그 방법 - Google Patents
전전자 교환기 내 신호처리어셈블리(stca) 1개 보드 당 4채널 처리장치 및 그 방법 Download PDFInfo
- Publication number
- KR960028625A KR960028625A KR1019940040438A KR19940040438A KR960028625A KR 960028625 A KR960028625 A KR 960028625A KR 1019940040438 A KR1019940040438 A KR 1019940040438A KR 19940040438 A KR19940040438 A KR 19940040438A KR 960028625 A KR960028625 A KR 960028625A
- Authority
- KR
- South Korea
- Prior art keywords
- stca
- level
- board
- input
- processing unit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q3/00—Selecting arrangements
- H04Q3/64—Distributing or queueing
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Exchange Systems With Centralized Control (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
본 발명은 현재 1개 보드 당 1개 채널을 처리하도록 되어 있는 전전자 교환기 내의 STCA 보드를 1개 보드 당 4개의 채널을 처리토록 하여, STCA 보드의 효율을 4배 증가시키는 전전자 교환기 내 신호처리어셈블리(STCA) 1개 보드 당 4채널 처리장치 및 그 방법에 관한 것으로, 기존에는 STCA보드 당 1개의 채널을 처리하도록 하므로 인해, 32개의 보드를 이용해야 하는 비경제적인 문제점이 있었는 바, 본 발명은 종래의 이런 문제점을 해결하기 위해 다중 프로토콜 처리장치인 MC68302를 사용하여 3개의 입/출력 직렬 단자를 확보한 후, 상기 3개의 입/출력 직렬 단자 중 2개의 단자는 타국의 신호선 2개 채널을 처리하는데 사용하고, 나머지 하나의 채널은 자국 상위로 보고하기 위한 입/출력 단자로 사용하는 방식을 적용시켜 STCA 보드 하나 당 4개의 채널을 처리할 수 있도록 하므로써, STCA의 효율을 4배로 향상키고, 반대로 상위 보고 체계는 반으로 줄여 2배의 효율적으로 STG 버스를 구현하는 효과가 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 STCA 내부 상세 블럭도. 제2도는 STCA 내의 STG 버스 데이타를 전송하는 과정을 설명하는 타이밍도이다
Claims (4)
- 전전자 교환기 내에서 사용하는 신호처리어셈블리(STCA) 장치에 있어서, 제1타임 스위치를 통해 입력되는 신호에서 레벨 2에 대한 처리를 하는 제1레벨 2처리부(10)와; 제2타임 스위치를 통해 입력되는 신호에서 레벨 2에 대한 처리를 하는 제2레벨 2처리부(10')와; 상기 각 레벨 2처리부(10, 10')를 포함하여 구성된 STCA 보드 각각의 부분을 모니터링 하는 등의 테스트를 용이하도록 하기 위해 설치한 시험용 입/출력단자(11)와; 상기 제1레벨 2처리부(10)와 제2레벨 2처리부(10')가 동작할 시, 이들의 상태를 저장하고, 이어 이상태를 유지보수를 담당하는 SMPA에 보고하며, 그에 대한 명령을 받는 양방향 기억장치(DP-RAM)(12) 및; 각 부에 기본적인 클럭을 제공하며, 최초 전원이 입력될때 동작하는 클럭 공급/리셋 구동부(13)를 포함하여 구성하는 것을 특징으로 하는 전전자 교환기 내 신호처리어셈블리(STCA) 1개 보드 당 4채널 처리장치.
- 제1항에 있어서, 상기 제1레벨 2처리부(10)는 중앙처리장치(CPU)와, 직접기억장소접근제어(Direct Memory Access Controler : DMAC)와, 직렬 입/출력단자 3개와, 타이머 및 예외 처리부를 포함하여 이루어져, 시스템 각부를 제어하는 다중 프로토콜 처리장치(10-1)와; 상기 다중 프로토콜처리장치(10-1)의 내부에 있는 입/출력 직렬단자와 제1타임 스위치를 연결하는 타임 스위치 정합부(10-2)와; 상기 타임 스위치 정합부(10-2)를 통해 입력되는 데이타의 속도를 시스템 내부에서 사용하는 속도로 변경시키는 속도 정합부(10-3)와; 각종 예외처리 신호(인터럽트 신호)를 입력받아 이에 대한 처리를 하여, 다중 프로토콜 처리장치(10-1)로 전송하는 인터럽트 처리부(10-4)와; 제어 프로그램을 저장하는 EP-롬(10-5)과; 기본적인 기억장소인 S-램(10-6)과; 상기 EP롬(10-5) 및 S-램(10-6)들과 다중 프로토콜 처리장치(10-1)를 연결하는 어드레스 버스 및 데이타 버스를 적절히 정합하기 위한 어드레스 정합부(10-7) 및; 상기 다중 프로토콜 처리장치(10-1)에서 데이타를 상위로 보고할 시, 상호간의 버스 정합을 담당하는 신호전송그룹(STG) 버스 정합부(10-8)로 이루어지고, 상기 제2레벨 2처리부(10')는 상기 제1레벨 2처리부(10)와 동일한 구성으로 이루어지는 것을 특징으로 하는 전전자 교환기 내 신호처리어셈블리(STCA) 1개 보드 당 4채널 처리장치.
- 전전자 교환기 내에서 사용하는 신호처리어셈블리(STCA) 보드를 구성하는 방법에 있어서, STCA 보드 내부에 각각의 타임 스위치로 부터 입력되는 데이타를 받아들여 처리하는 각 레벨 2처리부(10, 10')를 구성하고, 상기 레벨 2처리부 내부에는 입/출력 직렬 단자가 3개인 다중 프로토콜 처리장치를 사용하여, 상기 3개의 입/출력 직렬 단자중 2개의 단자는 타국의 신호선 2개 채널을 처리하는데 이용하고, 나머지 하나의 채널은 자국 상위로 보고하기 위한 입/출력 단자로 이용하므로써, 결과적으로는 하나의 STCA 보드로 4개의 채널을 처리하도록 하는 것을 특징으로 하는 전전자 교환기 내 신호처리어셈블리(STCA) 1개 보드 당 4채널 처리방법.
- 제3항에 있어서, 상기 각 레벨 2처리부는 입력된 2개의 채널을 처리하고, 이에 대한 상위 보고는 하나의 입/출력 단자를 이용하여 보고하므로써, 4채널에 대한 4개의 상위 보고체계를, 4채널에 대한 2개의 상위 보고체계로 줄이는 것을 특징으로 하는 전전자 교환기 내 신호처리어셈블리(STCA) 1개 보드 당 4채널 처리방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940040438A KR100311856B1 (ko) | 1994-12-31 | 1994-12-31 | 전전자교환기내신호처리어셈블리(stca)1개보드당4채널처리장치및그방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940040438A KR100311856B1 (ko) | 1994-12-31 | 1994-12-31 | 전전자교환기내신호처리어셈블리(stca)1개보드당4채널처리장치및그방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960028625A true KR960028625A (ko) | 1996-07-22 |
KR100311856B1 KR100311856B1 (ko) | 2001-12-15 |
Family
ID=37531104
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940040438A KR100311856B1 (ko) | 1994-12-31 | 1994-12-31 | 전전자교환기내신호처리어셈블리(stca)1개보드당4채널처리장치및그방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100311856B1 (ko) |
-
1994
- 1994-12-31 KR KR1019940040438A patent/KR100311856B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100311856B1 (ko) | 2001-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1123282A (en) | Improvements in or relating to communication systems | |
CA2421047A1 (en) | Method and apparatus for optimized parallel testing and access of electronic circuits | |
TW359031B (en) | Semiconductor, semiconductor checking method and semiconductor checking device | |
EP0179497B1 (en) | Electrical circuit arrangement and electrical circuit unit including an address generator for use in such an arrangement | |
KR960028625A (ko) | 전전자 교환기 내 신호처리어셈블리(stca) 1개 보드 당 4채널 처리장치 및 그 방법 | |
KR910008578A (ko) | 인터럽트 통지방식 | |
US7119708B2 (en) | Apparatus and method for providing visual and hardware addressing information | |
JPS5720830A (en) | Automatic switching device | |
JPS6045864A (ja) | 中央処理制御ではないシステムにおけるマイクロコンピユ−タ間の情報の転送方法 | |
US6339805B1 (en) | Connecting process and bus interface for connecting a subassembly of a programmable controller to a bus | |
ATE24636T1 (de) | Elektrisches schaltgeraet zur ueberwachung und steuerung von schaltverbindungen. | |
KR19990012478A (ko) | 전전자 교환기에서의 데이터 처리용 통합 단말 장치 및 방법 | |
JPS56136059A (en) | Data transmission system | |
JPS6459558A (en) | Data processing system | |
JPH0241260B2 (ko) | ||
KR890016468A (ko) | 반도체 집적회로장치 | |
KR920005008B1 (ko) | 신호단말 제어장치의 송신중재회로 | |
JPS5595490A (en) | System switching system for exchange | |
JPS5775345A (en) | Controller of communication circuit | |
JPH02288442A (ja) | 複数プロトコル制御装置 | |
KR970058104A (ko) | 전전자 교환기 내 1개 보드당 4개 채널을 처리하는 4개채널신호단자어셈블리(stfa)의 장치 및 방법 | |
JPS6462046A (en) | Multiple transmission equipment | |
JPS6374239A (ja) | デ−タ伝送装置 | |
JPS56102147A (en) | Data switching system | |
DE3779670D1 (de) | Operationssteuerungssystem fuer ein oder mehrere geraete. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060922 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |