KR960028518A - 피오엔(pon)에서의 버스트 데이타 전송장치 - Google Patents

피오엔(pon)에서의 버스트 데이타 전송장치 Download PDF

Info

Publication number
KR960028518A
KR960028518A KR1019940034269A KR19940034269A KR960028518A KR 960028518 A KR960028518 A KR 960028518A KR 1019940034269 A KR1019940034269 A KR 1019940034269A KR 19940034269 A KR19940034269 A KR 19940034269A KR 960028518 A KR960028518 A KR 960028518A
Authority
KR
South Korea
Prior art keywords
signal
flip
flop
data
receiving
Prior art date
Application number
KR1019940034269A
Other languages
English (en)
Other versions
KR0150258B1 (ko
Inventor
김효중
이석훈
강성수
Original Assignee
양승택
재단법인 한국전자통신연구소
조백제
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소, 조백제, 한국전기통신공사 filed Critical 양승택
Priority to KR1019940034269A priority Critical patent/KR0150258B1/ko
Publication of KR960028518A publication Critical patent/KR960028518A/ko
Application granted granted Critical
Publication of KR0150258B1 publication Critical patent/KR0150258B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/22Adaptations for optical transmission
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/65Arrangements characterised by transmission systems for broadcast
    • H04H20/76Wired systems
    • H04H20/77Wired systems using carrier waves
    • H04H20/78CATV [Community Antenna Television] systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/102Circuits therefor, e.g. noise reducers, equalisers, amplifiers
    • H04N7/104Switchers or splitters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems
    • H04N7/167Systems rendering the television signal unintelligible and subsequently intelligible
    • H04N7/1675Providing digital key or authorisation information for generation or regeneration of the scrambling sequence

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Security & Cryptography (AREA)
  • Optical Communication System (AREA)
  • Small-Scale Networks (AREA)

Abstract

본 발명은 광 CATV(Cable Television) 시스템에서 선로종단과 망종단인 가입자 사이의 데이터를 전송하기 위한 망의 구조로 PON(Passive Optical Network)을 도입할 때 가입자로부터 발생하는 버스트 프레임의 형태를 항상 일정하게 하고 광수신기의 안정화시간을 확보하여 전송시의 신뢰도를 높이도록 한 PON에서의 버스트 데이타 전송장치에 관한 것으로, 폴링신호에 따라 가입자로부터 발생되어 버스트(Burst) 형태로 입력되는 데이타를 무효데이타와 함께 암호화하여 스크램블된 신호로 출력하는 데이타 송신부와, 상기 스크램블된 복호화하여 폴링신호 및 데이타별로 분리해내는 데이타 수신부를 구비하는 것을 특징으로 하여 데이타 수신단에서 수신신호에 대한 안정화 시간을 확보하도록 하고, 송신단에서의 무효 데이타와 프레임워드를 제외한 가입자 신호를 암호화함으로써 송신단으로부터 발생하는 데이타가 없더라도 항상 일정한 형태의 데이타 프레임이 발생하도록 하여 수신단에서의 전압 레벨 상승으로 인한 재생 데이타의 에러를 방지할 수 있으며 이의 결과로 전송 신뢰도를 높일 수 있는 효과가 있다.

Description

피오엔(PON)에서의 버스트 데이타 전송장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 버스트 데이타 전송장치의 구성 블럭도, 제3도는 본 발명의 버스트 데이타 전송장치에 따른 다이밍도, 제4도는 제3도의 스크램블러/디스크램블러의 회로 구성도

Claims (13)

  1. 폴링신호에 따라 가입자로부터 발생되어 버스트(Burst) 형태로 입력되는 데이타를 무효데이타와 함게 압호화하여 스크램블된 신호로 출력하는 데이타 송신부와, 상기 스크램블된 신호를 복호화하여 폴링신호 및 데이타별로 분리해내는 데이타 수신부를 구비하는 것을 특징으로 하는 PON(Passive Optical Network)에서의 버스트 데이타 전송장치.
  2. 제1항에 있어서, 상기 데이타 송신부는 폴링신호와 함께 가입자로부터 발생되는 데이타를 수신하면 무효데이타 인에이블 신호, 스크램블 안된 신호 및 스크램블 인에이블 신호를 출력하는 상향 TDM-폴링(polling)부(12)와, 상기 무효데이타 인에이블 신호를 받아 무효데이타를 생성하는 무효데이타 생성부(11)와, 상기 무효데이타 생성부(11)에서 출력되는 무효데이타와 상기 상향 TDM-폴링부(12)로부터 출력되는 스크램블 안된 신호를 논리합하는 논리합 게이트(14)와, 상기 상향 TDM-폴링부(12)로부터 출력되는 스크램블 인에이블 신호를 받아 상기 논리합 게이트(14)의 출력신호를 암호화하여 광송신기(20)에 출력하는 스크램블러(18)를 구비하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  3. 제2항에 있어서, 상기 스크램블러(18)는, 스크램블할 신호를 입력받는 제1D플립플롭(41)과, 제어신호를 입력받는 제2D플립플롭(42)과, 상기 제2D플립플롭(42)의 출력신호를 입력받는 제3D플립플롭(44)과, 상기 제2D플립플롭(42) 및 제3D플립플롭(44)의 출력신호를 입력받아 상기 제2D플립플롭(42)으로 제어신호를 출력하는 X-NOR 게이트(43)과, 상기 제1D플립플롭(41) 및 제3D플립플롭(44)의 출력신호를 입력받는 X-OR 게이트(45)와, 상기 X-OR 게이트(45)의 출력신호를 입력받아 스크램블된 신호를 출력하는 제4D플립플롭(46)을 구비하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  4. 제3항에 있어서, 상기 제1D플립플롭(41)은, 시스템 리셋신호를 클리어 신호로 받아 시스템 클럭에 따라 동작하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  5. 제3항에 있어서, 상기 제2D플립플롭(42)은, 상기 상향 TDM-폴링부(12)로부터 스크램블 인애이블 신호를 클리어 신호로 받아 시스템 클럭에 따라 동작하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  6. 제3항에 있어서, 상기 제3D플립플롭(44)은, 상기 상향 TDM-폴링부(12)로부터 스크램블 인애이블 신호를 클리어 신호로 받아 시스템 클럭에 따라 동작하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  7. 제3항에 있어서, 상기 제4D플립플롭(46)은, 시스템 리셋신호를 클리어 신호로 받아 시스템 클럭에 따라 동작하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  8. 제1항에 있어서, 상기 데이타 수신부는, 광수신기(13)를 통해 스크램블된 신호를 입력받으면 프레임워드를 찾아 디스크램블 인에이블 신호를 출력한 후 수신되는 디스크램블된 신호를 폴링신호 및 데이타별로 분리하는 하향 TDM-폴링부(19)와 상기 하향 TDM-폴링부(19)로부터 디스크램블 인에이블 신호를 수신하면 상기 스크램블된 신호를 디스크램블된 신호로 변환하여 상기 하향 TDM-폴링부(19)로 출력하는 디스크램블러(17)를 구비하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  9. 제8항에 있어서, 상기 디스크램블러(17)는, 스크램블된 신호를 입력받는 제1D플립플롭(41)과, 제어신호를 입력받는 제2D플립플롭(42)과, 상기 제2D플립플롭(42)의 출력신호를 입력받는 제3D플립플롭(44)과, 상기 제2D플립플롭(42) 및 제3D플립플롭(44)의 출력신호를 입력받아 상기 제2D플립플롭(42)으로 제어신호를 출력하는 X-NOR 게이트(43)과, 상기 제1D플립플롭(41) 및 제3D플립플롭(44)의 출력신호를 입력받는 X-OR 게이트(45)와, 상기 X-OR 게이트(45)의 출력신호를 입력받아 디스크램블된 신호를 출력하는 제4D플립플롭(46)을 구비하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  10. 제3항에 있어서, 상기 제1D플립플롭(41)은, 시스템 리셋신호를 클리어 신호로 받아 시스템 클럭에 따라 동작하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  11. 제3항에 있어서, 상기 제2D플립플롭(42)은, 상기 하향 TDM-폴링부(19)로부터 디스크램블 인애이블 신호를 클리어 신호로 받아 시스템 클럭에 따라 동작하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  12. 제3항에 있어서, 상기 제3D플립플롭(44)은, 상기 하향 TDM-폴링부(19)로부터 디스크램블 인애이블 신호를 클리어 신호로 받아 시스템 클럭에 따라 동작하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
  13. 제3항에 있어서, 상기 제4D플립플롭(46)은, 시스템 리셋신호를 클리어 신호로 받아 시스템 클럭에 따라 동작하는 것을 특징으로 하는 PON에서의 버스트 데이타 전송장치.
KR1019940034269A 1994-12-14 1994-12-14 수동광통신망의 버스트 데이타 전송장치 KR0150258B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940034269A KR0150258B1 (ko) 1994-12-14 1994-12-14 수동광통신망의 버스트 데이타 전송장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940034269A KR0150258B1 (ko) 1994-12-14 1994-12-14 수동광통신망의 버스트 데이타 전송장치

Publications (2)

Publication Number Publication Date
KR960028518A true KR960028518A (ko) 1996-07-22
KR0150258B1 KR0150258B1 (ko) 1998-10-15

Family

ID=19401555

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940034269A KR0150258B1 (ko) 1994-12-14 1994-12-14 수동광통신망의 버스트 데이타 전송장치

Country Status (1)

Country Link
KR (1) KR0150258B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100594153B1 (ko) * 2002-08-07 2006-06-28 삼성전자주식회사 점대다 토폴로지의 네트워크에서 논리링크의 형성과 그보안 통신 방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2742616B1 (fr) * 1995-12-18 1998-01-09 Cit Alcatel Dispositif de chiffrement et dispositif de dechiffrement d'informations transportees par des cellules a mode de transfert asynchrone
KR100944864B1 (ko) * 2007-02-22 2010-03-04 주식회사 옵티블루 버스트모드 패킷수신을 위한 파장분할 다중화를 이용한수동형 광가입자망

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100594153B1 (ko) * 2002-08-07 2006-06-28 삼성전자주식회사 점대다 토폴로지의 네트워크에서 논리링크의 형성과 그보안 통신 방법

Also Published As

Publication number Publication date
KR0150258B1 (ko) 1998-10-15

Similar Documents

Publication Publication Date Title
KR100593577B1 (ko) 광대역 데이터 메시지들의 안전 송신
US5835602A (en) Self-synchronous packet scrambler
EP0128771B1 (en) Timing generator for sync suppressed television signals
US20070008991A1 (en) Data transfer protocol for 6.25 GBPs Serializer/Deserializer (SERDES)
EP0128604B1 (en) Scrambled television signals
JPH07239837A (ja) 秘密保護マイクロプロセッサのためのクロック周波数変調
KR930701079A (ko) 합성 비디오 신호 스크램블링 및 언스크램블링 방법과 그 장치
JP2905966B2 (ja) 直列デジタル・ビデオ用スクランブル装置及びデスクランブル装置
EP1080580B1 (en) System for determining successful reception of a message
NO923933D0 (no) Fremgangsmaate for aa synkronisere den pseudo-tilfeldige binaersekvens i en descrambler
US5239581A (en) Secret communication apparatus
US5231667A (en) Scrambling/descrambling circuit
KR100284482B1 (ko) 데이터 암호화 방법
KR960028518A (ko) 피오엔(pon)에서의 버스트 데이타 전송장치
US4636854A (en) Transmission system
JP3172243B2 (ja) 受信装置
KR19980071098A (ko) 암호화장치, 복호화장치 및 암호화/복호화장치
Angebaud et al. Conditional access mechanisms for all-digital broadcast signals
KR970068618A (ko) 디지탈 dbs의 제한수신 시스템에서 수신장치
KR960014686B1 (ko) 디스크램블링을 위한 인밴드 데이타 전송장치
US4651205A (en) Television transmission system
KR0120709Y1 (ko) 클램핑레벨변화를 이용한 디스크램블링 장치
KR0158587B1 (ko) 오류정정기능을 구비한 스크램블 장치
JP2723830B2 (ja) 擬似キャリア制御機能付データ回線終端装置
KR940009495B1 (ko) 유선 tv의 암호화 해독 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100607

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee