KR960016895B1 - Play speed control circuit of vcr - Google Patents
Play speed control circuit of vcr Download PDFInfo
- Publication number
- KR960016895B1 KR960016895B1 KR1019930004230A KR930004230A KR960016895B1 KR 960016895 B1 KR960016895 B1 KR 960016895B1 KR 1019930004230 A KR1019930004230 A KR 1019930004230A KR 930004230 A KR930004230 A KR 930004230A KR 960016895 B1 KR960016895 B1 KR 960016895B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- output
- recording
- speed
- data
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B15/00—Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
- G11B15/18—Driving; Starting; Stopping; Arrangements for control or regulation thereof
- G11B15/46—Controlling, regulating, or indicating speed
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
Description
제 1 도는 본 발명 브이씨알의 기록, 재생속도 가변회로의 블럭도.1 is a block diagram of a variable recording and reproducing speed variable circuit of the present invention.
제 2 도는 본 발명에 따른 기록, 재생시 신호 흐름도.2 is a signal flow diagram during recording and playback according to the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 인터페이스2 : 데이타속도 판별부1: Interface 2: Data Rate Determination Unit
3 : 에러 정정부4 : 포멧 변환부3: error correction unit 4: format conversion unit
5 : 신호증폭기6 : 피엘엘(PLL)5: signal amplifier 6: PLL (PLL)
7 : 제어부8 : 서보계7: control unit 8: servo system
9 : 캡스턴10 : 드럼9: capstan 10: drum
HD1: 헤드SW1, SW2: 스위치HD 1 : Head SW 1 , SW 2 : Switch
본 발명은 브이씨알의 영상데이타 기록재생에 관한 것으로 특히, 디지탈 브이씨알에서 입력 데이타 또는 재생 데이타의 속도에 따라 드럼의 회전속도 및 테이프의 이송속도를 가변시켜 데이타의 속도에 관계없이 기록, 재생을 수행하는 브이씨알의 기록, 재생 속도 가변회로에 관한 것이다.The present invention relates to recording and reproducing video data of a VC. In particular, recording and reproducing is possible regardless of the data speed by varying the rotational speed of the drum and the conveying speed of the tape according to the speed of the input data or the reproduction data in the digital VR. A variable recording and reproducing speed variable circuit is performed.
종래에는 기록 또는 재생하는 데이타의 처리속도가 디지탈 또는 아날로그 방식에 따라 고정되어 있다.Conventionally, the processing speed of data to be recorded or reproduced is fixed by a digital or analog method.
따라서, 종래에는 다양한 전송속도를 판별하여 서보계를 제어하는 회로가 구현되어 있지 않아 데이타의 전송속도가 다양할 경우 기록 또는 재생동작을 수행하지 못하는 불편함이 있었다.Therefore, in the related art, a circuit for controlling a servo system by determining various transmission speeds is not implemented. Therefore, when data transmission speeds are varied, recording or reproducing operations may be inconvenient.
본 발명은 이러한 종래의 문제점을 해소시키기 위하여 기록 모드시 입력 데이타의 전송속도를 판별함에 따라 드럼의 회전속도 및 테이프 이송속도를 가변시켜 영상데이타를 기록하고 재생모드시 재생 데이타의 기록속도를 판별함에 따라 드럼의 회전속도 및 테이프의 이송속도를 가변시켜 영상 데이타를 재현함으로써 데이타의 전송 또는 기록속도에 관계없이 다양한 속도의 데이타를 기록, 재생하는 브이씨알의 기록, 재생 속도 가변회로를 창안한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.In order to solve this problem, the present invention is to record the image data by varying the rotational speed of the drum and the tape feed speed in the recording mode and to determine the recording speed of the playback data in the playback mode. By reproducing the image data by varying the rotational speed of the drum and the conveying speed of the tape, the VRA recording and reproducing speed variable circuit is created, which records and reproduces data of various speeds regardless of data transmission or recording speed. This will be described in detail with reference to the accompanying drawings.
제 1 도는 본 발명 브이씨알의 기록, 재생 속도 가변회로의 블럭도로서 이에 도시한 바와 같이, 기록시 디지탈 입력신호(VDi)를 특정의 고화질 티브이 신호(HDi)로 변환시키고 재생시 스위치(SW2)를 통해 입력된 고화질 티브이신호(HDo)를 디지탈 입력신호(VD0)로 변환하는 인터페이스(1)와, 이 인터페이스(1)의 출력클럭(CLK)을 입력받아 전송데이타의 속도를 판별하는 속도 판별부(2), 기록시 스위치(SW1)를 통해 입력된 상기 인터페이스(1)의 출력(HDi) 또는 재생시 원래의 복원신호(V5)를 입력받아 위상 및 크기의 일그러짐을 보상하는 에러정정부(3)와, 기록시 상기 에러정정부(3)의 출력(V1)을 특정 형태의 기록포멧으로 재배열하고 재생시 주파수와 위상이 동기된 신호(V4)를 원래 형태의 신호(V4)로 복원하여 상기 에러 정정부(1)에 출력하는 포멧 변환부(4)와, 기록시 상기 포멧변환부(4)의 출력(V2)을 일정레벨 증폭하여 헤드(HD1)에 출력하고 재생시 상기 헤드(HD1)의 검출신호를 소정레벨 증폭하는 신호증폭기(5)와, 재생시 상기 신호증폭기(5)의 출력(V3)을 입력받아 주파수와 위상을 동기시키고 이 동기된 신호(V4)를 상기 포멧 변환부(4)에 출력하는 피엘엘(PLL)(6)과, 이 페엘엘(PLL)(6)의 출력(V6) 또는 상기 데이타 속도 판별부(2)의 출력(V7)을 검출함에 따라 상기 피엘엘(6), 포멧변환부(4) 및 에러정정부(3)에 해당 클럭(CLK)을 출력하고 구동신호(V8)를 서보계(8)에 출력하여 드럼(10) 및 캡스턴(9)의 회전을 제어하는 제어부(7)로 구성한 것으로, 상기 스위치(SW1)(SW2)는 기록, 재생 루프(Loop)에 따라 사용자에 의해 절환되어진다.FIG. 1 is a block diagram of a variable recording and reproducing speed variable circuit of the present invention. As shown therein, the digital input signal VDi is converted into a specific high definition TV signal HDi during recording, and the switch SW 2 is reproduced. The interface 1 converts the high-definition TV signal HDo inputted through the digital signal into the digital input signal VD 0 , and the output clock CLK of the interface 1 determines the speed of transmission data. Error for compensating for distortion in phase and magnitude by receiving the output HDi of the interface 1 input through the switch SW 1 during recording or the original reconstruction signal V 5 during reproduction. Correction section 3 and rearranges the output V 1 of the error correction section 3 to a recording format of a specific type during recording, and outputs a signal V 4 whose frequency and phase are synchronized with each other during reproduction. (V 4) to restore to the format converting unit 4 to output to the error correction unit (1) , Recorded at the format converting unit 4, the output (V 2) to a predetermined level amplified by the head (HD 1) output and the head signal amplifier 5 to prescribed level amplifying a detection signal (HD 1) during reproduction of the And PEL (PLL) for receiving the output V 3 of the signal amplifier 5 to synchronize the frequency and phase and outputting the synchronized signal V 4 to the format converter 4 during reproduction. 6) and the PEL 6 and the format converter 4 in response to detecting the output V 6 of the PEL 6 or the output V 7 of the data rate discriminating unit 2. Control unit 7 for controlling the rotation of the drum 10 and the capstan 9 by outputting the clock CLK to the error correction unit 3 and outputting the driving signal V 8 to the servo system 8. The switch SW 1 (SW 2 ) is switched by the user according to the recording and reproducing loop.
이와 같이 구성한 본 발명 브이씨알의 기록재생 속도가변 회로의 작용 및 효과를 제 2 도 기록, 재생시 신호흐름도를 참조하여 상세히 설명하면 다음과 같다.The operation and effects of the recording and reproducing speed variable circuit of the present invention VLC configured as described above will be described in detail with reference to the signal flow diagram during the second recording and reproducing.
스위치(SW1)(SW2)의 접점(a1,c1)(a2,c2)을 접속시켜 티브이의 출력(HDi)를 기록하거나 브이씨알의 재생출력(HD0)을 티브이에 재현하고 있을 때 멀티 레이터(Multi-rate)에 따른 디지탈 입력신호(VDi)를 기록하기 위해 사용자가 상기 스위치(SW1)의 접점(a1, b1)을 접속시키면 상기 디지탈 입력신호(VDi)가 입력된 인터페이스(1)는 특정형태의 기록포켓인 고화질 티브이 신호(HDi)로 변환시켜 상기 스위치(SW1)를 통해 에러정정부(3)에 출력시키면서 상기 인터페이스(1)의 출력클럭(CLK)을 검출한 데이타 속도 판별부(2)가 데이타 전송속도 판별에 따른 신호(V7)를 제어부(7)에 출력한다.Connect the contacts (a 1 , c 1 ) (a 2 , c 2 ) of the switch (SW 1 ) (SW 2 ) to record the output of the TV (HDi) or to reproduce the playback output (HD 0 ) of the TV on the TV. When the user connects the contacts a 1 and b 1 of the switch SW 1 to record the digital input signal VDi according to the multi-rate while the digital input signal VDi is generated. The input interface 1 converts the high-definition TV signal HDi, which is a recording pocket of a specific type, and outputs it to the error correction unit 3 through the switch SW 1 while outputting the clock CLK of the interface 1. The data rate judging section 2, which detects this, outputs a signal V 7 corresponding to the data transfer rate judging to the control section 7. FIG.
이때, 데이타 속도 판별부(2)의 출력(V7)을 입력받은 제어부(7)는 디지탈 데이타 입력모드를 판별함과 동시에 데이타 전송속도와 브이씨알의 동작속도를 맞추기 위해 에러정정부(3) 및 포멧변환부(4)에 데이타 전송속도에 따른 클럭(CLK)을 출력하고 서보계(8)에 구동신호(V)를 출력하여 드럼(10)의 회전속도 및 테이프의 이송속도 조절을 위해 캡스턴(9)의 회전속도를 조절하게 된다.At this time, the control unit 7 which has received the output V 7 of the data rate determining unit 2 determines the digital data input mode and at the same time adjusts the data transfer rate and the operating speed of the V-CAL. And outputting a clock CLK according to the data transmission speed to the format conversion unit 4 and outputting a drive signal V to the servo system 8 to adjust the rotation speed of the drum 10 and the feed speed of the tape. The rotation speed of (9) is adjusted.
이에 따라, 인터페이스(1)의 출력(HDi)을 스위치(SW1)를 통해 입력받은 에러정정부(3)가 위상 및 크기의 일그러짐을 보상한 신호(V1)를 출력하면 포멧변환부(4)는 상기 신호(V1)를 특정 형태의 기록포멧으로 재 배열하고 이 포멧형태가 변환된 신호(V2)가 신호증폭기(5)에서 소정레벨 증폭됨에 따라 헤드(HD1)에 의해 테이프에 기록되어 진다.Accordingly, when the error correction unit 3, which receives the output HDi of the interface 1 through the switch SW 1 , outputs a signal V 1 that compensates for the distortion of phase and magnitude, the format converter 4. ) Is arranged on the tape by the head HD 1 as the signal V 1 is rearranged into a specific type of recording format and the signal V 2 converted from the format is amplified by a predetermined level in the signal amplifier 5. Are recorded.
그리고, 전송데이타를 기록하는 동작을 반복함에 있어 기록동작을 계속할지 판별하는 제어부(7)는 기록동작 중지 명령이 있으며 디지탈 데이타 기록동작을 종료하게 된다.Then, in repeating the operation of recording the transfer data, the control unit 7 for determining whether to continue the recording operation has a write operation stop command and ends the digital data recording operation.
한편, 멀티-레이트(Multi-rate)의 전송 데이타를 기록완료된 후 재생하기 위해 사용자가 디지탈 데이타 재생모드를 선택하면 드럼(10)이 정속으로 회전함과 아울러 테이프가 캡스턴(9)에 의해 정속으로 이송되고 이 이송되는 테이프의 기록속도를 헤드(HD1)가 검출함에 따라 신호증폭기(5)는 일정레벨로 증폭된 신호(V3)를 피엘엘(PLL)(6)에 출력하게 된다.On the other hand, when the user selects the digital data reproducing mode to reproduce the multi-rate transmission data after recording is completed, the drum 10 rotates at constant speed and the tape is fixed at constant speed by the capstan 9. As the head HD 1 detects the recording speed of the transferred tape, the signal amplifier 5 outputs the signal V 3 amplified to a predetermined level to the PLL 6.
이때, 신호증폭기(6)의 출력(V3)을 입력받은 피엘엘(6)에서 위상 비교에 따라 위상비교신호(V6)를 출력하면 이 위상비교신호(V6)를 검출한 제어부(7)는 테이프에 기록된 신호의 기록속도를 판별하여 서보계(8), 피엘엘(6), 포멧변환부(4) 및 에러정정부(3)의 동작속도를 결정하게 된다.At this time, when the phase comparison signal V 6 is output by the PEL 6 receiving the output V 3 of the signal amplifier 6 according to the phase comparison, the controller 7 which detects the phase comparison signal V 6 is detected. ) Determines the recording speed of the signal recorded on the tape to determine the operating speeds of the servo system 8, PEL 6, the format conversion unit 4, and the error correction unit 3.
이에 따라, 제어부(7)는 서보계(8)의 구동신호(V8)를 출력하여 드럼(10) 및 캡스턴(9)의 회전을 제어함으로써 상기 드럼(10)의 회전속도 및 테이프의 이송속도를 데이타의 기록속도에 맞게 조절하고 피엘엘(6), 포멧변환부(4) 및 에러정정부(3)에 기록속도에 따른 클럭(CLK)을 출력하게 된다.Accordingly, the control unit 7 outputs the drive signal V 8 of the servo system 8 to control the rotation of the drum 10 and the capstan 9 to control the rotational speed of the drum 10 and the conveying speed of the tape. Is adjusted according to the data writing speed, and the clock CLK corresponding to the writing speed is output to the PEL 6, the format conversion unit 4, and the error correction unit 3.
따라서, 헤드(HD1)의 검출신호를 일정레벨 증폭한 신호증폭기(5)의 출력(V3)을 입력받은 피엘엘(6)이 제어부(7)의 클럭(CLK)에 따라 주파수와 위상을 동기시키고 이 동기된 신호(V4)를 포멧 변환부(4)가 원래 형태의 신호(V5)로 복원하여 출력하면 에러정정부(3)는 상기 신호(V5)의 위상 및 크기의 일그러짐을 보상함에 따라 고화질 티브이 신호(HD0)를 출력하게 된다.Accordingly, the PLL 6, which has received the output V 3 of the signal amplifier 5 amplifying the detection signal of the head HD 1 by a predetermined level, adjusts the frequency and phase according to the clock CLK of the controller 7. When the synchronized signal V 4 is synchronized and the format converter 4 restores and outputs the original signal V 5 , the error correction unit 3 distorts the phase and magnitude of the signal V 5 . As a result, the high-definition TV signal HD 0 is output.
이때, 사용자가 스위치(SW2)의 접점을 선택함에 따라 에러정정부(3)의 출력(HD0)은 티브이 화면에 재생되거나 인터페이스(1)를 통해 디지탈 입력신호(VD0)로 변환되어 외부 디지탈 장비에 표시되어진다.At this time, as the user selects the contact point of the switch SW 2 , the output HD 0 of the error correction unit 3 is reproduced on the TV screen or converted into a digital input signal VD 0 through the interface 1 to externally. Displayed on digital equipment.
그리고, 기록된 전송데이타를 재생하는 동작을 할때 재생동작을 계속 수행할지 판별하는 제어부(7)는 재생동작 중지 명령을 검출하면 디지탈 데이타 재생동작을 종료하게 된다.Then, the control unit 7 which determines whether to continue the playback operation when the recorded transmission data is to be played back, terminates the digital data playback operation when it detects the playback operation stop command.
또한, 본 발명은 기록 또는 재생속도를 몇 개의 단계로 설정하거나 특정 장비에 대한 처리속도를 설정하므로써 기록 또는 재생시 동작속도를 가변시킬 수 있다.In addition, the present invention can change the operation speed at the time of recording or reproducing by setting the recording or reproducing speed in several steps or setting the processing speed for a specific equipment.
상기에서 상세히 설명한 바와 같이 본 발명 브이씨알의 기록, 재생 속도 가변회로는 기록시 디지탈 데이타의 전송속도 또는 재생시 테이프의 데이타 기록 속도를 판별하여 서보계를 제어함으로써 드럼의 회전속도 및 테이프의 이송속도를 가변시키게 된다. 이에 따라, 다양한 속도의 데이타를 기록 또는 재생할 수 있는 효과가 있다.As described in detail above, the VRL recording and reproducing speed variable circuit of the present invention determines the transfer speed of digital data at the time of recording or the data writing speed of the tape at the time of recording, and controls the servo system to control the rotational speed of the drum and the feed speed of the tape. Will be changed. This has the effect of recording or reproducing data at various speeds.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930004230A KR960016895B1 (en) | 1993-03-19 | 1993-03-19 | Play speed control circuit of vcr |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930004230A KR960016895B1 (en) | 1993-03-19 | 1993-03-19 | Play speed control circuit of vcr |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940022451A KR940022451A (en) | 1994-10-20 |
KR960016895B1 true KR960016895B1 (en) | 1996-12-26 |
Family
ID=19352429
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930004230A KR960016895B1 (en) | 1993-03-19 | 1993-03-19 | Play speed control circuit of vcr |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR960016895B1 (en) |
-
1993
- 1993-03-19 KR KR1019930004230A patent/KR960016895B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940022451A (en) | 1994-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5740144A (en) | Disk reproducing apparatus | |
JPH10222929A (en) | System decoder for high-speed data transmission and method for controlling track buffering | |
EP0214343A2 (en) | Reproducing apparatus | |
KR960016895B1 (en) | Play speed control circuit of vcr | |
JPH0563072B2 (en) | ||
US4794468A (en) | Magnetic disk with analog and digital video signals recorded thereon and apparatus for making recording on said disk | |
US5523896A (en) | Variable speed reproducing apparatus for a digital video cassette recorder | |
JP3772932B2 (en) | Disk unit | |
US6014492A (en) | Video signal recording and reproducing apparatus for digital video cassette tape recorder | |
KR100207394B1 (en) | Fifo controller for channel decoder system of a digital vcr | |
US6292450B1 (en) | Method of automatically controlling bandwidth of waveform equalizer | |
JPH05216487A (en) | 'karaoke' @(3754/24)singing with recorded accompaniment) device | |
KR970005642B1 (en) | Variable speed data recording and reproducing circuit of vcr | |
KR0174856B1 (en) | Speed control apparatus of a digital video disk driving motor | |
KR0179133B1 (en) | Digital recording and reproducting apparatus | |
KR100265728B1 (en) | Apparatus for controlling a bit error rate in digital recoding media | |
JP3044989B2 (en) | Optical disk drive | |
JP3000964B2 (en) | Digital signal recording / reproducing device | |
JP2785521B2 (en) | Playback device | |
JP2961930B2 (en) | VTR | |
JPH0479588A (en) | Signal processor for digital transmission and recording and reproducing device | |
KR0175258B1 (en) | Dvcr | |
JP3348292B2 (en) | Recording and playback device | |
KR20010077070A (en) | Playing apparatus and method of long time recording mode for digital vcr | |
JPH01269278A (en) | Magnetic recording and reproducing device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030930 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |