KR960003291A - Stabilization Circuit and Method of Horizontal Sync Signal - Google Patents

Stabilization Circuit and Method of Horizontal Sync Signal Download PDF

Info

Publication number
KR960003291A
KR960003291A KR1019940015546A KR19940015546A KR960003291A KR 960003291 A KR960003291 A KR 960003291A KR 1019940015546 A KR1019940015546 A KR 1019940015546A KR 19940015546 A KR19940015546 A KR 19940015546A KR 960003291 A KR960003291 A KR 960003291A
Authority
KR
South Korea
Prior art keywords
signal
horizontal
generating
horizontal synchronizing
phase
Prior art date
Application number
KR1019940015546A
Other languages
Korean (ko)
Inventor
이민승
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940015546A priority Critical patent/KR960003291A/en
Publication of KR960003291A publication Critical patent/KR960003291A/en

Links

Landscapes

  • Synchronizing For Television (AREA)

Abstract

본 발명은 수신되는 소스 영상신호의 수평동기신호를 분석한 후, 불안정한상태일 시 독립적인 수평동기신호를 발생시켜 재생되는 화면을 안정화시킨다.According to the present invention, after analyzing the horizontal synchronization signal of the received source video signal, an independent horizontal synchronization signal is generated in an unstable state to stabilize the reproduced screen.

이를 위하여 본 발명의 수평동기신호 안정화 회로는, 영상신호로 부터 동기신호를 분리하여 제1수평동기신호를 발생하는 수단과, 제1수평동기신호를 위상고정시켜 제2수평동기신호를 발생하고 두 수평동기신호들을 분석하여 안정한 수평동기신호일 시 제1제어신호를 발생하고 불안정한 수평동기신호일 시 제2제어신호를 발생하는 제어수단과, 제1제어신호 수신시 제1수평동기신호에 위상 고정된 제3수평동기신호를 발생하고, 제2제어신호 수신시 자유 발진하여 제3수평동기신호를 발생하는 수단과, 제3수평동기신호를 영상신호처리수단의 수평동기 신호로 공급하며, 영상신호처리수단으로 부터 수신되는 영상신호를 수평 편향하여 표시수단으로 출력하는 편향수단을 구비한다.To this end, the horizontal synchronizing signal stabilization circuit of the present invention comprises means for generating a first horizontal synchronizing signal by separating the synchronizing signal from the image signal, and generating a second horizontal synchronizing signal by phase-locking the first horizontal synchronizing signal. A control means for generating a first control signal when the horizontal synchronous signal is stable and a second control signal when the horizontal synchronous signal is unstable by analyzing the horizontal synchronous signals, and a phase fixed to the first horizontal synchronous signal when the first control signal is received. Means for generating a three horizontal synchronous signal, freely oscillating upon reception of the second control signal to generate a third horizontal synchronous signal, and supplying the third horizontal synchronous signal as a horizontal synchronous signal of the image signal processing means, the image signal processing means And deflecting means for horizontally deflecting the video signal received from and outputting the same to the display means.

따라서 불안정한 수평동기신호가 수신될 시 안정된 수평동기신호를 발생하여 영상신호 processing 및 osd처리를 함으로써, 표시되는 화면의 좌우 흔들림을 방지할 수 있다.Accordingly, when an unstable horizontal sync signal is received, a stable horizontal sync signal is generated to perform image signal processing and osd processing, thereby preventing left and right shake of the displayed screen.

Description

수평동기신호의 안정화 회로 및 방법Stabilization Circuit and Method of Horizontal Synchronization Signal

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음As this is a public information case, the full text was not included.

제2도는 본 발명에 따른 수평동기신호의 안정화 회로.2 is a stabilization circuit of a horizontal synchronization signal according to the present invention.

제3도는 제2도의 각부 동작 파형도.3 is an operation waveform diagram of each part of FIG.

Claims (10)

수평동기신호의 안정화 회로에 있어서, 영상신호로 부터 동기신호를 분리하여 제1수평동기신호를 발생하는 수단과, 상기 제1수평동기신호를 위상고정시켜 제2수평동기신호를 발생하고 상기 두 수평동기신호들을 분석하여 안정된 수평동기신호일 시 제1제어신호를 발생하고 불안정한 수평동기신호일 시 제2제어신호를 발생하는 제어수단과, 상기 제1제어신호 수신기 상기 제1수평동기신호를 위상 고정시켜 제3수평동기신호를 발생하고, 상기 제2제어신호 수신시 자유 발진하여 제3수평동기신호를 발생하는 수단과, 상기 제3수평동기신호를 영상신호처리수단의 수평동기신호로 공급하며, 상기 영상신호처리수단으로 부터 수신되는 영상신호를 수평 편향하여 표시수단으로 출력하는 편향수단으로 구성된 것을 특징으로 하는 수평동기신호의 안정화 회로.A horizontal synchronizing signal stabilization circuit, comprising: means for generating a first horizontal synchronizing signal by separating a synchronizing signal from an image signal, and generating a second horizontal synchronizing signal by phase-locking the first horizontal synchronizing signal; Control means for generating a first control signal when the horizontal synchronization signal is stable and generating a second control signal when the horizontal synchronization signal is unstable by synchronizing the synchronization signals; Means for generating a third horizontal synchronizing signal and generating a third horizontal synchronizing signal by oscillating freely upon receiving the second control signal and supplying the third horizontal synchronizing signal as a horizontal synchronizing signal of an image signal processing means; Stabilization circuit of the horizontal synchronous signal, characterized in that the deflection means for horizontally deflecting the image signal received from the signal processing means to output to the display means . 제1항에 있어서, 제어수단이, 상기 제1수평동기신호를 위상 고정시켜 제2수평동기신호를 발생하는 위상고정수단과, 상기 제1수평동기신호와 상기 제2수평동기신호를 비교하여 두 신호들이 동일한 위상일 시 상기 제1제어신호를 발생하고 다른 위상일 시 상기 제2제어신호를 발생하는 비교수단으로 구성된 것을 특징으로 하는 수평동기신호의 안정화 회로.2. The apparatus of claim 1, wherein the control means comprises: phase fixing means for phase-locking the first horizontal synchronizing signal to generate a second horizontal synchronizing signal, and comparing the first horizontal synchronizing signal with the second horizontal synchronizing signal; And a comparator for generating the first control signal when the signals are in the same phase and the second control signal when the signals are in different phases. 제2항에 있어서, 비교수단이, 상기 제1수평동기신호 및 제2수평동기신호를 논리 조합하여 상기 두 신호들의 위상에 대응하는 상기 제1제어신호 및 제2제어신호를 발생하는 익스클루시브 오아 게이트와, 상기 제어신호들을 디지탈 레벨로 파형정형하는 수단으로 구성된 것을 특징으로 하는 수평동기신호의 안정화 회로.3. The exclusive of claim 2, wherein the comparing means generates a first control signal and a second control signal corresponding to a phase of the two signals by logically combining the first horizontal synchronization signal and the second horizontal synchronization signal. And an OR gate and means for waveform shaping the control signals to a digital level. 제3항에 있어서, 제3수평동기신호를 발생하는 수단이, 상기 제1수평동기신호를 수신하며, 상기 제1제어신호 수신시 상기 제1수평동기신호를 발생하는 수단이, 상기 제1수평동기신호를 수신하며, 상기 제1제어신호 수신시 상기 제1수평동기신호의 통로를 형성하고 상기 제2제어신호 수신시 상기 제1수평동기 신호를 차단하는 스위치와, 상기 스위치와 연결되며, 상기 제1수평동기신호 수신시 위상 고정시켜 상기 제3동기신호를 발생하고 상기 제1수평동기신호 차단시 자유발진하여 상기 제3동기신호를 발생하는 위상고정수단으로 구성된 것을 특징으로 하는 수평동기신호의 안정화 회로.4. The apparatus of claim 3, wherein the means for generating a third horizontal synchronizing signal receives the first horizontal synchronizing signal, and the means for generating the first horizontal synchronizing signal upon receiving the first control signal comprises: the first horizontal synchronizing signal; A switch configured to receive a synchronization signal and to form a path of the first horizontal synchronization signal when the first control signal is received and to block the first horizontal synchronization signal when the second control signal is received; A phase fixing means for generating the third synchronization signal by phase-locking upon reception of the first horizontal synchronization signal and generating the third synchronization signal by freely oscillating when the first horizontal synchronization signal is blocked; Stabilization circuit. 텔레비젼의 수평동기신호 안정화 회로에 있어서, 영상신호로 부터 동기신호를 분리하여 제1수평동기신호를 발생하는 수단과, 수평동기신호에 동기되어 영상 신호를 출력하는 영상신호처리수단과, 상기 제1수평동기신호의 위상을 고정시켜 제2수평동기신호를 발생하는 제1위상고정수단과, 상기 제1수평동기신호와 제2수평동기신호를 수신하며, 상기 두 신호들의 위상을 비교하여 동기 상태일시 제1제어신호를 발생하며 비동기 상태일시 제2제어 신호를 발생하는 비교수단과, 상기 제1수평동기신호를 수신하며, 상기 제1제어신호 수신기 상기 제1수평동기신호의 위상을 고정시켜 제3수평동기신호를 발생하고 상기 제2제어신호 수신시 자유 발진하여 제3수평동기신호를 발생하는 제2위상고정수단과, 상기 제3수평동기신호를 상기 영상신호처리수단의 수평동기신호로 공급하며, 상기 제3수평동기신호에 의해 수신되는 영상신호를 수평 편향시켜 표시부로 출력하는 수단으로 구성된 것을 특징으로 하는 수평동기신호의 안정화 회로.A horizontal synchronous signal stabilization circuit of a television, comprising: means for generating a first horizontal synchronous signal by separating a synchronous signal from a video signal, video signal processing means for outputting a video signal in synchronization with the horizontal synchronous signal, and the first Receives a first phase fixing means for generating a second horizontal synchronization signal by fixing a phase of a horizontal synchronization signal, and receiving the first horizontal synchronization signal and the second horizontal synchronization signal, and comparing the phases of the two signals. Comparing means for generating a first control signal and generating a second control signal at an asynchronous state, and receiving the first horizontal synchronization signal, and fixing the phase of the first horizontal synchronization signal to the first control signal receiver to generate a third control signal. Second phase fixing means for generating a horizontal synchronous signal and free oscillation upon receiving the second control signal to generate a third horizontal synchronous signal; and the number of the video signal processing means for the third horizontal synchronous signal. Supplied to the synchronization signal, and the third by the horizontal deflection the video signal that is received by the horizontal synchronizing signal stabilizing the horizontal synchronizing signal, it characterized in that the means are configured to output to the display circuit. 제5항에 있어서, 제2위상고정수단이, 상기 제1수평동기신호를 수신하며, 상기 제1제어신호 수신시 상기 제1수평동기신호의 통로를 형성하고 상기 제2제어신호 수신시 상기 제1수평동기신호를 차단하는 스위치와, 상기 스위치와 연결되며, 상기 제1수평동기신호 수신시 위상 고정시켜 상기 제3동기신호를 발생하고 상기 제1수평동기신호 차단시 자유발진하여 상기 제3동기신호를 발생하는 위상고정수단으로 구성된 것을 특징으로 하는 수평동기신호의 안정화 회로.6. The method of claim 5, wherein the second phase fixing means receives the first horizontal synchronizing signal, and forms a passage of the first horizontal synchronizing signal upon receiving the first control signal and the second upon receiving the second control signal. And a switch for disconnecting the horizontal synchronization signal, the third synchronization signal being generated by phase-locking when the first horizontal synchronization signal is received, and freely oscillating when the first horizontal synchronization signal is blocked. A horizontal synchronizing signal stabilization circuit comprising a phase fixing means for generating a signal. 제6항에 있어서, 비교수단이 상기 수평동기신호 및 제1수평동기신호를 수신하여 두신호의 위상을 비교하는 수단과, 상기 비교수단의 출력을 디지탈 레벨의 신호로 파형정형하는 수단으로 구성된 것을 특징으로 하는 수평동기신호의 안정화 회로.7. The apparatus according to claim 6, wherein the comparing means comprises means for receiving the horizontal synchronizing signal and the first horizontal synchronizing signal to compare phases of the two signals, and means for waveform shaping the output of the comparing means into a digital level signal. A horizontal synchronizing signal stabilization circuit. 제7항에 있어서, 상기 위상비교수단이 익스클루시브 오아 게이트된 것을 특징으로 하는 수평동기신호의 안정화 회로.8. The horizontal synchronizing signal stabilization circuit according to claim 7, wherein said phase comparing means is an exclusive or gated. 수평동기신호의 안정화 방법에 있어서, 영상신호로 부터 제1수평동기신호를 분리하는 과정과, 상기 제1수평동기신호를 위상 고정시켜 제2수평동기신호를 발생하는 과정과, 상기 제1수평동기신호와 제2수평동기신호의 위상을 비교하여 동위상일시 제1제어신호를 발생하고 다른 위상일시 제2제어신호를 발생하는 과정과, 상기 비교과정에서 제1제어신호 발생시 상기 수평동기신호를 위상고정시켜 제3수평동기신호를 발생하는 과정과, 상기 비교과정에서 제2제어신호 발생시 자유 발진하여 제3수평동기신호를 발생하는 과정과, 상기 제3수평동기신호에 영상신호를 수평 편향시켜 표시하는 과정으로 이루어짐을 특징으로 하는 수평동기신호의 안정화 회로.A method of stabilizing a horizontal synchronizing signal, the method comprising: separating a first horizontal synchronizing signal from an image signal, generating a second horizontal synchronizing signal by phase-locking the first horizontal synchronizing signal, and the first horizontal synchronizing signal; Comparing the phase of the signal with the second horizontal synchronization signal to generate a first control signal at the same phase and a second control signal at a different phase, and phase the horizontal synchronization signal when the first control signal is generated during the comparison. Generating a third horizontal synchronizing signal by freezing, generating a third horizontal synchronizing signal by free oscillation when the second control signal is generated in the comparing process, and horizontally deflecting the image signal to the third horizontal synchronizing signal for display. Stabilization circuit of a horizontal synchronous signal, characterized in that the process consisting of. 제9항에 있어서, 비교과정이, 상기 제1수평동기신호와 제2수평동기신호를 익스클루시브 오아 연산하여 위상을 비교하는 과정과, 상기 위상비교신호를 디지탈 레벨의 신호로 파형정형하는 과정으로 이루어짐을 특징으로 하는 수평동기신호의 안정화 회로.10. The method of claim 9, wherein the comparing comprises: comparing the phases by performing an exclusive OR operation on the first horizontal synchronization signal and the second horizontal synchronization signal, and performing a waveform shaping of the phase comparison signal into a digital level signal. Stabilization circuit of the horizontal synchronization signal, characterized in that consisting of. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019940015546A 1994-06-30 1994-06-30 Stabilization Circuit and Method of Horizontal Sync Signal KR960003291A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940015546A KR960003291A (en) 1994-06-30 1994-06-30 Stabilization Circuit and Method of Horizontal Sync Signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940015546A KR960003291A (en) 1994-06-30 1994-06-30 Stabilization Circuit and Method of Horizontal Sync Signal

Publications (1)

Publication Number Publication Date
KR960003291A true KR960003291A (en) 1996-01-26

Family

ID=66792512

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940015546A KR960003291A (en) 1994-06-30 1994-06-30 Stabilization Circuit and Method of Horizontal Sync Signal

Country Status (1)

Country Link
KR (1) KR960003291A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100848168B1 (en) * 2002-07-19 2008-07-23 매그나칩 반도체 유한회사 H-SYNC compensation apparatus and method for digital display

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100848168B1 (en) * 2002-07-19 2008-07-23 매그나칩 반도체 유한회사 H-SYNC compensation apparatus and method for digital display

Similar Documents

Publication Publication Date Title
KR970078508A (en) Video signal processing device
KR860003734A (en) TV receiver with character generator
JP2974301B2 (en) Trigger generation circuit and waveform display device
KR960003291A (en) Stabilization Circuit and Method of Horizontal Sync Signal
JP3351759B2 (en) Synchronous signal control circuit
JPS61172484A (en) Video field decoder
KR930015670A (en) Horizontal Blanking Signal Generator for Multiple Scan Rate Operation
KR0126776B1 (en) Sync signal generator of image apparatus
KR0124385B1 (en) Apparatus of compensating position on screen display
JPH0628382B2 (en) Vertical sync signal generation circuit
KR100224579B1 (en) Horizontal signchroniting apparatus and method using pll in image processing system
JPH01126012A (en) Oscillation output control circuit
KR930005604B1 (en) Horizontal synchronizing signal coincidence circuit
KR970009282A (en) Dual screen device of TV receiver
JP2967727B2 (en) Image display control circuit
JPH1084515A (en) Television receiver
KR970078696A (en) Pattern generator for horizontal width adjustment
JPS61228726A (en) Oscillation output control circuit
KR970057890A (en) Device for compensating synchronization of video signal and audio signal without phase lock circuit (PLL)
KR970078608A (en) Information insertion device to inform the location of subtitles
KR980007567A (en) Sub picture synchronization stabilizer of television receiver
JPH0277787A (en) Display device
KR930015902A (en) Character Generation Circuit of SECAM Type Image Processing Equipment
JPH06217221A (en) Character broadcast receiver
JPH07114476B2 (en) Television receiver

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application