KR960000891B1 - Dynamic ram in which timing of end of data read out is earllier - Google Patents

Dynamic ram in which timing of end of data read out is earllier Download PDF

Info

Publication number
KR960000891B1
KR960000891B1 KR1019910701732A KR910701732A KR960000891B1 KR 960000891 B1 KR960000891 B1 KR 960000891B1 KR 1019910701732 A KR1019910701732 A KR 1019910701732A KR 910701732 A KR910701732 A KR 910701732A KR 960000891 B1 KR960000891 B1 KR 960000891B1
Authority
KR
South Korea
Prior art keywords
voltage
data bus
line
read
write
Prior art date
Application number
KR1019910701732A
Other languages
Korean (ko)
Other versions
KR920701978A (en
Inventor
마사오 다구찌
Original Assignee
후지쓰 가부시끼가이샤
세끼사와 요시
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지쓰 가부시끼가이샤, 세끼사와 요시 filed Critical 후지쓰 가부시끼가이샤
Publication of KR920701978A publication Critical patent/KR920701978A/en
Application granted granted Critical
Publication of KR960000891B1 publication Critical patent/KR960000891B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4076Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1048Data bus control circuits, e.g. precharging, presetting, equalising
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Databases & Information Systems (AREA)
  • Dram (AREA)
  • Semiconductor Memories (AREA)

Abstract

내용 없음.No content.

Description

데이터 읽어내기 완료 타이밍을 빠르게한 다이내믹 RAMDynamic RAM speeds up data read completion

[도면의 간단한 설명][Brief Description of Drawings]

제1도는 종래의 다이내믹 램(RAM)에서의 데이터 써넣기, 및 읽어내기를 위한 구성의 일예를 표시한 도.1 is a diagram showing an example of a configuration for writing and reading data in a conventional dynamic RAM.

제2도는 종래의 다이내믹 램에서의 데이터의 써넣기, 및 읽어내기를 위한 구성의 일예를 표시한 도.2 is a diagram showing an example of a configuration for writing and reading data in a conventional dynamic RAM.

제3a도 내지 제3h도는 제2도의 구성에서의 데이터 읽어내기의 타이밍을 표시한 도.3A to 3H show timings of reading data in the configuration of FIG.

제4도는 본 발명의 실시예의 구성을 표시한 도.4 is a diagram showing a configuration of an embodiment of the present invention.

제5도는 제4도의 구성의 한 변형을 표시한 도.FIG. 5 shows a variant of the configuration of FIG.

제6도는 제2도의 구성에서, 종래의 리드·모디파이·라이트(Read · modify · write)를 행하는 타이밍을 표시한 도.FIG. 6 is a diagram showing the timing of performing a conventional read / modify / write in the configuration of FIG. 2. FIG.

제7도는 제4도의 구성에서, 리드·수정·라이트를 행하는 타이밍을 표시한 도.FIG. 7 is a diagram showing timings of reading, modifying, and writing in the configuration of FIG.

제8도는 제2도와 같은 구성의 다이내믹 램의 전체구성을, 전술한 바와 같은 제어를 행하기 위한 제어신호를 발생하는 제어회로의 구성과 함께 표시한 도.FIG. 8 is a diagram showing the overall configuration of a dynamic RAM having the configuration as shown in FIG. 2 together with the configuration of a control circuit for generating a control signal for performing the control as described above.

제9도는 제4도의 데이터 버스 앰프 DBA 및 데이터 래치회로의 구성예를 표시한 도.FIG. 9 shows an example of the configuration of the data bus amplifier DBA and data latch circuit of FIG.

제10a도 내지 제10i도 및 제11a도 내지 제11j도는, 본 발명의 실시예의 타이밍을 표시한 도. 그리고,10A to 10I and 11A to 11J show timings of an embodiment of the present invention. And,

제12도, 제13도, 제14도, 및 제15도는 본 발명의 실시예의 변형예를 표시한 도이다.12, 13, 14, and 15 show modifications of the embodiment of the present invention.

[발명의 상세한 설명]Detailed description of the invention

본 발명은, 대용량의 반도체 기억장치, 특히, 다이내믹·랜덤·액세스·메모리(DRAM)에 관하고, 또한, 다이내믹·랜덤·액세스·메모리의 제어신호 발생회로에 관한다.The present invention relates to a large-capacity semiconductor memory device, particularly a dynamic random access memory (DRAM) and a control signal generation circuit of a dynamic random access memory.

반도체 기억장치는 대용량이 되면, 비트선(열)을 분할하고, 그의 각각의 센스앰프를 설치하여 분할 셀어레이 구조를 취하는 것이 있다. 본 발명은, 데이터의 읽어내기 및 써넣기 때에 있어서의 비트선과 데이터 버스선과의 신호전달제어, 및 이 제어를 행하기 위한 제어신호의 타이밍에 관한 것이다.When a semiconductor memory device becomes a large capacity, a bit line (column) is divided | segmented, each sense amplifier is provided, and a divided cell array structure is taken. The present invention relates to signal transfer control between bit lines and data bus lines in reading and writing data, and timing of control signals for performing this control.

제1도에 분할 셀 어레이 형식이 다이내믹 램(RAM)의 일예를 표시하였다. 본 예에서는 메모리 셀 어레이-MCAm(m=1~4)의 4개로 분할되고 각 메모리 셀 어레이-MCAm의 각 열마다에 한쌍의 비트선 BLi,(i=1, 2, …)가 접속되고, 이들 쌍의 비트선 BLi,사이에는 센스앰프 SA가 접속되고, 각 쌍의 BLi,의 각선에는, 각 메모리 셀 어레이-MCAm 마다에 설치된 한쌍의 데이터버스선 DBj,의 각각에 대응하는 하나의 선이 접속된다. 또, 각 쌍의 데이터버스선 DBj,에는, 데이터버스 앰프 DBA 써넣기 앰프 WA 등이 접속된다. 각 비트선 BLi,는 열선택 스위치 Qn'(n=1, 2, …)에 의해 각각 대응하는 데이터 버스선 DBj,에 접속한다. 각 비트선 BLi,에 대응하는 열선택 스위치의 개폐는, 열선택선 CSLk(k=1, 2, …)를 통하여 주어지는 열 디코우더 CD 출력에 의해, 각 열 마다에 모든 메모리 셀 어레이-MCAm에 대하여 공통으로 행하여진다.In FIG. 1, an example of a divided cell array type is shown as a dynamic RAM. In this example, the memory cell array is divided into four of the memory cell array-MCAm (m = 1 to 4), and each pair of bit lines BLi, (i = 1, 2, ...) are connected, and the pair of bit lines BLi, A sense amplifier SA is connected between each pair of BLi, Each line of the pair includes a pair of data bus lines DBj, which are provided for each memory cell array-MCAm. One line corresponding to each of is connected. In addition, each pair of data bus lines DBj, The data bus amplifier DBA write amplifier WA and the like are connected. Each bit line BLi, Denotes the data bus lines DBj, respectively corresponding to the column select switches Qn '(n = 1, 2, ...). Connect to Each bit line BLi, The opening / closing of the column selector switch corresponding to the same is common to all the memory cell arrays-MCAm in each column by the column decoder CD output given through the column select line CSL k (k = 1, 2, ...). Is done.

제1도의 구성의 동작은 주지하는 바와 같으나, 개술하면, 도시하지 않은 워드선을 선택하면, 선택워드선에 대응하는 메모리 셀의 기억 데이터에 의한 전압이 비트선 BLi,상에 나타나고, 비트선 BLi,상의 전압은 센스앰프 SA에 의해 증폭된다. 예로서, 열 디코우더 CD가 열 선택선 CLS1을 H레벨(선택레벨)로 하면, 열선택 스위치 Q1'~Q6'이 온으로 되고, 비트선 BL1,~BL4,상의 전압이 데이터 버스선 DB1,~DB4,로 출력된다. 이들의 데이터 버스선상의 출력은 앰프 DBA로 증폭되고, 그리고 1비트 출력형이면 1조만이 선택되어서 외부출력으로서 얻어진다. 또, 이때, 비트선 BL1,~BL4,상의 증폭된 전압은, 선택된 워드선에 대응하는 메모리 셀에 인가되어, 메모리 셀의 내용의 리프레쉬가 행하여 진다.Although the operation of the configuration of FIG. 1 is well known, when a word line (not shown) is selected, the voltage by the storage data of the memory cell corresponding to the selected word line is changed to the bit line BLi, Appears on the bit line BLi, The voltage on the phase is amplified by the sense amplifier SA. For example, when the column decoder CD sets the column select line CLS1 to H level (select level), the column select switches Q 1 'to Q 6 ' are turned on, and the bit lines BL1, ~ BL4, Voltage on the data bus line DB1, ~ DB4, Is output. The outputs on these data bus lines are amplified by the amplifier DBA, and in the case of a 1-bit output type, only one set is selected and obtained as an external output. At this time, the bit line BL1, ~ BL4, The amplified voltage of the image is applied to the memory cell corresponding to the selected word line, and the contents of the memory cell are refreshed.

써넣기의 경우는 써넣기 앰프 WA가 동작하고, 이 출력이 데이타 버스선 DBj,, 선택되어서 온으로 된 열선택 스위치 Qn', 이들 온으로 된 열선택 스위치 Qn'에 의해서 데이터 버스선 DBj,에 접속되는 비트선 BLi,를 통하여, 선택된 워드선에 대응하는 메모리 셀로 들어가, 이 메모리셀에 써넣기가 행하여진다.In the case of writing, the writing amplifier WA operates, and this output is connected to the data bus line DBj, Column select switch Qn 'that is selected and turned on, and data bus line DBj, Bit line BLi connected to Through the process, the memory cell corresponding to the selected word line enters and writes to this memory cell.

또한 분할 메모리 셀 어레이에서는, 각 메모리 셀 어레이-MCA에 열 디코우더를 놓는 방식도 있으나, 이것은 스페이스를 요하기 때문에, 제1도의 구성과 같은 열 디코우더는 각 MCAm에 공통으로 하고, 각 MCAm을 통하여 길어지는 열 선택선에 의해서 모든 MCAm의 열선택을 하는 방식이 최근에는 주류를 이루고 있다.In the divided memory cell array, a column decoder may be placed in each memory cell array-MCA. However, since this requires space, the column decoder as shown in FIG. 1 is common to each MCAm. In recent years, the heat selection of all MCAm by the heat selection line extending through the MCAm has become mainstream.

제1도와 같이, 종래, 다이내믹 RAM의 열 선택 수단은, 열디코우더의 출력을 셀 어레이의 분할 블럭마다에 놓아져 있는 열 선택 스위치 Q에 접속하는 것이 있었다. 열 선택 스위치는 데이터버스선 DBJ,와 비트선 BLi,혹은 센스앰프 SA를 열 디코우더의 구동에 의해서 접속하고, 읽어내기 동작시에는 센스앰프 SA에 의해서 데이터 버스선에 프리차지된 전하를 뽑아서, 데이터 버스선 DBj,의 부하소자에 대하여 적당한 출력신호를 발생시킨다. 써넣기시에는 데이터 버스선 DBj,에 준 대진폭에 의해서 센스앰프를 구성하는 플립플롭회로를 구성한다.As shown in FIG. 1, conventionally, the column selection means of the dynamic RAM has connected the output of the column decoder to the column select switch Q which is placed in each division block of the cell array. The column selector switch is a data bus line DBJ, And bit line BLi, Alternatively, the sense amplifier SA is connected by driving the thermal decoder, and during the read operation, the charge precharged to the data bus line by the sense amplifier SA is extracted, and the data bus line DBj, Generate an appropriate output signal for the load element of. Data bus line DBj, The flip-flop circuit constituting the sense amplifier is formed by the large amplitude.

예컨대, 메모리셀 어레이-MCA1의 비트선 BL1,에 접속된 메모리셀의 기억데이타의 읽어낼 경우, 열 디코우더의 구동으로 열 선택선 CSL1이 구동되고, 이것에 의해서 Q1', Q2'가 온으로 되어서, 센스앰프 SA와 데이터 버스선 DB1,가 접속된다. 여기서, 워드선의 구동에 의해서 읽어내고 싶은 메모리셀에 접속된 비트선(예로서, DB1) 외에, 이 비트선과 쌍이 되는 비트선(예로서,)을 센스앰프 SA의 다른 한쪽의 입출력단자에 접속하는 것은, 센스앰프 SA의 2개의 입출력단자 사이에서 비트선의 기생용량이 밸런스되도록 하기 위한 것이다.For example, the bit line BL1 of the memory cell array-MCA1, When reading the memory data of the memory cells connected to the memory cell, the column select line CSL1 is driven by driving the column decoder, thereby turning Q 1 'and Q 2 ' on, so that the sense amplifier SA and the data bus line are turned on. DB1, Is connected. Here, in addition to the bit line (for example, DB1) connected to the memory cell to be read by driving the word line, the bit line paired with this bit line (for example, ) Is connected to the other input / output terminal of the sense amplifier SA so that the parasitic capacitance of the bit line is balanced between the two input / output terminals of the sense amplifier SA.

데이터 비트선은 미리 Vcc-Vth(Vcc는 전원전압, Vth는 MOS 트랜지스터의 임계치 전압으로 예컨대 Vcc=5V, Vth=1V) 정도의 전압에 세트되어 있고, 센스앰프 SA는 읽어내기 데이터의 ″0″″1″에 따라서 한쪽의 데이터버스 선의 전위를 끌어내린다. 여기에 나타나는 전압진폭은 0.5V 정도이다.The data bit line is set in advance at a voltage of Vcc-V th (Vcc is the power supply voltage, V th is the threshold voltage of the MOS transistor, for example, Vcc = 5V, V th = 1V). According to ″ 0 ″ ″ 1 ″, the potential of one data bus line is pulled down. The voltage amplitude shown here is about 0.5V.

한편, 써넣기때에는, 데이터버스선 DBj,에 접속된 써넣기 앰프 WA가 데이터버스선에 전원전압 최대한의 대진폭을 주기 때문에, 선택(도통하고 있음) Q1', Q2'를 통하여 센스앰프 SA는 써넣기 데이터에 따라서 반전한다. 선택 메모리셀은 셀내의 트랜스퍼 게이트(MOS 트랜지스터로서, 그의 게이트는 워드선)를 통하여, 이 전압을 셀의 커패시터에 비축한다.On the other hand, when writing, the data bus line DBj, Since the write amplifier WA connected to gives the maximum amplitude of the power supply voltage to the data bus line, the sense amplifier SA is inverted in accordance with the write data through selection (conducting) Q 1 'and Q 2 '. The selected memory cell stores this voltage in the cell's capacitor through a transfer gate (MOS transistor, whose gate is a word line) in the cell.

여기서, 종래의 방식에서는, 다음 두가지의 문제가 있었다. 이들 문제는, 실제로는 타이밍을 잘 조정하는 것으로 나타나지 않으나, 그것 때문에 항상 타이밍 마진을 잡어둘 필요가 있기 때문에, 메모리의 액세스를 어느 정도 이상 빨리하고자 하면, 마진 부족으로 한계가 생겨 버린다.Here, in the conventional method, there are two problems. These problems do not appear to adjust the timing well in practice, but because of this, the timing margin must always be set. Therefore, if the memory access is made more or less faster, the margin is limited.

① 센스앰프가 동작하기 시작하여 어느 정도 시간(마진)이 경과한 다음이 아니면, 열선택선을 구동할 수 없다. 이 마진이 부족하면 센스앰프는 오동작한다. 이 이유는, 센스앰프가 동작하기 시작한 초기는, 비트선에 생겨있는 메모리 셀 출력(약 200mV)전압이 그다지 증폭되어 있지 않고, 이 상태에서 열선택 스위치가 도통하여 버리면, 데이터 버스선상에 있는 전압이 센스앰프로 들어가, 센스앰프는 그 영향으로 동작이 불안정하게 되어 버리기 때문이다. 이 때문에, 센스앰프가 동작하고 나서 15~20ns 후에 열선택 스위치를 구동한다. 종래 방식에서는 이 타이밍 마진이 필요한 것이다.(1) The heat select line cannot be driven unless the sense amplifier starts to operate and after some time (margin) has elapsed. If this margin is insufficient, the sense amplifier malfunctions. The reason for this is that in the initial stage when the sense amplifier starts to operate, the memory cell output (approximately 200 mV) voltage generated on the bit line is not amplified so much. This is because the sense amplifier enters into the sense amplifier and the operation of the sense amplifier becomes unstable due to its influence. For this reason, the column select switch is driven 15 to 20 ns after the sense amplifier is operated. In the conventional method, this timing margin is required.

② 써넣기를 행한 다음에는 데이터버스선 상에 대진폭이 남아 있어서, 이것을 완전히 리세트 한 다음이 아니면 읽어내기 시에 센스앰프는 앞의 써넣기 데이터의 영향을 받어서 오동작을 한다.(2) After writing, a large amplitude remains on the data bus line. If it is not completely reset, the sense amplifier is affected by the previous writing data and malfunctions.

이상의 것으로, 상기한 다이내믹 RAM에서는 센스앰프 동작초기의 불안정한 시기에 디코우더를 동작 시킬 수가 없어서, 액세스 고속화에 한계가 있었다.As described above, in the dynamic RAM described above, the decoder cannot be operated at an unstable time in the initial stage of the sense amplifier operation, and thus there is a limit to the speed of access.

일본특개소 59-140692호에서는, 써넣기용의 열선택 CLW와 읽어내기용의 열선택선 CLR과를 따로따로 설치하여, 다이내믹 RAM에서 비트선과 데이터버스선과를 트랜지스터를 사이에 두고 접속하는 예가 표시되어 있다. 제2도는, 제1도와 동일하게 복수의 메모리셀 어레이로 된 다이내믹 RAM의, 하나의 메모리 셀 어레이의 하나의 열에 대한 구성을 표시한 것이고, 또, 비트선의 쌍 BLi,에 접속되는 복수의 메모리셀중 하나의 메모리셀 만을 표시하고 있다. 제2도의 구성에서는 써넣기용 열선택선 CLW와 읽어내기용 열선택선 CLR이 독립적으로 설치되어 있고, 써넣기시에는, 비트선의 쌍 BLi,와 데이터버스선의 쌍 DBj,사이에 접속되는 트랜지스터 Q1및 Q2를 써넣기용 열선택선 CLW를 사이에 두고 주어지는 써넣기용 열선택 신호가 제어하는 것에 의해서 비트선의 쌍 BLi,와 데이터버스선의 쌍 DBj,가 접속되고, 읽어내기시에는, 데이터버스선의 쌍 DBj,에 각각의 소스 단자를 접속하는 트랜지스터 Q6및 Q7을 읽어내기용 열선택선 CLR을 사이에 두고 주어지는 읽어내기용 열 선택신호가 제어한다. 트랜지스터 Q6및 Q7의 드레인 단자에는 각각 트랜지스터 Q8및 Q9의 소스단자가 접속되고, 트랜지스터 Q8및 Q9의 게이트 단자는 각각 비트선의 쌍 BLi,의 각선에 접속되어 있다.In Japanese Patent Laid-Open No. 59-140692, an example is provided in which the column selection CLW for writing and the column selection line CLR for reading are provided separately, and a bit line and a data bus line are connected in a dynamic RAM with a transistor between them. have. FIG. 2 shows a configuration of one column of one memory cell array of a dynamic RAM composed of a plurality of memory cell arrays as in FIG. 1, and shows a pair of bit lines BLi, Only one memory cell of the plurality of memory cells connected to the display is displayed. In the configuration of Fig. 2, the column select line CLW for writing and the column select line CLR for reading are provided independently, and at the time of writing, a pair of bit lines BLi, A pair of data bus lines DBj, A pair of bit lines BLi, controlled by a write column select signal provided with a write column select line CLW interposed between transistors Q 1 and Q 2 connected therebetween; A pair of data bus lines DBj, Is connected, and at reading time, a pair of data bus lines DBj, For sandwiching the readout column selection line CLR for the transistors Q 6 and Q 7 for connecting the respective source terminal and the readout column selection signal for control is given. The source terminals of the transistors Q 8 and Q 9 are connected to the drain terminals of the transistors Q 6 and Q 7 , respectively, and the gate terminals of the transistors Q 8 and Q 9 are a pair of bit lines BLi, It is connected to each line of.

읽어내기전에는, 트랜지스터 Q3및 Q4를 사이에 두고 전원 Vcc로부터 데이터 버스선 DBj,에 전하가 프라차지되고, 데이터버스선 DBj,를 소정의 전압으로 보지하여 트랜지스터 Q3및 Q4가 오프된다. 그리고, 워드선 WL를 H로 함으로써 트랜지퍼 게이트 Qc를 도통상태로 하여 메모리셀의 커패시터 C에 기억된 1비트의 데이터에 따른 전압이, 이 커패시터에 접속된 비트선 BLi 또는상에 나타난다. 제2도에서는 도시하지 않았으나, 비트선측에 접속되는 메모리셀의 구성도, 비트선 BLi측에 표시되는 것과 동일하다.Before readout, the transistor Q 3 and Q 4 placed between the data bus lines from the power supply Vcc DBj, Charges are precharged, the data bus line DBj, It is not a to a predetermined voltage transistors Q 3 and Q 4 are turned off. When the word line WL is set to H, the transistor gate Qc is brought into a conducting state, and the voltage corresponding to one bit of data stored in the capacitor C of the memory cell is connected to the bit line BLi connected to this capacitor or Appears on the screen. Although not shown in FIG. 2, the bit line The configuration of the memory cell connected to the side is also the same as that displayed on the bit line BLi side.

상기한 비트선 BLi,의 쌍 위에 나타난 전압은 센스앰프 SA에 인가되고, 15-20ns의 시간에서 서서히 증폭된다. 이 증폭된 전압은 트랜지스터 Q8및 Q9의 게이트 단자에 인가된다. 이것에 의해서 비트선 BLi,의 쌍에 각각 접속된 메모리셀에 기억된 전압에 따라서, 트랜지스터 Q8및 Q9의 한쪽만이 온으로 된다. 여기서, 상기한 읽어내기용 열선택선 CLR을 사이에 두고 주어지는 읽어내기용 열선택신호를 H로 함으로써, 트랜지스터 Q6및 Q7이 온으로 되고, 상기한 트랜지스터 Q8및 Q9중에서 온으로 된 쪽에 접속되는 데이터버스선에 프리차지된 전하가 저전압원 Vss측으로 뽑아내어진다. 이렇게하여, 전하가 뽑아내어진 쪽의 데이터버스선의 전압이 저하하고, 이 데이터 버스선 DBj,의 쌍의 차전압이 데이터버스 앰프 DBA에서 증폭되어 래치 되어지는 것에 의해, 메모리셀에 기억된 1비트의 데이터가 검출된다.The above-mentioned bit line BLi, The voltage shown above the pair of is applied to the sense amplifier SA and gradually amplified at a time of 15-20 ns. This amplified voltage is applied to the gate terminals of transistors Q 8 and Q 9 . This makes the bit line BLi, Only one of the transistors Q 8 and Q 9 is turned on in accordance with the voltage stored in each of the memory cells connected to the pair of. Here, by the column select signal for read-aloud is given across the column selection line CLR for the above readout of H, the transistors Q 6 and Q 7 is turned on, the ON among the transistors Q 8 and Q 9 Charge precharged on the data bus line connected to the side is drawn to the low voltage source Vss side. In this way, the voltage of the data bus line on the side from which charge is extracted decreases, and this data bus line DBj, The differential voltages of the pairs are amplified by the data bus amplifier DBA and latched, so that one bit of data stored in the memory cell is detected.

제3a 내지 3h도는, 제2도의 구성에서의 데이터 읽어내기의 타이밍을 표시하는 것이다.3A to 3H show the timing of data reading in the configuration of FIG.

신호가 무효(H)인 사이(제3b도)에, 트랜지스터 Q3, Q4, 및 Q5의 게이트에 주어지는 게이트 전압 ψR이 Vcc로 됨(제3a도)으로써, 이들의 트랜지스터 Q3및 Q4가 온으로 되고, 이들의 트랜지스터 Q3및 Q4를 통하여, 고전압원 Vcc로부터 데이터 버스선 DBj,로 전류가 공급되어, 데이터버스선 DBj 및가 충전(프리차지)된다(제3h도). 이 프리차지후, 트랜지스터 Q3, Q4및 Q5의 게이트에 주어지는 게이트 전압 ψR은 OV로 되돌려져서, 트랜지스터 Q3, Q4및 Q5는 모두 오프된다. 이렇게 하여, 데이터버스선 DBj 및는 고전압 Vcc에 프리차지된 체로, 고전압 Vcc로부터도, 그리고, 서로 상대방의 데이터버스선 DBj로부터도, 각각 절연된 상태로 된다. 이 상태에서, 워드선 WL이 구동되어지면(제3c도), 이 워드선 WL을 게이트 단자에 접속하는 트랜지스터 Qc가 온으로 되고, 트랜지스터 Qc를 사이에 두고 이 캐패시터에 접속되는 비트선의 전압이, 메모리의 캐패시터 C의 단자전압의 영향으로 예컨대, 약 100mV 저하한다(제3e도). 이 시점에서, 센스앰프 SA로 공급되는 전원전압 ψB가 Vcc로 되는(제3d도) 것에 의해, 비트선의 전압(고전압 Vcc로부터의 차이)이 증폭되기 시작한다(제3e도). 이 증폭된 전압은 트랜지스터 Q8및 Q9의 게이트 단자에 인가되는, 비트선 BLi,의 쌍에 각각 접속된 메모리셀에 기억된 전압에 따라서, 트랜지스터 Q8및 Q9의 한쪽만이 온으로 된다. 이 비트선의 전압이 충분히 증폭된 시점에서, 읽어내기용 열선택선 CLR이 H레벨로 되어지는 것에 의해, 제2도의 구성의 트랜지스터 Q6및 Q7이 온으로 되고, 상기한 트랜지스터 Q8및 Q9중에서 온으로된 쪽에 접속되는 데이터 버스선에 프리차지된 전하가 저전압원 Vss측으로 뽑아내어진다. 이렇게하여 전하가 뽑아내어진 쪽의 데이터버스선의 전압이 저하하고(제3h도), 이 데이터버스선 DBj,의 쌍의 차전압이 데이터버스 앰프 DBA에서 증폭되고 래치됨으로써, 메모리셀에 기억된 1비트의 데이터가 검출된다. While the signal is invalid (Fig. 3B), the gate voltage ψ R applied to the gates of the transistors Q 3 , Q 4 , and Q 5 becomes Vcc (Fig. 3A), so that these transistors Q 3 and Q 4 is turned on, and through these transistors Q 3 and Q 4 , data bus line DBj, Current is supplied to the data bus line DBj and Is charged (precharged) (Fig. 3h). After this pre-charging, the transistor Q 3, a gate voltage ψ R is given to the gate of Q 4 and Q 5 is sent back to OV, transistor Q 3, Q 4 and Q 5 are both off. In this way, the data bus line DBj and Is precharged to the high voltage Vcc and is insulated from the high voltage Vcc and the data bus line DBj of the other. In this state, when the word line WL is driven (Fig. 3C), the transistor Qc connecting the word line WL to the gate terminal is turned on, and the bit line connected to the capacitor with the transistor Qc therebetween. The voltage of decreases, for example, about 100 mV due to the influence of the terminal voltage of the capacitor C of the memory (Fig. 3E). At this point, the power supply voltage ψ B supplied to the sense amplifier SA becomes Vcc (Fig. 3D). The voltage at (the difference from the high voltage Vcc) starts to amplify (Fig. 3e). This amplified voltage is applied to the gate terminals of the transistors Q 8 and Q 9 , the bit line BLi, Only one of the transistors Q 8 and Q 9 is turned on in accordance with the voltage stored in each of the memory cells connected to the pair of. This bit line In this voltage is sufficiently amplified point, by readout which column selection lines for the CLR is at the H level, the configuration 2 degrees transistors Q 6 and Q 7 is turned on, from among the transistors Q 8 and Q 9 The charge precharged on the data bus line connected to the on-side is drawn to the low voltage source Vss side. In this way, the voltage of the data bus line on which the charge is extracted is reduced (Fig. 3h), and this data bus line DBj, The differential voltages of the pairs are amplified and latched by the data bus amplifier DBA, so that one bit of data stored in the memory cells is detected.

이와같이, 제2도의 구성에 의해서도, 전술한 ①, 센스앰프가 동작하기 시작하고 나서 어느정도시간(마진)이 경과한 다음이 아니면, 열선택선을 구동할 수 없다고 하는 문제가 있고, 더욱이, ②, 써넣기를 행한 후에는 데이터 버스선 상에 대진폭이 남어 있어서, 이것을 완전히 리세트 하고난 다음이 아니면 읽어내기시에 센스앰프는 앞의 써넣기 데이터의 영향을 받아서 오동작한다고 하는 문제는 해결되어 있지 않고, 액세스 고속화에 한계가 있었다.As described above, also in the configuration of FIG. 2, there is a problem in that the column select line cannot be driven unless the above-described ①, the sense amplifier starts to operate, and after some time (margin) has elapsed. After the write, a large amplitude remains on the data bus line. If the readout is not completed, the sense amplifier may be malfunctioned by the previous write data. There was a limit to speeding up access.

본 발명의 목적은, 워드선의 활성화로서 단시간에 메모리셀에 기억된 데이터를 읽어내는 것을 가능하게 하고, 또, 써넣기시의 데이터버스 잔류전압의 영향을 센스앰프가 받지 않도록 하는, 비트선과 데이터버스 사이의 신호전달 기능을 갖는 다이내믹 RAM을 제공하는 것을 목적으로 하는 것이다.An object of the present invention is to enable a word line to read data stored in a memory cell in a short time, and to prevent the sense amplifier from being affected by the data bus residual voltage at the time of writing. It is an object of the present invention to provide a dynamic RAM having a signal transmission function.

본 발명에 의하면, 비트선이 접속된 센스앰프와, 데이터버스선과 이 비트선상에 생긴 전압변화에 따라서, 이 데이터버스선의 전압을 변화시키는 읽어내기 전압출력수단과를 갖고 이 읽어내기 전압 출력 수단의 활성화 다음에, 센스앰프를 활성화하는 것을 특징으로 하는 다이내믹 RAM이 제공된다.According to the present invention, there is provided a sense amplifier to which a bit line is connected, a read voltage output means for changing the voltage of the data bus line in accordance with a data bus line and a voltage change occurring on the bit line. Following activation, a dynamic RAM is provided that activates the sense amplifier.

또한, 본 발명에 의하면, 각각 1비트의 디지털데이터를 단자전압으로서 기억하는 적어도 하나의 메모리셀의 커패시터와, 적어도 하나의 메모리셀에 대응하여 설치되는 비트선과, 전기 메모리셀의 커패시터의 각각에 대응하여 설치되어서, 이 메모리셀의 커패시터의 단자와, 이 메모리셀에 대응하는 비트선과의 전기적 접속/비접속을 제어하는 게이트 수단과, 각각이, 적어도 하나의 비트선에 대응하여 설치되고, 이 각각에 대하여, 소정의 저항을 경유하여, 소정의 전원으로부터 전류가 상시 공급되는, 적어도 하나의 데이터버스선과, 전기 비트선의 각각에 대응하여 설치되어서, 이 비트선에 대응하는 데이터 버스에 전류 입력단자를 접속하고, 이 비트선상에 생긴 전압변화에 따라서, 이 데이터버스의 전압을 변화시키는 읽어내기 전압 출력수단과를 갖고 이루어진 것을 특징으로 하는 다이내믹 RAM이 제공된다.According to the present invention, each of the capacitors of at least one memory cell storing one bit of digital data as a terminal voltage, the bit lines provided corresponding to the at least one memory cell, and the capacitors of the electric memory cells, respectively. And gate means for controlling the electrical connection / disconnection between the terminals of the capacitor of the memory cell and the bit line corresponding to the memory cell, each of which is provided corresponding to at least one bit line. In response to the predetermined resistance, at least one data bus line which is always supplied from a predetermined power supply via a predetermined resistance and corresponding to each of the electric bit lines is provided, and the current input terminal is connected to the data bus corresponding to this bit line. And a read voltage output means for changing the voltage of this data bus in accordance with the voltage change generated on the bit line. The dynamic RAM according to claim and consisting of are provided.

제4도는, 본 발명의 제1의 실시예의 구성을 표시한 것이다. 제4도에서도, 제2도에서와 동일하게 제1도와 같이 복수의 메모리 셀 어레이로된 다이내믹 RAM의 하나의 메모리셀 어레이의 하나의 열에 대한 구성을 표시하는 것이고, 또, 비트선의 쌍 BLi,에 접속되는 복수의 메모리셀 중 한쌍의 메모리셀 만을 표시하고 있다. 제4도의 구성에서, 제2도와 동일한 부호로 표시되는 구성요소는, 제2도의 구성에서와 동일하게 기능하는 것이다.4 shows the configuration of the first embodiment of the present invention. In FIG. 4, as in FIG. 2, the configuration of one column of one memory cell array of the dynamic RAM composed of a plurality of memory cell arrays is shown as in FIG. 1, and a pair of bit lines BLi, Only a pair of memory cells of the plurality of memory cells connected to the display is displayed. In the structure of FIG. 4, the component shown with the same code | symbol as FIG. 2 functions similarly to the structure of FIG.

제4도의 구성에서는, 제2도의 종래의 구성과 달라서, 데이터버스선의 쌍,는, 모두 상시 일정한 저항을 주는 트랜지스터 Q3', 및 Q4'를 사이에 고전위 전원 Vcc에 접속되고, 고전위전원 Vcc로부터의 전류의 공급을 받고 있다. 즉, 제4도의 구성에서는, 읽어내기전에 데이터버스선 DBj,를 프리차지 하는 일이 없다.In the configuration of FIG. 4, unlike the conventional configuration of FIG. 2, a pair of data bus lines , It is, both receiving the supply of current from the normally constant is connected to the transistor Q 3 ', Q, and 4' to the resistance to the high potential power supply Vcc in between, the high potential power supply Vcc. That is, in the configuration of FIG. 4, the data bus line DBj, There is no precharge.

제4도의 구성에 있어서도, 써넣기용 열 선택선 CLW와 읽어내기용 열 선택선 CLR이 독립하여 설치되어 있고, 써넣기시에는, 비트선의 쌍 BLi,와 데이터버스 선의 쌍 DBj,와의 사이에 접속되는 트랜지스터 Q1및 Q2를 써넣기용 열선택선 CLW를 사이에 두고 주어진 써넣기용 열 열선택신호가 제어하는 것에 의해서 비트선의 쌍 BLi,와 데이터버스선의 쌍 DBj,가 접속되고, 읽어내기시에는, 데이터 버스선의 쌍 DBj,에 각각의 소스단자를 접속하는 트랜지스터 Q6및 Q7을 읽어내기열 선택선 CLR을 사이에 두고 주어지는 읽어내기용 열 선택신호가 제어한다. 트랜지스터 Q6및 Q7의 드레인 단자에는 각각 트랜지스터 Q8″ 및 Q9″의 소스단자가 접속되고, 트랜지스터 Q8″ 및 Q9″의 게이트 단자는 각각 비트선의 쌍 BLi,의 각 선에 접속되어 있다.Also in the configuration of Fig. 4, the column selection line CLW for writing and the column selection line CLR for reading are provided independently, and at the time of writing, a pair of bit lines BLi, Pair of data and data bus lines DBj, A pair of bit lines BLi, controlled by a given write column select signal with the column select line CLW for writing transistors Q 1 and Q 2 connected therebetween. A pair of data bus lines DBj, Is connected, and when read, the pair of data bus lines DBj, With the respective source terminals transistors Q 6 and Q 7 to read the selected column line CLR for connecting to and between the readout column selection signal for control is given. Transistors Q 6 and Q 7 each drain terminal of the transistor is connected to the Q 8 ", and Q 9" source terminal of the transistor Q 8 ", and Q 9" The gate terminal of each of the pair of bit lines BLi, It is connected to each line of.

읽어내기 때에는, 목적하는 메모리셀 셀에 접속되는 워드선 WL1또는 WL2를 H로 하여, 대응하는 트랜스퍼 게이트 Qc1또는 Qc2를 도통 상태로 함으로써, 메모리셀의 커패시터 C1 또는 C2에 기억된 1비트의 데이터에 응한 전압이 비트선 BLi 또는상에 나타난다.When reading, the word line WL 1 or WL 2 connected to the target memory cell cell is set to H, and the corresponding transfer gate Qc 1 or Qc 2 is turned on so that 1 stored in the capacitor C1 or C2 of the memory cell is turned on. The voltage corresponding to the data of the bit is the bit line BLi or Appears on the screen.

상기한 비트선 BLi,의 쌍 위에 나타난 전압은, 센스앰프 SA에 인가됨과 동시에, 트랜지스터 Q8″ 및 Q9″의 게이트 단자에 인가된다. 트랜지스터 Q8″ 및 Q9″ 중에서, H레벨의 전압을 기억하는 측의 메모리 셀의 트랜지스터의 Q8″ 또는 Q9″의 소스·드레인 간 저항은, 상기한 워드선 WL1또는 WL2를 H한 때부터 서서히 저하하고, 읽어내기용 열선택선 CLR을 경유하여 주어지는 읽어내기용 열 선택 신호가 H로 한다면, 이것에 응하여, 이 트랜지스터에 접속되는 측의 데이터 버스선의 데이터 버퍼 DBA입력점에서의 전압이 저하한다. 이 전압 저하에 의해 발생한 이 데이터 버스선 DBj,의 쌍의 차전압이 데이터버스 앰프 DBA에서 증폭되어 래치되고, 메모리셀에 기억된 1비트의 데이터가 검출된다. 즉, 워드선 WL1또는 WL2를 H로 하는 타이밍과 읽어내기용 열 선택선 CLR을 사이에 두고 주어지는 읽어내기용 열 선택 신호를 H로 하는 타이밍과의 늦은 쪽에 응답하여, 데이터버스선의 데이터버퍼 DBA입력점에 메모리셀에 기억된 1비트의 데이터에 대응하는 차전압이 나타나고, 이것이 데이터버퍼 DBA에서 검출된다.The above-mentioned bit line BLi, The voltage shown on the pair of is applied to the sense amplifier SA and simultaneously to the gate terminals of the transistors Q 8 ″ and Q 9 ″. Among the transistors Q 8 ″ and Q 9 ″, the source-drain resistance of Q 8 ″ or Q 9 ″ of the transistor of the memory cell on the side that stores the voltage at the H level is H-word WL 1 or WL 2 described above . If the read-out column select signal given via the read-out column select line CLR is H, then gradually decreases from that point, in response to this, at the data buffer DBA input point of the data bus line of the side connected to this transistor, Voltage drops. This data bus line DBj caused by this voltage drop, The differential voltages of the pairs are amplified and latched by the data bus amplifier DBA, and one bit of data stored in the memory cell is detected. In other words, the data buffer of the data bus line is responsive to the delay between the timing at which the word line WL 1 or WL 2 is H and the timing at which the read column select signal H is provided with the read column select line CLR interposed therebetween. A difference voltage corresponding to one bit of data stored in the memory cell appears at the DBA input point, which is detected in the data buffer DBA.

또한, 제4도의 구성에서, 트랜지스터 Q8″ 및 Q9″의 전달 콘덕턴스 gm을 (특히, 센스앰프 SA를 구성하는 트랜지스터 Q17및 Q18의 전달 콘턱턴스 gm보다)크게 하면, 비트선 BLi,의 전압에 응한 데이터버스선 DBj,의 구동이 보다 고속화되어서, 다이내믹 RAM의 액세스 속도의 보다 큰 향상이 기하여진다. 또, 센스앰프 SA의 트랜지스터 Q17및 Q18의 전달 콘덕턴스 gm이 지나치게 커지면 센스앰프의 플립플롭회로가 반전하지 않게 되기 때문에, 데이터의 써넣기가 곤란하게 된다.Further, in the configuration of FIG. 4, when the transfer conductance gm of the transistors Q 8 ″ and Q 9 ″ is made larger (particularly, the transfer conductance gm of the transistors Q 17 and Q 18 constituting the sense amplifier SA), the bit line BLi , Data bus line DBj corresponding to the voltage of The speed of the drive becomes higher, and a greater improvement in the access speed of the dynamic RAM is expected. In addition, if the transfer conductance gm of the transistors Q 17 and Q 18 of the sense amplifier SA becomes too large, the flip-flop circuit of the sense amplifier will not be inverted, which makes writing of data difficult.

제4도의 구성에 있어서는, 센스앰프 SA는, 메모리셀의 데이터 읽어낸 다음에, 제2도의 구성의 것과 동일하게 하여서 메모리셀의 내용의 리프레쉬를 위하여, 그리고 써넣기시에, 써넣기 앰프 WA로부터 데이터 버스선 DBj,를 경유하여 비트선 BLi,로 출력되는 써넣기 데이터에 대응하는 전압을 증폭하여 메모리셀에 써넣기 위한 것에만 사용된다. 즉, 제4도의 구성에서는, 비트선 BLi,상의 전압이 센스앰프 SA에 의해서 증폭되기 전에, 데이터 버스선 DBj,를 경유하여 데이터버퍼 DBA에서 검출된다. 또한, 제4도에서, SAP 및 SAN은, 각각, 센스앰프 SA로 공급되는 고전압 공급선 및 저전압 공급선을 표시하는 것이다.In the configuration of FIG. 4, the sense amplifier SA reads the data of the memory cell, and then, in the same manner as that of the configuration of FIG. 2, refreshes the contents of the memory cell and writes the data bus from the write amplifier WA. Line DBj, Bitline BLi via It is only used to amplify the voltage corresponding to the write data outputted by amplification and write it to the memory cell. That is, in the configuration of FIG. 4, the bit line BLi, Before the voltage on the phase is amplified by the sense amplifier SA, the data bus line DBj, It is detected by the data buffer DBA via. In FIG. 4, SAP and SAN denote high voltage supply lines and low voltage supply lines supplied to the sense amplifiers SA, respectively.

또한, 제5도에 표시된 바와 같이, 제4도의 트랜지스터 Q8″ 및 Q6의 직렬접속 및 트랜지스터 Q9″ 및 Q7의 직렬접속에서 이들 트랜지스터의 접속순서를 바꿔넣어도 좋다.Further, as shown in FIG. 5, it may be put to change the connection order of the transistors in the series connection of a fourth transistor Q 8 degrees "and Q 6 connected in series and the transistor Q 9 in" and Q 7.

한편, 읽어내기때에, 프리차지된 데이터 버스선 DBj,의 한쪽으로부터 전하가 뽑아내어진 것을 검출하는 제2도의 종래 구성에 있어서는, 비트선 BLi,상의 전압이 센스앰프 SA에 의해서 증폭된 다음이 아니면, 센스앰프의 출력이 안정되지 않기 때문에, 읽어내기용 열 선택선 CLR을 경유하여 주어지는 읽어내기용 열 선택신호를 H로 하여서 비트선 BLi 또는상의 전압을 변화를 데이터 버스선 DBj 또는에 출력시키는 것이 불가능하다. 전술한 대로, 센스앰프 SA에 의한 비트선 BLi 또는상의 전압의 증폭에는, 예컨대, 15~20ns의 시간이 필요하다. 따라서, 제4도의 구성에 의하면, 제2도의 구성에 비교하여, 데이터 읽어내기에 요하는 시간을 대폭으로 단축할 수가 있다.On the other hand, at the time of reading, the precharged data bus line DBj, In the conventional configuration of FIG. 2 for detecting that charge is extracted from one side of the bit line, the bit line BLi, Since the output of the sense amplifier is not stable unless the voltage on the phase is amplified by the sense amplifier SA, the bit line BLi or the read column selection signal supplied via the read column select line CLR is set to H. Change the voltage on the data bus line DBj or It is not possible to output to As described above, the bit line BLi by the sense amplifier SA or Amplification of the phase voltage requires a time of, for example, 15 to 20 ns. Therefore, according to the structure of FIG. 4, compared with the structure of FIG. 2, the time required for data reading can be shortened significantly.

제6도는, 제2도의 구성에서, 종래의 리드·모디파이·라이트를 행할 때의 읽어내기용 열선택선 CLR상의 읽어내기용 열 선택신호, 및 써넣기용 열 선택선 CLW를 경유하여 주어지는 써넣기용 열 선택신호의 타이밍을 표시하는 것이다. 제6도에 표시한 바와같이, 종래 구성에 의하면, 읽어내기용 열 선택선 CLR상의 읽어내기용 열 선택신호는, 비트선의 쌍 DBj,상의 차전압의 센스앰프 SA에 의한 증폭이 행하여진 다음에, 이 증폭된 비트선의 쌍 DBj,상의 차전압을 데이터버스선 DBj,를 경유하여 검출할때까지 H로 유지할 필요가 있고, 써넣기용 열 선택선 CLW를 경유하여 주어지는 써넣기용 열 선택신호의 활성화는, 이 다음에 행하는 것이 된다. 이에 대하여, 제4도의 구성에 의하면, 종래의 리드·모디파이·라이트와 동일하게, 데이터 읽어내기에 뒤따르는 써넣기를 행하기 위해서는, 제7도에 표시된 바와같이 읽어내기용 열선택선 CLR상의 읽어내기용 열 선택신호를 인가한 다음에는, 센스앰프 SA에 의한 증폭을 기다리지 않고 데이터의 읽어내기를 완료할 수가 있기 때문에 이 읽어내기 완료후, 즉시 (제7도의 t2), 써넣기용 열선택선 CLW를 경유하여 주어지는 써넣기용 열 선택신호를 H로 하여 데이터의 써넣기를 개시할 수가 있다. 또한, 이 경우, 써넣기용 열 선택신호를 H로 한 때에, 이 다이내믹 RAM에 공급하는 기록가능 신호 WE도 무효에서 유효로 변환한다. 이렇게 하여서, 리드·모디파이·라이트처리를 고속화 할 수가 있다.FIG. 6 is a write-in given via the read-out column select signal on the read-out column select line CLR and the write-out column select line CLW when performing the conventional read / modify write in the structure of FIG. The timing of the column select signal is displayed. As shown in Fig. 6, according to the conventional configuration, the read column select signal on the read column select line CLR is a pair of bit lines DBj, After the amplification by the sense amplifier SA of the difference voltage of the phase is performed, the pair of amplified bit lines DBj, On the data bus line DBj, It is necessary to hold H until it is detected via, and activation of the write column selection signal given via the write column select line CLW is performed next. On the other hand, according to the configuration of FIG. 4, in order to perform writing following data reading in the same manner as in the conventional read modifier write, reading on the column selection line CLR for reading as shown in FIG. After the bet column selection signal is applied, data reading can be completed without waiting for amplification by the sense amplifier SA, so immediately after completion of this reading (t 2 in Fig. 7), the column selection line for writing Data can be written with the write column select signal given through CLW as H. In this case, when the write column selection signal is set to H, the writeable signal WE supplied to the dynamic RAM is also changed from invalid to valid. In this way, the read modifier write process can be speeded up.

제8도는, 제2도와 같은 구성의 다이내믹 RAM의 전체구성을, 전술한 바와 같은 제어를 행하기 위한 제어신호를 발생하는 제어회로의 구성과 함께 표시한 것이다.FIG. 8 shows the overall configuration of the dynamic RAM having the configuration as shown in FIG. 2 together with the configuration of the control circuit for generating the control signal for performing the control as described above.

제8도에서, 1,2,3,4, 및 10은 클록발생회로, 5는 로우·어드레스 버퍼 RAB, 6은 OR회로, 7은 AND회로, 8은 컬럼·어드레스버퍼 CAB, 9는 어드레스 변화 검출회로, 11은 메모리 셀 어레이, 12는 컬럼 디코우더, 13은 로우·디코우더, 14는 센스앰프 그리고 15는 센스앰프 구동 트랜지스터이다.In FIG. 8, 1,2,3,4, and 10 are clock generation circuits, 5 is a low address buffer RAB, 6 is an OR circuit, 7 is an AND circuit, 8 is a column address buffer CAB, and 9 is an address change. The detection circuit, 11 is a memory cell array, 12 is a column decoder, 13 is a low decoder, 14 is a sense amplifier and 15 is a sense amplifier driving transistor.

외부로 부터 인가된(로우·어드레스·스트로브)클록은, 클록 발생회로 CG1에서 칩내 클록 발생회로 CG2 및 CG4 및 로우·어드레스 버퍼 RAB에 인가된다.Externally authorized The low address strobe clock is applied from the clock generation circuit CG1 to the on-chip clock generation circuits CG2 and CG4 and the low address buffer RAB.

로우·어드레스 버퍼 RAB에는, 도시하지 않은 CPU로부터의 로우·어드레스 Ai가 인가되어 있고, 로우·어드레스 Ai는, 이 RAS클록이 유효로 되는(상승) 타이밍(to)에서 로우·어드레스 버퍼 RAB에 래치된다. 래치된 로우·어드레스 Ai는, 로우· 디코우더 13으로 공급된다. 로우·디코우더 13은, 로우·어드레스 Ai를 디코우드 한다.A low address Ai from a CPU (not shown) is applied to the low address buffer RAB, and the low address Ai is latched in the low address buffer RAB at the timing (to) at which the RAS clock is valid (rising). do. The latched row address Ai is supplied to the row decoder 13. The low decoder 13 decodes the low address Ai.

한편, 클록 발생회로 CG2는, 상기한 RAS 클록을 받으면, t1에서 상승하는 워드선 구동 펄스를 출력한다. 이 워드선 구동 펄스는, 로우·디코우더 13 및 AND 회로 7의 한쪽의 입력에 인가된다. 로우·디코우더 13은, 상기한 워드선 구동펄스의 상승에 동기하여, 상기한 로드·어드레스 Ai를 디코우드한 출력에 따라 메모리셀 어레이 11의 전기한 워드선(제4도)을 구성한다.On the other hand, when the clock generation circuit CG2 receives the RAS clock described above, the clock generation circuit CG2 outputs a word line driving pulse rising at t 1 . This word line driving pulse is applied to one input of the row decoder 13 and the AND circuit 7. The row decoder 13 constitutes the word line (FIG. 4) of the memory cell array 11 in accordance with the output decoded of the load address Ai described above in synchronization with the rise of the word line driving pulse. .

클록발생회로 CG2의 출력은, 또한, 실제의 메모리셀 어레이 11 내에서의 워드선 구동때의 지연을 슈미레이트 하기 위한 워드선 슈미레이터를 경유하여 클록발생회로 CG3에도 공급된다. 클록발생회로 CG3은 이 워드선 슈미레이터에 의해서 지연된 클록 발생회로 CG2의 출력의 상승에 응하여 상승하는 센스앰프 구동펄스(제8도에서는 t5에서 상승한다)를 출력한다. 이 센스앰프 구동펄스에 의해서, 센스앰프 구동 트랜지스터 15가 구동되어서, 전기 고전압 공급선 SAP 및 전 전압 공급선 SAN을 사이에 두고 메모리셀 어레이 11을 위한 센스앰프 14로 전력이 공급되어서, 센스앰프 SA가 구동된다.The output of the clock generation circuit CG2 is also supplied to the clock generation circuit CG3 via a word line shimmer for summing the delay in the word line driving in the actual memory cell array 11. The clock generation circuit CG3 outputs a sense amplifier drive pulse (rising at t 5 in FIG. 8) which rises in response to the rise of the output of the clock generation circuit CG2 delayed by this word line shimmer. The sense amplifier drive pulse drives the sense amplifier drive transistor 15 to supply power to the sense amplifier 14 for the memory cell array 11 with the electric high voltage supply line SAP and the full voltage supply line SAN interposed therebetween, thereby driving the sense amplifier SA. do.

다이내믹 RAM의 일반적인 규격에 따라서. 어드레스 버스로부터는 처음에, 로우·어드레스 Ai가 공급되고, 일정한 시간후에 (단수 또는 복수의)컬럼·어드레스 Ai가 순차로 공급된다. 일반적으로, 어드레스버스로부터 공급되는 어드레스의 값의 변화는 어드레스 변화 검출회로 9에 의해서 검출되고, 이 검출때마다. 어드레스 변화 검출회로 9로부터의 ATD펄스가 출력된다. 이 ATD펄스는, 클록발생회로 CG5에서 그 펄스폭이 넓혀진다음, OR 회로 6의 한쪽의 입력단자로 인가된다. 제8도에서는, ATD펄스는 t3이 상승하는 것으로서 표시되어 있다.In accordance with the general specification of dynamic RAM. The row address Ai is first supplied from the address bus, and the column address Ai (single or plural) is supplied sequentially after a certain time. In general, a change in the value of the address supplied from the address bus is detected by the address change detection circuit 9, each time this detection. The ATD pulses from the address change detection circuit 9 are output. The ATD pulse is applied to one of the input terminals of the OR circuit 6 after its pulse width is widened in the clock generation circuit CG5. In FIG. 8, ATD pulses are indicated as t 3 rises.

그런데, 로우·어드레스 Ai와 이어져서 공급되는 최초의 컬럼·어드레스 Ai'가 일치하는 경우에는, 이 로우·어드레스 Ai로부터 최초의 컬럼·어드레스 Ai'에의 변화는 어드레스 변화 검출회로 9에 의해서는 검출되지 않기 때문에, 상기한 일정한 시간의 경과를 검출하기 위하여 클록발생회로 CG4가 설치되어 있다. 즉, 클록 발생회로 CG4는 상기한 일정한 시간에 대응하여, 상기한 RAS 클록의 상승 t0에서 소정의 시간후의 t2에서 상승하는 컬럼·어드레서 거두어 넣기 펄스를 출력한다. 이 컬럼·어드레스 거두어넣기 펄스는, OR 회로 6의 다른쪽의 입력단자에 인가된다. 이렇게 하여, OR 회로 6으로 부터는, 어드레스 버스에서 공급된 어드레스의 변화, 또는 로우·어드레스 Ai에서 최초의 컬럼·어드레스 Ai'에의 변화의 타이밍에서 상승하는 펄스가, 컬럼·어드레스 Ai'를 거두어넣어야 할 타이밍을 주는 펄스로서 출력되어서, AND 회로7의 다른쪽의 입력단자로 인가된다. AND 회로 7은, 컬럼·어드레스 Ai'가 거두어 넣어야할 타이밍을 워드선 구동의 타이밍에 비교하여 지나치게 빨라지지 않게 하기 위하여 설치된 것으로, AND 회로 7의 출력은, 컬럼 디코우더 12에 대하여, 컬럼·어드레스를 거두어넣는 타이밍신호(컬럼·게이트 구동 펄스)로서 주어진다.By the way, when the first column address Ai 'supplied in succession with the row address Ai coincides, the change from the row address Ai to the first column address Ai' is not detected by the address change detection circuit 9. Therefore, the clock generation circuit CG4 is provided to detect the elapse of the predetermined time. In other words, the clock generation circuit CG4 outputs a column addressing input pulse that rises at t 2 after the predetermined time from the rising t 0 of the RAS clock as described above. This column address reject pulse is applied to the other input terminal of the OR circuit 6. In this way, from the OR circuit 6, a pulse that rises at the timing of the change of the address supplied from the address bus or the change from the row address Ai to the first column address Ai 'should receive the column address Ai'. It is output as a timing giving pulse and is applied to the other input terminal of the AND circuit 7. The AND circuit 7 is provided so that the timing at which the column address Ai 'should be stored is not too fast compared to the timing of the word line driving, and the output of the AND circuit 7 is the column decoder 12 with respect to the column decoder 12. It is given as a timing signal (column gate drive pulse) for storing an address.

컬럼·어드레스 버퍼 CAB는, 외부로 부터 공급되는(컬럼·어드레스·스트로브) 클록을 수신한 다음, 상기한 어드레스 변화검출회로 9를 경유하여 어드레스버스에서 공급되는 컬럼·어드레스 Ai'를 순차로 래치하여 컬럼·디코우더 12에 공급한다. 컬럼 디코우더 12는, 컬럼·어드레스버퍼 CAB로 부터 공급된 컬럼 어드레스 Ai'를 디코우드하여, 상기한 AND 회로 7의 출력 상승 타이밍으로, 전기 써넣기용 및 읽어내기용의 열 선택선 CLW 또는 CLR을 구동한다. 여기서, 도시하지 않으나, 컬럼·어드레스 12는, 외부에서 공급되는 기록가능 WE 신호가 유효인지 아닌지에 따라서, 써넣기용 읽어내기용의 열선택선 CLW 및 CLR의 어느것을 구동한다.The column address buffer CAB is supplied from the outside. (Column Address Strobe) After receiving the clock, the column address Ai 'supplied from the address bus is sequentially latched and supplied to the column decoder 12 via the address change detection circuit 9 described above. The column decoder 12 decodes the column address Ai 'supplied from the column address buffer CAB, and at the output rise timing of the AND circuit 7, the column select line CLW or CLR for electric writing and reading. To drive. Here, although not shown, column address 12 drives either of the column selection lines CLW and CLR for read-out for writing depending on whether the writeable WE signal supplied from the outside is valid or not.

이렇게하여서, 이 실시예에서는, 워드선 구동의 타이밍과, 써넣기용 및 읽어내기용의 열 선택선 CLW 및 CLR을 구동하는 타이밍이 거의 동시가 되도록, 제4도의 구성을 가진 메모리셀 어레이 11을 제어하고 있고, 센스 앰프 SA에 의해서 증폭되기 전의 비트선 BLi,상의 전압이 데이터 버스선 DBj,를 경유하여 읽어 이해하도록 제어하고 있다.In this way, in this embodiment, the memory cell array 11 having the configuration of FIG. 4 is controlled so that the timing of the word line driving and the timing of driving the column selection lines CLW and CLR for writing and reading become substantially simultaneous. Bit line BLi before being amplified by the sense amplifier SA, Voltage on the data bus line DBj, It is controlled to read by reading.

제9도는, 전기한 데이터버스 앰프 DBA 및 이 데이터버스 앰프 DBA의 출력측에 접속되는 데이터래치회로의 구성예를 표시한 것이다. 제9도에 표시한대로, 데이터버스 앰프 21은, 종래의 데이터버스 앰프에 사용되고 있는 공지의 차동 앰프에 의해서 구성되고, 또. 데이터 래치회로는, 2개의 AND 회로 22 및 23에 의해서 구성될수 있다.9 shows an example of the configuration of the data bus amplifier DBA described above and the data latch circuit connected to the output side of the data bus amplifier DBA. As shown in FIG. 9, the data bus amplifier 21 is constituted by a known differential amplifier used for a conventional data bus amplifier. The data latch circuit can be constituted by two AND circuits 22 and 23.

제10a도 내지 제10i도는 위에서 설명한 제4도, 제8도 및 제9도의 구성에서의 데이터 읽어내기시의 신호의 파형 및 타이밍을 표시한 것 그리고, 제11a 내지 제11g도는, 제4도, 제8도 및 제9도의 구성에서, 데이터 읽어내기의 신호의 보다 상세한 파형 및 타이밍을 표시한 것이다.10A to 10I show waveforms and timings of signals during data reading in the configurations of FIGS. 4, 8 and 9 described above, and FIGS. 11A to 11G are shown in FIG. 4, In the configuration of Figs. 8 and 9, more detailed waveforms and timings of signals for reading data are displayed.

데이터버스의 전위는. 예컨데, 전원전압 Vcc=3.3V로 하여. 데이터버스 앰프 21의 입력단의 PMOS 트랜지스터의 임계치 레벨이 Vth=0.7V인 때에는. 초기상태애서. Vcc-Vth=2.6V로 리세트 된다.The potential of the data bus is For example, suppose the power supply voltage Vcc = 3.3V. When the threshold level of the PMOS transistor at the input of the data bus amplifier 21 is V th = 0.7V. In its initial state. Vcc-V th is reset to 2.6V.

제11a도에 표시한데로, 어드레스버스상의 어드레스 신호에 변화가 있으면, 즉, 어드레스버스 상의 어드레스 신호가, 로우·어드레스에서 컬럼·어드레스 변화 하였을때, 또는, 하나의 컬럼·어드레스에서 다른 컬럼·어드레스로 변화하였을 때에는, 제9도의 어드레스 변화검출회로 9는, 이 변화를 검출하여, ATD 펄스를 출력하고, 이것에 따라서, 클록 발생회로 CG5로 부터는, 제11b도에 표시되는 바와같이, 소정의 폭의 펄스(제11b도의 예에서는, 시각 t3)에 상승하고, 시각 t6에 하강한다)가 출력된다.As shown in Fig. 11A, if there is a change in the address signal on the address bus, i.e., when the address signal on the address bus changes from the row address to the column address, or from one column address to another column address. Is changed, the address change detection circuit 9 of FIG. 9 detects this change and outputs an ATD pulse. As a result, the clock generation circuit CG5 outputs a predetermined width as shown in FIG. 11B. the pulse rises in (in the example the degree 11b, time t 3), and lowering the time t 6) is output.

한편, 시간 t0에서 전술한신호가 L레벨로 되는 것에 따라서, 클록 발생회로 CG2로 부터 출력되는 워드선 구동 펄스는, 시간 t1에 상승한다(제11c도). 이것에 응하여, 로우·디코우더 13은, 로우·어드레스 버퍼 5로 스스로 인가되는 로우 어드레스에 대응하는 워드선을 구동한다. 이것에 의해, 제11f도에 표시한데로. 이 워드선의 전압은 상승하여, H레벨로 된다. 이것에 의해. 이 워드선 WL을 게이트 단자에 접속하는 트랜지스터 Qc가 온으로 되고. 트랜지스터 Qc를 경유하여 이 커패시터 C에 접속되는 비트선의 전압이, 메모리의 커패시터 C의 단자전압의 양향으로, 예컨대. 약 100mV 저하한다(제11g도) . 이 비트선 BLi의 전압은, 각각. 트랜지스터 Q8″ 및 Q9″의 소스·어드레스 사이의 저항은, 각각 대응하는 비트선 BLi 및 이 비트선의 전압에 따라서 저하한다.Meanwhile, at the time t 0 described above As the signal becomes L level, the word line driving pulses output from the clock generation circuit CG2 rise at time t 1 (Fig. 11C). In response to this, the row decoder 13 drives a word line corresponding to the row address applied to the row address buffer 5 itself. As a result, as shown in Fig. 11f. The voltage of this word line rises and becomes H level. By this. The transistor Qc connecting this word line WL to the gate terminal is turned on. Bit line connected to this capacitor C via transistor Qc The voltage of is, for example, the positive voltage of the terminal voltage of the capacitor C of the memory. About 100 mV falls (FIG. 11g). The voltage of this bit line BLi is respectively. The resistances between the source and the address of the transistors Q 8 ″ and Q 9 ″ respectively correspond to the corresponding bit line BLi and this bit line. It decreases according to the voltage of.

그런데, 제11d도에 표시된 바와같, AND 회로 7의 입력인, 워드선 구동펄스 및 OR 회로 6의 출력(이 타이밍도의 예에서는 클록발생 회로 CG5의 출력에 응하여 H 레벨로 된다) 이 함께 H 레벨로 될 때(이 타이밍도의 예에서의 시각 t4에서), AND 회로 7의 출력은 H로 된다. 이것에 응하여, 컬럼·디코우더 12는 컬럼·어드레스·버퍼 8에서 이 컬럼·디코우더 12에 인가되어 있는 컬럼·어드레스에 대응하는 읽어내기용 열 선택선 CLR 또는 써넣기용 선택된 CLW를 H 레벨로 한다. 여기서, 도시하지 않으나, 컬럼·디코우더 12에는, 다이내믹 RAM의 써넣기를 행할 것인가, 읽어내기를 행할 것인가를 제어하는 기록가능 신호 WE가 유효인지 여부에 응하여, 컬럼 디코우더 12는, 써넣기용 열 선택선 CLW 또는 읽어내기용 열 선택선 CLR을 구동한다. 여기서는, 읽어내기시에 대하여 표시하고 있기 때문에, AND 회로 7의 출력이 H로 되는 것에 의해, 읽어내기용 열선택선 CLR이 구동되어서, 제2도의 구성의 트랜지스터 Q6및 Q7이 온으로 된다. 비트선 BLi 및상의 전압을 게이트 단자에 받는 트랜지스터 Q8″ 및 Q9″는 비트선, BLi,상의 전압을 증폭하지만, 이때에는, 아직 센스 앰프 SA가 구동되고 있지않기 때문에, 비트선상의 전압은, 예컨데, BL1이 1.3V, 그리고,가 1.2V이다. 여기서, 메모리셀 출력전압은 100mV로 한다. 그렇게 하면, 트랜지스터 Q8″ 및 Q9″는 함께 도통하나, 상기한 비트선상의 전압에 따른 전류가 데이터버스선 DB1,위로 흐른다. 차동 앰프인 데이터버스 앰프 21은, 상기한 데이터버스선 DBi,위를 흐르는 차전류를 검출하여, 상기의 경우, 제9도의 데이터버스 앰프 21의 출력 N2의 전압이 강하한다.By the way, as shown in FIG. 11D, the word line driving pulse and the output of the OR circuit 6, which are inputs of the AND circuit 7, (in the example of this timing diagram, become H level in response to the output of the clock generation circuit CG5). When the level is reached (at time t 4 in the example of this timing diagram), the output of the AND circuit 7 becomes H. In response, the column decoder 12 sets the read column select line CLR corresponding to the column address applied to the column decoder 12 in the column address buffer 8 or the selected CLW for writing to the H level. Shall be. Although not shown here, the column decoder 12 is for writing, depending on whether the writeable signal WE for controlling whether to write the dynamic RAM or the read is valid. Drives the column select line CLW or the column select line CLR for reading. Here, since the display relative to when reading, the output of the AND circuit 7 by being in H, be the readout column selection line CLR for driving, the configuration 2 degrees transistors Q 6 and Q 7 is turned on . Bit line BLi and Transistors Q 8 ″ and Q 9 ″ receiving the voltage on the gate terminal at the bit line, BLi, The voltage on the phase is amplified, but at this time, since the sense amplifier SA is not yet driven, the voltage on the bit line is, for example, BL1 is 1.3V, and Is 1.2V. Here, the memory cell output voltage is 100 mV. In this case, transistors Q 8 ″ and Q 9 ″ are conducted together, but the current according to the voltage on the bit line described above is changed to data bus line DB 1, Flows up. The data bus amplifier 21, which is a differential amplifier, includes the data bus lines DBi, Detecting a primary current flowing in the above, in the above case, the output voltage of the N 2 9 degrees data bus amplifier 21 to drop.

제9도의 예에서는, 데이터버스선 DBi,에 전류를 공급하고 있는 것은, 데이터버스 앰프 21의 입력단의 트랜지스터 Q31및 Q32이다. (이경우, 트랜지스터 Q31및 Q32가, 제4도의 트랜지스터 Q3및 Q4의 기능을 수행하기 때문에, 제4도의 구성에서 데이터버스 앰프 DBA가 제9도의 구성을 가질때에는, 트랜지스터 Q3및 Q4및 고전압원 Vcc는 불필요하다. )이들 트랜지스터와, 제4도의 트랜지스터 Q8″ 및 Q9″와의 사이에는 기생배선 기능이 존재하지만, 제11도의 α에서 β의 사이에 표시한 바와같이, 메모리셀 출력전압이 낮은 측의 비트선에 대응하는 데이터버스선 DB1도 순간적으로 저하한다음 회복한다.In the example of FIG. 9, the data bus line DBi, The currents are supplied to the transistors Q 31 and Q 32 at the input of the data bus amplifier 21. (In this case, since the transistors Q 31 and Q 32 perform the functions of the transistors Q 3 and Q 4 of FIG. 4, when the data bus amplifier DBA has the configuration of FIG. 9 in the configuration of FIG. 4, the transistors Q 3 and Q. 4 and the high voltage source Vcc are unnecessary.) There is a parasitic wiring function between these transistors and the transistors Q 8 ″ and Q 9 ″ in FIG. 4, but as shown between α to β in FIG. The data bus line DB1 corresponding to the bit line on the side where the cell output voltage is low also decreases momentarily and then recovers.

다음에, 시각 t5에서 센스 앰프 SA가 구동되면,의 전압은 더욱 저하하고, 이것에 대응하여, 트랜지스터 Q14의 큰값 이하로 되면, 트랜지스터 Q14는 차단하고, 데이터버스선 DB1 측에는 전류가 흐르지 않게 된다. 이것에 의해, 데이터버스선 DB1의 전압은 Vcc-Vth로 향하여 상승한다. 데이터버스 앰프 21의 출력 N1 및 N2는, 데이터버스선 DB1,를 흐르는 전류에 의해서 제어되고, 데이터버스선의 전류가 없어지면 데이터버스선의 전압은 Vcc-Vth로 되돌아 온다(제11h도의 β).Next, when the sense amplifier SA is driven at time t 5 , When the voltage of? Is further lowered, and correspondingly, when the voltage of the transistor Q 14 is equal to or less than the large value of the transistor Q 14 , the transistor Q 14 is cut off and no current flows to the data bus line DB1 side. As a result, the voltage of the data bus line DB1 rises toward Vcc-V th . The outputs N1 and N2 of the data bus amplifier 21 are connected to the data bus lines DB1, Controlled by the current flowing through the Data bus line Is returned to Vcc-V th (β in Fig. 11h).

시각 t6에서 컬럼·게이트 구동 펄스가 L로 되면(컬럼·게이트의 구동이 끝남), 트랜지스터 Q6및 Q7은 오프하고, 데이터버스선 DB1, DB1에는 전류가 흐르지 않게되어서, 데이터버스선 DB1의 전압도 Vcc-Vth로 향하여 상승한다.When the column gate driving pulse becomes L at the time t 6 (the driving of the column gate ends), the transistors Q 6 and Q 7 are turned off, and no current flows in the data bus lines DB1 and DB1, so that the data bus line DB1 The voltage of also rises toward Vcc-V th .

이상 기술한데로, 본 발명의 실시예에 의하면, 데이터 읽어내기시에는, 센스 앰프에 의한 비트선의 전압의 증폭을 기다리지 않고, 컬럼·디코우더를 구동하여, 읽어내기용 열 선택선 CLR을 구동하여, 센스 앰프에 의해서 증폭되기전의 비트선의 쌍에서의 전압을, 트랜지스터 Q8″ 및 Q9″에 의해서 증폭하여, 이들 비트선의 쌍에 대응하는 데이터버스선의 쌍 위의 전압에 반영시켜, 이들 데이터버스선의 쌍에서의 전압차에 바탕하여서, 메모리셀의 디지털 데이터를 해독한다. 따라서, 센스 앰프에 의한 비트선의 전압의 증폭을 기다리지 않고 해독할 수가 있기 때문에, 데이터 읽어내기 시간이 크게 단축된다.As described above, according to the embodiment of the present invention, when reading data, the column decoder is driven without waiting for the amplification of the voltage of the bit line by the sense amplifier to drive the column select line CLR for reading. Thus, the voltage at the pair of bit lines before being amplified by the sense amplifier is amplified by the transistors Q 8 ″ and Q 9 ″, and reflected on the voltage on the pair of data bus lines corresponding to the pair of these bit lines, and these data Based on the voltage difference in the pair of bus lines, the digital data of the memory cell is decoded. Therefore, since the data can be decoded without waiting for the amplification of the voltage of the bit line by the sense amplifier, the data reading time is greatly shortened.

이 단축시간은, 제2도의 종래 구성에서와 같이, 각 센스 임프에 접속되는 쌍의 비트선을 워드선 구동전에 프리차지 한 다음, 각각을 전원으로 부터도, 서로 쌍의 다른 것으로 부터도 절연 상태로 하고, 그 다음, 센스 앰프에 의해서 증폭된 비트선의 쌍의 전압에 의해서 구동되는 트랜지스터(제2도의 Q8및 Q9의 한쪽)에 의해서, 한쪽의 데이터버스선의 전화를 뽑아내는 구성에서는 불가능하였었다. 제2도의 구성에서는, 센스 앰프에 의해서 증폭되기 전에 읽어내기용 열 선택선 CLR을 구동하여도, 센스 앰프 자체가 불안정하게 되어서, 비트선의 쌍 위의 전압을 대응하는 데이터버스선의 쌍 위에 올바르게 출력 시킬수가 없다.This shortening time is performed by precharging the pair of bit lines connected to the respective sense impers before driving the word lines, as in the conventional configuration of FIG. 2, and then insulating each of them from the power supply and from the other of the pair. Then, it was not possible in the configuration to extract the telephone line of one data bus line by a transistor (one of Q 8 and Q 9 in FIG. 2) driven by the voltage of the pair of bit lines amplified by the sense amplifier. . In the configuration of FIG. 2, even when the column select line CLR for reading is driven before being amplified by the sense amplifier, the sense amplifier itself becomes unstable, so that the voltage on the pair of bit lines can be correctly output on the pair of data bus lines. There is no.

본 발명에서는, 쌍의 데이터버스선에는 항시, 소정의 저항(제4도의 트랜지스터 Q3및 Q4또는 제9도의 트랜지스터 Q31및 Q32)을 경유하여 전류가 공급되고 있고, 비트선의 쌍의 전압은, 센스앰프에 의한 비트선의 전압의 증폭을 기다리지 않고, 즉시, 트랜지스터 Q8″ 및 Q9″에 의해서 증폭되어서, 이들 비트선의 쌍에 대응하는 데이터버스선의 쌍상의 전압에 반영되고, 이 전압에 의해서 디지탈 데이터가 해독된다.In the present invention, the pair of data bus lines is always supplied with current through a predetermined resistor (transistors Q 3 and Q 4 in FIG. 4 or transistors Q 31 and Q 32 in FIG. 9), and the voltage of the pair of bit lines Is amplified by the transistors Q 8 ″ and Q 9 ″ without waiting for the amplification of the voltage of the bit line by the sense amplifier, and is reflected in the voltage on the pair of data bus lines corresponding to the pair of these bit lines, Digital data is decrypted.

제12도는, 본 발명의 다이내믹 RAM의 다른 실시예의 구성을 표시한 것이다.12 shows the configuration of another embodiment of the dynamic RAM of the present invention.

제12도의 구성은, 소위 공용 센스 앰프 구성을 취하는 것으로서, 좌우의 메모리 셀 어레이-MCA1' 및 MCA2'에서 각 열의 센스 앰프 SA를 공용하고 있다. 그때문에, 블록 선택선 B1 및 B2를 설치하여, 우측과 좌측의 어느 메모리셀 어레이를 선택하는가를 제어하고 있다. 블록 선택선 B1 및 B2는, 각 비트선의 메모리 셀 측과 읽어내기/써넣기 제어회로 측과의 사이에 트랜지스터 Q33'∼Q36' 및 Q37'-Q40'을 갖고, 우측과 좌측의 어느 메오리셀 어레이를, 대응하는 읽어내기/써넣기 제어회로 측과 접속하는가의 여부를 제어한다. 또, 써넣기용 열 선택선 CLW' 및 읽어내기용 열 선택선 CLR'에 의해서 동시에 2쌍의 열 어드레스 BL1,, BL2,를 선택한다. 또한, 데이터버스선 DBj,는 상측과 하측의 각 열의 비트선 BL1,, BL2,마다에 설치되어 있다. 이와같이, 좌우의 메모리셀 어레이 MCA1' 및 CA2'에서 각 열의 센스 앰프 SA를 공용하고, 한쌍의 읽어내기 및 써넣기 열 선택선 CLW 및 CLR에 의해서 동시에 2쌍의 열의 비트선을 액세스 함으로써, 읽어내기용 및 써넣기용으로 나누어도, 열 선택선의 수는, 제2도의 종래의 구성과 달라지지 않게 된다.The configuration shown in Fig. 12 takes a so-called common sense amplifier configuration and shares sense amplifiers SA of each column in the left and right memory cell arrays-MCA1 'and MCA2'. Therefore, block selection lines B1 and B2 are provided to control which memory cell arrays on the right and left sides are selected. The block select lines B1 and B2 have transistors Q 33 ′ to Q 36 ′ and Q 37 ′ -Q 40 ′ between the memory cell side and the read / write control circuit side of each bit line, and have either right or left side. Controls whether or not the meoricell array is connected to the corresponding read / write control circuit side. Also, two pairs of column addresses BL1, at the same time by the column selection line CLW 'for writing and the column selection line CLR' for reading. , BL2, Select. In addition, the data bus line DBj, Is the bit line BL1 in each of the upper and lower columns, , BL2, It is installed in every time. In this way, the left and right memory cell arrays MCA1 'and CA2' share the sense amplifiers SA of each column, and the pair of read and write column selection lines CLW and CLR simultaneously access two pairs of bit lines for reading. Even if divided for writing, the number of the column selection lines does not differ from the conventional configuration of FIG.

제13도는, 제12도의 구성의 한 변형을 표시한 것으로서, 데이터 써넣기용 데이터버스선 DB1W,와, 데이터 읽어내기용 데이터버스선 DB2,와를, 각 비트선 BLi,의 쌍 마다에 따로따로 설치하여, 또한, 이들을 각각 2쌍의 글로벌 데이터버스선 GDB1,, GDB2,를 경유하여, 써넣기 앰프 WA 및 데이터버스 앰프 DBA에 접속하고 있다.FIG. 13 shows a variation of the configuration of FIG. 12, which includes data bus lines DB1W for data writing; Data bus line DB2 for reading data; And, each bit line BLi, Are separately provided for each pair of two pairs, and two pairs of global data bus lines GDB1, , GDB2, Connect to the write amplifier WA and the data bus amplifier DBA via.

제14도는, 제13도의 구성의 또다른 변형예를 표시한 것이다. 제14도의 구성에 있어서는, 제13도의 데이터 읽어내기용 데이터버스선 DB2,와 데이터 읽어내기용 글러벌 데이터버스선 GDB2,와의 사이에 프리앰프 A1 및 A2를 설치하여, 데이터버스선으로 부터 읽어내 여지는 신호를 증폭하고 있다. 일반적으로, 데이터 써넣기시에는, 강력한 써넣기 앰프 WA로 데이터버스선을 구동함으로써, 데이터버스선과 글로벌 데이터버스선과의 사이에 프리 앰프는 불필요하다고 생각되나, 이 경우에는 설치하여도 좋다.FIG. 14 shows another modified example of the configuration of FIG. In the configuration of FIG. 14, the data bus line DB2 for reading data of FIG. 13, Global data bus line GDB2 for reading data and Preamplifiers A1 and A2 are provided between and to amplify the signals read from the data bus lines. In general, at the time of data writing, a data amplifier line is driven by a powerful write amplifier WA, so that a preamplifier is not necessary between the data bus line and the global data bus line. However, in this case, it may be provided.

제15도는, 제13도의 구성의 또다른 변형예를 표시한 것이다.FIG. 15 shows another modification of the configuration of FIG.

제15도의 구성에 있어서는, 제13도의 구성의 데이터 써넣기용 데이터버스선 DB1W,데이터 읽어 내기용 데이터버스선 DB2R,각각의 글러벌 데이터버스선 GDB1,, GDB2,와의 접속개소에 스위칭 트랜지스터 ST를 설치하여, 액세스시에는 제13도에 표시된 바와 같은 4쌍의 비트선 BLi,에 대응하는 구성을, 각각 선택하는 스위치 제어신호 BSn에 의해서, 액세스 대상으로 되는 4쌍의 비트선 BLi,에 대응하는 데이터버스선 DBj,만을 글로벌 데이터버스선 GDB1,, GDB2,에 접속하도록 하고, 다른(액세스 하지 않는) 4쌍의 비트선 BLi,에 대응하는 데이터버스선 DBj,를 글로벌 데이터 버스선 GDB1,, GDB2,에 접속하지 않도록 하는(절연한다) 것이다. 이것에 의해 글로벌 데이터 버스선의 기생용량을 작게하여서, 읽어내기 및 써넣기의 속도를 빠르게 할 수가 있다.In the configuration of FIG. 15, the data bus line DB1W for data writing of the configuration of FIG. Data bus line DB2R for data reading, Each global data bus line GDB1, , GDB2, The switching transistor ST is provided at the connection point with the four pairs of bit lines BLi, as shown in FIG. Four pairs of bit lines BLi to be accessed by the switch control signals BSn respectively selecting a configuration corresponding to Corresponding to the data bus line DBj, GDB1, the global data bus line , GDB2, 4 pairs of bit lines BLi, Corresponding to the data bus line DBj, Global data bus line GDB1, , GDB2, It is not to be connected to (isolated). This makes it possible to reduce the parasitic capacitance of the global data bus line and speed up the reading and writing.

Claims (8)

비트선(BLi,)에 접속된 센스앰프와, 데이타 버스선(DB1, DB2)과, 읽어내기 전압출력 트랜지스터의 전류제어 단자가 상기 비트선(BLi, BLi)에 접속되어 있고 그의 전류출력단자가 소정의 전압원에 접속되어, 상기 비트선(BLi,)상의 전압을 제어입력으로서 수신하고, 상기 비트선에서 발생된 전압변화에 따라 상기 데이터버스선의 전압을 변화시키는 읽어내기 전압출력 트랜지스터(Q8″, Q9″)와, 읽어내기 제어신(CLR)을 통하여 인가되는 읽어내기 제어신호의 제어하에 상기 읽어내기 전압 출력 트랜지스터(Q8″, Q9″)의 동작을 제어하는 읽어내기 제어수단(Q6, Q7)과, 상기 데이터버스선의 전압에 해당하는 전압을 상기 비트선에 출력시키고, 써넣기 제어산(CLW)을 통하여 인가되는 써넣기 제어신호의 제어하에 동작 또는 또는 비동작되는 써넣기 전압 입력수단(Q1, Q2)로 구성되고, 상기 센스앰프는 상기 읽어내기 전압 출력 트랜지스터가 활성화된 후에 활성화되도록 구성된 것을 특징으로 하는 다이내믹 RAM.Bit line (BLi, Is connected to the bit lines BLi and BLi and the current output terminals of the read voltage output transistors are connected to a predetermined voltage source. , The bit line BLi, Read-out voltage output transistors Q 8 ″ and Q 9 ″ for receiving a voltage on the data line as a control input, and varying the voltage of the data bus line in accordance with the voltage change generated in the bit line. Corresponds to the read control means Q6 and Q7 for controlling the operation of the read voltage output transistors Q 8 ″ and Q 9 ″ under the control of the read control signal applied through And a write voltage input means (Q1, Q2) which is outputted to the bit line and operated or deactivated under the control of a write control signal applied through a write control peak (CLW). Dynamic RAM, characterized in that configured to be activated after a read voltage output transistor is activated. 제1항에 있어서, 상기 읽어내기 제어수단(Q6, Q7)이 상기 읽어내기 전압 출력트랜지스터(Q8″, Q9″)의 전류출력단자와 상기 소정의 전압원사이에 직련로 접속되는 트랜지스터인 다이내믹 RAM.A dynamic RAM according to claim 1, wherein said read control means (Q6, Q7) are transistors connected in series between a current output terminal of said read voltage output transistors (Q8 ", Q9") and said predetermined voltage source. 제1항에 있어서, 상기 써넣기 전압입력수단(Q1, Q2)는 상기 써넣기 제어신호(CLW)을 통하여 인가되는 인가되는 상기 써넣기 제어신호를 전류제어단자에서 수신하는 써넣기 전압입력 트랜지스터로서, 이 써넣기 전압입력 트랜지스터의 전류입력단자가 상기 데이터버스선에 접속되고. 그의 전류출력단자가 상기 비트선에 접속되는 다이내믹 RAM.2. The write voltage input transistor according to claim 1, wherein the write voltage input means (Q1, Q2) is a write voltage input transistor for receiving the applied write control signal applied through the write control signal CLW at a current control terminal. A current input terminal of the input transistor is connected to the data bus line. A dynamic RAM whose current output terminal is connected to the bit line. 제1항에 있어서, 상기 데이터버스상에, 써넣기 데이타에 대응하는 전압을 인가하는 써넣기 데이타 입력수단(WA)로 더 구성하는 다이내믹 RAM.A dynamic RAM according to claim 1, further comprising write data input means (WA) for applying a voltage corresponding to write data on said data bus. 비트선상에 발생하는 전압변화에 따라 데이터버스선의 전압을 변화하는 읽어내기 전압출력수단(Q8″, Q9″)과, 비트선(BLi,)상에 출력되는 전압을 증폭하는 전압증폭수단(SA)과, 상기 읽어내기 전압출력수단(Q8″, Q9″)의 동작을 가능하게 하거나 불가능하게 하고, 읽어내기 제어선(CLR)을 통하여 인가되는 읽어내기 제어신호에 의해 제어되는 읽어내기 제어수단(Q6, Q7)로 구성되는 다이내믹 RAM에서의 데이타 읽어내기 방법에 있어서, 메모리셀의 정보를 비트선상에 출력시키는 제1단계와, 상기 전압증폭수단을 활성화하기 전에 상기 읽어내기 제어신호를 인가하여 상기 읽어내기 전압출력 수단(Q8″, Q9″)의 동작을 가능하게 하여서 대응하는 비트선(BLi,)상에 출력된 전압에 대응하는 전압 변화를 상기 비트선(BLi,)에 대응하는 데이터버스선상에 발생시키는 제2단계로 구성하는 것을 특징으로 하는 데이타 읽어내기 방법.Read voltage output means Q8 " and Q9 " for changing the voltage of the data bus line in accordance with the voltage change occurring on the bit line, and the bit line BLi, The voltage amplifying means SA for amplifying the voltage outputted on the?) And the operation of the read voltage output means Q8 ", Q9 " A data reading method in a dynamic RAM comprising read control means (Q6, Q7) controlled by a read control signal to be output, comprising: a first step of outputting information of a memory cell on a bit line; Prior to activating the means, the read control signal is applied to enable operation of the read voltage output means Q8 ", Q9 " A voltage change corresponding to the voltage output on the bit line BLi, And a second step of generating on a data bus line corresponding to " 각각 1비트의 디지탈 데이터를 단자전압으로서 기억하고, 이 단자전압은 써넣기, 및 읽어내기 가능한, 적어도 하나의 메모리 셀의 커패시터(C1, C2)와, 적어도 하나의 메모리셀에 대응하는 설치되는 비트선(BLi,)과, 상기 메모리셀의 커패시터(C1, C2)의 각각에 대응하여 설치되고, 이 메모리셀의 커패시터(C1, C2)에 상기 단자전압을 기억하는 이 메모리 셀의 커패시터(C1, C2)의 단자와, 이 메모리셀에 대응하는 비트선(BLi,)과의 전기적 접속/비접속을 제어하는 게이트수단(Qc1, Qc2)와, 각각이, 적어도 하나의 비트선에 대응하여 설치되고, 이 각각에 대하여, 소정의 저항(Q3″, Q4″)을 경유하며, 소정의 전원(Vcc)으로 부터 전류가 항시 공급되는, 적어도 하나의 데이터버스선(DB1, DB2)과, 상기 비트선(BLi,)의 각각에 대응하여 설치되어, 이 비트선에 대응하는 데이터버스에 전류 입력단자를 접속하고, 이 비트선상에 발생한 전압변화에 따라서, 이 데이타버스의 전압을 변화시키는 읽어 내기 전압 출력수단(Q8″, Q9″)과, 각 비트선에 대응하여 설치되고, 이 비트선에 대응하는 상기 데이터버스선(DB1,DB2)상의 전압에 따른 전압을, 이 비트선(BLi,)상에 출력시키는 써넣기 전압 입력수단(Q1, Q2)과, 상기 비트선(BLi,)상에 출력된 전압을 증폭하는 전압 증폭수단(SA)과, 상기 읽어내기 전압 출력수단(Q8″, Q9″)의 동작을 가능 또는 불가능하게 제어하는 읽어내기 제어수단(Q6, Q7)과, 상기 데이터버스선(DB1, DB2)상에 출력된 전압으로부터, 메모리셀(c1)내에 기억되어 있던 상기 디지탈 데이터를 식별하는 디지탈 데이터 식별수단(DBA)과, 상기 식별한 디지탈데이터를 래치하는 디지탈래치수단(22,23)과, 상기 데이터버스선상에, 써넣기 데이터에 대응하는 전압을 인가하는 써넣기 데이터 입력수단(WA)으로 구성되고, 상기 읽어내기 제어수단(Q6, Q7)은 읽어내기 제어신(CLR)을 경유하여 인가되는 읽어내기 제어신호에 의해서 제어되고, 상기 써넣기 전압 입력수단(Q1, Q2)은 읽어내기 제어선(CLW)을 경유하여 인가되는 써넣기 제어신호에 의해서 제어됨으로써, 동작 또는 비동작되는 다아내믹 RAM에서의 리드·모디파이·라이트 방법에 있어서, 목적하는 메모리셀에 대응하는 상기 게이트 수단을 제어하여, 이 메모리셀(C1, C2)에 기억하는 상기 단자전압을 이 메모리셀(C1, C2)에 대응하는 비트선(BLi,)상에 출력시키는 제1의 단계와. 상기 읽어내기 제어신호를 인가하여, 상기 읽어내기 전압 출력수단(Q8″, Q9″)의 동작을 가능하게 함으로써, 상기 대응하는 비트선(BLi,)상에 출력된 전압에 따른 전압변화를 이 비트선(BLi,)에 대응하는 데이터버스선상에 발생시키는 제2의 단계와, 상기 대응하는 데이터버스선상에 발생한 전압변화에 근거하여, 상기 디지탈 데이터 식별수단(DBA)에 의해서, 상기 목적의 메모리셀의 커패시터에 기억된 디지탈 데이터를 식별하는 제3의 단계와, 상기 디지탈 데이터 래치수단(22,23)에 의해서, 상기 식별한 디지탈 데이터를 래치하는 제4의 단계와, 상기 써넣기 데이터 입력수단(WA)에 의해서, 상기 데이터선상에, 써넣기 데이터에 대응하는 전압을 인가하는 제5의 단계와, 상기 써넣기 제어선(CLW)을 경유하여, 써넣기 제어신호를 상기 써넣기 전압 입력수단(Q1, Q2)에 인가하여, 이 써넣기 전압 입력수단(Q1, Q2)을 동작가능하게 하고, 상기 데이터버스선(DB1, DB2)상의 전압에 따른 전압을 이 데이터버스선에 대응하는 상기 비트선(BLi,)상에 출력시키는 제6의 단계와, 상기 비트선(BLi,)상에 출력된 전압을 상기 전압증폭수단에 의해서 증폭시키는 제7의 단계와, 상기 증폭된, 상기 비트선상의 전압을 상기 메모리 셀의 커패시터의 단자로 써넣는 제8의 단계로 구성되는 것을 특징으로 하는 리드 모디파이·라이트방법.Each bit of digital data is stored as a terminal voltage, and the terminal voltage is provided to correspond to at least one memory cell and the capacitors C 1 and C 2 of at least one memory cell that can be written and read out. Bit line (BLi, ), And is provided corresponding to the respective capacitors (C 1, C 2) of the memory cell capacitor of the memory cell for storing the terminal voltage in the capacitor (C 1, C 2) of the memory cell (C 1 , C 2 ) and bit lines BLi, corresponding to this memory cell, Gate means (Qc 1 , Qc 2 ) for controlling the electrical connection / non-connection to each other), respectively, are provided corresponding to at least one bit line, and for each of these, predetermined resistances Q 3 ″, Q At least one data bus line (DB1, DB2) and the bit line (BLi,) through which the current is always supplied from a predetermined power source (Vcc) via 4 " Read-out voltage output means (Q) connected to each of the current buses to the data bus corresponding to the bit line, and changing the voltage of the data bus in accordance with the voltage change generated on the bit line. 8 ″, Q 9 ″ and corresponding bit lines, and the voltages corresponding to the voltages on the data bus lines DB1 and DB2 corresponding to the bit lines are converted into the bit lines BLi, And write voltage input means Q1 and Q2 to be outputted on ), The voltage amplification means for amplifying the voltage output to the (SA) and the readout voltage output means (Q 8 ", Q 9" (Q 6, readout control means for enabling or disabling controls the operation of) Q 7 ) and digital data identification means DBA for identifying the digital data stored in the memory cell c1 from the voltages output on the data bus lines DB1 and DB2, and the identified digital data. and a digital latch latch means (22, 23) which, on the data bus line, and configured to sseoneotgi sseoneotgi data input means (WA) for applying a voltage corresponding to the data, the readout control means (Q 6, Q 7) Is controlled by a read control signal applied via a read control signal (CLR), and the write voltage input means (Q 1 , Q 2 ) is a write control signal applied via a read control line (CLW). Controlled or controlled by In a read / write / write method in a dynamic RAM, the terminal voltage stored in the memory cells C1 and C2 is controlled by controlling the gate means corresponding to the desired memory cell. Bit lines BLi corresponding to (C1, C2) The first step of outputting on the). By applying the read control signal to enable operation of the read voltage output means Q 8 ″, Q 9 ″, the corresponding bit line BLi, The voltage change according to the voltage output on the The second step of generating on the data bus line corresponding to the < RTI ID = 0.0 >) and < / RTI > the voltage change generated on the corresponding data bus line and stored in the capacitor of the memory cell of the object by the digital data identification means DBA. A third step of identifying the digital data that has been acquired, a fourth step of latching the identified digital data by the digital data latching means (22, 23), and the writing data input means (WA), A fifth step of applying a voltage corresponding to the write data on the data line, and applying a write control signal to the write voltage input means Q 1 , Q 2 via the write control line CLW. The write voltage input means Q 1 and Q 2 are operable, and a voltage corresponding to the voltage on the data bus lines DB1 and DB2 corresponds to the bit line BLi, which corresponds to the data bus line. The sixth step of outputting the A seventh step of amplifying the voltage outputted on the circuit by the voltage amplifying means, and an eighth step of writing the amplified voltage on the bit line to the terminal of the capacitor of the memory cell. Lead modify and write method. 복수의 데이터 버스선(DB1R, DB2R)의 대응하는 데이타 버스선에 각각 접속되는 복수의 메모리셀어레이(MCA1-MCA4)로 구성되고, 상기 복수의 메모리셀어레이 (MCA1-MCA4)의 각각이 비트선(BLi,)에 접속된 센스앰프와, 읽어내기 전압 출력트랜지스터의 전류제어단자가 상기 비트선(BLi,)에 접속되고, 그의 전류입력 단자가 상기 복수의 데이타버스선(DB1R, DB2R)의 대응하는 데이터버스선에 접속되며, 그의 전류출력단자가 소정의 전압원에 접속되어, 상기 비트선(BLi,)상의 전압을 제어입력으로서 수신하고, 상기 비트선에서 발생된 전압변화에 따라 상기 복수의 데이터버스선(DB1R, DB2R)의 대응하는 데이터 버스선의 전압을 변화시키는 읽어내기 전압출력 트랜지스터(Q8″, Q9″)와, 읽어내기 제어선(CLR)을 통하여 인가되는 읽어내기 제어신호의 제어하에 상기 읽어내기 전압 출력 트랜지스터(Q8″, Q9″)의 동작을 제어하는 읽어내기 제어수단(Q6, Q7)과, 상기 데이터버스선의 전압에 해당하는 전압을 상기 비트선에 출력시키고, 써넣기 제어선(CLW)을 통하여 인가되는 써넣기 제어신호의 제어하에 동작 또는 비동작되는 써넣기 전압 입력수단(Q1, Q2)로 구성되고, 상기 센스앰프는 상기 읽어내기 전압 출력 트랜지스터가 활성화된 후에 활성화 되도록 구성된 것을 특징으로 하는 다이내믹 RAM.A plurality of memory cell arrays MCA1-MCA4 connected to corresponding data bus lines of a plurality of data bus lines DB1R and DB2R, respectively, wherein each of the plurality of memory cell arrays MCA1-MCA4 is a bit line. (BLi, And the current control terminal of the read voltage output transistor are connected to the bit line BLi, ), Its current input terminals are connected to corresponding data bus lines of the plurality of data bus lines DB1R, DB2R, and its current output terminals are connected to a predetermined voltage source, and the bit lines BLi, Read-out voltage output transistor (Q 8 ″) for receiving a voltage on?) As a control input and changing the voltages of corresponding data bus lines of the plurality of data bus lines DB1R, DB2R in accordance with the voltage change generated at the bit line. , Q 9 ") and a read-aloud bet control line (CLR) the read under reading is applied the control of a control signal via the voltage output transistor (Q 8", to read for controlling the operation of the Q 9 ") control means ( Q 6 , Q 7 ) and a write voltage input means which outputs a voltage corresponding to the voltage of the data bus line to the bit line, and which is operated or deactivated under the control of a write control signal applied through a write control line CLW. (Q 1 , Q 2 ), wherein the sense amplifier is configured to be activated after the read voltage output transistor is activated. 제7항에 있어서, 상기 복수의 데이타버스선(DB1R,DB2R)의 각각에 선택적으로 접속되는 글로벌 데이터버스선(GDB1,GDB2)으로 더 구성되고, 상기 복수의 데이타버스선(DB1R,DB2R)의 각각이 상기 글로벌 데이타버스선(GDB1,GDB2)과의 접속점의 전단에 전압 증폭수단(A1,A2)을 포함하는 다이내믹 RAM.8. The data bus line of claim 7, further comprising global data bus lines GDB1 and GDB2 selectively connected to each of the plurality of data bus lines DB1R and DB2R. A dynamic RAM each comprising voltage amplifying means (A1, A2) in front of a connection point with the global data bus lines (GDB1, GDB2).
KR1019910701732A 1990-03-30 1991-03-30 Dynamic ram in which timing of end of data read out is earllier KR960000891B1 (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2083758A JPH03283179A (en) 1990-03-30 1990-03-30 Semiconductor storage device
JP90-83758 1990-03-30
PCT/JP1991/000424 WO1991015852A1 (en) 1990-03-30 1991-03-30 Dynamic ram in which timing of end of data read out is earlier than conventional

Publications (2)

Publication Number Publication Date
KR920701978A KR920701978A (en) 1992-08-12
KR960000891B1 true KR960000891B1 (en) 1996-01-13

Family

ID=13811464

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910701732A KR960000891B1 (en) 1990-03-30 1991-03-30 Dynamic ram in which timing of end of data read out is earllier

Country Status (5)

Country Link
EP (1) EP0481084B1 (en)
JP (1) JPH03283179A (en)
KR (1) KR960000891B1 (en)
DE (1) DE69126087T2 (en)
WO (1) WO1991015852A1 (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930008857A (en) * 1991-10-25 1993-05-22 김광호 Data transmission circuit
EP0579862A1 (en) * 1992-07-24 1994-01-26 Siemens Aktiengesellschaft Integrated semi-conductor memory device
JP2663838B2 (en) * 1993-07-27 1997-10-15 日本電気株式会社 Semiconductor integrated circuit device
JPH07147086A (en) * 1993-11-02 1995-06-06 Nec Corp Dynamic semiconductor storage
US5742544A (en) 1994-04-11 1998-04-21 Mosaid Technologies Incorporated Wide databus architecture
JP2817836B2 (en) * 1995-11-30 1998-10-30 日本電気株式会社 Semiconductor memory device
JP4748828B2 (en) * 1999-06-22 2011-08-17 ルネサスエレクトロニクス株式会社 Semiconductor memory device
JP5571871B2 (en) * 2007-10-30 2014-08-13 ピーエスフォー ルクスコ エスエイアールエル Semiconductor device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57167186A (en) * 1981-04-08 1982-10-14 Nec Corp Memory circuit
JPS63209094A (en) * 1987-02-25 1988-08-30 Mitsubishi Electric Corp Semiconductor memory device
JP2638046B2 (en) * 1988-03-14 1997-08-06 三菱電機株式会社 I / O line load circuit
JP2633645B2 (en) * 1988-09-13 1997-07-23 株式会社東芝 Semiconductor memory device
JPH02146180A (en) * 1988-11-28 1990-06-05 Nec Corp Semiconductor memory

Also Published As

Publication number Publication date
WO1991015852A1 (en) 1991-10-17
DE69126087T2 (en) 1997-08-28
KR920701978A (en) 1992-08-12
EP0481084A4 (en) 1993-07-21
DE69126087D1 (en) 1997-06-19
EP0481084A1 (en) 1992-04-22
EP0481084B1 (en) 1997-05-14
JPH03283179A (en) 1991-12-13

Similar Documents

Publication Publication Date Title
KR970005283B1 (en) Semiconductor memory device
US4954992A (en) Random access memory having separate read out and write in bus lines for reduced access time and operating method therefor
KR950014559B1 (en) Semiconductor memory device
US4879692A (en) Dynamic memory circuit with improved sensing scheme
KR100197757B1 (en) Dynamic semiconductor memory device
JPH0713872B2 (en) Semiconductor memory device
JPH05166365A (en) Dynamic semiconductor storage device
US6137737A (en) Method and circuit for rapidly equilibrating paired digit lines of a memory device during testing
KR940006994B1 (en) Dynamic random access memory and method for writing data thereto
US4622655A (en) Semiconductor memory
KR100613317B1 (en) System and method for early write to memory by holding bitline at fixed potential
US5719814A (en) Semiconductor memory device capable of storing high potential level of data
US5640355A (en) Semiconductor memory device
US5475642A (en) Dynamic random access memory with bit line preamp/driver
KR940004515B1 (en) Dynamic semiconductor memory device
KR910008100B1 (en) Semiconductor memory device
KR960000891B1 (en) Dynamic ram in which timing of end of data read out is earllier
US6292417B1 (en) Memory device with reduced bit line pre-charge voltage
JP2980368B2 (en) Dynamic semiconductor memory device
US5594681A (en) Dynamic random access memory wherein timing of completion of data reading is advanced
US6359825B1 (en) Dynamic memory with increased access speed and reduced chip area
EP0318927A2 (en) Semiconductor memory circuit with sensing arrangement free from malfunction
JP3447640B2 (en) Semiconductor storage device
US5018106A (en) Static random access memory with modulated loads
US5553032A (en) Dynamic random access memory wherein timing of completion of data reading is advanced

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090109

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee