KR950035207A - Cell multiplexer - Google Patents

Cell multiplexer Download PDF

Info

Publication number
KR950035207A
KR950035207A KR1019950005457A KR19950005457A KR950035207A KR 950035207 A KR950035207 A KR 950035207A KR 1019950005457 A KR1019950005457 A KR 1019950005457A KR 19950005457 A KR19950005457 A KR 19950005457A KR 950035207 A KR950035207 A KR 950035207A
Authority
KR
South Korea
Prior art keywords
cell
read
data block
control means
memory
Prior art date
Application number
KR1019950005457A
Other languages
Korean (ko)
Inventor
마사루 무라카미
요오조오 오구리
요시히로 아시
가츠요시 다나카
다카히코 고자키
아키히코 다카세
모리히토 미야기
Original Assignee
가나이 쓰토무
가부시키가이샤 히타치세이사쿠쇼
원본미기재
히타치 쬬오 엘에스, 아이, 엔지니어링 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쓰토무, 가부시키가이샤 히타치세이사쿠쇼, 원본미기재, 히타치 쬬오 엘에스, 아이, 엔지니어링 가부시키가이샤 filed Critical 가나이 쓰토무
Publication of KR950035207A publication Critical patent/KR950035207A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling
    • H04L2012/5674Synchronisation, timing recovery or alignment
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
    • H04L2012/5681Buffer or queue management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5685Addressing issues

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

ATM셀의 동기기능을 구비한 셀 다중화장치의 제공을 목적으로 한다.An object of the present invention is to provide a cell multiplexing device having a synchronization function of an ATM cell.

복수의 입력회선에서 입력 셀 신호가 다중부(1)에서 시분할 다중되고, 메모리 기록 기능부(31)에 의해 각 회선에 대응해서 메모리부(2)로 저장된다. 메모리 판독 기능부(32)는 메모리에서 각 회선마다 1셀 길이의 데이터 블럭을 판독하고, 셀 동기부(4)로 송신한다. 셀 동기부(4)는 각 데이터 블럭에서 검출한 셀의 선두위치 정보를 메모리 제어부(3)에 통지한다. 이것에 의해 다음 데이터 블럭의 판독개시 어드레스가 제어되고, 데이터 블럭의 선두와 셀 선두가 일치하도록 셀 신호의 판독 제어가 행해진다.The input cell signal is time-division multiplexed in the multiple part 1 in a plurality of input lines, and is stored in the memory unit 2 by the memory recording function unit 31 corresponding to each line. The memory read function unit 32 reads a block of data one cell long in each line from the memory and transmits it to the cell synchronizer 4. The cell synchronization unit 4 notifies the memory control unit 3 of the head position information of the cells detected in each data block. As a result, the read start address of the next data block is controlled, and the read control of the cell signal is performed so that the head of the data block and the cell head coincide.

셀 동기회로를 복수의 회선에 공용할 수 있다.The cell synchronization circuit can be shared by a plurality of lines.

Description

셀 다중화장치Cell multiplexer

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명에 의한 셀 다중화장치의 제1실시예를 나타내는 기능 블럭도1 is a functional block diagram showing a first embodiment of a cell multiplexing apparatus according to the present invention.

Claims (32)

복수의 입력회선에서 병렬적으로 입력된 고정길이의 셀 신호를 버퍼 메모리에 일시적을 저장한 후, 소정의 셀 구조에 동기한 데이터 블럭으로해서 출력회선에 송출하기 위한 셀 다중화장치에 있어서, 복수의 입력회선에서 수신한 셀 신호를 다중화하기 위한 다중화수단과, 상기 다중화수단에서 출력된 셀 신호를 입력회선에 대응해서 순차로 상기 버퍼메모리에 저장하기 위한 기록 제어수단과, 상기 버퍼메모리에 저장된 셀 신호를 회선마다 소정 바이트수의 데이터 블럭으로 해서 판독하기 위한 판독 제어수단과 상기 버퍼 메모리에서 판독된 각 데이터 블럭의 동기상태를 검출하고, 검출결과에 대응한 동기 제어정보를 상기 판독제어수단에 통지하며, 소정의 셀구조에 동기해서 판독된 데이터 블럭을 선택적으로 출력회선에 송신하기 위한 셀 동기제어수단을 구비하고, 상기 판독 제어수단이 상기 셀 동기 제어수단에서 통지된 동기 제어정보에 기초해서 각 회선과 대응하는 다음에 판독해야 할 데이터블럭의 판독개시 어드레스를 결정하는 것을 특징으로 하는 셀 다중화장치.A cell multiplexing device for temporarily storing fixed-length cell signals input in parallel in a plurality of input lines in a buffer memory and then sending them to an output line as data blocks synchronized with a predetermined cell structure. Multiplexing means for multiplexing the cell signals received at the input line, write control means for sequentially storing the cell signals output from the multiplexing means in the buffer memory corresponding to the input line, and cell signals stored in the buffer memory. Reading control means for reading a data block having a predetermined number of bytes per line and a synchronization state of each data block read from the buffer memory, and notifying the read control means of the synchronous control information corresponding to the detection result. A cell synchronizer for selectively transmitting a data block read in synchronization with a predetermined cell structure to an output line And a read means, wherein said read control means determines a read start address of a next data block to be read corresponding to each line based on the synchronous control information notified by said cell synchronous control means. Device. 복수의 입력회선에서 병렬적으로 입력된 신호를 버퍼메모리에 일시적으로 저장한 후, 소정의 셀 구조에 동기한 데이터 블럭으로해서 출력회선에 송출하기 위한 셀 다중화장치에 있어서, 복수의 입력회선에서 입력신호를 다중화하기 위한 다중화수단과 상기 다중화수단에서 출력된 입력신호를 입력회선과 대응시켜서 상기 메모리에 저장하기 위한 기록 제어수단과, 상기 메모리에 저장된 입력신호를 입력회선에 응해서 정하는 소정 바이트수의 데이터블럭으로해서 판독하기 위한 판독 제어수단과, 상기 메모리에서 판독된 각 데이터블럭에 대해서 동기상태를 검출하고, 검출결과에 대응한 제어정보를 상기 판독제어수단에 통지하여 소정의 셀 구조를 가지고 있는 데이터 블럭을 선택적으로 출력회선에 송신동작하는 셀 동기 제어수단과, 상기 메모리에서 판독된 각 데이터블럭을 소정의 구조를 가지는 고정길이 셀로 변환해서 출력회선에 송신함과 동시에 제어정보를 상기 판독 제어수단에 통지하기 위한 변조수단을 구비하고, 상기 판독제어수단이 각 가입자 회선에서 신호이전송 형식에 응해서 선택된 상기 셀동기 제어수단과 변환수단의 어느 쪽에 상기 메모리에서 판독된 데이터 블럭을 선택적으로 공급하고, 상기 셀 동기수단 및 상기 변환수단에서 통지된 제어정보에 기초해서 각 입력회선과 대응하는 다음 데이터블럭의 판독개시 어드레스를 결정하는 것을 특징으로 하는 셀 다중화장치.A cell multiplexing device for temporarily storing signals input in parallel in a plurality of input lines in a buffer memory and then sending them to an output line as data blocks synchronized with a predetermined cell structure. Multiplexing means for multiplexing signals, recording control means for storing the input signal output from the multiplexing means in correspondence with an input line, and a predetermined byte number of data for determining an input signal stored in the memory in response to an input line. Read control means for reading as a block, and a synchronization state is detected for each data block read from the memory, and the control information corresponding to the detection result is notified to the read control means to have data having a predetermined cell structure. Cell synchronous control means for selectively transmitting a block to an output line, and said memory; And a modulation means for converting each read data block into a fixed length cell having a predetermined structure and transmitting it to an output line and notifying control information to the read control means. Selectively supplying data blocks read from the memory to either the cell synchronization control means or the conversion means selected according to the transmission format, and based on the control information notified by the cell synchronization means and the conversion means, And determine a read start address of a corresponding next data block. 제2항에 있어서, 상기 각 입력회선에서는 고정길이의 비동기 전송모드(ATM)셀의 신호 또는 고정비트 레이트(constant bit rate: CBR)의 신호가 입력되고, 상기 판독제어수단이 상기 버퍼메모리에서 판독된 ATM 셀 신호의 데이터 블럭을 상기 셀동기 제어수단에 공급하고, 상기 버퍼 메모리에서 판독된 CBR 신호의 데이터 블럭을 상기 변환 수단에 공급하는 것을 특징으로 하는 셀 다중화장치.3. A signal of a fixed length asynchronous transfer mode (ATM) cell or a signal of a constant bit rate (CBR) is input to each of the input lines, and the read control means reads from the buffer memory. And supplying the data block of the ATM cell signal to the cell synchronous control means and the data block of the CBR signal read out from the buffer memory to the conversion means. 제1항 내지 제3항 중 어느 한 항에 있어서, 상기 셀 동기 제어수단이 회선에 대응해서 동기상태를 기억하기 위한 메모리를 구비하고, 입력된 각 데이터블럭에서 검출된 동기상태와 상기 메모리에 기억된 동기상태의 관계에 응해서 상기 메모리에 기억하는 동기상태를 천이시켜서 해당 동기상태의 대응한 동기 제어정보를 상기 판독제어수단에 통지하는 것을 특징으로 하는 셀 다중화장치.4. The cell synchronization control device according to any one of claims 1 to 3, wherein said cell synchronization control means includes a memory for storing a synchronization state corresponding to a line, and stored in said synchronization state detected in each input data block and said memory. And shifting the synchronous state stored in the memory in accordance with the established synchronous state, and notifying the read control means of the corresponding synchronous control information of the synchronous state. 제1항 내지 제4항 중 어느 한 항에 있어서, 상기 셀 동기 제어수단이 회선에 대응해서 상기 천이후에 동기상태가 소정의 셀구조와 동기한 상태로 되기 까지는 상기 입력된 데이터 블럭에 대신해서 공셀(idle cellor unsigned cell)신호를 나타내는 블럭을 상기 출력회선에 송신하는 것을 특징으로 하는 셀 다중화장치.5. The method according to any one of claims 1 to 4, wherein the cell synchronization control means corresponds to a line and replaces the input data block until the synchronization state becomes synchronized with a predetermined cell structure after the transition. And a block representing an idle cell or unsigned cell signal to the output line. 제1항 내지 제5항중 어느 한항에 있어서, 상기 셀 동기 제어수단이 상기 버퍼 메모리에서 판독된 각 데이터 블럭에 대해서 CCITT의 I.432에 규정된 동기상태 제어를 행하는 것을 특징으로 하는 셀 다중화장치.6. The cell multiplexing device according to any one of claims 1 to 5, wherein said cell synchronization control means performs synchronization state control specified in I.432 of CCITT for each data block read from said buffer memory. 제1항 내지 제6항 중 어느 한 항에 있어서, 상기 셀 동기 제어수단이 상기 동기 제어정보로 해서 각 데이터블럭 내에서 검출한 셀 선두위치와 상기 상태천이후의 동기상태를 나타내는 정보를 출력하고, 상기 판독제어 수단이 상기 셀 선두위치와 동기상태에 응해서 상기 각 회선과 대응하는 다음에 판독해야 할 데이터 블럭의 판독개시 어드레스를 결정하는 것을 특징으로 하는 셀 다중화장치.The cell synchronizing control means according to any one of claims 1 to 6, wherein the cell synchronizing control means outputs information indicating the cell head position detected in each data block as the synchronizing control information and the synchronizing state after the state transition. And the read control means determines the read start address of the next data block to be read corresponding to each of the lines in response to the cell head position and the synchronous state. 제1항 내지 제7항중 어느 한 항에 있어서, 상기 셀 동기 제어수단이, 입력된 데이터 블럭을 출력회선으로 전송하기 위한 전송수단과, 각 데이터 블럭에 포함되는 셀 헤더 위치에서 셀 동기상태를 검출하기 위한 수단과, 회선에 대응해서 동기상태를 기억하기 위한 메모리와, 상기 메모리를 액세스하기 위한 수단과, 상기 검출 수단에 의해 검출된 셀 동기 상태와, 상기 액세스 수단에 의해 상기 메모리에서 판독한 해당 데이터 블럭의 회선과 대응하는 동기상태의 관계에 응해서 상기 메모리에 기억해야 할 동기상태를 결정하고, 해당 동기상태에 응해서 상기 전송수단을 제어하기 위한 상태 제어수단을 구비하는 것을 특징으로 하는 셀 다중화장치.8. The cell synchronization control according to any one of claims 1 to 7, wherein the cell synchronization control means detects a cell synchronization state at a cell header position included in transmission means for transmitting an input data block to an output line. Means for storing, a memory for storing a synchronization state corresponding to a line, means for accessing the memory, a cell synchronization state detected by the detection means, and a corresponding read from the memory by the access means. And a state control means for determining a synchronization state to be stored in the memory in accordance with the relationship between the line of the data block and the corresponding synchronization state, and controlling the transfer means in response to the synchronization state. . 제6항에 있어서, 상기 전송수단이 공셀을 나타내는 데이터블럭을 생성하기 위한 생성수단과, 입력된 데이터블럭과 상기 생성수단에 생성된 공셀의 어느쪽을 선택해서 출력하는 셀렉터 수단을 구비하여 해당 셀렉터 수단이 상기 상태 제어수단에 의해 제어되는 것을 특징으로 하는 셀 다중화장치.7. The selector according to claim 6, wherein said transmission means comprises generating means for generating a data block representing an empty cell, and selector means for selecting and outputting either an input data block or an empty cell generated in said generating means. Means for being controlled by said state control means. 제8항 또는 제9항에 있어서, 상기 셀 동기상태 검출수단이 상기 데이터 블럭 중에서 연속하는 셀 헤더 상당의 소정 바이트수의 제1데이터 부분에 대해서 에러체크코드(Cyclic Redundancy Check; CRC)를 연산하고, 해당 CRC와 상기 제1데이터 부분에 후속하는 제2데이터부분의 내용과의 관계에서 셀 헤더의 위치를 검출하기 위한 헤더 검출수단을 가지고, 상기 액세스 수단이 상기 버퍼 메모리에서 다음 데이터 블럭이 판독되는 시점에서 상기 헤드 검출수단에서 받아들여진 CRC연산데이터를 상기 메모리에 보존하고, 동일 회선의 다음 데이터블럭이 상기 버퍼메모리에서 셀 동기 제어수단으로 입력되는 시점에서 상기 메모리에서 판독한 CRC연산데이터를 상기 헤더 검출수단에 설정하기 위한 수단을 가지는 것을 특징으로 하는 셀 다중화장치.10. The apparatus according to claim 8 or 9, wherein said cell synchronization state detecting means calculates an error check code (Cyclic Redundancy Check; CRC) for a first data portion of a predetermined number of bytes corresponding to consecutive cell headers in said data block. And header detecting means for detecting the position of the cell header in a relationship between the corresponding CRC and the contents of the second data portion subsequent to the first data portion, wherein the access means reads the next block of data from the buffer memory. The CRC operation data received by the head detecting means at the time point is stored in the memory, and the CRC operation data read from the memory at the time when the next data block of the same line is inputted from the buffer memory to the cell synchronization control means is used. And a means for setting in the detecting means. 제10항에 있어서, 상기 엑세스 수단이 상기 검출수단에서 받아들여진 CRC연산 데이터를 동일 회선의 다음 데이터 블럭의 선두바이트가 셀 동기 제어수단으로 입력되어 소정 바이트수의 사이내에 상기 메모리에 기록하는 것을 특징으로 하는 셀 다중화장치.11. The access means according to claim 10, wherein the access means writes the CRC operation data received by the detection means into the memory within a predetermined number of bytes by inputting the first byte of the next data block of the same line into the cell synchronization control means. Cell Multiplexer. 제1항 내지 제11항 중 어느 한 항에 있어서, 상기 판독 제어수단이 상기 동기 제어정보에 의해 나타내는 동기상태에 응해서, 다음에 판독해야 할 데이터블럭의 판독개시 어드레스를 이전 데이터블럭의 선두위치에서 셀 길이분 떨어진 위치를 나타내는 어드레스 또는 셀 길이와는 다른 길이분 떨어진 위치를 나타내는 어드레스에 설정되는 것을 특징으로 하는 셀 다중화장치.12. The read start address of the data block to be read next is set at the head position of the previous data block according to any one of claims 1 to 11, in response to the synchronous state indicated by the synchronous control information by the read control means. A cell multiplexing apparatus, wherein the cell multiplexing apparatus is set to an address indicating a position separated by a cell length or an address indicating a position separated by a length different from the cell length. 제1항 내지 제12항 중 어느 한 항에 있어서, 상기 판독 제어수단이 상기 동기 제어정보가 특정의 동기상태를 나타낸 경우에 다음에 판독해야할 데이터 블럭의 판독개시 어드레스를 이전의 데이터 블럭의 선두위치와, 해당 데이터블럭에서 검출된 셀 선두위치와, 셀 길이에 의해 정해지는 어드레스에 설정되는 것을 특징으로 하는 셀 다중화장치.13. The head position of the previous data block according to any one of claims 1 to 12, wherein the read control means reads a read start address of a data block to be read next when the synchronous control information indicates a specific synchronous state. And an address determined by a cell head position and a cell length detected by the data block. 제1항 내지 제13항 중 어느 한 항에 있어서, 상기 판독 제어수단이 상기 동기 제어정보가 셀 선두 미검출의 상태를 나타낸 경우에 다음에 판독해야할 데이터 블럭의 판독개시 어드레스를 이전의 데이터 블럭의 후미부분을 중복해서 판독하는 위치에 설정하는 것을 특징으로 하는 셀 다중화장치.The data read start address according to any one of claims 1 to 13, wherein the read control means reads a read start address of a data block to be read next when the synchronous control information indicates a state of no cell head. A cell multiplexing apparatus, characterized in that the rear end portion is set at a position where the tail portion is read repeatedly. 제14항에 있어서, 상기 판독 제어수단이 다음에 판독해야 할 데이터 블럭의 판독개시 어드레스를 이전 데이터 블럭의 후미부분인 셀 헤더길이에 의해 정하는 소정 바이트수의 부분을 판독하는 위치에 설정하는 것을 특징으로 하는 셀 다중화장치.15. The read start means according to claim 14, wherein the read control means sets the read start address of the next data block to be read at a position for reading a predetermined number of bytes determined by the cell header length, which is a trailing part of the previous data block. Cell Multiplexer. 제1항 내지 13항 중 어느 한 항에 있어서, 상기 판독 제어수단이 상기 버퍼메모리에서 다음 데이터 블럭의 판독에 앞서 상기 셀 동기수단에 응해서 다음에 판독하는 데이터블럭과 대응하는 회선번호를 통지하는 것을 특징으로 하는 셀 다중화장치.14. The read control means according to any one of claims 1 to 13, wherein the read control means notifies a line number corresponding to a data block to be read next in response to the cell synchronizing means prior to reading a next data block in the buffer memory. Characterized in that the cell multiplexer. 제14항에 있어서, 상기 판독제어수단이 상기버퍼 메모리에서 동일 입력회선에 속한 복수셀분의 데이터블럭을 연속적으로 출력하는 판도모드를 가지고, 상기 버퍼 메모리에서 판독하는 다음 데이터블럭이 이전 데이터 블러과는 입력회선을 다르게 할 때 다음 데이터블럭의 판독에 앞서 상기 셀 동기수단에 다음 회선번호를 통지하고, 상기 데이터블럭이 이전 데이터블럭과 동일 입력회선에 속하고 있을 때에는 상기 회선번호의 통지를 생략하는 것을 특징으로 하는 셀 다중화장치.15. The data memory according to claim 14, wherein the read control means has a dominant mode for continuously outputting data blocks of a plurality of cells belonging to the same input line in the buffer memory, and the next data block read from the buffer memory is inputted from the previous data block. When different lines are used, the next line number is notified to the cell synchronizing means prior to reading the next data block, and the notification of the line number is omitted when the data block belongs to the same input line as the previous data block. Cell Multiplexer. 복수의 입력회선에서 병렬적으로 입력된 고정길이의 셀신호를 버퍼메모리에 일시적으로 저장한 후, 소정의 셀 구조에 동기한 데이터블럭으로 해서 출력회선에 송출하는 셀 다중화장치에 있어서, 각각 복수의 입력회선과 접속된 복수의 다중화 유니트와, 상기 복수의 다중화 유니트에 접속되어 다중화 유니트에서 출력되는 데이터 블럭을 선택적으로 통과시키는 셀렉터 수단과, 상기 셀렉터 수단에서 공급되는 각 데이터 블럭에 대해서 셀동기상태를 검출하고, 검출결과에 대응한 동기제어정보를 발생해서 소정의 셀 구조에 동기한 데이터블럭을 선택적으로 상기 출력회선에 송신하기 위한 셀 동기제어수단과, 셀 신호를 출력해야 할 다중화 유니트를 소정 순서로 지정하고, 상기 셀 동기 제어수단에서 수신한 동기 제어정보를 상기 지정된 다중화 유니트에 통지하는 출력 제어수단을 구비하고, 상기 다중화 유니트가 복수의 회선에서 입력된 셀 신호를 다중화하기 위한 다중화 수단과, 셀 신호를 일시적으로 기억하기 위한 버퍼메모리와, 상기 다중화 수단에서 출력된 셀 신호를 회선에 대응해서 순차로 상기 버퍼메모리에 저장하기 위한 기록제어수단과, 상기 버퍼메로리에 저장된 셀 신호를 회선마다 소정 바이트수의 데이터 블럭으로해서 판독하기 위한 판독제어수단을 구비하며, 상기 판독제어수단이, 상기 출력제어수단에서 통지된 제어정보에 기초해서 각 회선과 대응하는 다음에 판독해야 할 데이터 블럭의 판독개시 어드레스를 정하는 것을 특징으로 하는 셀 다중화장치.2. A cell multiplexing apparatus in which fixed-length cell signals input in parallel on a plurality of input lines are temporarily stored in a buffer memory, and then transmitted to an output line as data blocks synchronized with a predetermined cell structure. A selector means for selectively passing data blocks output from the multiplexing unit connected to the plurality of multiplexing units, the selector means connected to the input line, and a cell synchronous state for each data block supplied from the selector means. A predetermined sequence of cell synchronization control means for detecting and generating synchronization control information corresponding to the detection result and selectively transmitting a data block synchronized with a predetermined cell structure to the output line, and a multiplexing unit to output a cell signal. And the synchronization control information received by the cell synchronization control means. An output control means for notifying a network node, the multiplexing means for multiplexing the cell signals inputted by the multiplexing unit on a plurality of lines, a buffer memory for temporarily storing the cell signals, and a cell output from the multiplexing means. Write control means for sequentially storing signals in the buffer memory corresponding to the line, and read control means for reading the cell signals stored in the buffer memory as data blocks having a predetermined number of bytes per line, And the control means determines the read start address of the next data block to be read corresponding to each line based on the control information notified by the output control means. 제18항에 있어서, 상기 셀 동기 제어수단이 회선에 대응해서 동기상태를 기억하기 위한 메모리를 구비하고, 입력된 각 데이터 블럭에서 검출된 셀 동기상태와 상기 메모리에 기억된 동기상태와의 관계를 응해서 상기 메모리에 기억하는 동기상태를 전이시켜 해당 동기상태에 대응한 동기 제어 정보를 발생하는 것을 특징으로 하는 셀 다중화장치.19. The apparatus according to claim 18, wherein said cell synchronizing control means includes a memory for storing a synchronizing state in correspondence with a line, wherein a relationship between a cell synchronizing state detected in each input data block and a synchronizing state stored in said memory And in response, the synchronization state stored in the memory is transferred to generate synchronization control information corresponding to the synchronization state. 제18항 또는 제19항에 있어서, 상기 셀 동기 제어수단이 회선에 대응해서 상기 천이후의 동기 상태가 소정의 셀 구조와 동기한 상태로 되기까지는 상기 입력된 데이터 블럭에 대신해서 공셀신호를 나타내는 데이터 블럭을 상기 출력회선에 송출하는 것을 특징으로 하는 셀 다중화장치.20. The empty cell signal according to claim 18 or 19, wherein said cell synchronization control means represents a blank cell signal in place of said input data block until said synchronization state after said transition corresponds to a line and becomes a state in synchronization with a predetermined cell structure. And a data block is sent to the output line. 제18항 내지 제20항중 어느 한 항에 있어서, 상기 셀 동기제어수단이 상기 버퍼 메모리에서 판독된 각 데이터블럭에 대해서 CCITT의 I.432에서 규정된 동기상태 제어를 행하는 것을 특징으로 하는 셀 다중화장치.21. A cell multiplexing device according to any one of claims 18 to 20, wherein said cell synchronization control means performs synchronization state control specified in I.432 of CCITT for each data block read from said buffer memory. . 제18항 내지 제21항중 어느 한 항에 있어서, 상기 셀 동기 제어수단이 상기 동기 제어정보로 해서 각 데이터블럭내에서 검출한 셀 선두위치가 상기 천이후의 동기상태를 나타내는 정보를 출력하고, 상기 판독제어 수단이 상기 셀 선두위치와 동기상태에 응해서 상기 각 회선과 대응하는 다음에 판독해야할 데이터블럭의 판독개시 어드레스를 정하는 것을 특징으로 하는 셀 다중화장치.The cell head position detected in each data block by the cell synchronization control means as the synchronization control information outputs information indicating a synchronization state after the transition, And the read control means determines the read start address of the next data block to be read corresponding to each of the lines in response to the cell head position and the synchronous state. 제18항에 있어서, 상기 셀 동기 제어수단이 입력된 데이터 블럭을 출력회선으로 이전송하기 위한 이전송 수단과, 각 데이터블럭에 포함하는 셀 헤더위치에서 셀 동기상태를 검출하기 위한 수단과, 회선에 대응해서 동기상태를 기억하기 위한 메모리와, 상기 메모리를 액세스하기 위한 수단과, 상기 검출수단에 의해 검출된 셀동기상태와, 상기 액세스 수단에 의해 상기 메모리에서 판독한 해당 데이터 블럭의 회선과 대응하는 동기상태와의 관계에 응해서 상기 메모리에 기억해야할 동기상태를 결정하고, 해당 동기상태에 응해서 상기 이전송수단을 제어하기 위한 상태 제어수단을 구비하는 것을 특징으로 하는 셀 다중화장치.19. The apparatus according to claim 18, wherein the cell synchronization control means transfers the input data block to an output line, means for detecting a cell synchronization state at a cell header position included in each data block, and a circuit. Corresponding to the memory for storing the synchronization state, the means for accessing the memory, the cell synchronization state detected by the detection means, and the line of the data block read from the memory by the access means. And state control means for determining the synchronization state to be stored in the memory in response to the relationship with the synchronization state, and controlling the transfer means in response to the synchronization state. 제23항에 있어서, 상기 이전송수단이 공셀을 나타내는 데이터 블럭을 생성하기 위한 생성수단과, 입력된 데이터 블럭과 상기 생성수단에서 생성된 공셀의 어느 쪽을 선택해서 출력하는 셀렉터 수단을 구비하고, 상기 셀렉터 수단이 상기 상태 제어수단에 의해 제어되는 것을 특징으로 하는 셀다중화장치.24. The apparatus according to claim 23, wherein said transfer means comprises generating means for generating a data block representing an empty cell, and selector means for selecting and outputting either an input data block or an empty cell generated by said generating means, And said selector means is controlled by said state control means. 제18항 내지 제24항 중 어느 한 항에 있어서, 상기 셀 동기상태 검출수단이 상기 데이터 블럭 중에서 연속하는 셀헤더 상당의 소정 바이트수의 제1데이터 부분에 대해서 에러 체크코드(CRC)를 연산하고, 해당 CRC와 상기 제1데이터 부분에 후속하는 제2데이터 부분의 내용과의 관계에서 셀 헤더의 위치를 검출하기 위한 헤더 검출수단을 구비하고, 상기 액세스 수단이 상기 버퍼 메모리에서 다음 데이터 블럭이 판독되는 시점에서 상기 헤드검출수단에서 받아들여진 CRC연산 데이터를 상기 메모리에 보존하고, 동일 회선의 다음 데이터 블럭이 상기 버퍼 메모리에서 셀 동기제어수단에 입력되는 시점에서 상기 메모리에서 판독한 CRC연산데이터를 상기 헤더 검출수단에 설정하기 위한 수단을 가지는 것을 특징으로 하는 셀 다중화장치.25. The apparatus according to any one of claims 18 to 24, wherein said cell synchronization state detecting means calculates an error check code (CRC) for a first data portion of a predetermined number of bytes corresponding to consecutive cell headers in said data block. And header detecting means for detecting the position of the cell header in relation to the CRC and the contents of the second data portion subsequent to the first data portion, wherein the access means reads the next block of data from the buffer memory. At the point of time when the CRC operation data received by the head detecting means is stored in the memory, and when the next data block of the same line is inputted from the buffer memory to the cell synchronization control means, the CRC operation data read from the memory is read. And a means for setting in the header detecting means. 제25항에 있어서, 상기 액세스수단이 상기 검출수단에 받아들여진 CRC연산 데이터를 동일 회선의 다음 데이터 블럭의 선두 바이트가 셀 동기 제어수단에 입력되므로 소정 바이트수의 기간내에 상기 메모리에 기록하는 것을 특징으로 하는 셀 다중화장치.27. The memory according to claim 25, wherein the access means writes the CRC operation data received by the detection means into the memory within a predetermined number of bytes because the first byte of the next data block of the same line is input to the cell synchronization control means. Cell Multiplexer. 제18항 내지 27항 중 어느 한 항에 있어서, 상기 판독 제어수단이 상기 동기 제어정보에 의해 나타나는 동기상태에 응해서 다음에 판독해야할 데이터 블럭의 판독개시 어드레스를 이전의 데이터블럭의 선두위치에 셀 길이분 떨어진 위치를 나타내는 어드레스 또는 셀 길이와는 다른 길이분 떨어진 위치에서 나타내는 어드레스에 설정되는 것을 특징으로 하는 셀 다중화장치.28. The cell start length according to any one of claims 18 to 27, wherein the read control means sets the read start address of the next data block to be read in response to the synchronous state indicated by the synchronous control information to the head position of the previous data block. A cell multiplexing apparatus, wherein the cell multiplexing apparatus is set to an address indicating a position separated by a minute or an address indicating a position separated by a length different from the cell length. 제18항 내지 27항 중 어느 한 항에 있어서, 상기 판독 제어수단이 상기 동기제어정보가 특정의 동기상태를 나타낸 경우에 다음에 판독해야할 데이터 블럭의 판독개시 어드레스를 이전 데이터블럭의 선두위치와, 해당 데이터 블럭에서 검출된 셀 선두위치와, 실 길이에 의해 정해지는 어드레스에 설정하는 것을 특징으로 하는 셀 다중화장치.28. The read start means according to any one of claims 18 to 27, wherein the read control means reads a read start address of a data block to be read next when the synchronous control information indicates a specific synchronous state; And a cell head position detected in the data block and an address determined by a real length. 내용 없음No content 제18항 내지 제28항 중 어느 한 항에 있어서, 상기 판독 제어수단이 다음에 판독해야 할 데이터 블럭의 판독개시 어드레스를 이전 데이터 블럭의 후미 부분에 있는 셀 헤더길이에 의해 정하는 소정 바이트수의 부분을 판독하는 위치에 설정하는 것을 특징으로 하는 셀 다중화장치.29. The predetermined number of bytes according to any one of claims 18 to 28, wherein the read control means sets the read start address of the next data block to be read by the cell header length at the trailing part of the previous data block. And the cell multiplexing apparatus is set at a position for reading. 제18항 내지 제29항 중 어느 한 항에 있어서, 상기 판독제어수단이 상기 버퍼메모리에서 다음 데이터블럭의 판독에 앞서 상기 셀 동기수단에 대해서 다음에 판독하는 데이터블럭과 대응하는 회선번호를 통지하는 것을 특징으로 하는 셀 다중화장치.30. The circuit according to any one of claims 18 to 29, wherein the read control means notifies the cell synchronizing means of a line number corresponding to the next data block to be read next before reading the next data block in the buffer memory. Cell multiplexing apparatus, characterized in that. 제18항 내지 30항 중 어느 한 항에 있어서, 상기 판독제어수단이 상기 버퍼 메모리에서 다음 데이터 블럭의 판독에 앞서 상기 변환 동기수단에 대해서 다음에 판독하는 데이터 블럭과 대응하는 회선번호를 통지하는 것을 특징르로 하는 셀 다중화장치.31. The apparatus according to any one of claims 18 to 30, wherein said read control means notifies said conversion synchronizing means of a line number corresponding to a data block to be read next before said next data block is read from said buffer memory. Featured cell multiplexing device. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019950005457A 1994-03-31 1995-03-16 Cell multiplexer KR950035207A (en)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP94-62387 1994-03-31
JP6238794 1994-03-31
JP3202895A JP3153432B2 (en) 1994-03-31 1995-02-21 Cell multiplexer
JP95-32028 1995-02-21

Publications (1)

Publication Number Publication Date
KR950035207A true KR950035207A (en) 1995-12-30

Family

ID=26370550

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950005457A KR950035207A (en) 1994-03-31 1995-03-16 Cell multiplexer

Country Status (2)

Country Link
JP (1) JP3153432B2 (en)
KR (1) KR950035207A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6084889A (en) * 1996-02-14 2000-07-04 Hitachi, Ltd. ATM multiplexing apparatus, ATM demultiplexing apparatus, and communication network with the apparatus
FR2898446A1 (en) 2006-03-13 2007-09-14 Thomson Licensing Sas METHOD, MODULE AND APPARATUS FOR RECEIVING DATA PACKET FRAMES
JP6197586B2 (en) * 2013-11-06 2017-09-20 沖電気工業株式会社 Communication apparatus and communication method

Also Published As

Publication number Publication date
JP3153432B2 (en) 2001-04-09
JPH07321819A (en) 1995-12-08

Similar Documents

Publication Publication Date Title
US5144619A (en) Common memory switch for routing data signals comprising ATM and STM cells
KR880001123A (en) Circuit switch information and packet information transmission and reception apparatus and transmission and reception method
JPH07183894A (en) Asynchronous transfer mode (atm) pay load synchronizer
CN1004602B (en) Three time slot digital subscriber line termination
JPH02226926A (en) System for transmitting hdlc frame on multi-channel pcm type ring
KR950035207A (en) Cell multiplexer
EP0534030B1 (en) A frame transfer device for a fixed format frame transmission network
US5325354A (en) Synchronous terminal station receiving system
US7489694B2 (en) Cell disassembly unit
JP2000032575A (en) Device and method for atm cell converter equipped with tone and dtmf generation function
JP3060377B2 (en) ATM cell test signal generator
KR0175571B1 (en) How to Create a Forward Performance Monitoring Operation and Maintenance Cell
JP2850817B2 (en) Signal speed conversion circuit for data highway
KR0121161Y1 (en) Switching system in common parallel bus
KR100387131B1 (en) Method and Device for Matching Cell in Asynchronous Transfer Mode Switching Exchange
JP2998635B2 (en) Alarm transfer method
JP2655489B2 (en) ATM cell signal format converter
KR100295745B1 (en) Video data transmission device of ATM communication terminal
KR100210754B1 (en) Bidirectional vpi/vci converting circuit by using lancam
KR100258071B1 (en) Utopia read signal generator for 4 channel multiplexing
JPH04119032A (en) Method and circuit for cell phase synchronization
KR960027789A (en) Multiplexing apparatus and method of asynchronous transmission mode cell
JPH01226236A (en) Start-stop data transmission system
JPH11103304A (en) Cell synchronization circuit and cell multiplexer
KR960027883A (en) PDU Analysis Circuit in SSCOP Sublayer

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination