KR950022481A - 기지국 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법 - Google Patents

기지국 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법 Download PDF

Info

Publication number
KR950022481A
KR950022481A KR1019930028939A KR930028939A KR950022481A KR 950022481 A KR950022481 A KR 950022481A KR 1019930028939 A KR1019930028939 A KR 1019930028939A KR 930028939 A KR930028939 A KR 930028939A KR 950022481 A KR950022481 A KR 950022481A
Authority
KR
South Korea
Prior art keywords
packet
module
processor
base station
frame
Prior art date
Application number
KR1019930028939A
Other languages
English (en)
Inventor
한상철
정종태
전형구
조병진
Original Assignee
양승택
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소 filed Critical 양승택
Priority to KR1019930028939A priority Critical patent/KR950022481A/ko
Publication of KR950022481A publication Critical patent/KR950022481A/ko

Links

Abstract

본 발명은 CDMA디지틀 이동통신 기지국시스템(BTS: Basestation Transceiver Subsystem)에 위치하여 총괄제어국(BSC: Base Station Controller)과의 패킷통신을 하는 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법에 관한 것으로, 패킷라우터장치의 패킷프레임은 기존의 기지국내의 엘리먼트 혹은 기지국제어장치와의 정합을 용이하게 하며, 패킷 라우터 장치 내부의 패킷 처리에 걸리는 시간인 큐잉지연을 최소화시키는 효과를 가지며 패킷 전송에 따른 응답 지연현상을 제거하는 데 큰 효과를 갖는다. 또한 상기의 같은 목적지 주소 체계와 라우팅을 행함으로써 회선의 사용 효율을 높이고 망의 구성 및 변경을 용이하게 할 수 있는 장점을 가지고 있다.

Description

기지국 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 패킷 프레임 구조도.
제3도는 본 발명에 따른 패킷 라우터 장치의 패킷 프레임에서의 목적지 주소 체계 예시도.
제4도는 본 발명에 따른 패킷 라우터 장치 내부에서의 순방향/역방향 패킷 처리 흐름도.

Claims (3)

  1. 다수의 채널 엘리먼트 접속 모듈(111)과, 상기 다수의 채널 엘리먼트 접속모듈(111)에 연결되는 패킷 제어모듈(112)과, 상기 패킷 제어모듈(112)에 접속되는 패킷 처리 모듈(113)과, 상기 패킷 처리 모듈(113)과 패킷 제어모듈(112)에 연결되는 프로세서 모듈(114)을 구비하는 기지국 제어장치 및 채널 엘리먼트 패킷 인터페이스부(BPCI)(11), 상기 패킷 제어 모듈(112)에 연결되는 클럭 발생 및 분배 모듈(126)과, 상기 클럭 발생 모듈(126)에 연결되고 외부의 T1/E1과 접속되는 트렁크 접속모듈(121)과, 상기 클럭 발생 및 분배 모듈(126)과 트렁크 접속모듈(121)에 연결되는 패킷 제어 모듈(122)과, 상기 패킷 제어 모듈(122)과 상기 BPCI(11)와 백플레인으로 연결되는 패킷 처리모듈(123)과, 상기 클럭발생 및 분배모듈(126)과 상기 패킷 처리 모듈(123)에 연결되는 프로세서모듈(124)과, 상기 프로세서 모듈(124)에 접속되는 모니터 접속모듈(125)를 구비하는 다중 패킷 CIS 인터페이스부(MPCI)(12)를 포함하는 하드웨어에 적용되는 패킷 처리 방법에 있어서, 패킷 처리 방향을 결정하는 제1단계; 교환기쪽에서 먼저 통화 초기화를 시도하면 T1/E1비율로 들어오는 벌크 데이터(bulk data)를 MPCI의 프로세서는 MPCI측 HDLC로부터 수신되는 4Byte단위로 인터럽터 신호를 받아 수신되는 프레임의 바이트수와 프레임수를 카운트하면서 DMA(Direct Memory Access)로 MPCI의 기억장치(RAM)내의 지정영역에 블럭 전송하는 제2단계; 프로세서는 프레임 카운터를 보면서 1개이상의 프레임의 입력되어 있으면 즉시 주소(Address)를 해석(decoding)하여 해당 BCPI의 외부 선입선출기억장치(FIFO:First-In-First-Out)로 블럭전송하고 BCPI의 프로세서는 수신용 FIFO(Rx FIFO)의 상태(status)를 체크하여 풀 엠티(Full Empty)가 아니면 프레임단이로 데이타를 읽어와 주소를 해석하여 해당 채널엘리먼트로 프레임을 패킷 제어기(HDLI Controller)를 통하여 전송하는 제3단계; 무선이동국이 먼저 통화 초기화를 시도하면 4Byte단위로 수신하는데 수신 FIFO에 4Byte가 입력되면 인터럽트신호를 프로세서로 주고 프로세서는 즉시 DMA(Direct Memory Access)에 의해 각 채널 엘리먼트에 대하여 할당된 44Byte의 기억장치 버퍼(RAM Buffer)에 블럭 전송하는 제4단계; 한 프레임이 램에 쌓이면 Tx용 외부 FIFO에 블럭 전송하고 후 MPCO로 인터럽트신호를 주어 MPCI의 프로세서는 BCPI에서 오는 인터럽트신호를 받아 해당 BCPI의 Tx FIFO에서 44Byte씩 프레임 데이타를 읽어와 바로 MPCI측 패킷제어모듈과 트렁크 접속모듈을 거쳐 T1/E1비율 전송로를 출력하는 제5단계; 를 포함하는 이루어지는 것을 특징으로 하는 기지국 패킷 라우터 장치 내부에서의 패킷처리방법.
  2. 개시 플래그(Operation Flag)(211)는 1바이트로 할당되어 전송시스템간의 동기와 패킷의 구분자 역할을 하고, 목적지 주소(Destination Address)(212)는 2Byte가 할당되며, 정보 필드(Information Field)(213)는 38Byte로 할당되어 기지국 시스템의 CDMA기술에서 요구되는 정보를 포함하고, FCS필드(214)는 2Byte로 할당되어 패킷의 에러제어를 담당하고, 종료 플래그(Closing Flag)(215)는 1바이트로 할당되어 전송시스템간의 동기와 패킷의 구분자 역할을 한 것을 특징으로 하는 패킷 프레임 구조.
  3. 제2항에 있어서, 상기 목적지 주소(310는, 1Byte는 CDMA디지틀 이동통신 시스템의 서브시스템을 식별할 수 있는 노드 어드레스(311)로 나머지 1Byte는 서브 시스템내의 유니트들을 식별할 수 있는 인터노드 어드레스(Internode Address)(312)로 정의한 것을 특징으로 하는 패킷 프레임 구조.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930028939A 1993-12-21 1993-12-21 기지국 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법 KR950022481A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930028939A KR950022481A (ko) 1993-12-21 1993-12-21 기지국 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930028939A KR950022481A (ko) 1993-12-21 1993-12-21 기지국 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법

Publications (1)

Publication Number Publication Date
KR950022481A true KR950022481A (ko) 1995-07-28

Family

ID=66851235

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930028939A KR950022481A (ko) 1993-12-21 1993-12-21 기지국 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법

Country Status (1)

Country Link
KR (1) KR950022481A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010026644A (ko) * 1999-09-08 2001-04-06 정선종 고속 실시간성 패킷 전송을 위한 기지국의 구조 및 이를 이용한 노드 처리 방법
KR100528411B1 (ko) * 1998-03-20 2006-01-27 유티스타콤코리아 유한회사 복수의 이1/티1 링크를 보유한 디지털 통신 시스템의 어드레스구조
KR100555664B1 (ko) * 2001-01-08 2006-03-03 삼성전자주식회사 무선 통신기기 및 이를 적용한 무선 통신시스템 및 그통신방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100528411B1 (ko) * 1998-03-20 2006-01-27 유티스타콤코리아 유한회사 복수의 이1/티1 링크를 보유한 디지털 통신 시스템의 어드레스구조
KR20010026644A (ko) * 1999-09-08 2001-04-06 정선종 고속 실시간성 패킷 전송을 위한 기지국의 구조 및 이를 이용한 노드 처리 방법
KR100555664B1 (ko) * 2001-01-08 2006-03-03 삼성전자주식회사 무선 통신기기 및 이를 적용한 무선 통신시스템 및 그통신방법

Similar Documents

Publication Publication Date Title
KR100316295B1 (ko) 고속-패킷네트워크용패킷관리장치
KR910003243B1 (ko) 데이타 패킷 정렬기 및 데이타 패킷 기억방법
EP0448232B1 (en) Burst time division multiplex interface for integrated data link controller
US5729529A (en) Timing and synchronization technique for ATM system
EP0669778B1 (en) Fast-packet switching networks
CA2134017C (en) Network bridge
JPS61129952A (ja) パケツト交換システム
EP0685951B1 (en) Line interface devices for fast-packet networks
US5987030A (en) Transparent circuit emulation for packet switching network
US6101192A (en) Network router with partitioned memory for optimized data storage and retrieval
EP0899915A2 (en) Apparatus and method for selectively supplying data packets between media domains in a network repeater
Ichikawa et al. High-speed packet switching systems for multimedia communications
KR950022481A (ko) 기지국 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법
US20100138554A1 (en) Interfacing with streams of differing speeds
US7042845B1 (en) System and method for time division multiplexed switching of data using a high-speed packet switch
US6185223B1 (en) Apparatus and method for providing fire wall protection for systems in communication with an a synchronous transfer mode system
Greaves et al. The Cambridge backbone network an overview and preliminary performance
JP2682434B2 (ja) 出力バッファ型atmスイッチ
US7145908B1 (en) System and method for reducing jitter in a packet transport system
JPH03109841A (ja) 時分割多重データ―パケット変換回路
Lindgren et al. Fast Connection Establishment in the DTM Gigabit Network.
JPH0145261B2 (ko)
JP4074069B2 (ja) 伝送装置
JPH04835A (ja) セル送信制御装置
KR20030069671A (ko) 통신 시스템에서 셀 전송 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application