KR950014647B1 - 배경화면의 표시장치 - Google Patents

배경화면의 표시장치 Download PDF

Info

Publication number
KR950014647B1
KR950014647B1 KR1019920003182A KR920003182A KR950014647B1 KR 950014647 B1 KR950014647 B1 KR 950014647B1 KR 1019920003182 A KR1019920003182 A KR 1019920003182A KR 920003182 A KR920003182 A KR 920003182A KR 950014647 B1 KR950014647 B1 KR 950014647B1
Authority
KR
South Korea
Prior art keywords
output
signal
input
switch
terminal
Prior art date
Application number
KR1019920003182A
Other languages
English (en)
Other versions
KR930019008A (ko
Inventor
이장원
Original Assignee
삼성전자주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 강진구 filed Critical 삼성전자주식회사
Priority to KR1019920003182A priority Critical patent/KR950014647B1/ko
Publication of KR930019008A publication Critical patent/KR930019008A/ko
Application granted granted Critical
Publication of KR950014647B1 publication Critical patent/KR950014647B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)

Abstract

내용 없음.

Description

배경화면의 표시장치
제1도는 이 발명에 따른 배경화면의 표시장치를 나타낸 상세회로도.
제2도는 이 발명에 따른 배경화면의 표시장치를 나타낸 흐름도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 스위칭 제어수단 11 : 시스콘 마이콤
20 : 제 2 스위치 30 : 메모리 제어수단
35 : 메모리 40 : 제 2 스위치
30-1 : 번지 지정 회로 30-2 : A/D 콘버터
30-3 : 출력회로 30-1A : 분주기
30-1B : 어드레스 제어부 30-1C : 어드레스 지정부
30-3A : 직렬전송부 30-3B : 정형부
30-3C : D/A 콘버터 INV : 인버터
AND : 앤드게이트 FF1, FF2 : 플립플롭
이 발명은 입력되는 영상신호가 처리되어 기록 및 재생되는 비디오 테이프 레코더(VTR 또는 VCR) 또는 비디오 카메라 또는 텔레비젼과 같은 모든 영상처리 시스템에 관한 것으로서, 보다 상세하게는 입력되는 영상신호를 메모리에 저장시킨 후 빨리감기, 기록모드등 각종 모드의 선택시 대기시간 동안 저장된 영상신호가 화면에 디스플레이되도록 함으로써 대기시간 동안 화면에 나타나는 노이즈 성분이 제거되는 배경화면의 표시장치에 관한 것이다.
일반적인 비디오 테이프 레코더에 있어서, 기록모드, 정지모드 또는 고속주행, 저속주행 모드의 선택시 선택된 모드가 실행되기까지는 상당한 시간의 대기상태가 존재한다.
상기와 같은 대기시간 동안 기존의 배경화면 표시장치에서는 외부에서 입력되는 노이즈 성분이 그대로 디스플레이되거나 또는 무신호 입력시와 동일하게 파란색 또는 한가지 색상으로만 디스플레이되도록 구성되어 있었다.
따라서, 기존의 노이즈 성분이 디스플레이되는 경우에는 화질이 상당히 떨어지고, 한가지 색상으로만 디스플레이되는 경우에는 화면과 화면 사이의 연결이 부드럽지 못한 문제점이 있었다.
이 발명은 이와 같은 문제점을 해결하기 위한 것으로서, 이 발명의 목적은 각종 모드의 선택시 발생되는 대기시간 동안 메모리에 저장된 이전의 화상이 화면에 디스플레이되도록 함으로써, 화면과 화면의 연결상태가 매우 부드럽고, 화질이 깨끗한 배경화면의 표시장치를 제공하고자 함에 있다.
이와 같은 목적을 달성하기 위한 이 발명의 특징은, 입력되는 영상신호가 처리되어 디스플레이되거나 기록 및 재생되는 영상처리 시스템에 있어서, 재생 모드, 특정 화면 셋팅 모드 선택 및 외부에서 입력되는 수직 동기 신호에 따라 입력되는 영상 신호의 출력을 제어하는 제어 신호를 출력하는 스위칭 제어수단과, 상기 스위칭 제어수단의 출력측에 연결되어 상기 스위칭 제어 수단의 출력에 따라 영상 신호가 입력되는 입력단이 입력되는 영상을 바이패스시키기 위한 ⓐ 출력단 또는 입력되는 영상을 저장시키기 위한 ⓑ 출력단으로 절환되는 제 1 스위치와, 상기 제 1 스위치의 ⓑ 출력단 및 수평, 수직 동기 신호 라인에 연결되어 입력되는 동기 신호에 따라 어드레스가 지정되고 상기 지정된 어드레스에 제 1 스위치의 ⓑ 출력단을 통하여 입력되는 영상신호가 저장 또는 출력되는 메모리 제어수단 및 메모리와, ⓐ 입력단은 상기 제 1 스위치의 ⓐ 출력단에 연결되고 ⓑ 입력단은 상기 메모리 제어 수단의 출력단에 연결되며 제어단은 상기 스위치 제어 수단의 출력단에 연결되어 상기 스위치 제어 수단의 출력에 따라 ⓐ 입력단 또는 ⓑ 입력단으로 출력단이 절환되는 제 2 스위치로 구성되는 배경화면의 표시장치에 있다.
이하, 이 발명에 따른 배경화면의 표시장치를 첨부된 도면에 의거하여 보다 상세하게 설명한다.
제 1 도는 이 발명에 따른 배경화면의 표시장치를 나타낸 블럭도로서, 10은 입력되는 수직동기신호(V)와 시스콘 마이콤(11)에서 출력되는 모드 선택신호에 따라 제 1 스위치(20) 및 제 2 스위치(40)를 절환시키기 위한 제어신호가 출력되는 스위칭 제어수단이고, 30은 제1스위치(20)를 통하여 입력되는 영상신호가 입력되는 동기신호(H), (V)에 의해 지정된 번지내에 라이트(Write) 및 리드(Read)되고, 상기 리드된 영상신호가 출력되는 메모리 제어수단이며, 35는 입력되는 영상신호가 저장되는 메모리이다.
여기서, 상기 스위칭 제어수단(10)은 재생 모드일 경우 제 1 출력단(01)을 통하여 하이 신호를 출력하고 특정 화면 셋팅 모드일 경우 제 2 출력단(02)을 통하여 하이 신호를 출력하는 시스콘 마이콤(11)과, 상기 시스콘 마이콤(11)의 제1출력 신호와 시스콘 마이콤(11)의 제2출력 신호를 반전시키는 인버터(INV)의 출력을 조합하는 앤드게이트(AND)와, 입력단으로 상기 앤드게이트(AND)에서 출력되는 신호를 제공받고 클럭단으로 수직동기신호(V)를 제공받아 제1스위치(20)의 절환을 제어하는 플립플롭(FF1)과, 입력단으로는 상기 인버터(INV)에서 출력되는 신호를 제공받고 클럭단으로는 수직동기신호(V)를 제공받아 제 2 스위치(40)의 절환을 제어하는 플립플롭(FF3)으로 구성되어 있다.
한편, 메모리 제어수단(30)은 입력되는 동기신호(H), (V)를 분주하는 분주기(30-1A)와 상기 분주기 (30-1A)에서 출력되는 신호에 따라 상기 메모리(35)의 어드레스를 제어하는 어드레스 제어부(30-1B)와 상기 분주기(30-1A)에서 출력되는 신호에 따라 메모리(35)의 어드레스를 지정하는 어드레스 지정부(30-1C)로 이루어진 번지지정회로(30-1)와, 제1스위치(20)를 통하여 입력되는 영상신호를 디지탈신호로 변환하여 상기 메모리(35)로 출력하는 A/D 콘버터(30-2)와, 상기 메모리(35)의 출력측에 연결되어 지정된 어드레스에 저장된 데이타를 출력포트를 통하여 화면에 출력하는 출력회로(30-3)로 구성된다.
여기서, 상기 출력회로(30-3)는 메모리(35)의 출력포트를 통하여 출력되는 데이타를 직렬로 전송하는 직렬 전송부(30-3A)와, 직렬로 전송되는 데이타를 정형하는 정형부(30-3B)와, 정형된 데이타를 아날로그 신호로 변환하는 D/A 콘버터(30-3C)로 이루어진다.
한편, 제2도는 이 발명에 따른 배경화면의 표시방법을 나타낸 흐름도로서, 재생모드의 특정화면 셋팅 모드가 동시에 선택되는 경우 입력되는 영상신호가 저장되도록 제어되고, 재생모드만 선택된 경우 입력되는 영상신호가 저장됨과 동시에 출력되도록 제어되며, 특정화면 셋팅 모드만 선택된 경우 저장된 영상신호의 출력이 이루어지도록 구성되어 있다.
이상에서 본 바와 같이 구성된 이 발명은 입력되는 영상신호를 기록 및 재생하는 비디오 테이프 레코더에 있어서, 재생모드와 특정화면 셋팅 모드가 동시에 선택된 경우를 먼저 설명한다.
재생모드 선택시 상기 스위칭 제어수단(10)의 시스콘 마이콤(11)의 제1출력단(01)을 통하여 하이신호가 앤드 게이트(AND)의 일측 단자로 출력되고, 특정화면 셋팅 모드 선택시 시스콘 마이콤(11)의 제 2 출력단(02)을 통하여 하이신호가 인버터(INV)에 인가되어 반전된다.
상기 인버터(INV)에 의하여 반전된 로우 신호와 상기 시스콘 마이콤(11)의 제1출력단(01)을 통하여 출력되는 하이신호에 앤드게이트(AND)에서는 로우신호가 출력되고, 상기 앤드 게이트(AND)에서 출력되는 로우신호는 플립플롭(FF1)에 인가된다. 그리고, 상기 플립플롭(FF1)에 의하여 소정 기간 지연된 후 제1스위치(20)의 제어단에 인가되어 제1스위치(20)의 입력단을 ⓐ 출력단에 접속시켜 영상신호가 그대로 출력되도록 한다.
한편, 상기 인버터(INV)에서 출력되는 로우신호는 플립플롭(FF2)에 인가되어 소정 기간 지연된 후 제2스위치(40)의 제어단에 인가되어 제2스위치(40)의 ⓐ 입력단을 출력단에 접속시켜 제1스위치(20)를 통과한 영상신호가 화면에 디스플레이되도록 한다. 즉, 상기 입력되는 영상신호가 화면에 그대로 디스플레이 된다. 그리고, 메모리(35)에는 전(前)의 데이타가 저장되어 있는채로 있고, 입력되는 영상 신호는 메모리(35)에 저장되지 않는다.
두번째로 재생모드만이 선택된 경우를 상세하게 설명한다. 재생모드 선택시 상기 시스콘 마이콤(11)의 제1출력단(01)을 통하여 출력되는 하이신호는 앤드게이트(AND)의 일측단자에 인가되고, 상기 시스톤 마이콤(11)의 제2출력단(02)을 통하여 출력되는 로우신호는 인버터(INV)에 의하여 반전되어 하이신호로서 앤드게이트(AND)의 일측단자에 인가된다.
그리고, 상기 앤드게이트(AND)에서 출력된 하이신호는 플립플롭(FF1)에 인가되어 지연되고, 상기 플립플롭(FF1)의 출력신호에 의하여 제1스위치(20)는 절환되어 제1스위치(20)의 입력단은 ⓑ 출력단에 접속된다.
한편, 상기 인버터(INV)에서 출력되는 하이신호는 플립플롭(FF2)에 인가되어 지연되고, 상기 플립플롭(FF2)의 출력신호에 의하여 제2스위치(40)는 절환되어 제2스위치(40)의 ⓑ 입력단이 출력단에 접속된다.
즉, 상기 플립플롭(FF1)에서 출력되는 신호에 의하여 입력되는 영상신호가 제1스위치(20)를 통하여 메모리 제어수단(30)의 A/D 콘버터(30-2)에 인가되고, 상기 플립플롭(FF2)에서 출력되는 신호에 의하여 메모리 제어 수단(30)에 저장된 영상 신호가 제2스위치(40)를 통하여 화면에 디스플레이 된다.
상기에서 본 바와 같이 제1스위치(20)를 통하여 입력된 영상신호는 A/D 콘버터(30-2)에 의하여 디지탈 영상신호로 변환되고, 상기 디지탈로 변환된 영상신호는 메모리(35)의 입력포트를 통하여 메모리(35)로 입력되어 저장된다.
이때, 도면에 도시되지 않는 동기분리회로로부터 입력되는 동기신호(H), (V)가 메모리 제어수단(30)의 분주기(30-1A)에 인가되어 분주되고, 여기서 분주된 신호는 메모리 제어수단(30)의 어드레스 제어부(30-1B)와 어드레스 지정부(30-1C)에 인가되어 상기 A/D 콘버터(30-2)로부터 입력된 영상신호가 저장될 번지가 결정된다.
상기 어드레스 제어부(30-1B) 및 어드레스 저장부(30-1C)에 의하여 결정된 번지내에 입력되는 한 필드 또는 한 프레임분의 영상신호는 메모리(35)에 저장됨과 동시에 이전에 저장된 영상신호는 메모리(35)의 출력포트를 통하여 출력된다. 여기서 출력된 신호는 출력회로(30-3)의 직렬전송부(30-3A)에 인가되어 직렬로 출력되며, 상기 출력된 신호는 정형부(30-3B)에 인가되어 정형된 후 D/A 콘버터(30-3C)에 의하여 아날로그 신호로 변환된다.
그리고, 상기 D/A 콘버터(30-3C)에서 출력되는 신호는 제2스위치(40)를 통하여 화면에 디스플레이 된다.
즉, 현재 입력되는 영상신호가 메모리(35)에 저장됨과 동시에 메모리(35)에 저장된 이전 프레임의 영상 신호는 화면에 디스플레이 된다.
세번째로, 특정화명 셋팅 모드만이 선택된 경우를 설명한다. 즉, 상기 스위칭 제어수단(10)의 시스콘 마이콤(11)의 제1출력단(01)을 통하여 로우 신호가 앤드 게이트(AND)의 일측 단자로 출력되고, 시스콘 마이콤(11)의 제2출력단(02)을 통하여 출력되는 하이신호는 인버터(INV)에 의하여 반전된다.
그리고, 인버터(INV)에 의하여 반전된 로우신호는 플립플롭(FF2)에 인가되어 지연된 후 제2스위치(40)로 입력된다. 따라서, 상기 제2스위치(40)의 ⓐ 입력단이 출력단에 접속되어 제1스위치(20)를 통하여 입력되는 영상신호가 그대로 출력된다.
한편, 상기 시스콘 마이콤(11)의 제1출력단(01)을 통하여 출력되는 로우신호가 상기 인버터(INV)에서 반전된 로우신호가 앤드 게이트(AND)에서 조합되어 로우신호로 출력된다.
상기 앤드케이트(AND)에서 출력되는 로우신호는 플립플롭(FF1)에 인가되어 지연된 후 제1스위치(20)에 인가되어 제1스위치(20)의 입력단을 ⓐ 출력단에 접속시켜 입력되는 영상신호를 그대로 제2스위치(40)에 인가한다. 즉, 입력되는 영상신호가 제1스위치(20)와 제2스위치(40)를 통하여 화면에 그대로 디스플레이된다.
마지막으로, 재생모드와 특정화면 셋팅 모드가 모두 선택되지 않은 경우를 설명하면 다음과 같다. 시스콘 마이콤(11)의 제1출력단(01)을 통하여 출력되는 로우신호는 앤드게이트(AND)의 일측단자에 인가되고, 상기 시스콘 마이콤(11)의 제2출력단(02)를 통하여 출력되는 로우신호는 인버터(INV)에 의하여 반전된 후 앤드게이트(AND)의 일측단자에 인가되어 앤드 게이트(AND)에서는 로우신호는 출력된다.
이때, 상기 앤드게이트(AND)에서 출력되는 로우신호는 플립플롭(FF1)에 인가되어 지연된 후 제1스위치(20)에 인가되고, 따라서, 제1스위치(20)의 입력단은 ⓐ 출력단에 접속되어 제1스위치(20)로 입력된 영상신호가 그대로 바이패스 된다.
그러나, 인버터(INV)에서 출력되는 하이신호는 플립플롭(FF2)에 인가되어 지연된 후 제2스위치(40)에 인가되고, 따라서 제2스위치(40)의 ⓑ 입력단은 출력단에 접속되어 상기 메모리(35)에 저장된 영상신호가 화면에 디스플레이 된다.
즉, 상기 외부에서 입력되는 동기신호(H), (V)가 분주기(30-1A)에 의하여 분주되고, 분주된 신호는 어드레스 제어부(30-1B) 및 어드레스 지정부(30-1C)에 인가되어 메모리(35)에 저장된 영상신호중 디스플레이시키고자 하는 번지가 지정되고, 여기서 지정된 번지내의 영상신호가 리드되어 화면에 디스플레이 된다.
이상에서 본 바와 같이 이 발명은 입력되는 영상신호가 기록 및 재생되는 비디오 테이프 레코더에 있어서, 재생모드와 특정화면 셋팅 모드가 동시에 선택되는 경우 입력되는 영상신호가 그대로 화면에 디스플레이되고, 재생모드만이 선택되는 경우 한 필드 또한 한 프레임분의 영상신호가 메모리에 저장됨과 동시에 이미 저장된 영상신호가 화면에 디스플레이되며, 또한 재생모드 및 특정화면 셋팅 모드가 선택되지 않는 경우 이미 기록된 영상신호가 화면에 디스플레이됨으로써, 기존의 무신호 입력시 한가지 색상으로 화면에 디스플레이되던 것이 다양한 화면으로 표시되고, 각종 모드가 실행되기 이전의 대기상태동안 디스플레이되는 노이즈 성분이 제거되어 깨끗한 화질을 구현할 수 있는 효과가 있다.

Claims (3)

  1. 입력되는 영상신호가 처리되어 디스플레이되거나 기록 및 재생되는 영상처리 시스템에 있어서, 재생모드, 특정 화면 셋팅 모드 신택 및 외부에서 입력되는 수직 동기 신호에 따라 입력되는 영상 신호의 출력을 제어하는 제어 신호를 출력하는 스위칭 제어수단(10)과, 상기 스위칭 제어수단(10)의 출력측에 연결되어 상기 스위칭 제어 수단(10)의 출력에 따라 영상 신호가 입력되는 입력단이 입력되는 영상을 바이패스시키기 위한 ⓐ 출력단 또는 입력되는 영상을 저장시키기 위한 ⓑ 출력단으로 절환되는 제1스위치(20)와, 상기 제1스위치(20)의 ⓑ 출력단 및 수평, 수직 동기 신호 라인에 연결되어 입력되는 동기 신호에 따라 어드레스가 지정되고 상기 지정된 어드레스에 제1스위치(20)의 ⓑ 출력단을 통하여 입력되는 영상신호가 저장 또는 출력되는 메모리 제어수단(30) 및 메모리(35)와, ⓐ 입력단은 상기 제1스위치(20) ⓐ 출력단에 연결되고 ⓑ 입력단은 상기 메모리 제어 수단(30)의 출력단에 연결되며 제어단은 상기 스위치 제어 수단(10)의 출력단에 연결되어 상기 스위치 제어 수단(10)의 출력에 따라 ⓐ 입력단 또는 ⓑ 입력단으로 출력단이 절환되는 제2스위치(40)로 구성되는 배경화면의 표시장치.
  2. 제1항에 있어서, 상기 스위칭 제어수단(10)은, 재생 모드가 선택되면 제1출력단(01)을 통하여 하이신호를 출력하고 특정 화면 셋팅 모드가 선택되면 제2출력단(02)을 통하여 하이 신호를 출력하는 시스콘 마이콤(11)과, 상기 시스콘 마이콤(11)의 제2출력단(02)을 통해 출력되는 신호를 반전시켜 출력하는 인버터(INV)와, 상기 인버터(INV)에서 출력되는 신호와 상기 시스콘 마이콤(11)의 제1출력단(01)을 통해 출력되는 신호를 조합하는 앤드게이트(AND) 와, 입력단으로 상기 앤드게이트(AND)에서 출력되는 신호를 입력받고 클럭단으로 수직 동기 신호를 입력받아 수직 동기 신호에 따라 앤드 게이트(AND)의 출력을 지연시켜 상기 제1스위치(20)로 출력하는 플립플롭(FF1)과, 입력단으로 상기 인버터(INV)에서 출력되는 신호를 입력받고 클럭단으로 수직 동기 신호를 입력받아 수직 동기 신호에 따라 상기 인버터(INV)의 출력을 지연시켜 상기 제2스위치(40)로 출력하는 플립플롭(FF2)으로 구성되는 배경화면의 표시장치.
  3. 제1항에 있어서, 상기 메모리 제어수단(30)은, 입력되는 수평, 수직 동기 신호를 분주하고, 상기 분주된 신호에 의하여 영상 신호의 라이트/리드 번지가 지정되는 번지 지정 회로(30-1)와, 상기 제1스위치(20)이 ⓑ 출력단을 통하여 입력되는 영상신호를 디지탈신호로 변환하는 A/D 콘버터(30-2)와, 상기 메모리(35)의 출력측에 연결되어 번지지정회로(30-1)에서 지정되는 번지내에 영상신호를 리드하는 출력회로(30-3)로 구성되는 배경화면의 표시장치.
KR1019920003182A 1992-02-28 1992-02-28 배경화면의 표시장치 KR950014647B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920003182A KR950014647B1 (ko) 1992-02-28 1992-02-28 배경화면의 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920003182A KR950014647B1 (ko) 1992-02-28 1992-02-28 배경화면의 표시장치

Publications (2)

Publication Number Publication Date
KR930019008A KR930019008A (ko) 1993-09-22
KR950014647B1 true KR950014647B1 (ko) 1995-12-11

Family

ID=19329652

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920003182A KR950014647B1 (ko) 1992-02-28 1992-02-28 배경화면의 표시장치

Country Status (1)

Country Link
KR (1) KR950014647B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101866793B1 (ko) * 2017-10-12 2018-06-12 신우종합철강(주) 만곡된 걸림홈을 갖는 이탈방지 하우징을 이용한 관 연결장치 및 연결방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980086316A (ko) * 1997-05-31 1998-12-05 윤종용 초기화면 변환기능을 구비한 영상재생장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101866793B1 (ko) * 2017-10-12 2018-06-12 신우종합철강(주) 만곡된 걸림홈을 갖는 이탈방지 하우징을 이용한 관 연결장치 및 연결방법

Also Published As

Publication number Publication date
KR930019008A (ko) 1993-09-22

Similar Documents

Publication Publication Date Title
US5019908A (en) Apparatus and method for reducing flickering in a still video frame in a digital image processing system
US5452022A (en) Image signal storage device for a still video apparatus
KR950014647B1 (ko) 배경화면의 표시장치
US5504534A (en) Video signal processing apparatus with synchronization control
US5623346A (en) Synchronization signal sharing circuit of digital VCR
KR930010485B1 (ko) 자막정보 처리장치
US5497204A (en) Picture memory system for video printer
US5084766A (en) Video signal reproducing apparatus having page rolling prevention
US5610840A (en) Signal processing device
JPS6028389A (ja) 静止画像再生装置
KR900008244Y1 (ko) 자기기록 재생장치의 화상기록 재생회로
JP3182176B2 (ja) カメラ一体型ビデオテープレコーダ
JPH09224221A (ja) スロー再生装置
KR960011736B1 (ko) 영상신호 저장 및 기록장치
KR0165245B1 (ko) 텔레비젼방송방식 변환장치
KR900002294Y1 (ko) 영상기록 재생기의 정지화면 확대회로
KR950010026B1 (ko) 캠코더의 타이틀소스 변경회로
JP3401334B2 (ja) 画像信号入出力装置
JP2659973B2 (ja) 情報信号処理回路
JPS63221778A (ja) 映像信号のタイマ−記録装置
JPS61198886A (ja) 映像記録再生装置
KR930004490Y1 (ko) 모니터에 있어서의 동적화상과 정지화상의 전화회로
JP2638657B2 (ja) ディジタルオーディオテープレコーダ
JP3272244B2 (ja) デジタルビデオレコーダ
KR0155770B1 (ko) 복수개의 메모리를 갖는 디지탈신호 처리회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041129

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee