KR950010625A - HDTV receiver - Google Patents

HDTV receiver Download PDF

Info

Publication number
KR950010625A
KR950010625A KR1019930019182A KR930019182A KR950010625A KR 950010625 A KR950010625 A KR 950010625A KR 1019930019182 A KR1019930019182 A KR 1019930019182A KR 930019182 A KR930019182 A KR 930019182A KR 950010625 A KR950010625 A KR 950010625A
Authority
KR
South Korea
Prior art keywords
output
low pass
signal
pass filter
mhz
Prior art date
Application number
KR1019930019182A
Other languages
Korean (ko)
Other versions
KR960010494B1 (en
Inventor
김대진
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019930019182A priority Critical patent/KR960010494B1/en
Publication of KR950010625A publication Critical patent/KR950010625A/en
Application granted granted Critical
Publication of KR960010494B1 publication Critical patent/KR960010494B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Television Systems (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

본 발명은 HDTV(High Definition TV)에 있어서 특히 안테나를 통하여 ㅅ신된 TV 신호의 복조와 FPLL(Frequency Phase Locked Loop)을 디지탈로 신호 처리하는 수신장치에 관한 것으로 DC 오프셋 전원 및 저주파 노이즈를 제거하고 믹서의 비선형상과 위상의 비정화성에서 생기는 에러를 제거하며 디지탈 필러링에 의해 S/N비를 향상시키는 HDTV의 수신장치를 제공함에 그 목적이 있다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a receiver for demodulating a TV signal transmitted through an antenna and digitally processing a frequency phase locked loop (FPLL) in HDTV (High Definition TV). The purpose of the present invention is to provide a receiver of an HDTV that eliminates errors caused by non-linearity and phase instability of and improves the S / N ratio by digital filler.

본 발명은 상기 목적을 달성하기 위해 44MHz의 중간주파수신호를 증폭하는 중간주파증폭기(24), 중간주파증폭기(24)의 출력을 107.6MHz로 샘플링하여 디지탈로 변환하는 A/D변환기(40). 44MHz의 코사인(cosine)파와 사인(sine)파를 발생하는 NCO(Numerically Controlled Oscillator)(41), 상기 A/D변환기(40)의 출력과 상기 NCO(41)의 코사인파를 곱하는 멀티플렉서(42), 상기 멀티플렉서(42)의 출력을 저역통과필터링(filtering)하는 저역통과필터(43), 상기 저역통과필터(43)의 출력을 10.76MHz로 다운 샘플링(down sampling)하는 표본화기(44), 상기 표본화기(44)의 출력을 저역통과필터링하는 AFC 저역통과필터(45), 상기 저역통과필터(45)의 출력이 (+)일때에는 +1을 출력하고 (-)일때는 -1을 출력하는 리미터(46), 상기 A/D변환기(40)의 출력과 상기 NCO(41)의 사인파출력을 곱하는 멀티플렉서(470, 상기 멀티플렉서(470의 출력을 저역통과필터링하는 저역통과 필터(48), 상기 저역통과필터(48)의 출력을 10.76MHz로 다운 샘플링하는 표본화기(49), 상기 표본화기949)의 출력과 상기 멀티플렉서(47)의 출력을 곱하는 멀티플렉서(50), 상기 멀티플렉서(50)의 출력을 저역통과필터링으로 하여 상기 국부발진기(20)에 전송하는 APC 저역통과필터(51), 상기 표본화기(44)의 출력위상을 로킹(locking)하는 PLL(52), 상기 PLL(52)의 출력으로 107.6MHz, 10.76MHz, 75MHz의 클럭을 발생하는 클럭발생기(53)를 구비하여 구성함을 특징으로 한다.In order to achieve the above object, the present invention samples an intermediate frequency amplifier (24) for amplifying an intermediate frequency signal of 44 MHz and an A / D converter (40) for sampling the output of the intermediate frequency amplifier (24) at 107.6 MHz and converting it to digital. A NCO (Numerically Controlled Oscillator) 41 generating a 44 MHz cosine wave and a sine wave, a multiplexer 42 multiplying the output of the A / D converter 40 by the cosine wave of the NCO 41. A low pass filter 43 for low pass filtering the output of the multiplexer 42, a sampler 44 for down sampling the output of the low pass filter 43 to 10.76 MHz, AFC low-pass filter 45 for low-pass filtering the output of the sampler 44, +1 when the output of the low-pass filter 45 is (+), and -1 when (-) is output. Limiter 46, a multiplexer 470 multiplying the output of the A / D converter 40 and the sine wave output of the NCO 41, a low pass filter 48 for lowpass filtering the output of the multiplexer 470, the lowpass A sampler 49 for down sampling the output of the pass filter 48 to 10.76 MHz, the output of the sampler 949 and the multiplexer 47. Locks the output phase of the multiplexer 50 multiplying the output of the APC low pass filter 51 and the sampler 44 to the local oscillator 20 with low pass filtering as the output of the multiplexer 50. and a clock generator 53 for generating clocks of 107.6 MHz, 10.76 MHz, and 75 MHz as the output of the PLL 52 and the output of the PLL 52.

Description

에이치디티브이(HDTV)의 수신장치HDTV receiver

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 종래 기술의 HDTV 수신장치를 나타낸 개략 블럭도.1 is a schematic block diagram showing a conventional HDTV receiver.

제2도는 종래 기술의 HDTV 수신장치를 나타낸 상세블럭도.2 is a detailed block diagram showing a conventional HDTV receiver.

제3도는 본 발명의 일실시예를 나타낸 상세 블럭도.3 is a detailed block diagram showing an embodiment of the present invention.

제4도는 본 발명의 다른 실시에를 타나낸 상세 블럭도.4 is a detailed block diagram showing another embodiment of the present invention.

Claims (8)

일정 주파수의 신호를 출력하는 국부발진기(20) 1차 중간주파수에 실려있는 신호와 상기 국부발진기(20)의 출력신호의 차신호를 출력하는 믹서(21), 상기 믹서(21)의 출력신호를 증폭시키는 제1중간주파증폭기(22), 상기 제1중간주파증폭기(22)에서 출력한 신호주파수 중심의 잔류측파대 변조신호만을 통과시키는 SAW필터(23), 상기 SAW 필터(23)의 필터링 도중에 발생하는 삽입손실을 보상하고 AGC 신호를 수신하여 이득을 자동으로 조절하는 제2중간주파증폭기(24), 상기 제2중간주파증폭기(24)의 출력을 샘플링하여 디지탈로 변환하는 A/D변환기(40)와 상기 믹서(21)의 출력주파수와 동일한 주파수를 갖는 일신호파와 상기 일신호파와 90°위상차를 갖는 다른 신호파를 출력하는 NCO(41), 상기 A/D변환기(40)의 출력과 NCO(41)의 일신호파 출력을 곱하는 제1곱섹기(42), 상기 제1곱셈기(42)의 출력을 저역통과필터링하는 제1저역통과필터(43), 상기 제1저역통과필터(43)의 출력을 다운 샘플링하여 출력하는 제1표본화기(44), 상기 제1표본화기(44)의 출력을 저역통과필터링하는 AFC 저역통과필터(45), 상기 AFC 저역통과필터(45)의 출력이 양(+)이면 +1, 음(-)이면 -1을 출력하는 리미터(46), 상기 A/D변환기(40)의 출력과 상기 NCO(40)의 다른 신호파 출력을 곱하는 제2곱셈기(47), 상기 제2곱셈기(47)의 출력을 저역통과필터링하는 제2저역통과필터(48), 상기 제2저역통과필터(48)의 출력을 다운 샘플링하여 심벌비가 10.76MHz인 신호를 출력하는 제2표본화기(49), 상기 리미터(46)와 제2표본화기(49)의 출력을 곱하는 제3곱셈기(50), 상기 제3곱셈기(50)의 출력을 저역통과필터링하여 상기 국부발진기(20)에 출력하는 APC 저역통과필터(51)로 구성함을 특징으로 하는 HDTV 수신장치.Local oscillator 20 for outputting a signal of a constant frequency mixer 21 for outputting the difference signal between the signal of the first intermediate frequency and the output signal of the local oscillator 20, the output signal of the mixer 21 During the filtering of the first intermediate frequency amplifier 22 for amplifying, the SAW filter 23 for passing only the residual sideband modulated signal centered on the signal frequency center output from the first intermediate frequency amplifier 22, and the SAW filter 23 A / D converter for sampling the output of the second intermediate frequency amplifier 24 for compensating for the insertion loss and receiving the AGC signal and automatically adjusting the gain, and converting the output of the second intermediate frequency amplifier 24 to digital. 40 and an output of the NCO 41 and the A / D converter 40 for outputting one signal wave having the same frequency as the output frequency of the mixer 21 and another signal wave having a 90 ° phase difference from the one signal wave. A first multiplier 42 multiplying the one signal wave output of the NCO 41 by the A first low pass filter 43 for low pass filtering the output of the multiplier 42, a first sampler 44 for down sampling and outputting the output of the first low pass filter 43, and the first sample AFC low pass filter 45 for low pass filtering the output of the firearm 44, +1 if the output of the AFC low pass filter 45 is positive, +1 if negative (-) 46) a second low pass for low pass filtering the output of the A / D converter 40 and the output of the second multiplier 47, the second multiplier 47 multiplying the output of the other signal wave of the NCO 40; A second sampler 49 and a limiter 46 and a second sampler 49 for down-sampling the output of the pass filter 48 and the second low pass filter 48 to output a signal having a symbol ratio of 10.76 MHz; And a third multiplier 50 multiplying the output of the multiplier, and an APC low pass filter 51 for low pass filtering the output of the third multiplier 50 to the local oscillator 20. HDTV reception devices. 제1항에 있어서, 상기 제1표본화기(44)의 출력으로 일정 주파수의 클럭을 발생하는 PLL(52), 상기 PLL(52)의 출력신호로 상기 A/D변환기(40)와 상기 제1 및 제2표본화기(44,49)의 샘플링 주파수를 출력하는 클럭발생기(53)를 더 구비하여 구성함을 특징으로 하는 HDTV 수신장치.The PLL (52) of claim 1, wherein the PLL (52) generates a clock of a predetermined frequency at the output of the first sampler (44). And a clock generator (53) for outputting sampling frequencies of the second sampler (44, 49). 제1항 또는 제2항에 있어서, 상기 A/D변환기 (40)는 107.6MHz로 샘플링함을 특징으로 하는 HDTV 수신장치.3. HDTV receiver according to claim 1 or 2, characterized in that the A / D converter (40) samples at 107.6 MHz. 제1항 또는 제2항에 있어서, 상기 제1 및 제2표본화기(44, 49)는 10.76MHz로 샘플링함을 특징으로 하는 HDTV 수신장치.3. HDTV receiver according to claim 1 or 2, characterized in that the first and second samplers (44, 49) sample at 10.76 MHz. 일정 주파수의 신호를 출력하는 국부발진기(60) 1차 중간주파수에 실려있는 신호와 상기 국부발진기(60)의 출력신호의 차신호를 출력하는 믹서(61), 상기 믹서(61)의 출력신호를 증폭시키는 제1중간주파증폭기(62), 상기 제1중간주파증폭기(62)에서 출력한 신호주파수 중심의 잔류측파대 변조신호만을 통과시키는 SAW필터(63), 상기 SAW 필터(63)의 필터링 도중에 발생하는 삽입손실을 보상하고 AGC 신호를 수신하여 이득을 자동으로 조절하는 제2중간주파증폭기(64), 상기 제2중간주파증폭기(64)의 출력을 샘플링하여 디지탈로 변환하는 A/D변환기(65)와 상기 믹서(61)의 출력주파수와 동일한 주파수를 갖는 일신호파와 상기 일신호파와 90°위상차를 갖는 다른 신호파를 출력하는 NCO(61), 상기 A/D변환기(65)의 출력과 NCO(66)의 일신호파 출력을 곱하는 제1곱셈기(67), 상기 제1곱셈기(67)의 출력을 저역통과필터링하는 제1저역통과필터(68), 상기 제1저역통과필터(68)의 출력을 다운 샘플링하여 출력하는 제1표본화기(69), 상기 제1표본화기(69)의 출력을 저역통과필터링하는 AFC 저역통과필터(70), 상기 AFC 저역통과필터(70)의 출력이 양(+)이면 +1, 음(-)이면 -1을 출력하는 리미터(71), 상기 A/D변환기(65)의 출력과 상기 NCO(66)의 다른 신호파 출력을 곱하는 제2곱셈기(72), 상기 제2곱셈기(72)의 출력을 저역통과필터링하는 제2저역통과필터(73), 상기 제2저역통과필터(73)의 출력을 다운 샘플링하여 심벌비가 10.76MHz인 신호를 출력하는 제2표본화기(74), 상기 리미터(71)와 제2표본화기(74)의 출력을 곱하는 제3곱셈기(75), 상기 제3곱셈기(75)의 출력을 저역통과필터링하여 상기 국부발진기(60)에 출력하는 APC 저역통과필터(76)로 구성함을 특징으로 하는 HDTV 수신장치.Local oscillator 60 for outputting a signal of a constant frequency mixer 61 for outputting the difference signal between the signal of the first intermediate frequency and the output signal of the local oscillator 60, output signal of the mixer 61 During the filtering of the first intermediate frequency amplifier 62 to amplify, the SAW filter 63 passing only the residual sideband modulated signal centered on the signal frequency output from the first intermediate frequency amplifier 62, and the SAW filter 63 A / D converter for sampling the output of the second intermediate frequency amplifier 64 for compensating for insertion loss and receiving the AGC signal and automatically adjusting the gain, and converting the output of the second intermediate frequency amplifier 64 to digital. 65) and an output of the NCO 61 and the A / D converter 65 for outputting one signal wave having the same frequency as the output frequency of the mixer 61 and another signal wave having a 90 ° phase difference from the one signal wave. A first multiplier 67 for multiplying the one signal wave output of the NCO 66, said A first low pass filter 68 for low pass filtering the output of the multiplier 67, a first sampler 69 for down sampling and outputting the output of the first low pass filter 68, and the first sample AFC low pass filter 70 for low pass filtering the output of the firearm 69, +1 if the output of the AFC low pass filter 70 is positive, +1 if negative (-) 71) a second low pass for low pass filtering the output of the A / D converter 65 and the output of the second multiplier 72, the second multiplier 72 multiplying the output of the other signal wave of the NCO 66; A second sampler 74 for down-sampling the output of the pass filter 73 and the second low pass filter 73 to output a signal having a symbol ratio of 10.76 MHz, the limiter 71 and the second sampler 74 And a third multiplier 75 multiplying the output of the multiplier, and an APC low pass filter 76 outputting the low pass filter to the local oscillator 60 by low pass filtering the output of the third multiplier 75. HDTV reception devices. 제5항에 있어서, 상기 제1표본화기(69)의 출력으로 상기 A/D변환기(65)의 샘플링 주파수의 클럭을 발생하여 상기 A/D변환기(65)에 인가하는 PLL(77), 상기 PLL(77)의 출력을 분주한 샘플링 주파수를 상기 제1 및 제2표본화기(69,74)에 인가하는 분주기(78)로 구성함을 특징으로 하는 HDTV 수신장치.The PLL (77) according to claim 5, wherein the output of the first sampler (69) generates a clock of the sampling frequency of the A / D converter (65) and applies the clock to the A / D converter (65). And a divider (78) for applying a sampling frequency obtained by dividing the output of the PLL (77) to the first and second samplers (69, 74). 제5항 또는 제6항에 있어서, 상기 A/D변환기 (65)는 75MHz로 샘플링함을 특징으로 하는 HDTV 수신장치.7. HDTV receiver according to claim 5 or 6, characterized in that the A / D converter (65) samples at 75 MHz. 제5항 또는 제6항에 있어서, 상기 제1 및 제2표본화기(69, 74)는 10.76MHz로 샘플링함을 특징으로 하는 HDTV 수신장치.7. HDTV receiver according to claim 5 or 6, characterized in that the first and second samplers (69, 74) sample at 10.76 MHz. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019930019182A 1993-09-21 1993-09-21 Hdtv receiver KR960010494B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930019182A KR960010494B1 (en) 1993-09-21 1993-09-21 Hdtv receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930019182A KR960010494B1 (en) 1993-09-21 1993-09-21 Hdtv receiver

Publications (2)

Publication Number Publication Date
KR950010625A true KR950010625A (en) 1995-04-28
KR960010494B1 KR960010494B1 (en) 1996-08-01

Family

ID=19364147

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930019182A KR960010494B1 (en) 1993-09-21 1993-09-21 Hdtv receiver

Country Status (1)

Country Link
KR (1) KR960010494B1 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100348286B1 (en) * 2000-08-18 2002-08-09 엘지전자 주식회사 Apparatus and method for carrier recovery
KR100413413B1 (en) * 1997-05-02 2004-04-14 엘지전자 주식회사 Device for demodulating digital vestigial side band
KR100413412B1 (en) * 1997-04-25 2004-04-14 엘지전자 주식회사 Device for demodulating digital vestigial side band
KR100463502B1 (en) * 1996-12-27 2005-04-08 엘지전자 주식회사 HD Digital's Digital Demodulator

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100463502B1 (en) * 1996-12-27 2005-04-08 엘지전자 주식회사 HD Digital's Digital Demodulator
KR100413412B1 (en) * 1997-04-25 2004-04-14 엘지전자 주식회사 Device for demodulating digital vestigial side band
KR100413413B1 (en) * 1997-05-02 2004-04-14 엘지전자 주식회사 Device for demodulating digital vestigial side band
KR100348286B1 (en) * 2000-08-18 2002-08-09 엘지전자 주식회사 Apparatus and method for carrier recovery

Also Published As

Publication number Publication date
KR960010494B1 (en) 1996-08-01

Similar Documents

Publication Publication Date Title
US6133964A (en) Digital demodulator and method therefor
US5809088A (en) Digital carrier wave restoring device and method for use in a television signal receiver
US5451899A (en) Direct conversion FSK receiver using frequency tracking filters
CA1151735A (en) Broadcast signal receiving system for directly recovering the modulating signal from a received modulated high frequency signal
JPH11355810A (en) Receiver for measurement
KR20010032300A (en) Methods of suppressing reference oscillator harmonic interference and related receivers
JPH0548483A (en) Frequency conversion circuit
US6559899B1 (en) Digital blocks television tuner having simple baseband signal processing portion
US5949281A (en) Self aligning PLL demodulator
NO178050B (en) FM demodulator with phase locked loop
US6249559B1 (en) Digital frequency phase locked loop (FPLL) for vestigial sideband (VSB) modulation transmission system
IE80652B1 (en) Digital automatic frequency control on pure sine waves
US5267260A (en) Spread spectrum receiver using the code division multiple access mode
KR950010625A (en) HDTV receiver
US5586147A (en) Demodulation method using quadrature modulation
US5371902A (en) Method and apparatus for recovering baseband signals from in-phase and quadrature-phase signal components having phase error therebetween
US5373247A (en) Automatic frequency control method and circuit for correcting an error between a received carrier frequency and a local frequency
US5539776A (en) All digital if-to-baseband signal converter
KR950022207A (en) Receiver in Satellite Communication Using El-Band Phase Shift Keying Modulation
US20050136877A1 (en) Frequency offset correction in transmitters and receivers having non-ideal synthesizer channel spacing
KR0166877B1 (en) Qpsk phase demodulator
US7199843B2 (en) Spectral translation for VSB compensation
EP1395048A1 (en) Analog television signal receiving method and device
KR100224104B1 (en) Apparatus and method for converting frequency
US6091306A (en) Circuit configuration with main and subordinate oscillators

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060616

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee