KR100413413B1 - Device for demodulating digital vestigial side band - Google Patents

Device for demodulating digital vestigial side band Download PDF

Info

Publication number
KR100413413B1
KR100413413B1 KR1019970017063A KR19970017063A KR100413413B1 KR 100413413 B1 KR100413413 B1 KR 100413413B1 KR 1019970017063 A KR1019970017063 A KR 1019970017063A KR 19970017063 A KR19970017063 A KR 19970017063A KR 100413413 B1 KR100413413 B1 KR 100413413B1
Authority
KR
South Korea
Prior art keywords
signal
output
odd
channel digital
channel
Prior art date
Application number
KR1019970017063A
Other languages
Korean (ko)
Other versions
KR19980082258A (en
Inventor
허서원
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1019970017063A priority Critical patent/KR100413413B1/en
Publication of KR19980082258A publication Critical patent/KR19980082258A/en
Application granted granted Critical
Publication of KR100413413B1 publication Critical patent/KR100413413B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

PURPOSE: A device for demodulating a digital VSB(Vestigial Side Band) is provided to lower an IF as doubling a clock frequency of an A/D converter, and to perform a VSB demodulation process in a digital area without an interference, thereby exactly maintaining a phase difference of a carrier and improving demodulation performance. CONSTITUTION: An analog processor(200) multiplies the first IF signal by a predetermined frequency, and converts the first IF signal into the second IF signal lower than the first IF signal. A digital processor(220) converts an output of the analog processor(200) into a digital signal, and demodulates the digital signal. The digital processor(220) comprises as follows. An A/D converter(207) doubles an output of a buffer amplifier(206). An LPF(212) decimates demodulated I and Q channel digital signals to sample only one of the signals per symbol, and removes a high band. A timing recoverer(214) recovers a timing used as an A/D clock. An FS synchronous recoverer(215) compensates for signal deterioration. A carrier recoverer(216) recovers a carrier by using the demodulated I and Q channel digital signals.

Description

디지털 잔류측파대(VSB) 복조장치Digital Residual Sideband Demodulation Device

본 발명은 고선명 텔레비젼(High Definition Television ; HDTV)에 관한 것으로서, 특히 HDTV에서 잔류측파대(Vestigial Side Band ; VSB) 복조를 디지털로 처리하는 디지털 VSB 복조 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to high definition television (HDTV), and more particularly to a digital VSB demodulation device that digitally processes the residual side band (VSB) demodulation in HDTV.

미국의 HDTV 전송 시스템 규격으로 확정된 8VSB는 신호를 진폭 변조했을 때, 반송파를 중심으로 위아래로 생기는 두개의 측대역중 한쪽 측대역 신호를 크게 감쇠시켰을 때의 나머지 부분만을 변조하는 방식으로 전송되는 신호의 레벨이 8개이고, 이를 공중파로 날려 보내기 위하여 사용한다.The 8VSB, which is determined by the US HDTV transmission system standard, is a signal transmitted by modulating only the other part of the two side bands generated by amplifying the signal when one of the two side bands generated up and down about the carrier is greatly attenuated. There are 8 levels, and it is used to blow the air over.

따라서, 방속국에서 디지털 데이터를 8VSB로 변조하여 안테나를 통해 공중으로 날려 보내면 각 가정에 있는 HDTV 수신기로 이를 수신 및 복조하여 시청할 수 있다.Therefore, if the broadcasting station modulates the digital data to 8VSB and blows it through the antenna, it can be received and demodulated and watched by the HDTV receiver in each home.

한편, 방송국에서 VSB 변조를 할 때 수신기에서 신호를 정확히 복조하게 하기 위하여 파일럿(Pilot) 신호를 실어서 공중으로 날려 보내게 된다.On the other hand, when performing a VSB modulation in a broadcast station, a pilot signal is loaded and sent to the air in order to accurately demodulate the signal at the receiver.

HDTV 방송으로 사용되는 주파수가 현재의 엔티에스시(NTSC) TV 방송과 같은 주파수를 사용하게 되므로 NTSC 방송에 영향을 주지 않기 위하여 파일럿의 크기는 아주 작은 값을 가져야 한다.Since the frequency used for HDTV broadcasting uses the same frequency as current NTSC TV broadcasting, the pilot size should be very small in order not to affect NTSC broadcasting.

따라서, 8VSB의 8개의 신호레벨중 인접한 2개의 레벨 간격은 '2'라고 할 때 파일럿의 크기는 '1.25'이므로 전송신호의 파워를 0.3dB 증가시키도록 정해진다.Therefore, when two adjacent intervals of the 8 signal levels of 8 VSB are '2', the pilot size is '1.25', so that the power of the transmission signal is increased by 0.3 dB.

도 1은 미국의 제니스(zenith)사에서 사용하였던 종래의 VSB 복조 장치의 구성 블록도로서, 채널 튜닝 신호를 입력받아 제 1 로컬 주파수(1st L.O.)를 생성하여 출력하는 주파수 합성기(103), 안테나(101)를 통해 입력되는 방송 신호와 제 1 로컬 주파수(1st L.O.)를 곱하여 원하는 방송 신호의 주파수만을 선택한 후 VCO(Voltage Controlled Oscillator)(114)로부터 출력되는 제 2 로컬 주파수(2nd L.O.)와 곱하여 일반 회로에서 다루기 쉬운 주파수 대역의 중간 주파수(Intermediate Frequency ; IF)신호로 변환하는 튜너(102), 상기 튜너(102)에서 출력되는 IF 신호에서 정보가 존재하는 대역만을 남기고 나머지 구간을 제거하는 소오(Surface Acoustic Wave ; SAW) 필터(104), 상기 SAW 필터(104)에서 출력되는 신호를 증폭하는 IF 증폭기(105), 기준 발진기(106)의 중심 주파수가 고정되어 있는 주파수를 90°위상 지연시키는 위상 지연기(107), 상기 위상 지연된 기준 발진기(106)의 출력 신호와 상기 IF 증폭기(105)에서 증폭된 신호를 곱하여 I 채널 신호를 출력하는 제 1 믹서(108), 상기 중심 주파수가 고정되어 있는 기준 발진기(106)의 출력 신호와 상기 IF 증폭기(105)에서 증폭된 신호를 곱하여 Q 채널 신호를 출력하는 제 2 믹서(109), 2차 수동필터로 구성되어 상기 I 채널 신호중 소정의 저주파수 대역신호만을 통과시키고 동시에 I채널 신호의 주파수에 따라서 그것의 위상을 변경시키는 자동 주파수 제어(Automatic Frequency Control ; AFC) 필터(110), 상기 AFC 필터(110)의 출력 신호를 소정 이득으로 증폭시키고 리미팅시키는 리미터(111), 상기 제 2 믹서(109)의 Q 채널 신호와 상기 리미터(111)의 출력 신호를 곱하여 출력하는 제 3 믹서(112), 상기 제 3 믹서(112)의 출력 신호중 소정의 저주파수 대역신호만을 통과시키고 통과된 신호를 선택된 반송파가 원하는 주파수로 교정되도록 하기위한 루프제어 신호로서 VCO(114)로 제공하는 자동 위상 제어(Automatic Phase Control ; APC) 필터(113), 및 상기 APC 필터(113)의 제어에 의해 제 2 로컬 주파수(2nd L.O.)를 튜너(102)로 출력하는 VCO(114)로 구성된다.FIG. 1 is a block diagram illustrating a conventional VSB demodulation device used by Zenith in the USA. The frequency synthesizer 103 receives a channel tuning signal and generates and outputs a first local frequency (1st LO). By multiplying the broadcast signal input through the 101 and the first local frequency (1st LO) to select only the frequency of the desired broadcast signal and multiply by the second local frequency (2nd LO) output from the voltage controlled oscillator (VCO) 114 The tuner 102 converts an intermediate frequency (IF) signal of a frequency band, which is easy to handle in a general circuit, and removes the remaining sections, leaving only a band in which information exists in the IF signal output from the tuner 102 ( Surface Acoustic Wave (SAW) filter 104, IF amplifier 105 for amplifying the signal output from the SAW filter 104, and the frequency at which the center frequency of the reference oscillator 106 is fixed is 90 ° phase A phase delayer 107 for delaying, a first mixer 108 for multiplying an output signal of the phase delayed reference oscillator 106 with a signal amplified by the IF amplifier 105, and outputting an I channel signal; A second mixer 109 for outputting a Q channel signal by multiplying the output signal of the fixed reference oscillator 106 by the signal amplified by the IF amplifier 105, and a second passive filter to provide a predetermined one of the I channel signals. Automatic frequency control (FCC) filter 110, which passes only the low frequency band signal and simultaneously changes its phase according to the frequency of the I-channel signal, amplifies the output signal of the AFC filter 110 with a predetermined gain. A predetermined limit among the limiter 111 for limiting, the third mixer 112 for multiplying and outputting the Q channel signal of the second mixer 109 and the output signal of the limiter 111, and the output signal of the third mixer 112. that Automatic phase control loop which provides a control signal to the selected signal to pass only the frequency band signals to pass through the carrier so that the correction to the desired frequency to the VCO (114) (Automatic Phase Control; APC filter 113 and a VCO 114 for outputting the second local frequency 2nd L.O. to the tuner 102 under the control of the APC filter 113.

이와같이 구성된 도 1에서, 우선 공중에 있는 방송신호는 안테나(101)를 거쳐 수신기의 튜너(102)에 입력된다.In FIG. 1 configured as described above, broadcast signals in the air are first input to the tuner 102 of the receiver via the antenna 101.

또한, 주파수 합성기(103)는 사용자가 선택하는 채널 튜닝 신호를 입력받아 원하는 방송신호와의 주파수 차가 920MHz인 제 1 로컬 주파수(1st L.O.)를 생성한다.In addition, the frequency synthesizer 103 receives a channel tuning signal selected by a user and generates a first local frequency (1st L.O.) having a frequency difference of 920 MHz from a desired broadcast signal.

상기 튜너(102)는 안테나(101)에서 출력되는 다수의 방송 신호와 주파수 합성기(103)에서 출력되는 제 1 로컬 주파수(1st L.O.)를 곱하여 안테나(101)를 통해 입력되는 신호중 원하는 방송신호의 주파수가 920MHz가 되게 한다.The tuner 102 multiplies a plurality of broadcast signals output from the antenna 101 and a first local frequency (1st LO) output from the frequency synthesizer 103 to obtain a frequency of a desired broadcast signal among the signals input through the antenna 101. Let 920MHz.

그리고나서, VCO(114)로부터 출력되는 제 2 로컬 주파수(2nd L.O.)와 곱하여 원하는 방송신호의 주파수를 46.69MHz의 중간 주파수로 낮춘다.Then, the frequency of the desired broadcast signal is lowered to an intermediate frequency of 46.69 MHz by multiplying by the second local frequency 2nd L.O. output from the VCO 114.

이때, HDTV 방송 신호는 46.69MHz의 중간 주파수로부터 6MHz의 대역내에 모든 정보가 존재하므로 SAW 필터(104)에서는 튜너(102)의 출력으로부터 정보가 존재하는 6MHz의 대역만 남기고 나머지 구간을 모두 제거한다.At this time, since the HDTV broadcast signal has all the information in the 6MHz band from the intermediate frequency of 46.69MHz, the SAW filter 104 removes all remaining sections except for the 6MHz band in which the information exists from the output of the tuner 102.

상기 SAW 필터(104)의 출력은 IF 증폭기(105)에서 증폭된 후 제 1, 제 2 믹서(108,109)에 입력된다.The output of the SAW filter 104 is amplified by the IF amplifier 105 and then input to the first and second mixers 108 and 109.

한편, 중심 주파수가 46.69MHz으로 고정되어 있는 기준 발진기(106)의 출력은 제 2 믹서(109)에 입력되어 IF 증폭기(105)의 출력과 곱해져서 Q 채널 신호를 생성한다.On the other hand, the output of the reference oscillator 106 whose center frequency is fixed at 46.69 MHz is input to the second mixer 109 and multiplied by the output of the IF amplifier 105 to generate a Q channel signal.

또한, 기준 발진기(106)의 출력은 위상 지연기(107)에서 위상이 90° 지연되어 상기 제 1 믹서(108)에 입력된다.In addition, the output of the reference oscillator 106 is input to the first mixer 108 with a phase delay of 90 ° in the phase retarder 107.

여기서, 상기 위상 지연된 신호는 상기 IF 증폭기(105)의 출력신호와 곱해져서 I 채널 신호를 생성하게 되는 것이다.Here, the phase delayed signal is multiplied with the output signal of the IF amplifier 105 to generate an I channel signal.

한편, 방송국에서 삽입한 파일럿의 주파수는 상기 IF 증폭기(105)의 출력에서 정확하게 46.69MHz에 존재해야 나머지 수신단에서 정상 동작을 하게 되는데 보통의 경우에 정확하게 46.69MHz가 아닐때가 많이 있다.On the other hand, the frequency of the pilot inserted in the broadcast station must be exactly at 46.69MHz at the output of the IF amplifier 105 to operate normally at the remaining receiver, which is often not exactly 46.69MHz.

그런데, 기준 발진기(106)의 출력 주파수는 46.69MHz으로 고정되어 있으므로 IF 증폭기(105)에서 파일럿의 출력 주파수가 46.69MHz가 아닐 경우에는 제 1, 제 2 믹서(108,109)에서 출력되는 두 주파수의 차이에 해당하는 만큼의 비트(Beat)가 존재하게 된다.However, since the output frequency of the reference oscillator 106 is fixed at 46.69 MHz, the difference between the two frequencies output from the first and second mixers 108 and 109 when the output frequency of the pilot in the IF amplifier 105 is not 46.69 MHz. As many bits as there are.

상기 비트 주파수(Beat Frequency)를 제거하기 위하여 FPLL을 사용하게 된다.The FPLL is used to remove the beat frequency.

즉, 기준 발진기(106)의 발진 주파수는 46.69MHz으로 고정시키고 VCO(114)의 발진 주파수를 변화시킴에 의해 IF 신호 반송파의 주파수 및 위상을 변화시켜 비트 주파수를 제거한다.That is, the oscillation frequency of the reference oscillator 106 is fixed at 46.69 MHz and the frequency and phase of the IF signal carrier are changed by changing the oscillation frequency of the VCO 114 to remove the bit frequency.

상기 VCO(114)의 발진 주파수를 이동시키는 방향과 크기를 찾아내는 것이 FPLL의 목적이다.The purpose of the FPLL is to find the direction and magnitude of shifting the oscillation frequency of the VCO 114.

제 1, 제 2 믹서(108,109), AFC 필터(110), 리미터(111), 제 3 믹서(112), 및 APC 필터(113)를 상기된 FPLL이라 칭하며, 그 동작은 다음과 같다.The first and second mixers 108 and 109, the AFC filter 110, the limiter 111, the third mixer 112, and the APC filter 113 are referred to as FPLL described above, and the operation thereof is as follows.

즉, 제 1 믹서(108)의 출력인 I 채널 신호는 출력 주파수가 ωo이고, IF 증폭기(105)의 파일럿 출력 주파수가 ωi일 때 cos(ωi-ωo)t = cos △ωt가 된다.That is, the I-channel signal that is the output of the first mixer 108 has cos (ω i -ω o) t = co Δω t when the output frequency is ω o and the pilot output frequency of the IF amplifier 105 is ω i.

여기서, △ω = ωo-ωi(비트 주파수)이다.Δω = ω o -ω i (bit frequency).

한편, 제 2 믹서(109)의 출력인 Q 채널 신호는 sin △ωt의 형태를 가진다.On the other hand, the Q channel signal that is the output of the second mixer 109 has the form of sin Δωt.

상기 AFC 필터(110)는 ±100KHz의 비트 주파수를 록킹할 수 있는 2차 수동 필터로 구성되며, 저역 통과 필터(LPF)의 특성과 함께 주파수를 위상으로 변화시켜주는 특성도 가지고 있어, 상기 I 신호의 각각의 비트 주파수에 대하여 위상값을 출력한다.The AFC filter 110 is composed of a second-order passive filter that can lock a bit frequency of ± 100KHz, and also has a characteristic of changing the frequency in phase with the characteristics of the low pass filter (LPF), the I signal A phase value is output for each bit frequency of.

이때, AFC 필터(110)의 출력은 리미터(111)에 입력되어 증폭 및 리미팅된다.At this time, the output of the AFC filter 110 is input to the limiter 111 is amplified and limited.

상기 리미터(111)의 출력은 Q 채널 신호와 함께 제 3 믹서(112)에서 곱해져서 출력된다.The output of the limiter 111 is multiplied by the third mixer 112 and output with the Q channel signal.

상기 제 3 믹서(112)의 출력은 2KHz로 신호의 대역을 제한하는 APC 필터(113)를 통과하여 VCO(114)를 제어한다.The output of the third mixer 112 controls the VCO 114 through an APC filter 113 which limits the band of the signal to 2KHz.

상기에서 비트 주파수가 존재하여 리미터(111)의 출력이 변할 때 FLL 과정을 수행하게 되고, 상기 FLL이 끝나고 리미터(111)의 출력이 더이상 변하지 않을때 위상을 바로 잡아주는 PLL 과정이 시작된다.When the bit frequency is present and the output of the limiter 111 is changed, the FLL process is performed. When the output of the limiter 111 is no longer changed, the PLL process is started to correct the phase.

그러나, 종래의 VSB 복조 장치는 상기된 도 1에서와 같이 VSB 복조를 아날로그 영역에서 수행하므로 다음과 같은 문제점이 있다.However, the conventional VSB demodulation device has the following problems since the VSB demodulation is performed in the analog domain as shown in FIG.

첫째, 아날로그 소자를 사용하므로 I 채널 신호와 Q 채널 신호가 정확히 90°의 위상차를 유지하기 어려워 복조성능이 저하된다.First, because of the use of analog devices, it is difficult for the I-channel signal and the Q-channel signal to maintain a phase difference of exactly 90 °, thereby demodulating performance.

둘째, 응용 주문형 집적회로(Application Specific Intergrated Circuit ; ASIC) 설계시 집적화가 어렵고, 집적한다 하더라도 그 부피가 커지게 된다.Second, when designing an application specific integrated circuit (ASIC), it is difficult to integrate and the volume becomes large even if integrated.

셋째, 온도 특성등에 민감하여 아날로그 소자의 특성 열화에 의한 신호특성 열화가 발생하여 계속적인 미세 조정이 필요하게 된다.Third, the signal characteristic deterioration occurs due to the deterioration of the characteristics of the analog device due to the sensitivity of the temperature characteristics, etc., and it is necessary to continuously adjust finely.

본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 중간 주파수를 5π/8로 낮추고 아날로그/디지털 변환기의 클럭 주파수는 심볼 주파수의 2배로 함으로써, VSB 복조를 디지털 영역에서 수행하는 디지털 VSB 복조 장치를 제공함에 있다.The present invention is to solve the above problems, the object of the present invention is to reduce the intermediate frequency to 5π / 8 and the clock frequency of the analog-to-digital converter to twice the symbol frequency, digital to perform VSB demodulation in the digital domain In providing a VSB demodulation device.

상기와 같은 목적을 달성하기 위한 본 발명에 따른 디지털 VSB 복조 장치의 특징은, 입력되는 제 1 IF 신호에 외부로부터 입력되는 소정의 주파수를 곱하여 상기 제 1 IF 신호보다 더 낮은 제 2 IF 신호인 5π/8로 변환하는 저주파 IF 신호 출력부와, 상기 저주파 IF 신호 출력부로부터 출력되는 제 2 IF 신호를 심볼 주파수의 2배의 주파수로 샘플링하여 디지털 신호로 변환하는 A/D 변환기와, 상기 A/D 변환기의 출력에 cos 5π/8, sin 5π/8를 곱하여 기저대역의 I,Q 채널 디지털 신호로 복조한 후 심볼당 1개만 샘플링하도록 데시메이션 및 필터 처리를 수행하는 채널 신호 출력부와, 상기 채널 신호 출력부에서 출력되는 I 채널 디지털 신호를 이용하여 데이터 세그먼트(DS)마다 존재하는 동기를 복구하는 DS 동기 복구부와, 상기 DS 동기 복구부에서 복구된 DS마다 존재하는 동기신호의 대칭성을 이용하여 타이밍을 복원하는 타이밍 복구부와, 기저대역으로 복조된 I, Q 채널 디지털 신호를 이용하여 반송파를 복구하는 반송파 복구부를 포함하여 구성되는데 있다.A feature of the digital VSB demodulation device according to the present invention for achieving the above object is 5π which is a second IF signal lower than the first IF signal by multiplying a first frequency input from a predetermined frequency. A low-frequency IF signal output unit for converting to / 8, an A / D converter for sampling a second IF signal output from the low-frequency IF signal output unit at a frequency twice the symbol frequency and converting it into a digital signal, and the A / A channel signal output unit for demodulating the output of the D converter by cos 5π / 8 and sin 5π / 8 to demodulate the baseband I and Q channel digital signals and performing decimation and filter processing to sample only one symbol per symbol; A DS synchronization recovery unit for restoring synchronization existing for each data segment DS using an I-channel digital signal outputted from the channel signal output unit, and a DS synchronization recovery unit existing for each DS recovered in the DS synchronization recovery unit. There is composed, including a timing recovery unit for using the symmetry of the timing synchronizing signal restored, by using the I, Q-channel digital signal demodulation to baseband carrier recovery unit to recover the carrier.

본 발명에 따른 디지털 VSB 복조장치의 다른 특징은, 입력되는 제 1 IF 신호에 외부로부터 입력되는 소정의 주파수를 곱하여 상기 제 1 IF 신호보다 더 낮은 제 2 IF 신호인 5π/8로 변환하는 저주파 IF 신호 출력부와, 상기 저주파 IF 신호 출력부로부터 출력되는 제 2 IF 신호를 심볼 주파수의 2배의 주파수로 샘플링하여 디지털 신호로 변환하는 A/D 변환기와, 상기 A/D 변환기의 출력에 cos 5π/8, sin 5π/8를 곱하여 기저대역의 I,Q 채널 디지털 신호로 복조하고 복조된 I,Q 채널 디지털 신호를 각각 필터링한 후 필터링된 두 출력을 가산하여 통과 대역내의 간섭신호를 제거하는 채널 신호 출력부와, 상기 채널 신호 출력부에서 출력되는 채널 디지털 신호를 이용하여 데이터 세그먼트(DS)마다 존재하는 동기를 복구하는 DS 동기 복구부와, 상기 DS 동기 복구부에서 복구된 DS마다 존재하는 동기신호의 대칭성을 이용하여 타이밍을 복원하는 타이밍 복구부와, 기저대역으로 복조된 I, Q 채널 디지털 신호를 이용하여 반송파를 복구하는 반송파 복구부를 포함하여 구성되는데 있다.Another feature of the digital VSB demodulator according to the present invention is a low frequency IF which multiplies a first IF signal input from a predetermined frequency and converts it to 5π / 8 which is a second IF signal lower than the first IF signal. An A / D converter for sampling a second IF signal output from the low frequency IF signal output part at a frequency twice the symbol frequency and converting the signal into a digital signal, and cos 5π at the output of the A / D converter. Demodulates the baseband I, Q channel digital signals by multiplying / 8, sin 5π / 8, filters the demodulated I, Q channel digital signals, respectively, and adds the two filtered outputs to eliminate interference signals in the passband. A DS synchronization recovery unit for restoring synchronization existing for each data segment DS using a signal output unit, a channel digital signal output from the channel signal output unit, and a DS synchronization recovery unit; And a carrier recovery unit for restoring the timing by using the symmetry of the synchronization signal existing for each DS, and a carrier recovery unit for recovering the carrier using the baseband demodulated I and Q channel digital signals.

도 1은 종래의 VSB 복조 장치의 구성 블록도1 is a block diagram of a conventional VSB demodulation device

도 2는 본 발명에 따른 디지털 VSB 복조 장치의 구성 블록도2 is a block diagram of a digital VSB demodulation device according to the present invention;

도 3a, 도 3b는 도 2의 채널 신호 출력부의 주파수 스펙트럼을 나타낸 도면3A and 3B are diagrams illustrating a frequency spectrum of the channel signal output unit of FIG. 2.

도 4a, 도 4b는 도 2의 제 1, 제 2 믹서에 곱하는 계수의 예를 보인 도면4A and 4B show examples of coefficients to multiply the first and second mixers of FIG.

도 5는 도 2의 제 1, 제 2 믹서를 등가적으로 나타낸 구성 블록도FIG. 5 is a block diagram showing an equivalent configuration of the first and second mixers of FIG.

도 6은 도 2의 채널 신호 출력부의 제 1 실시예를 나타낸 구성 블록도FIG. 6 is a block diagram illustrating a first embodiment of the channel signal output unit of FIG. 2. FIG.

도 7은 도 6의 필터부의 상세 블록도7 is a detailed block diagram of the filter unit of FIG. 6.

도 8은 도 2의 채널 신호 출력부의 제 2 실시예를 나타낸 구성 블록도FIG. 8 is a block diagram illustrating a second embodiment of the channel signal output unit of FIG. 2. FIG.

도 9은 도 8의 필터부의 일예를 보인 상세 블록도9 is a detailed block diagram illustrating an example of the filter unit of FIG. 8.

도 10은 도 8의 필터부의 다른예를 보인 상세 블록도FIG. 10 is a detailed block diagram illustrating another example of the filter unit of FIG. 8. FIG.

도 11은 도 2의 채널 신호 출력부의 제 3 실시예를 나타낸 구성 블록도FIG. 11 is a block diagram illustrating a third embodiment of the channel signal output unit of FIG. 2. FIG.

도 12는 도 11의 필터부의 상세 블록도12 is a detailed block diagram of the filter unit of FIG.

도 13은 도 2의 채널 신호 출력부의 제 4 실시예를 나타낸 구성 블록도FIG. 13 is a block diagram illustrating a fourth exemplary embodiment of the channel signal output unit of FIG. 2. FIG.

도 14은 도 13의 필터부의 상세 블록도14 is a detailed block diagram of the filter unit of FIG. 13.

도 15는 본 발명에 따른 디지털 VSB 복조 장치의 다른 실시예를 나타낸 구성 블록도15 is a block diagram showing another embodiment of the digital VSB demodulation device according to the present invention;

도 16a 내지 도 16g는 도 15의 각 부의 주파수 스펙트럼도16A to 16G are frequency spectrum diagrams of respective parts of FIG.

도 17은 본 발명에 따른 디지털 반송파 복구부의 상세 블록도17 is a detailed block diagram of a digital carrier recovery unit according to the present invention.

도면의 주요 부분에 대한 부호의 설명Explanation of symbols for the main parts of the drawings

200 : 아날로그 처리부201 : 튜너200: analog processing unit 201: tuner

202 : SAW 필터203 : AGC 증폭기202: SAW filter 203: AGC amplifier

204 : 믹서205 : 로우패스필터204 Mixer 205 Low Pass Filter

206 : 버퍼 증폭기220 : 디지털 처리부206: buffer amplifier 220: digital processing unit

207 : A/D 변환기208 : 역회전부207: A / D converter 208: reverse rotation

209 : 제 1 믹서210 : 제 2 믹서209: first mixer 210: second mixer

211 : 위상 지연기212 : 필터211: phase delay 212: filter

213 : DS 동기 복구부214 : 타이밍 복구부213: DS synchronization recovery unit 214: timing recovery unit

215 : FS 동기 복구부216 : 반송파 복구부215: FS synchronization recovery unit 216: carrier recovery unit

이하, 본 발명의 바람직한 실시예를 첨부도면을 참조하여 상세히 설명한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 발명에 따른 디지털 VSB 복조 장치의 구성 블록도이다.2 is a block diagram of a digital VSB demodulation device according to the present invention.

도 2를 보면, 제 1 IF 신호에 소정의 주파수를 곱하여 제 1 IF 신호보다 더 낮은 제 2 IF 신호로 변환하는 아날로그 처리부(200)와 상기 아날로그 처리부(200)의 출력을 디지털로 변환 및 복조하는 디지털 처리부(220)로 구성된다.Referring to FIG. 2, an analog processor 200 for converting a first IF signal by a predetermined frequency to a second IF signal lower than the first IF signal and a digital output for demodulating and demodulating the outputs of the analog processor 200. The digital processing unit 220 is configured.

상기 아날로그 처리부(200)는 안테나를 통해 입력되는 RF 신호중 일정 주파수 대역만을 선택하고 46.69MHz의 제 1 IF 신호로 변환하는 튜너(201), 상기 튜너(201)를 통해 출력되는 제 1 IF 신호를 필터링하는 SAW 필터(202), 상기 SAW 필터(202)를 거쳐 46.69MHz의 제 1 IF 신호가 출력되면 이를 증폭하는 증폭기(203), 상기 증폭된 제 1 IF 신호를 소정 주파수(cos (ωct))와 곱하여 입력되는 제 1 IF 신호보다 더 낮은 제 2 IF 신호 즉,

Figure kpo00001
가 되도록 하는 믹서(204), 상기 믹서(204)에서 출력되는 제 2 IF 신호를 로우패스필터링하는 LPF(205), 및 상기 LPF(205)의 출력을 증폭하는 버퍼 증폭기(206)를 포함하여 구성된다.The analog processing unit 200 selects only a predetermined frequency band among RF signals input through an antenna and filters the first IF signal output through the tuner 201 and the tuner 201 to convert the first IF signal of 46.69 MHz. An SAW filter 202, an amplifier 203 that amplifies the 46.69 MHz first IF signal through the SAW filter 202, and amplifies the amplified first IF signal with a predetermined frequency (cos (ωct)). A second IF signal lower than the first IF signal to be multiplied, i.e.
Figure kpo00001
And a mixer 204 for performing a low pass filtering on the second IF signal output from the mixer 204, and a buffer amplifier 206 for amplifying the output of the LPF 205. do.

상기 디지털 처리부(220)는 상기 아날로그 처리부(200)의 버퍼 증폭기(206)의 출력을 심볼 주파수의 2배로 A/D 샘플링하는 A/D변환기(207), 상기 A/D변환기(207)의 출력에

Figure kpo00002
(n은 정수)을 곱하여 기저대역의 I 채널 디지털 신호로 복조하는 제 1 믹서(209), 상기
Figure kpo00003
(n은 정수)를 90°위상 지연시켜
Figure kpo00004
로 출력하는 위상 지연기(211), 상기 A/D 변환기(207)의 출력에 상기 위상 지연기(211)에서 출력되는
Figure kpo00005
(n은 정수)을 곱하여 기저대역의 Q 채널 디지털 신호로 복조하는 제 2 믹서(210), 상기 제 1, 제 2 믹서(209,210)에서 복조된 I, Q 채널 채널 디지털 신호에 대해 심볼당 1개만 샘플링하도록 데시메이션한 후 고역 부분을 제거하는 LPF(212), 상기 LPF(212)에서 출력되는 I 채널 디지털 신호를 이용하여 데이터 세그먼트(Data Segment ; DS)마다 존재하는 동기를 복구하는 DS 동기 복구부(213), 상기 DS 동기 복구부(213)에서 복구된 DS 동기를 이용하여 A/D 컨버터(207)의 A/D 클럭(A/D clk)으로 사용할 타이밍을 복구하는 타이밍 복구부(214), 상기 복구된 DS 동기를 이용하여 전송 채널상의 신호 열화를 보상하는 FS 동기 복구부(215), 상기 A/D 컨버터(207)의 출력과 DS 동기 복구부(213)의 출력을 이용하여 수신 신호를 일정한 진폭 레벨로 유지시키는 AGC(217), 및 상기 기저대역으로 복조된 I, Q 채널 디지털 신호를 이용하여 반송파를 복구하는 반송파 복구부(216)를 포함하여 구성된다.The digital processor 220 outputs the A / D converter 207 and the A / D converter 207 to A / D sample the output of the buffer amplifier 206 of the analog processor 200 at twice the symbol frequency. on
Figure kpo00002
a first mixer 209 that demodulates into a baseband I-channel digital signal by multiplying (n is an integer);
Figure kpo00003
(n is an integer) to delay the phase by 90 °
Figure kpo00004
A phase retarder 211 outputting a signal output from the phase retarder 211 to an output of the A / D converter 207.
Figure kpo00005
Only one per symbol for the second mixer 210 demodulating the baseband Q channel digital signal by multiplying (n is an integer) and the I, Q channel channel digital signal demodulated by the first and second mixers 209 and 210. DSF recovery unit for restoring synchronization existing for each data segment (DS) by using an LPF 212 for decimating to remove the high frequency part and an I-channel digital signal output from the LPF 212 213, a timing recovery unit 214 for restoring timing to be used as an A / D clock (A / D clk) of the A / D converter 207 by using the DS synchronization restored by the DS synchronization recovery unit 213; And a received signal using the output of the FS synchronization recovery unit 215, the A / D converter 207, and the output of the DS synchronization recovery unit 213 that compensate for signal degradation on a transmission channel using the recovered DS synchronization. AGC 217 to maintain a constant amplitude level, and the baseband demodulated I, Q And a carrier recovery unit 216 for recovering a carrier using a null digital signal.

여기서, 기저대역의 I,Q 채널 디지털 신호를 출력하는 채널 신호 출력부는 상기 제 1, 제 2 믹서(209,210), 위상 지연기(211), 및 LPF(212)가 포함된다.Here, the channel signal output unit for outputting baseband I, Q channel digital signals includes the first and second mixers 209 and 210, the phase delay unit 211, and the LPF 212.

미언급된 역회전부(208)는 반송파 복구를 디지털 영역에서 가능하게 한다. 이때, 상기 역회전부(208)는 아날로그 영역에서 VCO를 구성하여 동작하게 하여도 동작이 가능하다.The reverse rotation unit 208, which is not mentioned, enables carrier recovery in the digital domain. In this case, the reverse rotation unit 208 can operate even if the VCO is configured to operate in the analog region.

이와같이 구성된 본 발명에서 튜너(201)는 안테나를 통해 입력되는 RF 신호중 사용자가 선택한 일정 주파수 대역만을 선택한 후 46.69MHz의 제 1 IF 신호로 변환하여 SAW 필터(202)로 출력한다.In the present invention configured as described above, the tuner 201 selects only a predetermined frequency band selected by the user from the RF signals input through the antenna, converts the first IF signal of 46.69 MHz, and outputs the SAW filter 202.

이때, HDTV 방송 신호는 46.69MHz의 중간 주파수로부터 6MHz의 대역내에 모든 정보가 존재하므로 SAW 필터(202)에서는 튜너(201)의 출력으로부터 정보가 존재하는 6MHz의 대역만 남기고 나머지 구간을 모두 제거한다.At this time, since the HDTV broadcast signal has all the information in the 6MHz band from the intermediate frequency of 46.69MHz, the SAW filter 202 removes all remaining sections except for the 6MHz band in which the information exists from the output of the tuner 201.

상기 SAW 필터(202)의 출력은 AGC 증폭기(203)에서 소정의 이득으로 증폭된 후 믹서(204)로 출력된다.The output of the SAW filter 202 is amplified by the AGC amplifier 203 to a predetermined gain and then output to the mixer 204.

이때, 디지털 영역에서 VSB 복조를 하기 위해서는 튜너(201)에서 변환된 제 1 IF 신호보다 더 낮은 주파수의 IF 신호로 변환하여야 한다.In this case, in order to perform VSB demodulation in the digital domain, the IFB must be converted to an IF signal having a lower frequency than the first IF signal converted by the tuner 201.

즉, 46.69MHz를 그대로 A/D 컨버터(207)에서 A/D 샘플링하는 경우 필요한 클럭 신호의 주파수는 여러 요소를 고려할 때 186.76MHz(46.69MHz * 4)이어야 하는데, 이것을 구현하기 위해서는 하드웨어적으로 부담이 너무 크다.That is, when A / D sampling is performed in the A / D converter 207 as it is 46.69 MHz, the frequency of the required clock signal should be 186.76 MHz (46.69 MHz * 4) in consideration of various factors. This is too big.

따라서, 믹서(204)에서는 상기 AGC 증폭기(203)의 출력에 cos (ωct)를 곱하여 제 2 IF 신호를 출력하는데, 제 2 IF 신호가 5π/8가 되도록 cos (ωct)를 정한다.Therefore, the mixer 204 multiplies the output of the AGC amplifier 203 by cos (ωct) and outputs a second IF signal. The cos (ωct) is determined so that the second IF signal is 5π / 8.

그리고, 상기 믹서(204)의 출력은 LPF(205)를 통해 한쪽 측파대의 일부가 제거된 후 버퍼 증폭기(206)에서 증폭되어 A/D 컨버터(207)로 입력된다.The output of the mixer 204 is amplified by the buffer amplifier 206 after being removed from one side band through the LPF 205 and input to the A / D converter 207.

상기 A/D 컨버터(207)는 심볼 주파수의 2배의 주파수로 상기 버퍼 증폭기(206)에서 출력되는 제 2 아날로그 IF 신호를 디지털 IF 신호로 변환한다.The A / D converter 207 converts the second analog IF signal output from the buffer amplifier 206 into a digital IF signal at a frequency twice the symbol frequency.

이때의 주파수 스펙트럼은 도 3a에서와 같이 기저대역으로부터 5π/8만큼 (+) 주파수 방향과 (-) 주파수 방향으로 천이되어 있다.At this time, the frequency spectrum is shifted from the baseband in the positive frequency direction and the negative frequency direction by 5π / 8 as shown in FIG. 3A.

따라서, 상기 A/D 변환기(207)에서 디지털로 변환된 IF 신호는 제 1, 제 2 믹서(209,210)에서 복조가 수행되어 기저대역(baseband)으로 변환된다.Accordingly, the IF signal digitally converted by the A / D converter 207 is demodulated by the first and second mixers 209 and 210 and converted into baseband.

상기 제 1 믹서(209)는 A/D 컨버터(207)에서 출력되는 디지털 중간 주파수에 cos n*5π/8(n=1,2,3,...)를 곱하여 기저대역의 I 채널 디지털 신호로 복조하고, 제 2 믹서(210)는 A/D 컨버터(207)에서 출력되는 디지털 중간 주파수에 sin n*(5π/8)(n=1,2,3,...)를 곱하여 기저대역의 Q 채널 디지털 신호로 복조한다.The first mixer 209 multiplies the digital intermediate frequency output from the A / D converter 207 by cos n * 5π / 8 (n = 1,2,3, ...) to baseband I-channel digital signals. And the second mixer 210 multiplies the digital intermediate frequency output from the A / D converter 207 by sin n * (5π / 8) (n = 1,2,3, ...) to baseband. Demodulate the Q-channel digital signal.

즉, 상기 제 1 믹서(209)에는 cos 5π/8, cos 10π/8, cos 15π/8, cos 20π/5,...가 주기적으로 반복되어 곱해지고, 제 2 믹서(210)에는 sin 5π/8, sin 10π/8, sin 15π/8, sin 20π/5,...가 주기적으로 반복되어 곱해진다.That is, cos 5π / 8, cos 10π / 8, cos 15π / 8, cos 20π / 5, ... are periodically repeated and multiplied in the first mixer 209, and sin 5π in the second mixer 210. / 8, sin 10π / 8, sin 15π / 8, sin 20π / 5, ... are repeated and multiplied periodically.

따라서, 주파수 스펙트럼은 도 3b에서와 같이 주파수 역천이가 이루어져 주파수가 기저대역으로 천이된다.Therefore, the frequency spectrum is frequency inversed as shown in FIG. 3b, and the frequency is shifted to the baseband.

이때, 스펙트럼 사이의 천이 밴드 간격이 빗금친 부분처럼 상대적으로 넓어져서 LPF(212)를 통과하더라도 인접 주파수의 간섭이 없다.At this time, even if the transition band spacing between the spectrum is relatively wide like the hatched portion, even if passing through the LPF (212) there is no interference of adjacent frequencies.

여기서, 상기 제 1 믹서(209), 제 2 믹서(210)에 곱해지는 값들이 일정한 규칙이 있음을 알 수 있다.Here, it can be seen that there are certain rules for the values multiplied by the first mixer 209 and the second mixer 210.

즉, 상기 제 1, 제 2 믹서(209,210)에 곱해지는 값들이 cos (π·5/8·n)과 sin (π·5/8·n)으로 나타내지는데, 이는 정현파를 디지털 값으로 간축한 값들이므로 주기성을 갖는다.That is, the values multiplied by the first and second mixers 209 and 210 are represented by cos (π · 5/8 · n) and sin (π · 5/8 · n). Values are periodic.

그 주기는 16 개의 데이터를 주기로 반복하는데, 실제로 대칭성의 성질로 인하여 곱셈이 필요한 계수값들은 a,b,c 3개에 지나지 않는다.The period repeats 16 data cycles, but due to the nature of symmetry, only three coefficients are needed for multiplication.

도 4a, 도 4b에서는 간단한 설명을 위하여 cos (π/8·n)와 sin (π/8·n)을 나타내었다.4A and 4B, cos (π / 8 · n) and sin (π / 8 · n) are shown for simplicity.

도 4a, 도 4b에서 파형의 위쪽에 있는 순서대로 값들이 출력된다.In FIGS. 4A and 4B, values are output in the order in which they are located above the waveform.

따라서, 제 1 믹서(209)에서 곱해지는 cos (π·5/8·n)의 경우는 0, c, -b, a, 1, -a, -b, c, 0, -c, b, a, -1, a, b, -c 가 주기적으로 반복하고, 제 2 믹서(210)에서 곱해지는 sin (π·5/8·n)의 경우는 1, -a, -b, c, 0, -c, b, a, -1, a, b, -c, 0, c, -b, -a가 주기적으로 반복하지만 대칭성의 성질로 인하여 곱셈에 필요한 값들은 부호를 제외하면 3개의 계수 a,b,c에 지나지 않음을 알 수 있다.Therefore, in the case of cos (π · 5/8 · n) multiplied by the first mixer 209, 0, c, -b, a, 1, -a, -b, c, 0, -c, b, a, -1, a, b, -c repeats periodically, and in the case of sin (π · 5/8 · n) multiplied by the second mixer 210, 1, -a, -b, c, 0 , -c, b, a, -1, a, b, -c, 0, c, -b, -a repeat periodically, but due to the nature of symmetry, the values necessary for multiplication are three coefficients a except for the sign a It can be seen that only b, c.

한편, 반송파 복구부(216)는 입력되는 데이터가 간축되어 입력되어도 동작에 지장이 없다.On the other hand, the carrier recovery unit 216 does not interfere with the operation even if the input data is shortened and input.

즉, 데이터 간축의 결과 앨리어싱 성분이 본 신호에 타고 들어오지만 반송파 복구에 이용하는 신호는 송신기에서 실려오는 파일럿 신호 성분이므로 단지 신호대 잡음비에서 약간 손해보는 것에 지나지 않고 전체 동작에는 거의 영향을 주지 않는다.That is, as a result of data reduction, the aliasing component is carried on the present signal, but the signal used for carrier recovery is a pilot signal component from the transmitter, so it only loses a little in the signal-to-noise ratio and has little effect on the overall operation.

이것은 파일럿 비트 신호의 최대 천이폭이 그다지 크지 않으므로(예컨대, -100KHz ∼ +100KHz) 좁은 저역 부분만을 통과시키는 로우패스 필터를 사용하게 되면 거의 영향을 무시할 수 있기 때문이다.This is because the maximum transition width of the pilot bit signal is not so large (e.g., -100KHz to + 100KHz), so the effect of using a lowpass filter passing only a narrow low pass portion can be almost negligible.

이때, 간축하는 비율 즉, 몇개 건너 하나씩의 데이터를 신호처리에 이용하느냐의 값은 여러가지가 있을 수 있지만 본 발명에서는 2로 제한하는 경우를 예로 들어 설명한다.In this case, the reduction ratio, that is, how many different data are used for signal processing may be various, but the present invention will be described with an example of limiting to two.

따라서, 디지털 반송파 복구부(216)로 입력되는 I, Q 신호를 생성하는 제 1, 제 2 믹서(209,210)는 도 5와 같이 구성할 수 있다.Accordingly, the first and second mixers 209 and 210 for generating I and Q signals input to the digital carrier recovery unit 216 may be configured as shown in FIG. 5.

도 5를 보면, A/D 변환기(207)의 출력에 계수 b를 곱하는 곱셈기(251)와 선택 신호에 따라 A 입력단으로 제공되는 곱셈기(251)의 출력 또는 B 입력단으로 제공되는 A/D 변환기(207)의 출력 또는 0을 선택하여 I 출력단을 통해서는 0, -b, 1, -b, 0, b, -1, b을 순차적으로 출력하고, Q 출력단을 통해서는 1, -b, 0, b, -1, b, 0, -b을 순차적으로 출력하는 선택부(253)로 구성된다.Referring to FIG. 5, a multiplier 251 for multiplying the output of the A / D converter 207 by the coefficient b and an A / D converter provided to the output of the multiplier 251 provided to the A input terminal or the B input terminal according to the selection signal ( 207) or 0 is selected to output 0, -b, 1, -b, 0, b, -1, b sequentially through the output I, and 1, -b, 0, through the Q output and a selector 253 which sequentially outputs b, -1, b, 0, and -b.

즉, 상기 선택부(253)에서 입력 값을 2개 건너 하나씩 선택하면 I 쪽에는 0, -b, 1, -b, 0, b, -1, b의 주기를 반복하고, Q 쪽에는 1, -b, 0, b, -1, b, 0, -b의 주기를 반복함을 알 수 있다.That is, when the input unit selects one of two input values, the period of 0, -b, 1, -b, 0, b, -1, b is repeated on the I side, and 1, on the Q side. It can be seen that the cycle of -b, 0, b, -1, b, 0, -b is repeated.

한편, 본 발명은 도 2의 LPF를 디지털 신호 처리에서 널리 사용되고 있는 하프 밴드 필터를 사용하여 구성함에 의해 하드웨어의 복잡도를 줄인다.Meanwhile, the present invention reduces hardware complexity by configuring the LPF of FIG. 2 using a half band filter widely used in digital signal processing.

상기 하프 밴드 필터는 필터 계수 값들이 가운데 값만을 제외하고는 2개 건너 하나씩 모든 값들이 0이 되는 필터이다.The half-band filter is a filter in which all values of the filter coefficients are zero, except for the middle one.

즉, 필터의 계수들 h(n), n = -N, -N-1,..., -1, 0, 1,..., N-1, N 이라고 하였을 때 n=0을 제외하고는 h(2·n) = 0이 된다.That is, the coefficients of the filter h (n), n = -N, -N-1, ..., -1, 0, 1, ..., N-1, N except for n = 0 Becomes h (2 · n) = 0.

이것을 주파수 영역에서 해석하면, 필터의 주파수 특성이 π/2를 중심으로 완전히 대칭이 되는 필터로 특징지어진다.When interpreted in the frequency domain, the filter's frequency characteristics are characterized by a filter that is fully symmetric about π / 2.

이 필터가 널리 이용되는 이유는 2개 건너 모든 값들이 0이 되므로 실제 곱셈에 사용되는 필터의 계수 값들이 상당히 줄어들기 때문이다.This filter is widely used because all the values across two are zero, so the coefficient values of the filter used for the actual multiplication are significantly reduced.

따라서, 하드웨어의 복잡도를 줄일 수 있게된다.Therefore, the complexity of the hardware can be reduced.

이러한 성질을 이용하여 도 2의 제 1, 제 2 믹서(209,210)와 LPF(212)는 도 6과 같이 구성할 수 있다.Using this property, the first and second mixers 209 and 210 and the LPF 212 of FIG. 2 may be configured as shown in FIG. 6.

도 6을 보면, 상기 A/D 변환기(207)의 출력을 짝수부와 홀수부로 분리하는 멀티플렉서(301), 상기 멀티플렉서(301)에서 출력되는 짝수번째 출력을 이용하여 반송파 복구에 필요한 I, Q 채널 디지털 신호를 분리 출력하는 반송파 복구 신호 출력부(303), 상기 멀티플렉서(301)에서 출력되는 짝수번째 출력을 이용하여 짝수번째 I 채널 디지털 신호(Ie1)만을 출력하는 짝수 I 신호 출력부(306), 상기 멀티플렉서(301)에서 출력되는 홀수번째 출력을 이용하여 홀수번째 I 채널 디지털 신호(Io1)만을 출력하는 홀수 I 신호 출력부(308), 상기 짝, 홀수 I 신호 출력부(306,308)의 짝, 홀수 I 채널 디지털 신호를 각각 필터링한 후 가산하여 심볼 주기의 데이터를 복원하여 DS 동기 복구부(213)로 출력하는 필터부(312), 및 심볼 주파수(Fs)에 동기되어 상기 반송파 복구 신호 출력부(303), 짝, 홀수 I 신호 출력부(306, 308)로 선택을 위한 타이밍 신호를 제공하는 타이밍 제어부(302)로 구성된다.Referring to FIG. 6, the multiplexer 301 which separates the output of the A / D converter 207 into an even part and an odd part and an I, Q channel required for carrier recovery using an even-numbered output output from the multiplexer 301. A carrier recovery signal output unit 303 for separately outputting a digital signal, an even I signal output unit 306 for outputting only the even I channel digital signal Ie1 using an even number output output from the multiplexer 301, Odd I signal output unit 308 for outputting only odd I channel digital signal Io1 using odd numbered outputs output from the multiplexer 301, and even and odd numbers of the even and odd I signal output units 306 and 308 A filter unit 312 for filtering and adding an I-channel digital signal, respectively, and restoring data of a symbol period to the DS synchronization recovery unit 213, and the carrier recovery signal output unit in synchronization with a symbol frequency Fs ( 303), It can be I-signal output unit configured to signal controller 302 to provide a timing signal for selecting a (306, 308).

상기 반송파 복구 신호 출력부(303)의 구성은 도 5와 동일하므로 설명을 생략한다.Since the configuration of the carrier recovery signal output unit 303 is the same as that of FIG. 5, a description thereof will be omitted.

상기 짝수 I 신호 출력부(306)는 상기 멀티플렉서(301)에서 출력되는 짝수번째 출력에 계수 b를 곱하는 곱셈기(305)와, 상기 멀티플렉서(301)의 짝수번째 출력 또는 곱셈기(305)의 출력 또는 0을 상기 타이밍 제어부(302)의 선택 신호에 따라 선택하여 짝수번째 I 채널 디지털 신호(Ie1)를 출력하는 선택기(307)로 구성된다.The even I signal output unit 306 is a multiplier 305 for multiplying the even number output of the multiplexer 301 by a coefficient b, an output of the even number output or the multiplier 305 of the multiplexer 301, or 0 Is selected according to the selection signal of the timing controller 302, and selector 307 for outputting the even-numbered I-channel digital signal Ie1.

상기 홀수 I 신호 출력부(308)는 상기 멀티플렉서(301)에서 출력되는 홀수번째 출력에 계수 a를 곱하는 곱셈기(309)와, 상기 멀티플렉서(301)에서 출력되는 홀수번째 출력에 계수 c를 곱하는 곱셈기(310)와, 상기 곱셈기(309,310)의 출력을 상기 타이밍 제어부(302)의 선택 신호에 따라 선택하여 홀수번째 I 채널 디지털 신호(Io1)를 출력하는 선택기(311)로 구성된다.The odd I signal output unit 308 is a multiplier 309 for multiplying an odd-numbered output output from the multiplexer 301 with a coefficient a, and a multiplier for multiplying an odd-numbered output output from the multiplexer 301 with a coefficient c ( 310 and a selector 311 which selects outputs of the multipliers 309 and 310 according to a selection signal of the timing controller 302 and outputs an odd-numbered I-channel digital signal Io1.

이때, 상기 계수 a,b,c는 도 4a, 도 4b에서 설명된 계수와 동일하다.In this case, the coefficients a, b, and c are the same as the coefficients described with reference to FIGS. 4A and 4B.

이와같이 구성된 도 6에서 멀티플렉서(301)는 A/D 변환기(207)의 출력을 짝수부와 홀수부로 분리한다.6, the multiplexer 301 divides the output of the A / D converter 207 into even and odd portions.

반송파 복구 신호 출력부(303)의 선택기(304)는 A/D 변환기(207)의 출력 또는 A/D 변환기(207)의 출력에 계수 b가 곱해진 곱셈기(305)의 출력 또는 0을 타이밍 제어부(302)에서 제공되는 선택 신호에 따라 선택하여 반송파 복구에 필요한 I, Q 채널 디지털 신호(I1,Q1)를 출력한다.The selector 304 of the carrier recovery signal output unit 303 is a timing control unit that outputs zero or zero of the multiplier 305 in which the coefficient b is multiplied by the output of the A / D converter 207 or the output of the A / D converter 207. It selects according to the selection signal provided at 302 and outputs I, Q channel digital signals I1 and Q1 necessary for carrier recovery.

즉, 상기 멀티플렉서(301)에서 출력되는 짝수번째 입력을 이용하여 I,Q 채널 디지털 신호로 분리하면, I 채널 디지털 신호(I1)는 0, -b, 1, -b, 0, b, -1, b의 주기를 반복하고, Q 채널 디지털 신호(Q1)는 1, -b, 0, b, -1, b, 0, -b의 주기를 반복한다.That is, when the I / Q channel digital signal is separated using the even-numbered input output from the multiplexer 301, the I channel digital signal I1 is 0, -b, 1, -b, 0, b, -1. The cycle of, b is repeated, and the Q channel digital signal Q1 repeats the cycles of 1, -b, 0, b, -1, b, 0, and -b.

한편, 상기 짝수 I 신호 출력부(306)의 선택기(307)는 A/D 변환기(207)의 출력 또는 A/D 변환기(207)의 출력에 계수 b가 곱해진 곱셈기(305)의 출력 또는 0을 타이밍 제어부(302)에서 제공되는 선택 신호에 따라 선택하여 짝수번째 I 채널 디지털 신호(Ie1)를 출력한다.On the other hand, the selector 307 of the even-I signal output unit 306 is the output of the multiplier 305 multiplied by the coefficient b multiplied by the output of the A / D converter 207 or the output of the A / D converter 207, or 0 Is selected according to the selection signal provided from the timing controller 302 to output the even-numbered I-channel digital signal Ie1.

즉, 상기 선택기(307)는 I 채널 디지털 신호의 짝수번째 입력만을 선택하면 짝수 I 채널 디지털 신호(Ie1)는 0, -b, 1, -b, 0, b, -1, b의 주기를 반복하게 된다.That is, when the selector 307 selects only the even input of the I channel digital signal, the even I channel digital signal Ie1 repeats the periods of 0, -b, 1, -b, 0, b, -1, and b. Done.

상기 홀수 I 신호 출력부(308)의 선택기(311)는 A/D 변환기(207)의 출력에 계수 a가 곱해진 곱셈기(309)의 출력 또는 A/D 변환기(207)의 출력에 계수 c가 곱해진 곱셈기(310)의 출력을 타이밍 제어부(302)에서 제공되는 선택 신호에 따라 선택하여 홀수번째 I 채널 디지털 신호(Io1)를 출력한다.The selector 311 of the odd I signal output unit 308 has a coefficient c at the output of the multiplier 309 or the output of the A / D converter 207 multiplied by the coefficient a at the output of the A / D converter 207. The output of the multiplier 310 is selected according to the selection signal provided from the timing controller 302 to output the odd-numbered I-channel digital signal Io1.

즉, 상기 선택기(311)는 I 채널 디지털 신호의 홀수번째 입력만을 선택하면 홀수 I 채널 디지털 신호(Io1)는 c, a, -a, c, -c, a, a, -c의 주기를 반복하게 된다.That is, when the selector 311 selects only the odd-numbered input of the I-channel digital signal, the odd I-channel digital signal Io1 repeats the cycles c, a, -a, c, -c, a, a, and -c. Done.

그리고, 상기 짝수 I 채널 디지털 신호(Ie1)는 필터부(312)의 제 1 필터(313)에 의해 필터링되는데, 상기 제 1 필터(313)는 도 7과 같이 하프밴드 필터를 사용한다.The even I-channel digital signal Ie1 is filtered by the first filter 313 of the filter unit 312. The first filter 313 uses a half-band filter as shown in FIG.

따라서, 상기 홀수 I 채널 디지털 신호(Io1)를 필터링하는 제 2 필터(314)는 도 7과 같이 지연 소자만으로 구성이 가능하다.Accordingly, the second filter 314 filtering the odd I-channel digital signal Io1 may be configured with only a delay element as shown in FIG. 7.

그리고, 가산기(315)는 제 1 필터(313)의 출력과 제 2 필터(314)의 출력을 가산함에 의해 원래 심볼 주기에 해당하는 값들만을 복원하여 DS 동기 복구부(213)로 출력한다.The adder 315 adds the output of the first filter 313 and the output of the second filter 314 to recover only the values corresponding to the original symbol periods, and outputs the values to the DS synchronization recovery unit 213.

한편, 도 8은 상기 도 6의 다른 실시예로서, 상기 A/D 변환기(207)의 출력을 짝수부와 홀수부로 분리하는 멀티플렉서(351), 상기 멀티플렉서(351)에서 출력되는 짝수번째 출력을 이용하여 짝수번째 I 채널 디지털 신호(Ie1)와 Q 채널 디지털 신호(Qe1)로 분리 출력하는 짝수 신호 출력부(353), 상기 멀티플렉서(351)에서 출력되는 홀수번째 출력을 이용하여 홀수번째 I 채널 디지털 신호(Io1)와 Q 채널 디지털 신호(Qo1)로 분리 출력하는 홀수 신호 출력부(356), 상기 짝, 홀수 신호 출력부(353,356)의 짝, 홀수 I, Q 채널 디지털 신호(Ie1,Qe1,Io1,Qo1)를 각각 필터링한 후 가산하여 심볼 주기의 데이터를 복원하여 DS 동기 복구부(213)로 출력하는 필터부(400), 및 심볼 주파수(Fs)에 동기되어 상기 짝, 홀수 신호 출력부(353,356)로 타이밍 신호를 제공하는 타이밍 제어부(352)로 구성된다.8 is a multiplexer 351 for dividing the output of the A / D converter 207 into even and odd parts, and an even-numbered output output from the multiplexer 351 as another embodiment of FIG. 6. An even-numbered I-channel digital signal by using an even-numbered output unit 353 and an odd-numbered output output from the multiplexer 351 to separate and output the even-numbered I-channel digital signal Ie1 and the Q-channel digital signal Qe1. The odd-numbered signal output unit 356 separately outputs (Io1) and the Q-channel digital signal Qo1, and the paired, odd-I, Q-channel digital signals Ie1, Qe1, Io1, Qo1), respectively, after filtering, adding, restoring the data of the symbol period, and outputting the data to the DS synchronization recovery unit 213, and the even and odd signal output units 353 and 356 in synchronization with the symbol frequency Fs. The timing controller 352 provides a timing signal.

상기 짝수 신호 출력부(353)는 상기 멀티플렉서(351)에서 출력되는 짝수번째 출력에 계수 b를 곱하는 곱셈기(354)와, 상기 멀티플렉서(351)의 짝수번째 출력 또는 곱셈기(354)의 출력 또는 0을 상기 타이밍 제어부(352)의 선택 신호에 따라 선택하여 짝수번째 I 채널 디지털 신호(Ie1)와 짝수번째 Q 채널 디지털 신호(Qe1)를 분리 출력하는 선택기(355)로 구성된다.The even signal output unit 353 is a multiplier 354 for multiplying the even number output of the multiplexer 351 by a coefficient b, and an output of 0 or an output of the even number output or multiplier 354 of the multiplexer 351. The selector 355 selects the signal according to the selection signal of the timing controller 352 to separately output the even-numbered I-channel digital signal Ie1 and the even-numbered Q-channel digital signal Qe1.

상기 홀수 신호 출력부(356)는 상기 멀티플렉서(351)에서 출력되는 홀수번째 출력에 계수 a를 곱하는 곱셈기(357)와, 상기 멀티플렉서(351)에서 출력되는 홀수번째 출력에 계수 c를 곱하는 곱셈기(358)와, 상기 곱셈기(357,358)의 출력을 상기 타이밍 제어부(352)의 선택 신호에 따라 선택하여 홀수번째 I 채널 디지털 신호(Io1)와 홀수번째 Q 채널 디지털 신호(Qo1)로 분리 출력하는 선택기(359)로 구성된다.The odd signal output unit 356 is a multiplier 357 for multiplying the odd-numbered output output from the multiplexer 351 by a coefficient a, and a multiplier 358 for multiplying the odd-numbered output output from the multiplexer 351 by a coefficient c. And a selector 359 for selecting and outputting the outputs of the multipliers 357 and 358 according to the selection signal of the timing controller 352 to separate and output the odd-numbered I-channel digital signal Io1 and the odd-numbered Q-channel digital signal Qo1. It is composed of

마찬가지로, 상기 계수 a,b,c는 도 4a, 도 4b에서 설명된 계수와 동일하다.Similarly, the coefficients a, b and c are the same as the coefficients described in Figs. 4A and 4B.

그리고, 상기 필터부(400)는 짝수 신호 출력부(353)에서 출력되는 짝수번째 I 채널 디지털 신호(Ie1)를 하프밴드 필터링하는 제 1 필터(401), 짝수 신호 출력부(353)에서 출력되는 짝수번째 Q 채널 디지털 신호(Qe1)를 하프밴드 필터링하는 제 2 필터(402), 상기 홀수 신호 출력부(356)에서 출력되는 홀수번째 I 채널 디지털 신호(Io1)를 제 1 필터(401)의 처리시간 만큼 지연시키는 제 3 필터(403), 홀수 신호 출력부(356)에서 출력되는 홀수번째 Q 채널 디지털 신호(Qo1)를 제 2 필터(402)의 처리시간 만큼 지연시키는 제 4 필터(404), 상기 제 1, 제 3 필터(401,403)의 출력을 가산하는 제 1 가산기(405), 상기 제 2, 제 4 필터(402,404)의 출력을 가산하는 제 2 가산기(406), 및 상기 제 1, 제 2 가산기(405,406)의 출력을 가산함에 의해 심볼 주기의 데이터를 복원하여 DS 동기 복구부(213)로 출력하는 제 3 가산기(407)로 구성된다.The filter unit 400 is output from the first filter 401 and the even signal output unit 353 to half-band filter the even-numbered I-channel digital signal Ie1 output from the even-signal output unit 353. A second filter 402 for half-band filtering the even-numbered Q-channel digital signal Qe1 and processing the odd-numbered I-channel digital signal Io1 output from the odd-signal output unit 356 by the first filter 401. A third filter 403 for delaying the time by a time, a fourth filter 404 for delaying the odd Q-channel digital signal Qo1 output from the odd signal output unit 356 by the processing time of the second filter 402, A first adder 405 for adding outputs of the first and third filters 401 and 403, a second adder 406 for adding outputs of the second and fourth filters 402 and 404, and the first and third filters By adding the outputs of the two adders 405 and 406, the data of the symbol period is restored and output to the DS synchronization recovery unit 213. Claim 3 is composed of an adder 407.

이때, 상기 타이밍 제어부(352)는 상기 짝, 홀수 신호 출력부(353,356)의 선택기(355,359)에 선택 신호를 발생시키는데, 카운터로 구성될 수 있으면 단지 0,1,2,3,4,5,6,7을 주기적으로 반복하는 신호를 만들어내어 선택 신호로 제공할 수 있다.In this case, the timing controller 352 generates a selection signal to the selectors 355 and 359 of the even and odd signal output units 353 and 356. If the counter can be configured as a counter, only 0, 1, 2, 3, 4, 5, It is possible to generate a signal which repeats 6,7 periodically and provide it as a selection signal.

이와같이 구성된 도 8에서 멀티플렉서(351)는 A/D 변환기(207)의 출력을 짝수부와 홀수부로 분리한다.In FIG. 8 configured as described above, the multiplexer 351 separates the output of the A / D converter 207 into even and odd portions.

상기 짝수 신호 출력부(353)의 선택기(355)는 A/D 변환기(207)의 출력 또는 A/D 변환기(207)의 출력에 계수 b가 곱해진 곱셈기(354)의 출력 또는 0을 타이밍 제어부(352)에서 제공되는 타이밍 신호에 따라 선택하여 짝수번째 I 채널 디지털 신호(Ie1)와 Q 채널 디지털 신호(Qe1)를 분리 출력한다.The selector 355 of the even-signal output unit 353 is a timing control unit that outputs or zeros the output of the multiplier 354 in which the coefficient b is multiplied by the output of the A / D converter 207 or the output of the A / D converter 207. Selected according to the timing signal provided at 352 to separately output the even-numbered I-channel digital signal Ie1 and the Q-channel digital signal Qe1.

따라서, 상기 선택기(355)에서 출력되는 짝수 I 채널 디지털 신호(Ie1)는 0, -b, 1, -b, 0, b, -1, b의 주기를 반복하고, 짝수 Q 채널 디지털 신호(Qe1)는 1, -b, 0, b, -1, b, 0, -b의 주기를 반복하게 된다.Accordingly, the even I-channel digital signal Ie1 output from the selector 355 repeats the cycles of 0, -b, 1, -b, 0, b, -1, b, and the even Q-channel digital signal Qe1. ) Repeats the cycle of 1, -b, 0, b, -1, b, 0, -b.

상기 홀수 신호 출력부(356)의 선택기(359)는 A/D 변환기(207)의 출력에 계수 a가 곱해진 곱셈기(357)의 출력 또는 A/D 변환기(207)의 출력에 계수 c가 곱해진 곱셈기(358)의 출력을 타이밍 제어부(302)에서 제공되는 타이밍 신호에 따라 선택하여 홀수번째 I 채널 디지털 신호(Io1)와 Q 채널 디지털 신호(Qo1)를 분리 출력한다.The selector 359 of the odd-signal output unit 356 has a coefficient c multiplied by the output of the multiplier 357 or the output of the A / D converter 207 multiplied by the coefficient a by the output of the A / D converter 207. The output of the multiplier 358 is selected according to the timing signal provided from the timing controller 302 to separately output the odd-numbered I-channel digital signal Io1 and the Q-channel digital signal Qo1.

따라서, 상기 선택기(311)에서 출력되는 홀수 I 채널 디지털 신호(Io1)는 c, a, -a, c, -c, a, a, -c의 주기를 반복하고, Q 채널 디지털 신호(Qo1)는 -a, c, -c, a, a, -c, c, -a의 주기를 반복하게 된다.Therefore, the odd I-channel digital signal Io1 output from the selector 311 repeats the cycles c, a, -a, c, -c, a, a, -c, and the Q channel digital signal Qo1. Will repeat the cycles -a, c, -c, a, a, -c, c, -a.

그리고, 상기 짝수번째 I, Q 채널 디지털 신호(Ie1, Qe1)는 필터부(400)의 제 1 필터(401)와 제 2 필터(402)에 의해 각각 필터링되는데, 상기 제 1, 제 2 필터(401,402)는 도 9와 같이 하프밴드 필터로 처리한다.The even-numbered I, Q channel digital signals Ie1 and Qe1 are filtered by the first filter 401 and the second filter 402 of the filter unit 400, respectively. 401 and 402 are processed by a half band filter as shown in FIG.

따라서, 상기 홀수 I, Q 채널 디지털 신호(Io1,Qo1)를 각각 필터링하는 제 3, 제 4 필터(403,404)는 도 9와 같이 지연 시간을 가지는 지연 소자만으로 구성이 가능하다.Therefore, the third and fourth filters 403 and 404 respectively filtering the odd I and Q channel digital signals Io1 and Qo1 may be configured only with delay elements having a delay time as shown in FIG. 9.

이때, 상기 제 3, 제 4 필터(403,404)의 지연 소자는 제 1, 제 2 필터(401,402)의 필터 처리 지연 시간과 같은 지연 시간을 발생시키기 위한 지연 소자이다.At this time, the delay elements of the third and fourth filters 403 and 404 are delay elements for generating a delay time such as the filter processing delay time of the first and second filters 401 and 402.

여기서, 상기 홀수번째 Q 채널 디지털 신호(Qo1)를 소정시간 지연시키는 제 4 필터(404)의 지연 소자는 제 2 필터(402)를 잘 설계할 경우 제거가 가능하다.Here, the delay element of the fourth filter 404 that delays the odd-numbered Q-channel digital signal Qo1 by a predetermined time may be removed if the second filter 402 is well designed.

그리고, 제 1 가산기(405)는 제 1, 제 3 필터(401,403)의 출력을 가산하고, 제 2 가산기(406)는 제 2, 제 4 필터(402,404)의 출력을 가산하며, 제 3 가산기(407)는 상기 제 1, 제 2 가산기(405,406)의 출력을 가산함에 의해 원래 심볼 주기에 해당하는 값들만을 복원하여 DS 동기 복구부(213)로 출력한다.The first adder 405 adds outputs of the first and third filters 401 and 403, and the second adder 406 adds outputs of the second and fourth filters 402 and 404, and the third adder ( 407 reconstructs only values corresponding to the original symbol period by adding the outputs of the first and second adders 405 and 406, and outputs the values to the DS synchronization recovery unit 213. FIG.

이때, 상기 필터부(400)는 도 10과 같이 멀티플렉서를 이용하여 곱셈기와 덧셈기를 공유할 수 있다.In this case, the filter unit 400 may share a multiplier and an adder using a multiplexer as shown in FIG. 10.

즉, 짝수번째 I,Q 채널 디지털 신호(Ie1,Qe1)를 다수개가 직렬 접속된 지연 소자(501,502)를 통해서 전달시키면서 멀티플렉서(503)를 통하여 짝수번째 I 채널 디지털 신호(Ie1)와 Q 채널 디지털 신호(Qe1)를 교대로 통과시키고, 각각에 곱하는 필터 계수(Ci,Cq)도 멀티플렉서(505)를 통해 교대로 곱셈기(504)로 통과시켜 곱함에 의해 곱셈기와 덧셈기를 공유할 수 있다.That is, the even-numbered I-channel digital signal Ie1 and Q-channel digital signal are transmitted through the multiplexer 503 while the even-numbered I-Q channel digital signals Ie1 and Qe1 are transmitted through the delay elements 501 and 502 connected in series. The filter coefficients Ci and Cq that pass through Qe1 alternately and multiply each may also be shared by passing through the multiplexer 505 to the multiplier 504 in order to share the multiplier and the adder.

이때, 다수개의 지연 소자로 된 각각의 필터(506,507)를 통해 출력되는 홀수번째 I,Q 채널 디지털 신호(Io1,Qo1)도 멀티플렉서(508)를 통해 교대로 가산기(509)로 통과시킨다.At this time, odd-numbered I, Q channel digital signals Io1 and Qo1 output through the respective filters 506 and 507 of the plurality of delay elements are alternately passed through the multiplexer 508 to the adder 509.

따라서, 하드웨어의 양과 복잡도를 줄일 수 있게된다.Thus, the amount and complexity of hardware can be reduced.

상기 DS 동기 복구부(213)는 필터링부(400)에서 복원된 심볼 주기의 데이터(Ie2)로부터 DS 동기를 검출하고, 타이밍 복구부(214)는 DS 동기 복구부(213)에서 검출된 DS마다 존재하는 동기신호의 대칭성을 이용하여 타이밍 복원을 수행한다.The DS synchronization recovery unit 213 detects a DS synchronization from the data Ie2 of the symbol period restored by the filtering unit 400, and the timing recovery unit 214 for each DS detected by the DS synchronization recovery unit 213. Timing recovery is performed by using the symmetry of the existing synchronization signal.

이때, 상기 타이밍 복구부(214)는 DS 동기마다 존재하는 동기 신호의 대칭성을 이용하여 수행되므로 DS 동기 복구부(213)에서 DS 동기 신호를 검출하지 않으면 타이밍 정보를 복원할 수 없고, 타이밍 정보는 다시 A/D 컨버터(207)의 클럭으로 제공되므로 타이밍 정보를 복원하지 않으면 DS 동기 신호의 검출이 쉽지않는 악순환을 초래하게된다.In this case, since the timing recovery unit 214 is performed using the symmetry of the synchronization signal existing for each DS synchronization, the timing recovery unit 214 cannot restore the timing information unless the DS synchronization recovery unit 213 detects the DS synchronization signal. Since it is provided to the clock of the A / D converter 207 again, the timing information is not restored, which causes a vicious cycle in which the detection of the DS synchronization signal is not easy.

즉, DS 동기 복구부(213)에서 동기 신호를 먼저 검출하고 이것을 이용하여 타이밍 복구부(214)에서 타이밍 정보를 복원하는데, 채널 변환의 경우와 같이 시스템의 초기 구동시에는 타이밍 정보가 복원되지 않은 상태이므로 동기 신호의 검출이 쉽지않고, 또한 동기 신호가 검출되지 않은 상태이므로 타이밍 정보의 복원이 쉽지 않다.That is, the DS synchronization recovery unit 213 first detects the synchronization signal and uses the timing recovery unit 214 to restore the timing information. The timing information is not restored during the initial driving of the system as in the case of channel conversion. In this state, the detection of the synchronization signal is not easy, and since the synchronization signal is not detected, the recovery of the timing information is not easy.

이는 타이밍 정보의 복구가 어얼리-레이트 구조를 통해서 수신된 신호의 대칭성을 이용하는 방법을 채택하기 때문이며, 이로인하여 초기 타이밍 정보가 복원되지 않았을때는 부정확한 데이터 값으로 인해 동기 시간이 오래 걸리거나 동기가 불가능할 수 있다.This is because the recovery of the timing information adopts a method that uses the symmetry of the signal received through the early-rate structure, which results in inaccurate data values when the initial timing information is not restored, resulting in a long synchronization time or inconsistent synchronization. It may be impossible.

이를 해결한 것이 도 11로서, 심볼 주기의 데이터와 심볼 사이의 데이터를 복원하여 타이밍 정보를 검출한다.11 solves this problem, and the timing information is detected by restoring the data between the symbol period and the data.

도 11은 필터부를 제외하고는 도 6과 구성 및 동작이 동일하므로 동일 블록 및 소자는 동일 부호를 사용하여 상세한 설명을 생략하고, 필터부(600)만을 설명한다.11 is the same in configuration and operation as in FIG. 6 except for the filter unit, and thus, the same block and element will be omitted by using the same reference numerals, and only the filter unit 600 will be described.

여기서, 타이밍 제어부(302)는 입력되는 2배의 심볼 주파수(2Fs)에 동기되어 각 선택기(304,307,311)로 선택신호를 출력한다.Here, the timing controller 302 outputs a selection signal to each of the selectors 304, 307, and 311 in synchronization with the input double symbol frequency 2Fs.

즉, 상기 필터부(600)는 짝수 I 신호 출력부(306)에서 출력되는 짝수 I 채널 디지털 신호(Ie2)를 하프 밴드 필터링하는 제 1 필터(601), 다수개의 지연 소자로 구성되어 상기 짝수 I 신호 출력부(306)에서 출력되는 짝수 I 채널 디지털 신호(Ie2)를 소정 시간 지연시키는 제 2 필터(602), 다수개의 지연소자로 구성되어 홀수 I 신호 출력부(308)에서 출력되는 홀수 I 채널 디지털 신호(Io2)를 소정 시간 지연시키는 제 3 필터(604), 상기 홀수 I 신호 출력부(308)에서 출력되는 홀수 I 채널 디지털 신호(Io2)를 하프밴드 필터링하는 제 4 필터(604), 상기 제 1, 제 3 필터(601,603)의 출력을 가산하여 심볼 주기의 데이터(Ie3)를 복원하는 제 1 가산기(605), 및 상기 제 2, 제 4 필터(602,604)의 출력을 가산하여 심볼 주기 사이의 데이터(Io3)를 복원하는 제 2 가산기(606)로 구성된다.That is, the filter unit 600 includes a first filter 601 for half-band filtering the even I channel digital signal Ie2 output from the even I signal output unit 306, and a plurality of delay elements. Second filter 602 for delaying the even I channel digital signal Ie2 output from the signal output unit 306 by a predetermined time, and an odd I channel output from the odd I signal output unit 308, which is composed of a plurality of delay elements. A third filter 604 for delaying the digital signal Io2 by a predetermined time, a fourth filter 604 for half-band filtering the odd I channel digital signal Io2 output from the odd I signal output unit 308, and A first adder 605 that adds outputs of the first and third filters 601 and 603 to reconstruct the data Ie3 of a symbol period, and an output of the second and fourth filters 602 and 604, and adds an interval between symbol periods. And a second adder 606 for restoring the data Io3.

즉, 제 1, 제 4 필터(601,604)는 하프밴드 필터링을 수행하여 각각 짝, 홀수 I 채널 디지털 신호의 고주파 성분을 제거하고, 제 2, 제 3 필터(602,603)는 각각 짝, 홀수 I 채널 디지털 신호를 하프밴드 필터의 처리시간만큼 지연시킨다.That is, the first and fourth filters 601 and 604 perform half-band filtering to remove high frequency components of the even and odd I channel digital signals, respectively, and the second and third filters 602 and 603 respectively use even and odd I channel digital signals. Delay the signal by the processing time of the half-band filter.

제 1 가산기(605)는 제 1 필터(601)에서 필터링된 짝수번째 I 채널 디지털 신호와 제 3 필터(603)에서 제 1 필터(601)의 필터처리 지연시간만큼 지연된 홀수번째 I 채널 디지털 신호를 가산하여 심볼 주기의 데이터(Ie3)를 복원하고, 제 2 가산기(606)는 제 4 필터(604)에서 필터링된 홀수번째 I 채널 디지털 신호와 제 2 필터(602)에서 제 4 필터(604)의 필터처리 지연시간만큼 지연된 짝수번째 I 채널 디지털 신호를 가산하여 심볼 주기 사이의 데이터(Io3)를 복원한다.The first adder 605 performs the operation of the even-numbered I-channel digital signal filtered by the first filter 601 and the odd-numbered I-channel digital signal delayed by the filter processing delay time of the first filter 601 by the third filter 603. And add the data Ie3 of the symbol period, and the second adder 606 adds the odd-numbered I-channel digital signal filtered by the fourth filter 604 and the fourth filter 604 of the second filter 602. The even number I-channel digital signal delayed by the filter processing delay time is added to recover data Io3 between symbol periods.

이때, 상기 필터부(600)는 도 12와 같이 하프밴드 필터와 다수개의 지연기, 및 멀티플렉서를 이용하여 심볼 주기의 데이터(Ie3)와 심볼 주기 사이의 데이터(Io3)를 복원시킨 후 교대로 DS 동기 복구부(213)로 출력한다.At this time, the filter unit 600 alternately restores the data Ie3 of the symbol period and the data Io3 between the symbol periods by using a half-band filter, a plurality of delayers, and a multiplexer, as shown in FIG. The output is sent to the synchronous recovery unit 213.

한편, 도 13은 상기 도 11의 또다른 실시예로서, 필터부를 제외하고는 도 8과 구성 및 동작이 동일하므로 동일 블록 및 소자는 동일 부호를 사용하여 상세한 설명을 생략하고, 필터부(700)만을 설명한다.Meanwhile, FIG. 13 is another embodiment of FIG. 11, except for the filter unit, and thus the configuration and operation are the same as those of FIG. 8, and the same block and element will be omitted by the same reference numerals, and the filter unit 700 will be omitted. Explain only.

여기서, 타이밍 제어부(352)는 입력되는 2배의 심볼 주파수(2Fs)에 동기되어 각 선택기(355,359)로 선택신호를 출력한다.Here, the timing controller 352 outputs a selection signal to each of the selectors 355 and 359 in synchronization with the input double symbol frequency 2Fs.

즉, 상기 필터부(700)는 짝수 신호 출력부(353)에서 출력되는 짝수번째 I 채널 디지털 신호(Ie1)를 하프밴드 필터링하는 제 1 필터(701), 짝수 신호 출력부(353)에서 출력되는 짝수번째 Q 채널 디지털 신호(Qe1)를 하프밴드 필터링하는 제 2 필터(702), 홀수 신호 출력부(356)에서 출력되는 홀수번째 I 채널 디지털 신호(Io1)를 제 1 필터(701)의 처리시간 만큼 지연시키는 제 3 필터(703), 홀수 신호 출력부(356)에서 출력되는 홀수번째 Q 채널 디지털 신호(Qo1)를 제 2 필터(702)의 처리시간 만큼 지연시키는 제 4 필터(704), 홀수 신호 출력부(356)에서 출력되는 홀수번째 I 채널 디지털 신호(Io1)를 하프밴드 필터링하는 제 5 필터(705), 홀수 신호 출력부(356)에서 출력되는 홀수번째 Q 채널 디지털 신호(Qo1)를 하프밴드 필터링하는 제 6 필터(706), 짝수 신호 출력부(353)에서 출력되는 짝수번째 I 채널 디지털 신호(Ie1)를 제 5 필터(705)의 처리시간 만큼 지연시키는 제 7 필터(707), 짝수 신호 출력부(353)에서 출력되는 짝수번째 Q 채널 디지털 신호(Qe1)를 제 6 필터(706)의 처리시간 만큼 지연시키는 제 8 필터(708), 상기 제 1, 제 3 필터(701,703)의 출력을 가산하는 제 1 가산기(709), 상기 제 2, 제 4 필터(702,704)의 출력을 가산하는 제 2 가산기(710), 상기 제 1, 제 2 가산기(709,710)의 출력을 가산하여 심볼 주기의 데이터(Ie2)를 복원하는 제 3 가산기(711), 상기 제 5, 제 7 필터(705,707)의 출력을 가산하는 제 4 가산기(712), 상기 제 6, 제 8 필터(706,708)의 출력을 가산하는 제 5 가산기(713), 및 상기 제 4, 제 5 가산기(712,713)의 출력을 가산하여 심볼 주기 사이의 데이터(Io2)를 복원하는 제 6 가산기(714)로 구성된다.That is, the filter unit 700 is output from the first filter 701 and the even signal output unit 353 to half-band filter the even-numbered I-channel digital signal Ie1 output from the even-signal output unit 353. The second filter 702 which half-band filters the even-numbered Q-channel digital signal Qe1 and the odd-numbered I-channel digital signal Io1 output from the odd-numbered signal output unit 356 are processed in the first filter 701. A third filter 703 delaying by as much as the fourth filter 704 delaying the odd Q channel digital signal Qo1 output from the odd signal output unit 356 by the processing time of the second filter 702 A fifth filter 705 for half-band filtering the odd-numbered I-channel digital signal Io1 output from the signal output unit 356, and an odd-numbered Q-channel digital signal Qo1 output from the odd-signal output unit 356. The sixth filter 706 for half-band filtering, and is output from the even signal output unit 353 The seventh filter 707 delaying the first I-channel digital signal Ie1 by the processing time of the fifth filter 705 and the even-numbered Q channel digital signal Qe1 output from the even-signal output unit 353. The eighth filter 708 delaying the processing time of the six filter 706, the first adder 709, and the second and fourth filters 702 and 704 that add outputs of the first and third filters 701 and 703. A second adder 710 for adding an output of the third adder 711 for reconstructing data Ie2 of a symbol period by adding outputs of the first and second adders 709 and 710, and fifth and seventh. The fourth adder 712 for adding the outputs of the filters 705 and 707, the fifth adder 713 for adding the outputs of the sixth and eighth filters 706 and 708, and the fourth and fifth adders 712 and 713. And a sixth adder 714 that adds the output to recover data Io2 between symbol periods.

즉, 제 1, 제 2, 제 5, 제 6 필터(701,702,705,706)는 짝, 홀수 I, Q 채널 디지털 신호(Ie1,Qe1,Io1,Qo1)를 각각 하프밴드 필터링하고, 제 3, 제 4, 제 7, 제 8 필터(703,704,707,708)는 각각 짝, 홀수 I, Q 채널 디지털 신호(Ie1,Qe1,Io1,Qo1)를 하프밴드 필터의 처리시간만큼 지연시킨다.That is, the first, second, fifth, and sixth filters 701, 702, 705, and 706 half-band filter the even, odd I, and Q channel digital signals Ie1, Qe1, Io1, and Qo1, respectively. The seventh and eighth filters 703, 704, 707, 708 delay the even, odd I, Q channel digital signals Ie1, Qe1, Io1, Qo1 by the processing time of the half-band filter, respectively.

제 1 가산기(709)는 제 1 필터(701)에서 필터링된 짝수번째 I 채널 디지털 신호와 제 3 필터(703)에서 필터 처리시간만큼 지연된 홀수번째 I 채널 디지털 신호를 가산하고, 제 2 가산기(710)는 제 2 필터(702)에서 필터링된 짝수번째 Q 채널 디지털 신호와 제 4 필터(704)에서 필터 처리시간만큼 지연된 홀수번째 Q 채널 디지털 신호를 가산하며, 제 3 가산기(711)는 제 1, 제 2 가산기(709,710)의 출력을 가산함에 의해 해당 심볼 주기의 데이터(Ie2)를 복원한다.The first adder 709 adds the even-numbered I-channel digital signal filtered by the first filter 701 and the odd-numbered I-channel digital signal delayed by the filter processing time by the third filter 703, and the second adder 710 ) Adds the even-numbered Q-channel digital signal filtered by the second filter 702 and the odd-numbered Q-channel digital signal delayed by the filter processing time by the fourth filter 704, and the third adder 711 adds the first, The data Ie2 of the symbol period is restored by adding the outputs of the second adders 709 and 710.

제 4 가산기(712)는 제 5 필터(705)에서 필터링된 홀수번째 I 채널 디지털 신호와 제 6 필터(706)에서 필터 처리시간만큼 지연된 짝수번째 I 채널 디지털 신호를 가산하고, 제 5 가산기(713)는 제 7 필터(707)에서 필터링된 홀수번째 Q 채널 디지털 신호와 제 8 필터(708)에서 필터 처리시간만큼 지연된 짝수번째 Q 채널 디지털 신호를 가산하며, 제 6 가산기(714)는 제 4, 제 4 가산기(712,713)의 출력을 가산함에 의해 해당 심볼 주기의 데이터(Io2)를 복원한다.The fourth adder 712 adds the odd-numbered I-channel digital signal filtered by the fifth filter 705 and the even-numbered I-channel digital signal delayed by the filter processing time by the sixth filter 706, and the fifth adder 713 ) Adds the odd-numbered Q-channel digital signal filtered by the seventh filter 707 and the even-numbered Q-channel digital signal delayed by the filter processing time in the eighth filter 708, and the sixth adder 714 adds the fourth, By adding the outputs of the fourth adders 712 and 713, the data Io2 of the symbol period is restored.

도 14는 상기 필터부(700)의 I 채널 디지털 신호를 필터링하는 제 1, 제 3, 제 5, 제 7 필터(701,703,705,707)를 상세하게 나타낸 블록도로서, 하프밴드 필터와 다수개의 지연기, 멀티플렉서, 및 가산기로 구성되며, Q 채널 디지털 신호를 필터링하는 제 2, 제 4, 제 6, 제 8 필터(702,704,706,708)도 동일하게 구성된다.FIG. 14 is a detailed block diagram illustrating first, third, fifth, and seventh filters 701, 703, 705, and 707 for filtering an I channel digital signal of the filter unit 700. The half band filter, a plurality of delayers, and a multiplexer are shown in FIG. And second and fourth filters 702, 704, 706 and 708 for filtering the Q channel digital signal.

따라서, 두 필터의 처리 결과를 더하면 심볼 주기의 데이터와 심볼 주기 사이의 데이터를 교대로 출력할 수 있다.Therefore, by adding the processing results of the two filters, data between the symbol period and the data between the symbol periods may be alternately output.

이와같이 도 11, 도 13의 필터부는 하드웨어가 약간 복잡하지만 2배의 심볼 주파수로 심볼 주기의 데이터와 심볼 주기 사이의 데이터를 구하기 때문에 여러가지 방법을 혼용하여 타이밍 정보를 용이하게 복원할 수 있는 장점이 있다.As described above, although the hardware of the filter unit of FIGS. 11 and 13 is slightly complicated, the filter unit obtains data between the symbol period and the symbol period at twice the symbol frequency, and thus, there is an advantage that the timing information can be easily restored by using various methods. .

즉, 시스템의 초기 동작시 DS 신호에 의존하지 않고 타이밍 정보를 추출할 수 있다.That is, timing information may be extracted without depending on the DS signal during the initial operation of the system.

예컨대, 먼저 심볼 주기 사이의 데이터를 가지고 시스템의 초기 구동시 어얼리 레이트나 가드너 방식을 통하여 송수신 기간의 심볼 클럭의 주파수 차를 맞춘 후 심볼 주기의 데이터에서 검출되는 DS마다 존재하는 동기 신호의 대칭성을 이용하여 타이밍 정보를 복원한다.For example, by first adjusting the frequency difference between the symbol clocks of the transmission and reception periods through the early rate or the Gardner method during the initial operation of the system with the data between the symbol periods, the symmetry of the synchronization signal existing for each DS detected in the data of the symbol periods is adjusted. To restore the timing information.

따라서, DS 동기를 복구하기전에 타이밍을 복구하기 시작하므로 타이밍 복구와 DS 동기 검출과의 사이에 발생할 수 있는 불안정성이 존재하지 않는다.Therefore, since timing is started to recover before DS synchronization is recovered, there is no instability that may occur between timing recovery and DS synchronization detection.

한편, 도 15는 본 발명에 따른 디지털 VSB 복조장치의 다른 실시예로서, 아날로그 처리부는 도 2와 동일하므로 도시를 생략하고 디지털 처리부만을 도시하였다.On the other hand, Figure 15 is another embodiment of the digital VSB demodulation device according to the present invention, the analog processing unit is the same as Figure 2, so only the digital processing unit is shown, not shown.

상기 디지털 처리부는 아날로그 처리부의 출력을 심볼 주파수의 2배로 A/D 샘플링하는 A/D변환기(801), 상기 A/D변환기(801)의 출력에

Figure kpo00006
을 곱하여 기저대역의 I 채널 디지털 신호로 복조하는 제 1 믹서(802), 상기 A/D 변환기(802)의 출력에
Figure kpo00007
을 곱하여 기저대역의 Q 채널 디지털 신호로 복조하는 제 2 믹서(803), 상기 제 1 믹서(802)에서 복조된 I 채널 디지털 신호를 저역 필터링하는 제 1 필터(804), 상기 제 2 믹서(803)에서 복조된 Q 채널 디지털 신호를 힐버트 변환하는 제 2 필터(805), 및 상기 제 1, 제 2 필터(804,805)의 출력을 가산하여 DS 동기 복구부(212)로 출력하는 가산기(806)를 포함하여 구성된다.The digital processing unit A / D converter 801 and A / D converter 801 for A / D sampling the output of the analog processing unit twice the symbol frequency to the output of the A / D converter 801
Figure kpo00006
Multiply the output of the first mixer 802 and the A / D converter 802 by demodulation to a baseband I-channel digital signal.
Figure kpo00007
The second mixer 803 demodulates the baseband Q channel digital signal by multiplying, the first filter 804 and the second mixer 803 for low pass filtering the I channel digital signal demodulated by the first mixer 802. A second filter 805 for Hilbert transforming the Q-channel digital signal demodulated at the N-axis, and an adder 806 for adding the outputs of the first and second filters 804 and 805 to the DS synchronization recovery unit 212 It is configured to include.

그리고, 상기 가산기(806)에서 출력되는 I 채널 디지털 신호를 이용하여 DS마다 존재하는 동기를 복구하는 DS 동기 복구부(213), 상기 DS 동기 복구부(213)에서 복구된 DS 동기를 이용하여 A/D 컨버터(207)의 A/D 클럭(A/D clk)으로 사용할 타이밍을 복구하는 타이밍 복구부(214), 상기 복구된 DS 동기를 이용하여 전송 채널상의 신호 열화를 보상하는 FS 동기 복구부(215), 상기 A/D 컨버터(207)의 출력과 DS 동기 복구부(213)의 출력을 이용하여 수신 신호를 일정한 진폭 레벨로 유지시키는 AGC(217), 및 상기 복조된 I, Q 채널 디지털 신호를 이용하여 반송파를 복구하는 반송파 복구부(216)가 도 2와 마찬가지로 구비된다.Then, the DS synchronization recovery unit 213 recovers the synchronization existing for each DS using the I-channel digital signal output from the adder 806 and A using the DS synchronization recovered from the DS synchronization recovery unit 213. A timing recovery unit 214 for recovering timing for use as an A / D clock (A / D clk) of the / D converter 207, and an FS synchronization recovery unit for compensating for signal degradation on a transmission channel using the restored DS synchronization 215, an AGC 217 for maintaining a received signal at a constant amplitude level using the output of the A / D converter 207 and the output of the DS synchronization recovery unit 213, and the demodulated I, Q channel digital. A carrier recovery unit 216 for recovering a carrier using a signal is provided as in FIG. 2.

이와같이 구성된 도 15는 SAW 필터의 통과 대역 특성으로 인하여 원래 신호에 인접 채널의 신호가 간섭으로 들어오므로 인접 채널의 간섭을 제거하기 위한 것이다.FIG. 15 configured as described above is intended to remove interference of the adjacent channel because the signal of the adjacent channel enters the interference due to the passband characteristic of the SAW filter.

즉, 도 2에서 아날로그 처리부(200)의 SAW 필터(202)의 통과 대역(811)은 도 16a에서와 같이 원래 신호의 대역폭(812)보다 조금 넓게 되어 있다.That is, in FIG. 2, the pass band 811 of the SAW filter 202 of the analog processing unit 200 is slightly wider than the bandwidth 812 of the original signal as shown in FIG. 16A.

이렇게 하는 이유는 SAW 필터(202)의 특성이 온도와 제조 과정에 의해서 편차가 심하기 때문에 SAW 필터(202)의 대역폭을 정확히 원래 신호의 대역폭으로 할 경우에 신호의 왜곡을 가져오므로 이를 방지하기 위해서이다.The reason for this is that since the characteristics of the SAW filter 202 varies greatly depending on the temperature and the manufacturing process, the signal is distorted when the bandwidth of the SAW filter 202 is exactly the bandwidth of the original signal. to be.

실제로 나이퀴스트 파형으로 정형을 하는 곳은 보통 디지털 영역에서 필터를 사용하여 수행하는 것이 보통이다.In practice, shaping Nyquist waveforms is usually done using filters in the digital domain.

그리고, 상기 SAW 필터(202)를 통과한 대역의 신호는 AGC 증폭기(203)에서 AGC 신호에 따라 소정의 이득으로 증폭된 후 믹서(204)로 출력되고, 상기 믹서(204)는 상기 AGC 증폭기(203)의 출력에 cos (ωct)를 곱하여 제 1 IF 신호보다 더 낮은 제 2 IF 신호로 주파수를 천이한다.The signal of the band passing through the SAW filter 202 is amplified by the AGC amplifier 203 with a predetermined gain according to the AGC signal, and then output to the mixer 204, and the mixer 204 receives the AGC amplifier ( Multiply the output of 203 by cos (ωct) to shift the frequency to a second IF signal that is lower than the first IF signal.

상기 제 2 IF 신호가 LPF(205)와 버퍼 증폭기(206)를 거치면서 고역 부분이 제거된 후 A/D 변환기(801)에서 2배의 심볼 주파수로 A/D 샘플링되면 주파수 스펙트럼은 도 16b에서와 같이 나타난다.If the second IF signal is A / D sampled at twice the symbol frequency in the A / D converter 801 after the high frequency portion is removed while passing through the LPF 205 and the buffer amplifier 206, the frequency spectrum is shown in FIG. Appears as

도 16b를 보면, 상기 SAW 필터(202)의 통과 대역 특성으로 인하여 원래 신호(815,819)의 가장 자리에 인접 채널의 신호(816,817,818,820)가 잡음처럼 타고 들어옴을 알 수 있다.Referring to FIG. 16B, it can be seen that the signals 816, 817, 818, and 820 of adjacent channels ride in noise at the edges of the original signals 815 and 819 due to the passband characteristics of the SAW filter 202.

그리고, 제 1 믹서(802)에서 상기 A/D 변환기(801)의 출력에 cos (π·5/8·n)를 곱하면 도 16c에서와 같이 주파수는 기저대역으로 천이되어 제 1 필터(804)로 출력된다.When the first mixer 802 multiplies the output of the A / D converter 801 by cos (π · 5/8 · n), the frequency shifts to the baseband as shown in FIG. Will be printed).

이때, 상기 제 1 필터(804)의 통과 대역폭을 도 16c의 820과 같이 설정하여 로우패스 필터링을 수행하면 신호 바깥쪽의 간섭 성분(814,817)은 감쇄시킬 수 있다.In this case, if low pass filtering is performed by setting the pass bandwidth of the first filter 804 as shown in 820 of FIG. 16C, the interference components 814 and 817 outside the signal may be attenuated.

하지만 이미 통과 대역 내로 들어온 간섭 신호(813,815)는 제 1 필터(804)에서 필터 처리를 수행하여도 도 16d에서와 같이 제거되지 않고 남아있게 된다.However, interference signals 813 and 815 that have already entered the pass band remain without being removed as shown in FIG. 16D even when the first filter 804 performs the filter process.

그리고, 제 2 믹서(803)에서 상기 A/D 변환기(801)의 출력에 sin (π·5/8·n)를 곱하면 도 16e에서와 같이 주파수는 Q 채널의 기저대역으로 천이되면서 원하는 신호와 간섭 신호와의 사이에는 180°의 위상차가 있다.When the output of the A / D converter 801 is multiplied by sin (π · 5/8 · n) in the second mixer 803, the frequency is shifted to the baseband of the Q channel as shown in FIG. 16E. There is a 180 ° phase difference between and the interference signal.

상기 도 16e와 같은 Q 채널 디지털 신호를 제 2 필터(805)에서 힐버트 변환하면 도 16f에서와 같이 원하는 신호의 위상은 원래 신호의 위상과 동일하지만, 간섭 신호의 위상은 180°의 위상차가 있다.When the Q channel digital signal of FIG. 16E is Hilbert transformed by the second filter 805, the phase of the desired signal is the same as that of the original signal as in FIG. 16F, but the phase of the interference signal has a phase difference of 180 °.

따라서, 도 16d와 같은 제 1 필터(804)의 출력과 도 16f와 같은 제 2 필터(805)의 출력을 가산기(806)에서 가산하면 도 16g에서와 같이 통과 대역내의 간섭 신호는 제거되고 원래의 신호를 복원할 수 있게 된다.Therefore, when the output of the first filter 804 as shown in FIG. 16D and the output of the second filter 805 as shown in FIG. 16F are added by the adder 806, the interference signal in the pass band is removed as shown in FIG. The signal can be restored.

여기서, 하드웨어의 복잡도는 어느 정도 증가하였지만 신호의 특성이 좋아지므로 인해서 열악한 채널 상황에서도 동작이 원할하게 된다.Here, although the complexity of the hardware is increased to some extent, the signal characteristics are improved, so that the operation is desired even in a poor channel situation.

따라서, 도 15는 로우 엔드 제품이 아니라 하이 엔드 제품에 적용하는 것이 유리하다.Thus, FIG. 15 is advantageously applied to high end products, not low end products.

도 17은 도 2 및 도 15의 디지털 반송파 복구부(216)의 상세 블록도로서, 본 출원인에 의해 출원된 바 있다.FIG. 17 is a detailed block diagram of the digital carrier recovery unit 216 of FIGS. 2 and 15 and has been filed by the present applicant.

즉, I 채널 디지털 신호와 Q 채널 디지털 신호는 각각 제 1, 제 2 무한 임펄스 응답 필터(Infinite Impulse Response Filter ; IIR 필터)(901,902)로 입력되어 디지털 데이터의 NTSC 인접 채널의 영향이 제거되고 자체 위상 특성에 대한 영향으로 인한 효과가 제거된다.That is, the I-channel digital signal and the Q-channel digital signal are input to the first and second infinite impulse response filters (IRR filters) 901 and 902, respectively, so that the influence of the NTSC adjacent channel of the digital data is eliminated and its phase is self-phased. Effects due to their effects on properties are eliminated.

그리고, 상기 제 1 IIR 필터(901)의 출력은 리미터(903)에서 리미팅된 후 지연기(904)로 입력된다.The output of the first IIR filter 901 is inputted to the delayer 904 after being limited by the limiter 903.

상기 지연기(904)는 리미터(903)에서 리미팅된 제 1 IIR 필터(901) 출력의 주파수대 위상 특성을 선형적으로 변화시킨다.The retarder 904 linearly changes the frequency band phase characteristic of the output of the first IIR filter 901, which is limited at the limiter 903.

부호 변환기(905)는 상기 제 2 IIR 필터(902)에서 출력되는 Q 채널 디지털 신호의 부호를 바꾼 후 상기 지연기(904)의 출력을 선택 신호로 하여 부호가 반전된 Q 채널 디지털 신호 또는 부호가 반전되지 않은 Q 채널 디지털 신호를 디지털 루프 필터(906)로 선택 출력한다.The code converter 905 changes the sign of the Q channel digital signal output from the second IIR filter 902, and then uses the output of the delay unit 904 as a selection signal to convert the Q channel digital signal or the sign whose sign is inverted. A non-inverted Q channel digital signal is selectively output to the digital loop filter 906.

상기 디지털 루프 필터(906)는 부호 변환기(905)를 통해 입력되는 디지털 신호의 주파수 및 위상을 제어하여 주파수 및 위상이 복구된 반송파를 D/A 변환기(907)로 출력한다.The digital loop filter 906 controls the frequency and phase of the digital signal input through the code converter 905 to output the carrier whose frequency and phase have been recovered to the D / A converter 907.

상기 D/A 변환기(907)는 주파수 및 위상이 복구된 반송파를 아날로그 값으로 변환하여 NCO 또는 VCO를 제어한다.The D / A converter 907 controls the NCO or VCO by converting a carrier whose frequency and phase have been recovered to an analog value.

즉, 안테나를 통해 수신되는 복수개의 RF 신호들중 튜너를 통해 선택된 하나의 반송파의 주파수와 위상을 복구하고 이렇게 복구된 반송는 튜너에 입력되는 RF 신호를 기저대역의 신호로 만들기 위한 루프제어신호로서 사용된다.That is, the frequency and phase of one carrier selected through the tuner among the plurality of RF signals received through the antenna are recovered, and the recovered carrier is used as a loop control signal for making the RF signal input to the tuner into a baseband signal. do.

이상에서와 같이 본 발명에 따른 디지털 VSB 복조 장치에 의하면, 중간 주파수를 5π/8로 낮추고 A/D 변환기의 클럭 주파수는 심볼 주파수의 2배로 함으로써, 인접 신호의 간섭없이 디지털 영역에서 VSB 복조를 수행할 수 있게되므로 반송파의 위상차를 정확히 90°유지할 수 있어 복조 성능을 향상시킴과 동시에 하드웨어의 복잡도를 줄여 집적화 및 ASIC 설계가 용이해진다.As described above, according to the digital VSB demodulation device, the VSB demodulation is performed in the digital domain without interference of adjacent signals by lowering the intermediate frequency to 5π / 8 and the clock frequency of the A / D converter to twice the symbol frequency. This allows the carrier to maintain exactly 90 ° of phase difference, improving demodulation performance, and reducing hardware complexity to facilitate integration and ASIC design.

또한, 기저대역으로 복조된 I 채널 디지털 신호를 저역 필터링하고, 기저대역으로 복조된 Q 채널 디지털 신호를 힐버트 변환한 후 두 신호를 가산함으로써, 원래 신호의 대역폭보다 통과 대역을 넓게하는 SAW 필터의 특성으로 인하여 원래 신호의 가장자리에 타고 들어오는 인접 채널의 신호의 간섭을 제거한다. 따라서, 원래의 신호를 정확하게 복원할 수 있다.In addition, the low-pass filtering of the baseband demodulated I-channel digital signal, the Hilbert transform of the baseband demodulated Q-channel digital signal, and then add the two signals, widening the passband than the bandwidth of the original signal. This eliminates interference of signals from adjacent channels coming into the edge of the original signal. Thus, the original signal can be accurately restored.

그리고, 기저대역으로 복조된 I,Q 채널 디지털 신호의 필터 처리를 하프밴드 필터로 처리함으로써, 필터의 계수값들을 줄여 하드웨어의 복잡도를 줄인다.In addition, by processing the baseband demodulated I, Q channel digital signal with a half-band filter, the filter coefficients are reduced to reduce hardware complexity.

또한, 원래 심볼 주기에 해당하는 값들과 심볼 사이의 값을 모두 구함에 의해 타이밍 정보의 복원을 용이하게 하면서, 등화기의 구성도 반심볼 주기로 구성할 수 있는 장점이 있다.In addition, by facilitating restoration of the timing information by obtaining all the values corresponding to the original symbol period and the value between the symbols, the equalizer can be configured in the half symbol period.

Claims (12)

입력되는 제 1 중간 주파수(IF) 신호에 외부로부터 입력되는 소정의 주파수를 곱하여 상기 제 1 IF 신호보다 더 낮은 제 2 IF 신호인 5π/8로 변환하는 저주파 IF 신호 출력부와,A low frequency IF signal output unit for multiplying an input first intermediate frequency (IF) signal by a predetermined frequency input from the outside to convert to 5π / 8 which is a second IF signal lower than the first IF signal; 상기 저주파 IF 신호 출력부로부터 출력되는 제 2 IF 신호를 심볼 주파수의 2배의 주파수로 샘플링하여 디지털 신호로 변환하는 아날로그/디지탈 변환기와,An analog / digital converter for sampling the second IF signal output from the low frequency IF signal output unit at a frequency twice the symbol frequency and converting the signal into a digital signal; 상기 아날로그/디지탈 변환기의 출력에 cos 5π/8, sin 5π/8를 곱하여 기저대역의 I,Q 채널 디지털 신호로 복조한 후 심볼당 1개만 샘플링하도록 데시메이션 및 저역 필터 처리를 수행하는 채널 신호 출력부와,Multiply the output of the analog / digital converter by cos 5π / 8, sin 5π / 8 to demodulate the baseband I, Q channel digital signals, and then output a channel signal that performs decimation and low pass filtering to sample only one symbol per symbol. Wealth, 상기 채널 신호 출력부에서 출력되는 I 채널 디지털 신호를 이용하여 데이터 세그먼트(DS)마다 존재하는 동기를 복구하는 DS 동기 복구부와,A DS synchronization recovery unit for recovering synchronization existing for each data segment DS by using an I channel digital signal output from the channel signal output unit; 상기 DS 동기 복구부에서 복구된 DS마다 존재하는 동기신호의 대칭성을 이용하여 타이밍을 복원하는 타이밍 복구부와,A timing recovery unit for restoring timing by using the symmetry of the synchronization signal existing for each DS recovered by the DS synchronization recovery unit; 기저대역으로 복조된 I, Q 채널 디지털 신호를 이용하여 반송파를 복구하는 반송파 복구부를 포함하여 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a carrier recovery unit for recovering a carrier by using the baseband demodulated I and Q channel digital signals. 제 1 항에 있어서, 상기 채널 신호 출력부는The method of claim 1, wherein the channel signal output unit 상기 아날로그/디지탈 변환기의 출력에 cos (5π/8)n (n은 정수)를 곱하여 기저대역의 I 채널 디지털 신호로 복조하는 제 1 믹서와,A first mixer demodulating the output of the analog / digital converter by cos (5π / 8) n (n is an integer) to a baseband I-channel digital signal; 상기 아날로그/디지탈 변환기의 출력에 sin (5π/8)n (n은 정수)를 곱하여 기저대역의 Q 채널 디지털 신호로 복조하는 제 2 믹서와,A second mixer for demodulating the output of the analog / digital converter by sin (5π / 8) n (n is an integer) to a baseband Q channel digital signal, 상기 제 1, 제 2 믹서에서 출력되는 I,Q 채널 디지털 신호를 소정 비율로 데시메이션한 후 고역 부분을 제거하여 DS 동기 복구부로 출력하는 필터부를 포함하여 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a filter unit for decimating the I and Q channel digital signals output from the first and second mixers at a predetermined ratio, and then removing the high range parts and outputting them to the DS synchronization recovery unit. . 제 1 항에 있어서, 상기 채널 신호 출력부는The method of claim 1, wherein the channel signal output unit 상기 아날로그/디지탈 변환기의 출력을 짝수부와 홀수부로 분리하는 멀티플렉서와,A multiplexer for separating the output of the analog / digital converter into an even and an odd part; 상기 멀티플렉서에서 출력되는 짝수번째 출력을 이용하여 반송파 복구에 필요한 I, Q 채널 디지털 신호를 생성하는 반송파 복구 신호 출력부와,A carrier recovery signal output unit configured to generate I, Q channel digital signals necessary for carrier recovery using an even-numbered output output from the multiplexer; 상기 멀티플렉서에서 출력되는 짝수번째 출력을 이용하여 짝수번째 I 채널 디지털 신호만을 출력하는 짝수 I 신호 출력부와,An even I signal output unit for outputting only even I channel digital signals using an even number output output from the multiplexer; 상기 멀티플렉서에서 출력되는 홀수번째 출력을 이용하여 홀수번째 I 채널 디지털 신호만을 출력하는 홀수 I 신호 출력부와,An odd I signal output unit for outputting only odd I channel digital signals using an odd number output output from the multiplexer; 상기 짝, 홀수 I 신호 출력부의 짝수 I 채널 디지털 신호와 홀수 I 채널 디지털 신호를 각각 필터링한 후 가산함에 의해 심볼 주기의 데이터를 복원하여 DS 동기 복구부로 출력하는 필터부와,A filter unit for restoring data of a symbol period by filtering and adding the even I channel digital signal and the odd I channel digital signal of the even and odd I signal output units, respectively, and outputting them to a DS synchronization recovery unit; 입력되는 심볼 주파수에 동기되어 상기 반송파 복구 신호 출력부와 짝수 I 신호 출력부와 홀수 I 신호 출력부로 선택 신호를 제공하는 타이밍 제어부로 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a timing control unit configured to provide a selection signal to the carrier recovery signal output unit, the even I signal output unit, and the odd I signal output unit in synchronization with an input symbol frequency. 제 3 항에 있어서, 상기 반송파 복구 신호 출력부는The method of claim 3, wherein the carrier recovery signal output unit 상기 멀티플렉서에서 출력되는 짝수번째 출력에 제 2 계수를 곱하는 곱셈기와,A multiplier that multiplies a second coefficient by an even-numbered output output from the multiplexer, 상기 멀티플렉서의 짝수번째 출력 또는 상기 곱셈기의 출력 또는 0을 상기 타이밍 제어부의 선택 신호에 따라 선택하여 데시메이션된 I, Q 채널 디지털 신호를 출력하는 선택기로 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a selector for outputting decimated I, Q channel digital signals by selecting an even-numbered output of the multiplexer, an output of the multiplier, or 0 according to a selection signal of the timing controller. 제 3 항에 있어서, 상기 짝수 I 신호 출력부는The method of claim 3, wherein the even I signal output unit 상기 멀티플렉서에서 출력되는 짝수번째 출력에 제 2 계수를 곱하는 곱셈기와,A multiplier that multiplies a second coefficient by an even-numbered output output from the multiplexer, 상기 멀티플렉서의 짝수번째 출력 또는 상기 곱셈기의 출력 또는 0을 상기 타이밍 제어부의 선택 신호에 따라 선택하여 짝수번째 I 채널 디지털 신호를 출력하는 선택기로 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a selector for outputting even-numbered I-channel digital signals by selecting an even-numbered output of the multiplexer, an output of the multiplier, or 0 according to a selection signal of the timing controller. 제 3 항에 있어서, 상기 홀수 I 신호 출력부는The method of claim 3, wherein the odd I signal output unit 상기 멀티플렉서에서 출력되는 홀수번째 출력에 제 1 계수를 곱하는 제 1 곱셈기와,A first multiplier for multiplying an odd number output output from the multiplexer by a first coefficient, 상기 멀티플렉서에서 출력되는 홀수번째 출력에 제 3 계수를 곱하는 제 2 곱셈기와,A second multiplier for multiplying an odd number output of the multiplexer by a third coefficient; 상기 제 1, 제 2 곱셈기의 출력을 상기 타이밍 제어부의 선택 신호에 따라 선택하여 홀수번째 I 채널 디지털 신호를 출력하는 선택기로 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a selector for outputting odd-numbered I-channel digital signals by selecting outputs of the first and second multipliers according to selection signals of the timing controller. 제 3 항에 있어서, 상기 필터부는The method of claim 3, wherein the filter unit 상기 짝수 I 채널 디지털 신호에 대해 하프밴드 필터처리를 수행하는 제 1 필터와,A first filter performing halfband filtering on the even I channel digital signal; 상기 홀수 I 채널 디지털 신호를 상기 제 1 필터의 처리 시간만큼 지연시키는 제 2 필터와,A second filter for delaying the odd I channel digital signal by the processing time of the first filter; 상기 제 1, 제 2 필터의 출력을 가산함에 의해 원래 심볼 주기에 해당하는 데이터를 복원하는 가산기로 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And an adder for restoring data corresponding to an original symbol period by adding outputs of the first and second filters. 제 1 항에 있어서, 상기 채널 신호 출력부는The method of claim 1, wherein the channel signal output unit 상기 아날로그/디지탈 변환기의 출력을 짝수부와 홀수부로 분리하는 멀티플렉서와,A multiplexer for separating the output of the analog / digital converter into an even and an odd part; 상기 멀티플렉서에서 출력되는 짝수번째 출력을 이용하여 반송파 복구에 필요한 I, Q 채널 디지털 신호를 생성하는 반송파 복구 신호 출력부와,A carrier recovery signal output unit configured to generate I, Q channel digital signals necessary for carrier recovery using an even-numbered output output from the multiplexer; 상기 멀티플렉서에서 출력되는 짝수번째 출력에서 짝수번째 I 채널 디지털 신호(Ie1)와 Q 채널 디지털 신호(Qe1)를 분리 출력하는 짝수 신호 출력부와,An even signal output unit configured to separately output an even I channel digital signal Ie1 and a Q channel digital signal Qe1 from an even number output output from the multiplexer; 상기 멀티플렉서에서 출력되는 홀수번째 출력에서 홀수번째 I 채널 디지털 신호(Io1)와 Q 채널 디지털 신호(Qo1)를 분리 출력하는 홀수 신호 출력부와,An odd signal output unit for separating and outputting an odd-numbered I-channel digital signal Io1 and a Q-channel digital signal Qo1 from an odd-numbered output output from the multiplexer; 상기 짝, 홀수 신호 출력부의 짝수 I,Q 채널 디지털 신호와 홀수 I,Q 채널 디지털 신호(Ie1,Qe1,Io1,Qo1)를 각각 필터링한 후 가산함에 의해 심볼 주기의 데이터를 복원하는 필터부와,A filter unit for restoring data of a symbol period by filtering and adding the even I, Q channel digital signals and the odd I, Q channel digital signals Ie1, Qe1, Io1, and Qo1 of the even and odd signal output units, respectively; 입력되는 심볼 주파수에 동기되어 상기 반송파 복구 신호 출력부와 짝수 신호 출력부와 홀수 신호 출력부로 선택 신호를 제공하는 타이밍 제어부로 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a timing controller configured to provide a selection signal to the carrier recovery signal output unit, the even signal output unit, and the odd signal output unit in synchronization with an input symbol frequency. 제 1 항에 있어서, 상기 채널 신호 출력부는The method of claim 1, wherein the channel signal output unit 상기 아날로그/디지탈 변환기의 출력을 짝수부와 홀수부로 분리하는 멀티플렉서와,A multiplexer for separating the output of the analog / digital converter into an even and an odd part; 상기 멀티플렉서에서 출력되는 짝수번째 출력을 이용하여 반송파 복구에 필요한 I, Q 채널 디지털 신호를 생성하는 반송파 복구 신호 출력부와,A carrier recovery signal output unit configured to generate I, Q channel digital signals necessary for carrier recovery using an even-numbered output output from the multiplexer; 상기 멀티플렉서에서 출력되는 짝수번째 출력을 이용하여 짝수번째 I 채널 디지털 신호만을 출력하는 짝수 I 신호 출력부와,An even I signal output unit for outputting only even I channel digital signals using an even number output output from the multiplexer; 상기 멀티플렉서에서 출력되는 홀수번째 출력을 이용하여 홀수번째 I 채널 디지털 신호만을 출력하는 홀수 I 신호 출력부와,An odd I signal output unit for outputting only odd I channel digital signals using an odd number output output from the multiplexer; 상기 짝, 홀수 I 신호 출력부의 짝수 I 채널 디지털 신호와 홀수 I 채널 디지털 신호를 각각 필터링한 후 가산함에 의해 심볼 주기의 데이터와 심볼 주기 사이의 데이터를 복원하는 필터부와,A filter unit for restoring data between symbol periods and data between symbol periods by filtering and adding the even I channel digital signals and the odd I channel digital signals of the even and odd I signal output units, respectively; 입력되는 2배의 심볼 주파수(2Fs)에 동기되어 상기 반송파 복구 신호 출력부와 짝수 I 신호 출력부와 홀수 I 신호 출력부로 선택 신호를 제공하는 타이밍 제어부로 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a timing control unit configured to provide a selection signal to the carrier recovery signal output unit, the even I signal output unit, and the odd I signal output unit in synchronization with an input double symbol frequency (2Fs). . 제 1 항에 있어서, 상기 채널 신호 출력부는The method of claim 1, wherein the channel signal output unit 상기 아날로그/디지탈 변환기의 출력을 짝수부와 홀수부로 분리하는 멀티플렉서와,A multiplexer for separating the output of the analog / digital converter into an even and an odd part; 상기 멀티플렉서에서 출력되는 짝수번째 출력을 이용하여 반송파 복구에 필요한 I, Q 채널 디지털 신호를 생성하는 반송파 복구 신호 출력부와,A carrier recovery signal output unit configured to generate I, Q channel digital signals necessary for carrier recovery using an even-numbered output output from the multiplexer; 상기 멀티플렉서에서 출력되는 짝수번째 출력에서 짝수번째 I 채널 디지털 신호와 짝수번째 Q 채널 디지털 신호를 분리 출력하는 짝수 신호 출력부와,An even signal output unit configured to separately output an even I channel digital signal and an even Q channel digital signal from an even number output output from the multiplexer; 상기 멀티플렉서에서 출력되는 홀수번째 출력에서 홀수번째 I 채널 디지털 신호와 Q 채널 디지털 신호를 분리 출력하는 홀수 신호 출력부와,An odd signal output unit for separating and outputting an odd I channel digital signal and a Q channel digital signal from an odd number output output from the multiplexer; 상기 짝수 신호 출력부와 홀수 신호 출력부를 통해 출력되는 짝수번째 I,Q 채널 디지털 신호와 홀수번째 I,Q 채널 디지털 신호를 각각 필터링한 후 가산함에 의해 심볼 주기의 데이터와 심볼 주기 사이의 데이터를 복원하는 필터부와,The data between the symbol period and the symbol period is restored by filtering and adding even-numbered I, Q-channel digital signals and odd-numbered I, Q-channel digital signals outputted through the even and odd signal output units, respectively. With filter part to say, 입력되는 2배의 심볼 주파수(2Fs)에 동기되어 상기 반송파 복구 신호 출력부와 짝수 신호 출력부와 홀수 신호 출력부로 선택 신호를 제공하는 타이밍 제어부로 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a timing control section configured to provide a selection signal to the carrier recovery signal output section, the even signal output section, and the odd signal output section in synchronization with an input double symbol frequency (2Fs). 입력되는 제 1 중간 주파수(IF) 신호에 외부로부터 입력되는 소정의 주파수를 곱하여 상기 제 1 IF 신호보다 더 낮은 제 2 IF 신호인 5π/8로 변환하는 저주파 IF 신호 출력부와,A low frequency IF signal output unit for multiplying an input first intermediate frequency (IF) signal by a predetermined frequency input from the outside to convert to 5π / 8 which is a second IF signal lower than the first IF signal; 상기 저주파 IF 신호 출력부로부터 출력되는 제 2 IF 신호를 심볼 주파수의 2배의 주파수로 샘플링하여 디지털 신호로 변환하는 아날로그/디지탈 변환기와,An analog / digital converter for sampling the second IF signal output from the low frequency IF signal output unit at a frequency twice the symbol frequency and converting the signal into a digital signal; 상기 아날로그/디지탈 변환기의 출력에 cos 5π/8, sin 5π/8를 곱하여 기저대역의 I,Q 채널 디지털 신호로 복조하고 복조된 I,Q 채널 디지털 신호를 각각 필터링한 후 필터링된 두 신호를 가산하여 통과 대역내의 간섭신호를 제거하는 채널 신호 출력부와,The output of the analog / digital converter is multiplied by cos 5π / 8 and sin 5π / 8 to demodulate the baseband I and Q channel digital signals, filter the demodulated I and Q channel digital signals, and add the two filtered signals. A channel signal output unit for removing interference signals in a pass band by 상기 채널 신호 출력부에서 출력되는 채널 디지털 신호를 이용하여 데이터 세그먼트(DS)마다 존재하는 동기를 복구하는 DS 동기 복구부와,A DS synchronization recovery unit for recovering synchronization existing for each data segment DS by using the channel digital signal output from the channel signal output unit; 상기 DS 동기 복구부에서 복구된 DS마다 존재하는 동기신호의 대칭성을 이용하여 타이밍을 복원하는 타이밍 복구부와,A timing recovery unit for restoring timing by using the symmetry of the synchronization signal existing for each DS recovered by the DS synchronization recovery unit; 기저대역으로 복조된 I, Q 채널 디지털 신호를 이용하여 반송파를 복구하는 반송파 복구부를 포함하여 구성됨을 특징으로 하는 디지털 잔류측파대 복조장치.And a carrier recovery unit for recovering a carrier by using the baseband demodulated I and Q channel digital signals. 제 11 항에 있어서, 상기 채널 신호 출력부는The method of claim 11, wherein the channel signal output unit 상기 아날로그/디지탈 변환기의 출력에 cos (5π/8)n (n은 정수)를 곱하여 기저대역의 I 채널 디지털 신호로 복조하는 제 1 믹서와,A first mixer demodulating the output of the analog / digital converter by cos (5π / 8) n (n is an integer) to a baseband I-channel digital signal; 상기 아날로그/디지탈 변환기의 출력에 sin (5ππ/8)n (n은 정수)를 곱하여 기저대역의 Q 채널 디지털 신호로 복조하는 제 2 믹서와,A second mixer for demodulating the output of the analog / digital converter by sin (5ππ / 8) n (n is an integer) to a baseband Q channel digital signal, 상기 제 1 믹서의 I 채널 디지털 신호를 로우패스 필터링하는 제 1 필터와,A first filter for low pass filtering the I channel digital signal of the first mixer; 상기 제 2 믹서의 Q 채널 디지털 신호를 힐버트 변환하는 제 2 필터와,A second filter for Hilbert transforming the Q channel digital signal of the second mixer; 상기 제 1, 제 2 필터의 출력을 가산하여 통과대역내의 간섭신호를 제거하는 가산기를 포함하여 구성됨을 특징으로 하는 잔류측파대 복조장치.And an adder which adds the outputs of the first and second filters to remove the interference signal in the pass band.
KR1019970017063A 1997-05-02 1997-05-02 Device for demodulating digital vestigial side band KR100413413B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970017063A KR100413413B1 (en) 1997-05-02 1997-05-02 Device for demodulating digital vestigial side band

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970017063A KR100413413B1 (en) 1997-05-02 1997-05-02 Device for demodulating digital vestigial side band

Publications (2)

Publication Number Publication Date
KR19980082258A KR19980082258A (en) 1998-12-05
KR100413413B1 true KR100413413B1 (en) 2004-04-14

Family

ID=37422997

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970017063A KR100413413B1 (en) 1997-05-02 1997-05-02 Device for demodulating digital vestigial side band

Country Status (1)

Country Link
KR (1) KR100413413B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100499491B1 (en) * 2002-11-27 2005-07-05 엘지전자 주식회사 Digital TV receiver

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992003015A1 (en) * 1990-07-31 1992-02-20 Rca Licensing Corporation Quadrature distortion cancellation system
KR950002461A (en) * 1993-06-30 1995-01-04 김광호 Symbol Timing Recovery Device
KR950010625A (en) * 1993-09-21 1995-04-28 이헌조 HDTV receiver
KR950035391A (en) * 1994-05-23 1995-12-30 김광호 Digital Residual Sideband (VSB) Detector with Final Intermediate Frequency Carrier at Divisor of Symbol Rate for High-Definition Television Receivers
KR960040023A (en) * 1995-04-21 1996-11-25 구자홍 Phase Error Compensator in HTV Receiver Systems
US5604541A (en) * 1994-11-14 1997-02-18 Lg Electronics Inc. High definition television receiver

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992003015A1 (en) * 1990-07-31 1992-02-20 Rca Licensing Corporation Quadrature distortion cancellation system
KR950002461A (en) * 1993-06-30 1995-01-04 김광호 Symbol Timing Recovery Device
KR950010625A (en) * 1993-09-21 1995-04-28 이헌조 HDTV receiver
KR950035391A (en) * 1994-05-23 1995-12-30 김광호 Digital Residual Sideband (VSB) Detector with Final Intermediate Frequency Carrier at Divisor of Symbol Rate for High-Definition Television Receivers
US5604541A (en) * 1994-11-14 1997-02-18 Lg Electronics Inc. High definition television receiver
KR960040023A (en) * 1995-04-21 1996-11-25 구자홍 Phase Error Compensator in HTV Receiver Systems

Also Published As

Publication number Publication date
KR19980082258A (en) 1998-12-05

Similar Documents

Publication Publication Date Title
EP0813345B1 (en) Digital demodulator and method therefor
KR0161806B1 (en) Digital vsb detector with bandpass phase tracker, as for inclusion in an hdtv receiver
KR100384210B1 (en) Carrier-Independent Recovery System for Residual Sideband Modulation Signals
USRE38456E1 (en) Decimation of baseband DTV signals prior to channel equalization in digital television signal receivers
US5805241A (en) Noise-immune automatic gain control for QAM radio receivers
KR100400752B1 (en) Apparatus for VSB demodulating in digital TV receiver
KR100348259B1 (en) VSB receiver
KR100217361B1 (en) Vsb digital demodulator
KR0176643B1 (en) Digital vsb detector with bandpass phase tracker using radear filters, as for use in an hdtv receiver
JP3148197B2 (en) Television receiver with separate IF amplifier for digitally synchronized VSB and QAM final IF signals
EP0677923B1 (en) Demodulating system for high-definition television receiver
US6665355B1 (en) Method and apparatus for pilot-aided carrier acquisition of vestigial sideband signal
KR100285432B1 (en) Sychrodyning of vsb and qam final i-f signals supplied by separate converters in a qam/vsb digital tv receiver
KR100276772B1 (en) Digital television signal receiver decimates baseband digital television signals before channel lighting
KR19980042197A (en) Digital receiver with matched filter responsive to field synchronization code of final intermediate frequency signal envelope
KR100413413B1 (en) Device for demodulating digital vestigial side band
KR100379392B1 (en) Carrier recovery and apparatus
KR100413412B1 (en) Device for demodulating digital vestigial side band
KR20000060085A (en) apparatus for recovering clock in digital TV
KR0153604B1 (en) Frequency and phase automatic regulation circuit and method of receiver
KR100463502B1 (en) HD Digital's Digital Demodulator
JPH0779390A (en) Receiver
KR0124595B1 (en) Recover apparatus of digital carrier in hdtv
KR19990060510A (en) Digital residual sideband demodulation device
KR100195710B1 (en) A demodlation for vsb, qam and ntsc signals

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080926

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee