KR950010337B1 - 디지탈 브이씨알의 배속영상 구현방법 및 그 장치 - Google Patents

디지탈 브이씨알의 배속영상 구현방법 및 그 장치 Download PDF

Info

Publication number
KR950010337B1
KR950010337B1 KR1019930008497A KR930008497A KR950010337B1 KR 950010337 B1 KR950010337 B1 KR 950010337B1 KR 1019930008497 A KR1019930008497 A KR 1019930008497A KR 930008497 A KR930008497 A KR 930008497A KR 950010337 B1 KR950010337 B1 KR 950010337B1
Authority
KR
South Korea
Prior art keywords
slice
length
macroblock
signal
output
Prior art date
Application number
KR1019930008497A
Other languages
English (en)
Inventor
이재형
이춘
Original Assignee
엘지전자주식회사
구자홍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사, 구자홍 filed Critical 엘지전자주식회사
Priority to KR1019930008497A priority Critical patent/KR950010337B1/ko
Priority to US08/238,313 priority patent/US5543931A/en
Priority to EP94401064A priority patent/EP0625851A3/en
Application granted granted Critical
Publication of KR950010337B1 publication Critical patent/KR950010337B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/24Systems for the transmission of television signals using pulse code modulation
    • H04N7/52Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal
    • H04N7/54Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal the signals being synchronous
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/92Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N5/926Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation
    • H04N5/9261Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation involving data reduction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • H04N5/782Television signal recording using magnetic recording on tape
    • H04N5/783Adaptations for reproducing at a rate different from the recording rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

내용 없음.

Description

디지탈 브이씨알의 배속영상 구현방법 및 그 장치
제1도는 디지탈 브이씨알 시스템의 블럭도.
제2도는 제1도에 있어서, 고속 재생시 디지탈 비트열의 예시도.
제3도는 종래 방식 슬라이스 포멧의 예시도.
제4도는 본 발명에 따른 티브이 송신기의 블럭도.
제5도는 본 발명에 따른 슬라이스 포멧의 예시도.
제6도는 본 발명에 따른 최대 매크로 블럭의 부호화 길이 삽입시 신호 흐름도.
제7도는 본 발명에 따른 디지탈 브이씨알의 재생장치 블럭도.
제8도는 본 발명에 따른 슬라이스 해더의 삽입정보를 보인 예시도.
제9도는 제7도에 있어서 포락선 비교기의 블럭도.
제10도는 제9도에 있어서 포락선 검출을 보인 예시도.
제11도는 동기 블럭의 예시도.
제12도는 제7도에 있어서, 동기블럭 코기 비교기의 블럭도.
제13도는 제12도에 있어서, 동기블럭에 따른 불연속 지점을 보인 예시도.
제14도는 본 발명에 따른 변속재생된 비트열의 디코딩을 보인 예시도.
제15도는 본 발명에 따른 디코딩 과정의 신호 흐름도.
* 도면의 주요부분에 대한 부호의 설명
1 : 티브이 송신기 2 : 디지탈 브이씨알
3 : 티브이 수신기 4 : 비디오 데이타 압축부
5 : 버퍼 6 : 슬라이스 헤더 삽입부
7 : 카운터 8 : 길이 정보 삽입부
9 : 슬라이스 시작/끝 검출부 10 : 비교부
20 : 신호 재생계 21 : 포락선 비교기
22 : 동기블럭 크기 비교기 23 : 트랙 인식명 비교기
24 : 불연속 지점 검출계 25 : 시작 코드 검출기
26 : 슬라이스 길이 카운터 27 : 부가정보 삽입 타이밍 발생부
28 : 슬라이스길이 정보 삽입부 29 : 변속정보 삽입부
30 : 부가정보 삽입계 40 : 테이프 주행계
41 : 드럼 HD1~HD4: 헤드
SW1,SW2: 스위치 M1: 드럼 모터
M2: 캡스턴 모터
본 발명은 디지탈 브이씨알의 배속 영상 구현에 관한 것으로 특히, 전송 채널상에서 입력된 디지탈 압축 비트열을 기록, 재생하는 디지탈 브이씨알에서 고속 주행 및 고속 역행으로 재생된 디지탈 비트열을 티브이 디코더가 에러없이 디코딩 과정을 수행함으로써 적절한 배속영상을 재현하는 디지탈 브이씨알의 배속영상 구현방법 및 그 장치에 관한 것이다.
근래 티브이 방송용 시스템은 영상 및 음성신호의 처리 및 전송의 전과정을 디지탈 기술을 이용하여 디지탈 데이타의 형태로 처리하는 디지탈 시스템(All-Digital System)을 채용하려는 추세이다.
이러한 방식의 경우 방송 신호원은 아날로그 영상 신호를 디지탈 변환하여 얻은 디지탈 비디오 신호로서, 기존 엔티에스씨(NTSC) 신호의 경우 약 200Mbit/이고, 차세대의 방송신호인 고화질 티브이(HDTV) 신호인 경우 약 1.2Gbit/s의 디지탈 데이타로서, 약 6MHZ의 초고주파(VHF) 또는 극초단자(UHF) 채널로 전송하기 위해서는 각각 10:1과 50:1의 데이타 압력이 요구된다.
즉, 전송되는 티브이 방송 신호는 압축된 디지탈 비트열(Compressed Digital Bit Stream)의 형태로서, 현재 압축된 디지탈 비트열로 전송되는 방송신호를 테이프와 같은 저장 매체에 기록, 재생할 수 있는 디지탈 브이씨알 시스템의 개발이 진행중이다.
일반적으로 디지탈 비트열이 전송되는 영상 신호를 기록, 재생하는 디지탈 브이씨알 시스템은 제1도의 블럭도와 같이 구성되어, 티브이 송신기(1) (즉, HDTV엔코더 또는 MPEG엔코더)가 압축된 디지탈 영상 비트열을 전송 채널 상에 전송하면 디지탈 브이씨알(2)은 전송 채널 상에서 상기 디지탈 비트열을 테이프와 같은 저장 매체에 기록하고 이 기록 신호를 적절한 재생 과정을 통해 원래 신호와 같은 형태로 변환하여 티브이 수신기(3)(즉, HDTV디코더 또는 MPEG디코더)에 출력시키게 된다.
이러한 디지탈 브이씨알 시스템을 상품화하기 위해서는 기록된 영상신호를 다양한 속도로 재생하는 변속(Fast Forward 또는 Fast Reverse) 재생기능이 필수적으로 요구된다.
이때, 디지탈 브이씨알(2)의 변속(Fast Forward 또는 Fast Reverse) 재생을 수행하면 상기 디지탈 브이씨알(2)의 출력은 전송 채널에서 수신된 디지탈 비트열의 형태와는 전혀 다르게 부분적으로 재생된 불연속적인 디지탈 데이타의 덩어리(Data Burst)로서, 티브이 수신기(3)는 이러한 디지탈 비트열을 입력받아 적절한 디코딩 과정을 통해 영상을 재현할 수 있어야 한다.
즉, 디지탈 브이씨알(2)에서 변속 재생시 제2a도에 도시된 바와 같이 재생 헤드가 기록 트랙(RT)을 가로질러 테이프의 기록신호를 검출하게 됨으로 재생 헤드가 인접 트랙에 걸쳐있는 트랙 크로싱(track crossing)에 의해 검출된 재생 신호의 포락선(envelope)은 제2b도에 도시된 바와같이 신호 검출 불가능 영역과 신호 검출 가능 영역이 주기적으로 발생하게 된다.
따라서, 디지탈 브이씨알(2)에서 출력되는 디지탈 비트열은 제2c도에 도시된 바와같이 입력신호의 형태화는 전혀 다른 형태로 복원된 비트열 덩어리로서 불연속 지점이 존재할 뿐아니라 신호 검출 불가능 영역에는 배속 영상의 구현에 전혀 기여할 수 없는 디지탈 데이타가 포함되어진다.
이러한 검출 신호의 경우 영상 디코딩 과정에서 동기화(Resynchron-ization)의 기본 단위인 슬라이스(slice)내에 포함된 가변 길이 부호화(variavle length coding)된 매크로 블럭의 세트(set)가 불연속 지점에서 완벽히 재생되지 않는 경우가 발생되어진다. 즉, 제2d도에 도시된 바와같이 슬라이스내에 가변길이 부화화된 j번째 매크로 블럭의 세트(MBj)와 j+1번째 매크로 블럭의 세트(MBj+1)가 연속되어 기록되어 있는데, 고속 재생 과정에 의해 MBj+1의 VLC세트 전체가 복원되지 못하고 그 일부분만이 재생되는 경우 이러한 디지탈 비트열은 티브이 수신기(3)에서 가변 길이 부호 디코딩(Variable Length Decoding)시 에러가 발생될 여지가 있다.
또한, 제2d도에 도시된 i번째 슬라이스에 포함된 불연속 지점 이후에 계속 출력되는 비트열도 다음 슬라이드 시작코드(SSC:Slice Start-Code)(SSS1+k)를 검출할 때까지는 배속 영상의 재현에 기여할 수 없는 비트열이다.
따라서, 티브이 수신기(3)가 불완전한 비트열을 입력받아 적절한 디코딩을 수행할 때 재생된 비트열중에서 가능한 가장 많은 매크로 블럭을 디코딩 가능하도록 함으로써 의미있는 배속 영상을 얻을 수 있게 하는 적절한 수단이 티브이 송신기(1), 디지탈 브이씨알(2) 및 티브이 수신기(3)의 측면에 요구된다.
즉, 티브이 수신기(3)가 디코딩 가능한 슬라이스 시작 코드(SSC1)부터 j번째 매크로 블럭의 세트(MBj)까지 가변길이 부호디코딩 과정을 수행하고 다음 슬라이스 시작코드(SSC1+L)까지의 비트들을 버림으로써 이 기간동안 가변길이 부호 디코딩 동작은 대기(waiting) 상태를 유지할 수 있어야 한다.
그런데, 일반적인 디지탈 브이씨알(2)은 가변길이 부호 디코더를 내장하지 않음으로 가변길이 부호화된 각 매크로 블럭의 경계를 인식할 수 없다. 즉, 브이씨알의 특성에 의해 불연속 영역은 검출할 수 있으나 티브이 수신기(3)가 디코딩 할 수 있는 j번째 매크로 블럭의 세트(MBj)가 끝나는 지점은 정확히 검출할 수 없다.
이에 따른 에러 발생을 해결하기 위한 방법으로 제3도에 도시된 바와같은 소니(sony)사가 제안한 방식이 있는데 티브이 송신기(1)에서 부호화되는 각 슬라이브 내에 포함된 각 매크로 블럭의 부호화길이 정보를 슬라이스 헤드(Slice Header)에 부가하는 방식이다.
이 방식은 티브이 송신기(1)의 디지탈 비트열을 기록한 디지탈 브이씨알(2)에서 변속(Fast Forward 또는 Fast Reverse) 재생을 수행하면 재생되는 슬라이스의 길이를 산출하고 슬라이스 헤더에 포함된 해당 슬라이스의 원래 길이를 나타내는 정보와 비교하여 서로 다른 경우 불연속 지점의 존재를 검출하게 된다. 즉, 각 슬라이스 내에 포함된 각 매크로 블럭의 부호화 길이 정보를 이용하여 디코딩 가능한 j번째 매크로 블럭의 세트(MBj) 위치를 검출함으로써 이 검출된 부분까지의 비트열만을 티브이 수신기(3)에 출력하게 된다.
그러나, 이러한 소니(sony)사가 제안한 방식은 압축된 디지탈 비트열을 기록재생하는 디지탈 브이씨알에서 변속(Fast Forward 또는 Fast Reverse) 재생할때 불완전하게 재생되는 디지탈 비트열을 에러없이 디코딩할 수 있도록 티브이 인코더에서 부호화되는 비트열에 각 매크로 블럭을 부호화한 상당량의 길이 정보를 부가함으로써 부호화효율(codingefficiency)이 저하되는 문제점이 있었다.
또한, 디지탈 브이씨알에서 재생되는 비트열에 대해 슬라이스 헤더 검출수단, 각 매크로 블럭의 부호화 길이정보를 디코딩하는 수단, 재생되는 슬라이스 길이와 이 길이 정보를 비교하는 수단, 불연속 영역이후의 배속영상의 구현에 기여할 수 없는 불완전한 매크로 블럭의 제거 수단등이 구현되어야 하는 문제점이 있었다.
본 발명은 이러한 종래의 문제점을 해소시키기 위하여 티브이 인코더에서 부호화 수행시 각 슬라이스마다 해당 슬라이스의 특성을 나타내는 최소의 정보를 부가하고 재생되는 슬라이스중 불완전한 슬라이스의 재생길이 정보를 부가정보에 포함시켜 부호화 효율이 감소나 계산상의 복잡성을 줄임으로써 티브이 디코더가 이들 부가 정보를 이용하여 디지탈 브이씨알에서 변속 재생되는 불완전한 디지탈 비트열을 에러없이 디코딩함에 따라 사용자가 만족할 배속 영상을 구현하는 디지탈 브이씨알의 배속영상 구현방법 및 그 장치를 창안한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
본 발명의 디지탈 브이씨알 시스템은 제1도와 동일하게 티브이 송신기(1), 디지탈 브이씨알(2) 및 티브이 수신기(3)로 구성한다.
제4도는 본 발명에 따른 티브이 송신기의 블럭도로서 이에 도시한 바와같이, 슬라이스 비디오 입력 데이타(V1)를 부호화하여 압축하는 비디오 데이타 압축부(4)와, 이 비디오 데이타 압축부(4)와 출력(V4)을 시간적으로 지연하는 버퍼(5)와, 상기 비디오 데이타 압축부(4)의 출력(V4)중 현 매크로 블럭의 부호화 길이를 산출하는 카운터(7)와, 상기 비디오 데이타 압축부(4)의 출력(V4)을 점검하여 슬라이스의 시작과 끝을 검출하는 슬라이스 시작/끝 검출부(9)와, 이 슬라이스 시작/끝 검출부(9)의 초기화 신호(V9)에 최대 부호화 길이를 리세트시키고 상기 카운터(7)의 출력(V7)을 이전 매크로 블럭의 부화 길이중 최대값과 비교하고 최대 부호화 길이 정보(V10)를 출력하는 비교부(10)와, 상기 슬라이브 시작/끝 검출부(9)의 삽입 신호(V9')에 따라 상기 비교부(10)의 출력(V10)을 슬라이드 헤더에 부가하는 길이 정보 삽입부(8)와, 이 길이 정보 삽입부(8)의 출력(V8)을 상기 버퍼(5)의 출력(V5)에 부가하는 슬라이드 헤더 삽입부(6)로 구성한다.
제7도는 본 발명에 따른 디지탈 브이씨알의 재생 장치 블럭도로서 이에 도시한 바와같이,테이프의 기록 신호를 드럼(41)에 장착된 헤드(HD1~HD4)로 검출함과 아울러 스위치(SW1)(SW2)의 절환에 필요한 헤드 스위치 펄스(Hsw)를 거출하여 출력하는 테이프 주행계(40)와, 이 테이프 주행계(40)의 출력을 입력받아 복조 및 에러 정정등을 수행함에 따라 디지탈 비트열을 재생하도록 재생 앰프(19A)(19B), 채널 등화부(11A)(11B), 채널 복조부(12A)(12B), 동기 검출부(13A)(13B), 인식명 검출부(14A)(14B), 에러 정정부(15A)(15B), 버퍼(16A)(16B), 디포멧터(17) 및 인터페이스(18)로 구성한 신호재생계(2)와, 변속(Fast Forward 또는 Fast Reverse) 재생되는 상기 신호 재생계(20)의 비트열 중 디코딩시 에러가 발생할 수 있는 불연속 지점을 검출하는 불연속 지점 검출계(24)와, 이 불연속 지점 검출계(24)에 의해 검출된 불연속 지점이 존재하는 재생 슬라이스에 대해 슬라이스 헤더에 불완전한 슬라이스의 재생 길이 정보를 삽입하고 변속 재생시 픽쳐 헤더에 프래그 정보를 삽입하는 부가 정보 삽입계(30)로 구성한다.
상기 불연속 지점 검출계(24)는 채널 등화부(11B)의 출력(V11B)의 포락선 레벨을 검출하여 한계치와 비교함에 따라 불연속 지점의 위치 정보를 출력하는 포락선 비교기(21)와, 동기 검출부(13B)에서 검출된 동기 신호를 기준으로 동기 블럭의 크기를 계수하여 원 동기 블럭의 크기(일례로 171바이트)와 비교함에 따라 불연속 지점의 위치 정보를 출력하는 동기블럭 크기 비교기(22)와, 인식명 검출부(14B)의 인식명 신호(ID)중 트랙 정보를 나타내는 트랙 정보의 인식명을 비교함에 따라 불연속 지점의 위치 정보를 출력하는 트랙 인식명 비교기(23)로 구성한다.
상기 포락선 비교기(21)는 제9도에 도시한 바와 같이, 채널 등화기(11B)의 주파수 보상된 재생 신호(V11B)의 포락선 레벨을 검출하는 포락선 검출부(211)와, 이 포락선 검출부(211)의 출력(V211)이 검출 레벨 한계치인 검출 임계치(Dth) 이하가 되는지 비교하는 비교부(212), 이 비교부(212)의 출력(V212)에 따라 불연속 지점을 판별하여 위치 정보(V213)를 부가정보 삽입 타이밍 발생부(27)에 출력하는 위치 정보 발생부(213)로 구성한다.
상기 동기블럭 크기 비교기(22)는 제12도와 도시한 바와같이 동기 검출부(13B)에서 검출된 각 동기 블럭에 대해 크기를 계수하는 동기 블럭 크기 카운터(221)와, 이 동기 블럭 크기 카운터(211)의 출력(V221)과 원 동기 블럭의 크기(171 바이트)가 일치하는지 비교하는 비교부(222)와, 이 비교부(222)의 출력(V222)에 따라 불연속 지점의 위치 정보를 부가정보 삽입 타이밍 발생부(27)에 출력하는 위치 정보 발생부(223)로 구성한다.
상기 부가정보 삽입계(30)는 에러 정정부(15B)의 출력(V15B)중 픽쳐 헤더 시작을 나타내는 픽쳐 시작 코드(PSC)와 슬라이스 헤더 시작을 나타내는 슬라이스 시작 코드(SSC)를 검출하는 시작 코드 검출기(25)와, 이 시작 코드 검출기(25)에서 슬라이스 시작 코드(SSC)를 검출한 뒤 불연속 지점 검출계(24)의 위치 정보에 따라 슬라이스 헤더 이후부터 불연속 지점까지의 슬라이스 길이를 계수하는 슬라이스 길이 카운터(26)와, 상기 불연속 지점 검출계(24)의 위치 정보에 따라 부가정보 삽입 타이밍을 발생시키는 부가정보 삽입 타이밍 발생부(27)와, 이 부가정보 삽입 타이밍 발생부(27)의 출력(V27)에 따라 상기 슬라이스 길이 카운터(26)의 출력(V26)을 슬라이스 헤더에 삽입하여 디포멧터(17)에 출력하는 슬라이스 길이 정보 삽입부(28)와, 상기 시작 코드 검출기(25)에서 픽쳐 시작 코드(PSC)가 검출됨에 따라 픽쳐 헤더에 변속 정보를 설정하여 상기 디포멧터(17)에 출력하는 변속 정보 삽입부(29)로 구성한다.
이와같이 구성한 본 발명의 작용 및 효과를 제5도 부호화된 비트열의 예시도, 제6도 최대 매크로 블럭의 부호와 길이 삽입시 신호 흐름도, 제8도 슬레이스 헤더의 삽입 정보를 보인 예시도, 제10도 포락선 검출을 보인 예시도, 제11도 동기블럭의 예시도, 제13도 동기 블럭에 따른 불연속 지점을 보인 예시도, 제14도 변속 재생된 비트열의 디코딩을 보인 예시도 및 제15도 디코딩 과정의 신호 흐름도를 참조하여 상세히 설명하면 다음과 같다.
티브이 송신기(1)는 디지탈 비디오 신호(Vi)가 입력됨에 따라 비디오 데이타 압축부(4)에서 부호화하여 압축하고 이 압축된 신호(V4)는 버퍼(5)에서 시간 지연이 된다.
이때, 비디오 데이타 압축부(4)가 디지탈 비디오 신호(Vi)를 입력받아 압축함에 따라 슬라이스 시작/끝 검출부(9)는 슬라이스의 부호화 시작 및 끝을 검출하는데, 슬라이스 시작 코드(SSC)를 검출하면 비교부(10)에 초기화신호(V9)를 출력하여 최대 매크로 블럭의 부화화 길이를 "0"으로 초기화하며 카운터(7)은 각 매크로 불럭의 길이를 계수하여 상기 비교부(10)에 입력시킨다.
이에 따라, 비교부(10)가 이전 매크로 블럭의 부호화 길이와 현 매크로 블럭의 부화 길이인 카운터(7)의 출력(V7)을 비교하여 매크로 블럭들 중 부호화 길이가 최대인 값을 검출하는데, 비디오 데이타 압축부(4)에서 한 슬라이스의 압축이 완료됨에 따라 슬라이스의 끝을 검출한 슬라이스 시작/끝 검출부(9)가 삽입 신호(V9')를 출력하면 길이 정보 삽입부(8)는 상기 비교부(10)의 출력(V10)중 이 시점까지의 매크로 블럭중 최대 부호화 길이를 입력받아 슬라이스 헤더 삽입부(6)에 출력하게 된다.
따라서, 압축된 매크로 블럭의 비트열을 버퍼(5)를 통해 입력받은 슬라이스 헤더 삽입부(6)가 길이 정보 삽입부(8)의 출력(V8)인 매크로 블럭중 최대 부호화 길이를 슬라이스 시작 코드(SSC1)뒤에 삽입함으로써 티브이 송신기(1)는 제5도에 도시한 바와같이 부호화된 비트열을 전송 채널에 송신하게 된다.
상기와 같은 동작을 제6도의 신호 흐름도에서 설명하면, 비디오 데이타 압축부(4)에서 슬라이스 부호화를 시작함에 따라 슬라이스 시작 코드(SSC)가 검출되면 매크로 블럭의 번호인 인덱스(i)를 "1"로 함과 아울러 비교부(10)에서 검출한는 매크로 블럭중 최대 부호화 길이를 "0"으로 초기화하고 상기 인덱스(i)가 슬라이스에 포함된 매크로 블럭의 전체 갯수(MB-Num) 보다 작은지 판별하게 된다.
이때, 인덱스(i)가 "1"임으로 1번째 매크로 블럭의 부호화 길이를 카운트하여 그 카운트한 부호화 길이를 "0"인 최대 매크로 블럭의 부호화 길이와 비교한 후 큰 값을 비교부(10) 내의 레지스터에 저장하고 인덱스(i)를 "1"증가시킨 후 인덱스(i)가 매크로 블럭의 갯수(MB-Num)보다 큰지 비교, 판별하게 된다.
이에 따라, 상기 동작이 반복되어 i번째 매크로 블럭의 부호화 길이를 카운트하여 이전 매크로 블럭중 최대 부호화 길이와 비교하는데 이전 매크로 블럭의 최대 부호화 길이가 i번째 매크로 블럭의 부호화 길이보다 크면 인덱스(i)를 "1"증가시킨 후 그 인덱스(i)가 매크로 블럭의 갯수(MB-Num) 보다 큰지 판별하고 i번째 매크로 블럭의 부화 길이가 이전 매크로 블럭의 최대 부호화 길이 보다 크면 i번째 매크로 블럭의 부호화 길이를 매크로 블럭중 최대 부호화 길이로 저장하고 인덱스(i)를 "1"증가시킨 후 그 인덱스(i)가 매크로 블럭의 갯수(NB-Num)보다 큰지 판별하게 된다.
따라서, 상기의 동작을 반복함에 따라 인덱스(i)와 매크로 블럭의 갯수(MB-Num)를 비교함에 의해 인덱스(i)가 매크로 블럭의 갯수(MB-Num) 보다 크면 슬라이스내의 매크로 블럭중 부호화 길이를 디지탈 비트열인 슬라이스(Slice)의 초기 부분에 부가한 후 해당 슬라이스의 부호화를 완료하게 된다.
이와같은 동작이 티브이 송신기(1)에서 각각의 슬라이스 단위로 수행되어 부호화된 디지탈 비트열은 전송 채널을 통해 티브이 수신기(3)에 송신되어 영상과 음성이 재현되거나, 디지탈 브이씨알(2)에 송신되어 기록 포멧에 적합하게 변환된 후 테이프에 기록되어진다.
한편, 티브이 송신기(1)에서 전송된 디지탈 비트열을 테이프에 기록한 디지탈 브이씨알(2)이 변속(Fast Forward 또는 Fast Reverse) 재생을 수행하면 테이프 주행계(40)는 캡스턴 모터(M2)를 구동시켜 테이프를 이송시킴과 아울러 드럼 모터(M1)의 구동에 의해 드럼(41)이 정속 회전하므로 상기 드럼(41)이 정속 회전하므로 상기 드럼(41)에 장착된 헤드(HD1~HD4)가 테이프의 기록 트랙을 따라 주행하게 된다.
그리고, 펄스 제너레이터(PG)는 드럼(41)의 회전에 따라 헤드 스위칭 펄스(Hsw)를 상기 헤드(HD1,HD2)(HD3,HD4)의 검출 신호를 절환하는 스위치(SW1)(SW2)에 출력함과 아울러 불연속 지점 검출계(24)의 트랙 인식명 비교기(23)에 출력하게 된다.
이때, 헤드 스위칭 펄스(Hsw)에 따라 스위치(SW1)(SW2)가 헤드(HD1,HD2)(HD2,HD4)의 검출 신호를 절환하여 신호 재생계(20)에 입력시키면 재생 앰프(19A)(19B)가 상기 스위치(SW1)(SW2)의 출력을 일정레벨 증폭하고 이 증폭 신호(V19A)(V19B)를 입력받은 채널 등화부(11A)(11B)는 신호의 일그러짐에 따른 주파수 특성을 보상하며 이 보상된 신호(V11A)(V11B)는 채널 복조부(12A)(12B)에서 복조되어진다.
이에따라, 제11도에 도시하 바와 같은 동기 블럭 형태인 채널 복조부(12A)(12B)의 출력(V12A)(V12B)을 입력받은 동기 검출부(13A)(13B)는 동기 신호(sync)를 검출한 후 그 동기 신호(sync)에 따라 직렬 디지탈 신호를 병렬 디지탈 신호(V13A)(V13B)로 변환하고 이 신호(V13A)(V13B)를 입력받은 인식명 검출부(14A)(14B)는 동기 블럭중 기록시 부가된 인식명 신호(ID)를 검출하게 된다.
이때, 인식명 검출부(14A)(14B)의 출력(V14A)(V14B)이 에러 정정부(15A)(15B)에 입력되면 기록시 에러 정정을 위해 부가된 동기 블럭중의 에러 정정 비트(리던던시 비트)를 이용하여 기록, 재생시 발생한 비트 에러를 정정하고 버퍼(16A)(16B)를 통해 시간 지연한 후 디포멧터(17)에 출력하게 된다.
그리고, 신호 재생계(20)가 테이프 주행계(40)의 검출 신호를 재생하는 동작을 수행함에 따라 불연속 지점 검출계(24)는 고속 재생되는 비트열중 티브이 수신기(3)의 디코딩시 에러가 발생할 수 있도록 불연속 지점을 검출하는데, 채널 등화부(11B)의 주파수 보상된 출력(V11B)을 입력받은 포락선 비교기(21)의 포락선 검출부(211)는 제10도에 도시한 바와 같이, 재생 신호의 포락선 레벨을 검출하게 된다.
이때, 비교부(212)는 포락선 검출부(211)의 레벨 신호(V211)를 검출 레벨의 한계값인 임계치(Dth)와 비교하게 된다.
이에 따라, 위치 정보 발생부(213)는 비교부(212)에서 임계치(Dth) 이하인 포락선 레벨에 따른 비교 신호(V212)가 입력되면 이 시점부터 불연속 지점으로 판별하여 위치 정보(V213)를 부가정보 삽입계(30)의 부가정보 삽입 타이밍 발생부(27)에 출력하게 된다.
또한, 동기 검출부(13B)에서 제11도에 도시한 바와 같은 동기 블럭중 동기 신호를 검출하면 동기블럭 크기 비교기(22)는 동기블럭 크기 카운터(221)가 각 동기 블럭의 크기를 계수하고 이 계수신호(V221)를 입력받은 비교기(222)는 원 동기 블력의 크기(171 바이트)와 일치하는지 비교하는데, 일치하지 않는 경우의 비교 신호(V222)가 위치 정보 발생부(223)에 입력되면 제13도에 도시한 바와 같이, 불연속 지점이 있음을 판별하여 위치 정보(V223)를 부가정보 삽입계(30)의 부가정보 삽입 타이밍 발생부(27)에 출력하게 된다.
이때, 트랙 인식명 비교기(23)는 제11도에 도시한 바와 같은, 동기 블럭중의 인식명(ID)을 검출하여 테이프 주행계(40)의 헤드 스위칭 펄스(Hsw)가 오프 상태일태 이전 동기 블럭의 트랙 인식명과 비교하여 서로 다르면 제13도에 도시한 바와 같은 지점에 불연속이 존재함을 인식하여 위치 정보(V23)를 부가 정보 삽입계(30)의 부가 정보 삽입 타이밍 발생부(27)에 출력하게 된다.
한편, 신호 재생계(20)에서 에러 정정된 재생 비트열(V15B)을 입력받은 정보 삽입계(30)는 불연속 지점 검출계(24)에 의해 검출된 불연속 지점이 존재하는 재생 슬라이스의 슬라이스 헤더에 부가 정보를 삽입하고 재생모드에 따라 재생 상태 프래그의 값을 변화시켜 각 슬라이스 헤더(Slice Header)에 삽입하게 된다.
즉, 에러 정정부(15B)의 출략(V15B)이 부가 정보 삽입계(30)에 입력됨에 따라 시작 코드 검출기(25)는 재생 비트열중 픽쳐 헤더의 시작을 나타내는 픽쳐 시작 코드(PSC)와 슬라이스 헤더의 시작을 나타내는 슬라이스 시작 코드(SSC)를 검출하고 상기 검출 신호(PSC),(SSC)가 검출된 후 슬라이스 길이 카운터(26)는 상기 에러 정정부(15B)의 출력(V15B)을 검출하여 재생 슬라이스의 비트를 계수한다.
이때, 슬라이스 길이 카운터(26)는 불연속 지점에 존재하는 슬라이스 길이의 계수 동작을 고속 재생(Fast Forward 또는 Fast Reverse)시만 수행하는데, 불연속 지점 검출계(24)에서 입력된 위치 정보를 이용하여 제5도에 도시한 바와같이 슬라이스 헤더 이후 지점부터 불연속 지점까지의 슬라이스 재생 길이를 계수하여 슬라이스 길이 정보 삽입부(28)에 출력하게 된다.
이에 따라, 슬라이스 길이 정보 삽입부(28)는 불연속 지점 검출계(24)의 위치 정보를 입력받은 부가 정보 타이밍 발생부(27)에서 발생된 기간에 슬라이스 길이 정보 카운터(28)에 출력(V28)을 해당 슬라이스 헤더에 삽입하여 신호 재생계(20)의 디포멧터(17)에 출력하게 된다.
또한, 고속 재생시 시작 코드 검출기(25)가 픽쳐 헤더를 검출하여 픽쳐 시작 코드(PSC)를 출력하면 변속 정보 삽입부(29)는 재생 상태 프래그를 "1"로 세팅한 후 신호 재생계(20)의 디포멧터(17)에 출력하게 된다.
따라서, 변속 재생시 부가 정보 삽입계(30)의 슬라이스 길이 정보 삽입부(28) 및 변속정보 삽입부(29)의 출력(V28)(V29)을 입력받은 신호 재생계(20)의 디포멧터(17)는 버퍼(16A)(16B)의 출력(V16A)(V16B)에 상기 부가 정보(V28)(V29)를 삽입하여 디코딩에 적합한 디지탈 비트열 형태로 재구성한 후 인터페이스(18)를 통해 티브이 수신기(3)에 출력하게 된다.
여기서, 변속 재생시 디지탈 브이씨알(2)의 신호 재생계(20)에서 티브이 수신기(3)에 입력되는 디지탈 비트열은 제8a도에 도시한 바와 같은 형태가 있는데, 변속 재생되는 비트열임을 알 수 있도록 픽쳐 헤더(Picture Header)에 있는 1비트의 재생 상태 프래그를 제8c도에 도시한 바와 같이 "1"로 세팅하고, 각 슬라이스에 대해 불연속 지점을 검출하여 슬라이스 상태에 따라 각 슬라이스 헤더의 1비트의 슬라이스 상태 프래그(Retrieved Slice Status Flag)를 제8d도에 도시한 바와 같이 세팅함으로써 각 슬라이브의 불완전 여부를 표시하며, 재생 슬라이스가 불완전한 경우 슬라이스 헤더부터 불연속 지점까지의 비트수를 계수하여 이 18비트인 길이 정보를 슬라이스 헤더에 기록한다.
이때, 디지탈 브이씨알(2)에서 변속 재생된 디지탈 비트열이 티브이 수신기(3)에 입력되면 픽쳐 헤더의 재생상태 프래그의 세팅값을 검출하여 "1"인 경우 변속 재생된 불연속적인 비트열 덩어리임을 인식하고 슬라이스 헤더에서 최대 매크로 블럭의 부호화 길이, 슬라이스 상태 프래그의 세팅 정보를 검출한 후 상기 슬라이스 상태 프래그의 세팅값이 "1"인 경우 불연속 지점이 존재하는 슬라이스임을 인식하여 슬라이스 재생길이를 검출하게 된다.
그리고, 불연속 지점이 존재하는 슬라이스를 슬라이스 헤더 이후부터 디코딩하는 비트 수를 계수하여 디코딩 길이를 산출한 후 슬라이스 재생 길이와의 차가 최대 매크로 블럭의 부호화 길이보다 크면 디코딩 과정을 수행하게 된다.
즉, 디지탈 브이씨알(2)에서 재생된 비트열이 티브이 수신기(3)에 입력됨에 따라 픽쳐 헤더에 있는 재생 상태 프래그의 세팅 값을 검출하고 세팅값이 "1"인 경우 변속 재생으로 인식하여 제15도의 신호 흐름도와 같은 디코딩 동작을 수행하는데, 슬라이스 디코딩 동작을 수행함에 따라 슬라이스 시작 코드(SSC)를 검출하면 이전 슬라이스의 디코딩 길이를 "0"으로 클리어함과 아울러 인덱스(i)를 "1"로하여 초기화 동작을 수행하고 최대 매크로 블럭의 부호화 길이 및 슬라이스 상태 플래그의 값을 검출하여 상기 슬라이스 상태 플래그의 세팅값이 "1"인지 판별하게 된다.
이때, 슬라이스 상태 프래그가 "0"이면 재생된 슬라이스가 완벽히 디코딩 가능한 슬라이스임으로 슬리이스 내의 모든 매크로 블럭의 디코딩을 수행하고, 슬라이스 상태 프래그가 "1"이면 슬라이스 헤더부터 불연속 지점까지의 슬라이스 재생 길이를 검출한 후 슬라이스 헤더부터 디코딩하는 길이를 계수하여 슬라이스 재생길이와 디코딩 길이의 차가 최대 매크로 블럭의 부호화 길이와 같거나 큰지 판별하게 된다.
이에 따라, 슬라이스 재생길이와 디코딩 길이의 차가 매크로 블럭중의 최대 부호화 길이와 같거나 크면 i번째 매크로 블럭의 디코딩을 수행하고 이전 디코딩 길이에 i번째 매크로 블럭의 부호화 길이를 합하여 현 디코딩 길이로 세팅함과 아울러 인덱스(i)를 "1"증가시킨 후 슬라이스 재생 길이와 현재 디코딩한 길이의 차가 최대 매크로 블럭의 부호화 길이와 같거나 큰지 판별하게 된다.
이때, 디코딩을 수행함에 따라 슬라이스 재생 길이와 디코딩한 길이의 차가 최대 매크로 블럭의 부호화 길이보다 크거나 같으면 다음 매크로 디코딩을 반복 수행하고 디코딩을 수행함에 따라 슬라이스 재생길이와 디코딩한 길이의 차가 최대 매크로 블럭의 부호화 길이보다 작으면 다음 슬라이스 시작 코드(SSC)가 검출될때까지 나머지 비트열을 디코딩하지 않고 스킵핑(Skipping)하는 과정을 수행하여 해당 슬라이스의 디코딩 과정을 완료한다.
이러한 변속 재생 동작은 제14도에 도시한 바와 같은 불연속 지점이 존재하는 슬라이스일때 가능한 많은 매크로 블럭을 디코딩하기 위해, 디코딩 가능 지점에 위치할 때까지 디코딩을 수행하여 i번째 매크로 블럭(MBi)까지 디코딩을 수행하고 이후의 비트열에 대해서는 다음 슬라이스 시작코드(SSC)를 검출할 때까지 디코딩을 수행하지 않는다.
이와같이 디코딩을 수행함에 따라 디코딩 가능 지점과 불연속 지점사이에 디코딩 가능항 매크로 블럭이 존재할 수 있기 때문에 불완전한 매크로 블럭 바로 이전 매크로 블럭까지 디코딩하지 못하는 경우가 있으나 최대 매크로 블럭의 부호화 길이를 사용하는 이유는 디코딩 과정중 불연속 지점을 초과하여 에러가 발생하는 것을 방지하기 위해서이다.
상기에서 상세히 설명한 바와 같이 본 발명은 디지탈 비트열을 인코딩할 때 각 슬라이스마다 그 슬라이스의 특성을 나타내는 최대 매크로블럭의 부호화 길이인 최소의 부가정보를 세팅하고 기록신호의 재생시 불완전한 슬라이스의 재생길이 정보를 부가함으로써 이 정보를 이용하여 적절항 디코딩을 수행하게 된다.
따라서, 변속 재생을 위한 정보를 부호화 비트열에 최소 단위로 부가함으로써 부호화 효율의 저하를 방지하고 부가된 정보에 의해 디지탈 비트열을 적절히 디코딩할 수 있는 효과가 있다.

Claims (9)

  1. 디지탈 브이씨알이 수신 데이타를 기록하여 재생할 때 슬라이스 내의 매크로 블럭에 포함된 불연속 지점을 검출하여 적절한 복호를 수행할 수 있도록 하기 위해 디지탈 비디오 입력 신호를 부호화한 후 압축하여 전송하는 티브이 송신기에 있어서, 슬라이스 시작코드(SSC)를 검출하면 인덱스(i) 및 최대 매크로 블럭의 부호화 길이를 초기화하고 디지탈 비트열을 부호화함에 따라 인덱스(i)가 매크로 블럭의 갯수(NB-Num)보다 큰지 판별하는 제1단계와, 제1단계에서 인덱스(i)가 매크로 블럭의 갯수(MB-Num) 보다 크면 i번째 매크로 블럭(MBi)의 부호화 길이를 계수하고 i번째 매크로 블럭(MBi)의 부호화 길이가 최대 매크로 블럭의 부호화 길이보다 크거나 같은지 판별하는 제2단계와, 제2단계에서 i번째 매크로 블럭의 부호화 길이가 최대 매크로 블럭의 부호화 길이보다 크면 인덱스(i)를 "1"증가시킨 후 그 인덱스(i)가 매크로 블럭의 갯수(MB-Num)보다 큰지 비교하는 제3단계와, 제2단계에서 i번째 매크로 블럭(MBi)의 부호화 길이가 최대 매크로 블럭의 부호화 길이보다 작으면 i번째 매크로 블럭(MBi)의 부호화 길이를 매크로 블럭의 부호화 길이로 세팅하고 인덱스(i)를 "1"증가시킨 후 그 인덱스(i)가 매크로 블럭의 갯수(MB-Num)보다 큰지 판별하는 제4단계와, 제1, 제3, 제4단계에서 매크로 블럭의 갯수(MB-Num)가 인덱스(i)보다 크면 슬라이스 헤더에 매크로 블럭의 부호화 길이를 삽입하는 제5단계로 이루어짐을 특징으로 하는 디지탈 브이씨알의 배속영상 구현방법.
  2. 티브이 인코더에서 전송 채널에 송출된 전송 데이타의 압축 비트열을 수신하여 기록한 후 재생하는 디지탈 브이씨알에 있어서, 슬라이스 시작코드(SSC)를 검출하면 인덱스(i) 및 슬라이스 디코딩 길이를 초기화함과 아울러 최대 매크로 블럭의 부호화 길이를 검출하고 슬라이스 상태 프래그가 "1"인지 판별하는 제1단계와, 제1단계에서 슬라이스 상태 프래그가 "0"이면 해당 슬라이스내의 모든 매크로 블럭을 디코딩하는 제2단계와, 제1단계에서 슬라이스 상태 프래그가 "1"이면 슬라이스 재생길이를 검출하고 슬라이스 디코딩 길이를 산출하여 슬라이스 재생길이와 디코딩 길이의 차가 최대 매크로 블럭의 부호화 길이보다 큰지 또는 같은지 판별하는 제3단계와, 제3단계에서 슬라이스 재생길이와 디코딩 길이의 차가 최대 매크로 블럭의 길이보다 크거나 같으면 i번째 매크로 블럭(MBi)을 디코딩함과 아울러 이전 디코딩 길이와 i번째 매크로 블럭의 부호화 길이를 합하여 현 디코딩 길이로 세팅하고 인덱스(i)를 "1"증가시킨후 슬라이스 재생길이와 디코딩 길이의 차가 최대 매크로 블럭의 부호화 길이와 같거나 큰지 판별하는 제4단계와, 제3, 제4단계에서 슬라이스 재생길이와 디코딩 길이의 차가 최대 매크로 블럭의 길이보다 작으면 다음 슬라이스 시작 코드(SSC)가 검출될때까지 디지탈 비트열의 디코딩을 중지하는 제5단계로 이루어짐을 특징으로 하는 디지탈 브이씨알의 배속영상 구현 방법.
  3. 티브이 엔코더 수단에서 디지탈 비디오 입력 신호를 압축하여 부호화함에 따라 최대 매크로 블럭의 부호화 길이를 슬라이스 헤더에 삽입한 데이타를 전송 채널에 송출하면 그 전송 채널에서 압축 비트열 데이타를 수신하여 기록 재생하는 디지탈 브이씨알에 있어서, 상기 티브이 엔코더의 전송 데이타를 수신하여 기록한 후 재생함에 따라 불연속 지점을 검출하여 슬라이스 헤더에 슬라이스 재생 상태 및 재생 길이 정보를 부가하는 기록 재생 수단과, 이 기록 재생 수단의 재생 비트열을 입력으로 하여 슬라이스의 재생 모드를 판별하고 배속 재생이면 슬라이스 헤더에 포함된 정보를 검색하여 불연속 지점의 위치 정보를 검출한 후 그 검출된 위치 정보를 근거로 해당 매크로 블럭의 재생 데이타만을 복호하여 표시 수단으로 출력하는 디코더 수단으로 구성함을 특징으로 하는 디지탈 브이씨알의 배속 영상 구현 장치.
  4. 제3항에 있어서, 티브이 엔코더 수단은 디지탈 비디오 신호를 부호화하여 압축하는 비디오 데이타 압축부(4)와, 이 비디오 데이타 압축부(4)의 출력(V4)을 소정 시간 지연하는 버퍼(5)와, 상기 비디오 데이타 압축부(4)의 부호화 비트열을 점검하여 슬라이스 시작 코드(SSC)를 검출하는 슬리이스 시작/끝 검출부(9)와, 상기 비디오 데이타 압축부(4)가 부호화 동작을 수행함에 따라 각 매크로 블록의 부호화 길이를 계수하는 카운터(7)와, 상기 슬라이스 시작/끝 검출부(9)의 초기화 신호(V9)에 이전 슬라이스의 최대 매크로 블럭의 부호화 길이를 크리어 하고 상기 카운터(7)의 매크로 블럭의 부호화 길이를 이전 매크로 블럭의 부호화 길이와 비교하여 최대 매크로 블럭의 부호화 길이를 판별하는 비교부(10)와, 상기 슬라이스 시작/끝 검출부(9)의 삽입신호(V9')에 의해 상기 비교부(10)의 출력(V10)을 슬라이스 헤더에 삽입하는 길이 정보 삽입부(8)와, 이 길이 정보 삽입부(8)의 출력(V8)인 슬라이스 헤더를 상기 버퍼(5)의 출력(V5)에 삽입하여 전송채널로 송출하는 슬라이스 헤더 삽입부(6)로 구성함을 특징으로 하는 디지탈 브이씨알의 배속영상 구현장치.
  5. 제3항에 있어서, 기록 재생 수단은 테이프의 기록 신호를 검출함과 아울러 헤드 스위칭 펄스(Hsw)를 검출하여 출력하는 테이프 주행계(40)와, 이 테이프 주행계(40)의 검출신호를 일정 레벨 증폭하여 복조하고 에러를 정정한 후 원래의 신호 형태로 재배열하는 신호 재생계(20)와, 이 신호 재생계(20)에서 채널등화된 신호(V11B)의 포락선 레벨, 동기 블럭의 크기 및 트랙 인식명(I.D)을 검출하여 연산함에 따라 불연속 지점의 위치 정보를 출력하는 불연속 지점 검출계(24)와, 상기 신호 재생계(20)의 에러 정정 신호(V15B)를 검색하여 픽쳐 시작 코드(PSC) 및 슬라이스 시작 코드(SSC)를 검출함에 따라 슬라이스의 재생 길이를 산출하여 슬라이스 헤더에 슬라이스의 재생 길이 및 재생 상태 정보를 상기 신호 재생계(20)에 출력하는 부가정보 삽입계(30)로 구성함을 특징으로 하는 디지탈 브이씨알의 배속영상 구현장치.
  6. 제5항에 있어서, 불연속 지점 검출계(24)는 채널 등화부(11B)의 출력(V11B)의 포락선 레벨을 검출하여 검출 레벨 한계치(Dth)와 비교함에 따라 불연속 지점의 위치 정보를 출력하는 포락선 비교기(19)와, 동기 검출부(13B)에서 검출된 동기신호를 기준으로 동기 블럭의 크기를 계수하여 일정 기준값과 비교함에 따라 불연속 지점의 위치 정보를 출력하는 동기 블럭 크기 비교부(22)와, 테이프 주행계(40)의 헤드 스위칭 펄스(Hsw)가 오프일 때 인식명 검출부(14B)에서 검출된 각 동기 블럭의 트랙 인식명(I.D)이 연속되는지 판별하여 불연속 지점의 위치 정보를 출력하는 트랙 인식명 비교기(23)로 구성함을 특징으로 하는 디지탈 브이씨알의 배속영상 구현장치.
  7. 제6항에 있어서, 포락선 비교기(21)는 채널 등화부(11B)의 출력(V11B)을 점검하여 포락선 레벨을 검출하는 포락선 검출부(211)와, 이 포락선 검출부(211)의 출력(V211)과 검출 레벨 임계치(Dth)를 비교하여 상기 검출 신호(V211)가 임계치(Dth) 이하값인 경우 불연속 시점으로 판별하는 비교부(212)와, 이 비교부(212)의 출력(V212)에 따라 불연속 지점의 위치 정보를 출력하는 위치 정보 발생부(213)로 구성함을 특징으로 하는 디지탈 브이씨알의 배속영상 구현장치.
  8. 제6항에 있어서, 동기블럭 크기 비교기(22)는 동기 검출부(13B)에서 검출하는 동기 신호를 기준으로 각 동기 블럭의 크기를 계수하는 동기 블럭 크기 카운터(221)와, 이 동기블럭 크기 카운터(221)의 출력(V221)과 일정 기준값을 비교하여 일치하지 않는 경우 불연속 지점으로 판별하는 비교부(222)와, 이 비교부(222)의 출력(V222)에 따라 불연속 지점의 위치 정보를 출력하는 위치 정보 발생부(223)로 구성함을 특징으로 하는 디지탈 브이씨알의 배속영상 구현장치.
  9. 제5항에 있어서, 부가정보 삽입계(30)는 에러 정정부(15B)의 출력(V15B)을 점검하여 픽쳐 시작 코드(PSC) 또는 슬라이스 시작 코드(SSC)를 검출하는 시작 코드 검출기(25)와, 이 시작 코드 검출기(25)의 출력(SSC)를 기준으로 상기 에러 정정부(15B)의 출력(V15B)을 계수하여 슬라이스 길이를 산출하는 슬라이스 길이 카운터(26)와, 불연속 지점 검출계(24)의 위치 정보에 따라 부가정보 삽입을 위한 타이밍 신호(V27)를 출력하는 부가정보 삽입 타이밍 발생부(27)와, 이 부가정보 삽입 타이밍 발생부(27)의 출력(V27)에 따라 상기 슬라이스 길이 카운터(26)의 출력(V26)을 슬라이스 헤더에 삽입하는 슬라이스 길이 정보 삽입부(28)와, 상기 시작 코드 검출기(PSC)에 따라 슬라이스 헤더에 슬라이스 재생 모드 상태를 세팅하는 변속 정보 삽입부(28)로 구성함을 특징으로 하는 디지탈 브이씨알의 배속영상 구현장치.
KR1019930008497A 1993-05-18 1993-05-18 디지탈 브이씨알의 배속영상 구현방법 및 그 장치 KR950010337B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019930008497A KR950010337B1 (ko) 1993-05-18 1993-05-18 디지탈 브이씨알의 배속영상 구현방법 및 그 장치
US08/238,313 US5543931A (en) 1993-05-18 1994-05-05 Apparatus for and method of reproducing digital video signals at a varied speed
EP94401064A EP0625851A3 (en) 1993-05-18 1994-05-11 Apparatus and method for reproducing digital video signals at a variable speed.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930008497A KR950010337B1 (ko) 1993-05-18 1993-05-18 디지탈 브이씨알의 배속영상 구현방법 및 그 장치

Publications (1)

Publication Number Publication Date
KR950010337B1 true KR950010337B1 (ko) 1995-09-14

Family

ID=19355543

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930008497A KR950010337B1 (ko) 1993-05-18 1993-05-18 디지탈 브이씨알의 배속영상 구현방법 및 그 장치

Country Status (3)

Country Link
US (1) US5543931A (ko)
EP (1) EP0625851A3 (ko)
KR (1) KR950010337B1 (ko)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08140042A (ja) * 1994-11-07 1996-05-31 Sony Corp 画像データの再生装置及び記録再生装置
JP3661879B2 (ja) * 1995-01-31 2005-06-22 ソニー株式会社 画像信号復号化方法及び画像信号復号化装置
KR0185932B1 (ko) * 1995-12-11 1999-04-15 김광호 고속재생을 위한 비디오데이타 복호방법 및 그 장치
US6970510B1 (en) 2000-04-25 2005-11-29 Wee Susie J Method for downstream editing of compressed video
US6973130B1 (en) 2000-04-25 2005-12-06 Wee Susie J Compressed video signal including information for independently coded regions
US6553150B1 (en) * 2000-04-25 2003-04-22 Hewlett-Packard Development Co., Lp Image sequence compression featuring independently coded regions
JP2002142192A (ja) * 2000-11-01 2002-05-17 Sony Corp 信号処理装置および方法、ならびに、記録装置および方法
US6921593B2 (en) * 2001-09-28 2005-07-26 Hewlett-Packard Development Company, L.P. Fuel additives for fuel cell
US7561622B2 (en) * 2003-10-31 2009-07-14 K-Will Japan Video analyzer and video error detector
US8060304B2 (en) 2007-04-04 2011-11-15 Certusview Technologies, Llc Marking system and method
US7640105B2 (en) * 2007-03-13 2009-12-29 Certus View Technologies, LLC Marking system and method with location and/or time tracking
US8473209B2 (en) * 2007-03-13 2013-06-25 Certusview Technologies, Llc Marking apparatus and marking methods using marking dispenser with machine-readable ID mechanism
US8478523B2 (en) 2007-03-13 2013-07-02 Certusview Technologies, Llc Marking apparatus and methods for creating an electronic record of marking apparatus operations
US8965700B2 (en) 2008-10-02 2015-02-24 Certusview Technologies, Llc Methods and apparatus for generating an electronic record of environmental landmarks based on marking device actuations
US8280631B2 (en) 2008-10-02 2012-10-02 Certusview Technologies, Llc Methods and apparatus for generating an electronic record of a marking operation based on marking device actuations
GB2477061B (en) 2008-10-02 2012-10-17 Certusview Technologies Llc Methods and apparatus for generating electronic records of locate operations
US8442766B2 (en) 2008-10-02 2013-05-14 Certusview Technologies, Llc Marking apparatus having enhanced features for underground facility marking operations, and associated methods and systems
WO2010041472A1 (ja) * 2008-10-10 2010-04-15 パナソニック株式会社 画像復号化装置および画像復号化方法
JP2010164859A (ja) * 2009-01-16 2010-07-29 Sony Corp オーディオ再生装置、情報再生システム、オーディオ再生方法、およびプログラム
CA2691780C (en) 2009-02-11 2015-09-22 Certusview Technologies, Llc Management system, and associated methods and apparatus, for providing automatic assesment of a locate operation
CA2710269C (en) 2009-08-11 2012-05-22 Certusview Technologies, Llc Locating equipment communicatively coupled to or equipped with a mobile/portable device
US9097522B2 (en) 2009-08-20 2015-08-04 Certusview Technologies, Llc Methods and marking devices with mechanisms for indicating and/or detecting marking material color
CA2710189C (en) 2009-08-20 2012-05-08 Certusview Technologies, Llc Methods and apparatus for assessing marking operations based on acceleration information
CA2713282C (en) 2009-08-20 2013-03-19 Certusview Technologies, Llc Marking device with transmitter for triangulating location during marking operations
USD634657S1 (en) 2010-03-01 2011-03-22 Certusview Technologies, Llc Paint holder of a marking device
USD634655S1 (en) 2010-03-01 2011-03-22 Certusview Technologies, Llc Handle of a marking device
USD643321S1 (en) 2010-03-01 2011-08-16 Certusview Technologies, Llc Marking device
USD634656S1 (en) 2010-03-01 2011-03-22 Certusview Technologies, Llc Shaft of a marking device
USD684067S1 (en) 2012-02-15 2013-06-11 Certusview Technologies, Llc Modular marking device
TWI617187B (zh) * 2016-08-15 2018-03-01 晨星半導體股份有限公司 多媒體處理系統與其控制方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW237589B (ko) * 1991-02-27 1995-01-01 Gen Electric
US5168356A (en) * 1991-02-27 1992-12-01 General Electric Company Apparatus for segmenting encoded video signal for transmission
EP1330129A3 (en) * 1991-04-10 2006-03-15 Mitsubishi Denki Kabushiki Kaisha Encoder and Decoder
JP3532221B2 (ja) * 1991-11-05 2004-05-31 ソニー株式会社 符号化方法
US5377014A (en) * 1992-01-06 1994-12-27 At&T Corp. Apparatus and method for displaying recorded compressed digital high definition video information

Also Published As

Publication number Publication date
EP0625851A3 (en) 1995-06-28
EP0625851A2 (en) 1994-11-23
US5543931A (en) 1996-08-06

Similar Documents

Publication Publication Date Title
KR950010337B1 (ko) 디지탈 브이씨알의 배속영상 구현방법 및 그 장치
US6292621B1 (en) Recording apparatus for newly recording a second encoded data train on a recording medium on which an encoded data train is recorded
US5845043A (en) Transmission recording and reproduction of digital data and time information in transport packets using a compression ratio
US6052507A (en) Reproducing apparatus for reproducing signals from a recording medium which stores normal reproduction data and specific reproduction data
KR960005945B1 (ko) 디지틀신호전송방법
EP0702879B1 (en) Recording and reproducing an mpeg information signal on/from a record carrier
USRE41042E1 (en) Apparatus and method for recording or reproducing digital data using timing information and speed information
KR100811962B1 (ko) 기록 장치 및 기록 방법, 재생 장치 및 재생 방법과 그기록 매체
US20030039309A1 (en) Video data compression apparatus and method of same
RU2229174C2 (ru) Запись информационных сигналов в формате mpeg на носитель информации и их воспроизведение
US5444490A (en) Television system for transmitting pictures in a digital form
US6480234B1 (en) Method and apparatus for synchronously encoding audio signals with corresponding video frames
EP0701253A2 (en) Encoded data stream recording and reproducing apparatus
JPH0646373A (ja) 画像データ復号装置および方法
GB2107557A (en) Coding system for recording digital audio
JP3541413B2 (ja) 情報信号伝送方法及び装置
JP3792770B2 (ja) 記録再生装置
JP3430613B2 (ja) 情報信号再生方法及び装置
EP0578308B1 (en) Television system for transmitting pictures in a digital form
KR0170963B1 (ko) 주문형 비디오 시스템에서의 데이타 에러 복원 방법
KR100279640B1 (ko) 디지탈 브이씨알의 장시간 기록 장치 및 방법
JPH04358363A (ja) 高能率符号化用エラー訂正装置
CA2551205A1 (en) Apparatus and method for transmitting, recording and reproducing digital data
JP2001145060A (ja) 記録再生装置
JPH07327201A (ja) ディジタルデータ記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060627

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee