KR950005205B1 - 전원의 제 1 공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치 - Google Patents

전원의 제 1 공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치 Download PDF

Info

Publication number
KR950005205B1
KR950005205B1 KR1019870015029A KR870015029A KR950005205B1 KR 950005205 B1 KR950005205 B1 KR 950005205B1 KR 1019870015029 A KR1019870015029 A KR 1019870015029A KR 870015029 A KR870015029 A KR 870015029A KR 950005205 B1 KR950005205 B1 KR 950005205B1
Authority
KR
South Korea
Prior art keywords
supply
data processing
power
processing unit
function
Prior art date
Application number
KR1019870015029A
Other languages
English (en)
Other versions
KR890010662A (ko
Inventor
위공 미셀
Original Assignee
뷜쎄뻬 8
쟝 - 루이 꿀릉
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 뷜쎄뻬 8, 쟝 - 루이 꿀릉 filed Critical 뷜쎄뻬 8
Priority to KR1019870015029A priority Critical patent/KR950005205B1/ko
Publication of KR890010662A publication Critical patent/KR890010662A/ko
Application granted granted Critical
Publication of KR950005205B1 publication Critical patent/KR950005205B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Storage Device Security (AREA)

Abstract

내용 없음.

Description

전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치
제1도는 본 발명에 따른 안전 장치를 개략적으로 나타낸 회로도.
제2도는 상기 안전 장치의 동작시 발생하는 중요한 동작 신호들의 흐름도.
* 도면의 주요부분에 대한 부호의 설명
1 : 안전 장치 2 : 데이터 처리 유니트
3 : 전원 4 : 마이크로 프로세서
5 : 메모리 셀 6 : 판독 전용 메모리
7 : 인터페이스 8 : 제1수단
9,13,15,17 : 출력 단자 10 : 제2수단
11: 메모리 회로 12 : 금지회로
14 : 취소 수단 18 : 인버어터
19 : NOR 게이트
본 발명은 데이터 처리 유니트의 전원의 제1공급을 차단한 후 상기 유니트의 적어도 한 기능을 금지시키는 안정 장치에 관한 것이다.
상기 안정 장치는 특히 데이터나 또는 프로그램을 기억하거나 또는 신호나 정보를 처리하는 휘발성 메모리 소자를 포함하는 반도체에 집적된 데이터 처리 유니트, 예를들어 집적된 마이크로 프로세서를 가지는 신용 카드에 관한 것이다. 이러한 유니트들은 적어도 부분적으로 디지탈 계수기로 구성되거나 또는 수정 클럭 발진기들을 포함한다.
RAM과 같은 휘발성 메모리 소자를 포함하는 데이터 처리 유니트는 전원이 차단되면 이러한 메모리 소자들에 기억된 모든 정보가 소실되는 결점이 있다. 이러한 결점은 특히 메모리 소자와 결합된 집적된 마이크로 프로세서를 포함하는 전자형 신용 카드의 경우에 자주 발생한다.
상술한 바와 같은 결점은 디지탈 표시 장치가 그들의 중요한 소자로써 멀티 바이브레이터를 가지는 집적회로의 형태인 것을 제외하고는 전술한 계수기와 같은 일반적인 전자 유니트에서도 나타난다. 이러한 소자들에 전압이 인가되면, 이러한 계수기들에 전압이 재인가될 때마다 제로(Zero)로 리세트되기 때문에 그들의 초기 상태는 항상 같게 된다.
마이크로 프로세서와 휘발성 메모리 소자를 가지는 신용 카드와 같은 집적된 전자 유니트에서, 상기 유니트를 동작시키는 셀이나 또는 배터리가 상기 카드 내부에 들어 있으면 상기 유니트가 안정되며, 상기 셀이나 배터리가 상기 유니트 내부에서 제거되면(즉, 전원이 차단되면) 카드의 재개 기능이 금지되고, 상기 전자 유니트가 다시 동작되도록 하기 위해서는 상기 배터리나 또는 셀을 상기 유니트 내부에 다시 장착해야 한다. 이러한 카드가 현금을 인출하기 위한 은행 단말 장치에 사용코져 할 때에는 카드 소지자가 먼저 자신의 엑세스 코드를 눌러 상기 단말 장치에 연결된 처리 시스템에 의해 현금을 인출시킨다. 보통 이 카드는 집적된 계수기를 포함하여 상기 엑세스 코드의 누름을 여러번 시도하면 계수기가 초과치 않는 규정 회수만을 계수하기 때문에 상기 카드가 단말 장치에 들어가 나오지 않게 된다. 따라서 카드를 잃어버리게 된 카드임자는 상기 단말 장치속에 들어간 카드를 다시 찾기 위해서 은행에 문의를 해야 한다.
만약 사취인이 카드를 조작할 경우에는 정확한 엑세스 코드를 찾기 위하여 계수기의 안정성을 고려함이 없이 여러번 시도하게 되고, 카드의 데이터 처리 유니트의 배터리나 또는 셀을 제거하거나 차단시키는 것도 가능해 계수기를 제로로 자동적으로 리세트시킬 수도 있다. 일단 계수기가 제로로 리세트되면, 엑세스 코드가 초기의 공지 상태로 리세트되기 때문에 사취자는 카드의 전자 유니트로 전원을 다시 공급하기 위해 셀을 교체하고 초기 메모리 소자에 매 시마다 연속적인 엑세스를 얻게된다. 상기 셀은 계수기에 의해 기록되는 규정된 횟수의 시도 전에 다시 제거되고 다시 재개하는 이러한 동작을 계속 반복할 수 있다.
본 발명은 상기 데이타 처리 유니트에 전원의 공급을 초기에 차단한 후에 상기 카드에 의해 수행된 데이타 처리 유니트의 전체 기능이나 또는 하나 이상의 기능들의 수행을 금지시키는 안전 장치를 제공하는 데 있다.
이러한 안전 장치에 있어서 다른 중요한 응용에는 자동차에 의해 주행된 거리를 계수하는 전자 계수기의 기능이다. 만약 이 계수기에 공급된 전원이 독립적으로 상기 계수기에 공급되면 사취인은 상기 전원을 차단시켜 계수기를 제로로 리세트시킬 수 있다. 사취인이 그의 자동차를 팔고져 할 때 주행 거리를 속이기 위하여 상기 계수기에 전원을 다시 인가시켜 계수기를 조정할 수도 있다.
안전 정치의 기능을 금지시키는 데이터 처리 유니트의 다른 예는 수정 클럭 발전기를 포함하는 것인데, 이것의 기능은 내부 전원에 결함이 있게 되면 바로 마비된다. 이 경우, 수정 클럭에 의해 고정된 시 베이스(time base)는 데이터 처리 유니트의 사용에 관한 지식없이는 실패하게 되고, 데이터 처리 유니트가 표준측정을 제공하면 아주 중요한 시이퀀스(sequences)를 가지게 된다. 상기의 경우, 만약 클럭 전원의 공급이 차단된 후 재개되면 상기 데이터 처리 유니트의 기능이 금지되며 사용자는 상기 차단 상태를 알게 되어 상기 유니트를 다시 조정한다.
전원의 제1공급을 차단한 후 상기 유니트에 전원을 계속해서 인가하는 상기 유니트의 기능이나 또는 데이터 처리 유니트의 하나 이상의 기능들 중의 한 기능을 억제할 수 있는 간단한 구성으로써 가격이 저렴한 믿을 수 있는 안정 장치는 아직까지 공지되어 있지 않다.
본 발명의 목적은 상술한 결점을 극복하며, 전원의 제1공급을 차단한 후 전압을 재인가하는 데이터 처리 유니트의 적어도 한 기능의 수행을 금지시키는 구성이 간단하며 가격이 저렴하고 믿을 수 있는 안정 장치를 제공하는데 있다.
본 발명은 전원의 제1공급을 차단한 후 전원의 재개 동작에 의해 데이터 처리 유니트의 적어도 한 기능을 금지시키는 안전 장치에 있어서, 전원의 공급을 개시하는 시점과 전원의 제1공급을 차단하는 시점 사이의 시주기 동안에서만 동작하여 그 출력 단자에 제1수단의 특성 신호를 인출하는 제1수단과; 전원의 공급을 개시하는 시점과 전원의 제1공급을 차단하는 시점 사이의 시주기 동안에 상기 제1수단의 특성 신호를 기억하기 위하여 제1수단의 출력단자에 연결된 한 단자가 상기 출력 단자를 통해 데이터 처리 유니트에 연결되어, 상술한 전원의 공급을 개시하는 시점과 제1전원을 차단하는 시점 사이의 시 주기 동안은 상기 데이터 처리 유니트의 기능을 가지는 제1레벨의 금지 신호를 상기 출력 단자에 인출시키는 반면, 상기 제1전원의 공급을 차단하는 시점 이후에는 전원이 재인가되어도 상기 기능의 수행을 금지하는 제2레벨을 가지는 신호를 상기 출력 단자에 인출하는 제2수단으로 구성됨을 특징으로 한다.
본 발명의 다른 특징에 따르면, 상기 제1수단은 고정 소자를 가진 회로이며, 이 소자들 중의 하나는 이 회로의 내부 또는 외부 수단에 의해 상기 시 주기의 말미에서 파괴된다.
본 발명의 다른 특징에 따르면, 상기 제2수단은 상기 제1수단에서 인출된 상기 특성 신호를 기억하기 위한 메모리 수단과, 상기 메모리 수단과 상기 제1수단에 연결되어 그 출력 단자에 상기 금지 신호를 인출하는 금지 회로를 포함한다.
본 발명의 다른 특징에 따르면, 상기 장치는 또한 상기 기능의 금지를 취소시키기 위한 수단을 포함하며, 이 취소 수단은 상기 제2수단의 입력 단자와 연결된 하나의 출력 단자를 가져 상기 기능을 수행할 수 있는 제1전압의 공급을 차단한 후 상기 장치에 재개 전압을 인가할 때 상기 제1레벨을 보이는 출력 신호를 상기 출력 단자에 인출하며, 상기 취소 수단은 상기 취소 수단의 출력 신호가 상기 제1레벨을 가지는 신호의 수신시 부호화된 신호를 수신하기 위한 적어도 하나의 입력 단자를 가진다.
본 발명의 다른 특징에 따르면, 상기 메모리 회로는 마스터-슬래이브형 멀티 바이브레이터이다.
본 발명의 다른 특징에 따르면, 상기 메모리 회로는 하나 이상의 휘발성 메모리 소자들로 구성된다.
본 발명의 다른 특징에 따르면, 상기 주기의 말미에서 파괴되는 상기 소자는 레이저 비임에 의해 파괴된다.
본 발명의 다른 특징에 따르면, 상기 주기의 말미에서 파괴된 상기 소자는 상기 소자에 흐르는 과전류에 의해 파괴된다.
본 발명의 다른 특징에 따르면, 상기 주기의 말미에서 파괴된 상기 소자는 기계적인 동작에 의해 파괴된다.
본 발명의 다른 특징에 따르면, 상기 본 장치와 상기 데이터 처리 장치(2)의 전원은 셀이나 배터리이다.
본 발명의 다른 특징에 따르면, 상기 데이터 처리 장치는 마이크로 회로 카드이며, 이러한 회로들 중의 하나는 하나 이상의 휘발성 메모리 소자들로 구성된다.
본 발명의 다른 특징에 따르면 상기 장치의 휘발성 메모리 소자들 중의 적어도 하나는 제2수단의 메모리회로를 구성한다.
본 발명의 또 다른 특징에 따르면, 상기 셀이나 베터리는 카드에 의해 수용된다.
제1도는 전원(3)의 제1공급을 차단한 후 전압을 계속해서 재개하는 데이터 처리 유니트(2)의 적어도 하나의 기능을 금지시키는 안전 장치(1)를 개략적으로 도시한 것이다. 상기 데이터 처리 유니트(2)는 예를 들어 기록-판독 메모리(RAM)와, 판독 전용 메모리(6)와 결합된 집적된 마이크로 프로세서(4)일 수도 있다. 상기 안전 장치의 예에서, 데이터 처리 유니트(2)는 예를 들어 신용 카드일 수 있으며, 상기 데이터 처리 유니트(2)와 본 안전 장치는 카드와 결합되거나 카드를 수용한다. 셀이나 또는 배터리의 전원(3)은 상기 카드에 의해 수용되거나 또는 카드내에 포함된다.
상기 데이터 처리 유니트(2)는 예를 들어 거리 계수기 또는 클럭 제어 측정용 장치등과 같은 다른 용도의 장치에도 사용될 수 있다. 상기 데이터 처리 유니트(2)가 신용카드이면, 입력/출력 버스(7)는 이 카드의 마이크로 프로세서와 은행 단자 사이를 교신하게 된다.
상기 안전 장치(1)는 제1수단(8)을 포함하는데, 이 제1수단(8)은 전원(3)의 공급에 의해 전압이 제1연결 단자에 인가해주는 시 주기 동안만 작동되며 상기 전원의 제1공급의 차단에 앞서 종료된다. 이하에서 상세히 기술된 바와 같이 이러한 제1수단(8)은 이러한 시 주기 동안 출력 단자(9)에 신호를 인출한다.
상기 안전 장치(1)는 또한 상기 제1수단(8)의 출력 단자(9)에 연결된 제2수단(10)을 포함하여 전원(3)에 의해 전압이 인가될 때부터 전원의 제1공급의 차단시까지 상기 제1수단에 의해 인출된 신호를 기억한다. 이하에 상세히 기술한 바와 같이, 상기 제2수단(10)은 상기 제1전압의 인가시부터 차단시까지 제1레벨의 금지 신호를 출력 단자(17)에 인출시킨다. 이 금지 신호는 상기 전원의 차단시 이후부터는 제2레벨을 가지며, 이 신호는 전원(3)을 통해 상기 안전 장치(1)와 상기 데이터 처리 유니트(2)에 전원을 재개시키더라도 제2레벨을 유지한다. 상기 금지 신호가 제1레벨에 있게 되면 상기 금지 신호는 상기 데이터 처리 유니트(2)를 동작시키는 반면에, 상기 금지 신호가 제1레벨에 있게 되면 상기 금지 신호는 상기 데이터 처리 유니트(2)를 동작시키는 반면에, 상기 금지 신호가 제2레벨에 있게 되면 상기 신호는 상기 데이터 처리 유니트(2)의 적어도 한 기능의 수행을 금지시킨다.
본 발명에 따른 상기 장치의 다른 실시예에 따르면, 상기 장치는 상기 금지 신호가 제2신호 레벨에 있을 때 상기 데이터 처리 유니트(2)의 기능 중 적어도 한 기능의 수행을 취소시키기 위한 취소 수단(14)을 포함한다. 상기 취소수단(14)은 제2수단(10)의 입력 단자에 연결되는 출력 단자(15)를 가진다. 이하 상세히 기술할 바와 같이, 상기 출력 단자(15)는 전압을 재개하여 문제의 기능을 수행코져 할 때마다 제1신호 레벨을 가지는 출력을 인출한다. 상기 동작을 수행하는 수단은 제1차단 신호에 앞서 있는 신호의 레벨을 가지는 신호의 수신시 부호화된 신호를 수신할 수 있는 적어도 하나 이상의 입력 단자를 포함하여, 상기 기능중의 하나 이상을 금지시킴이 없이 상기 데이터 처리 유니트를 다시 동작시키게 된다. 이 취소수단(14)은 인터페이스 회로(7)를 통해 부호화된 신호를 수신하는 마이크로 프로세서(4)와 연결된다. 이 경우, 상기 마이크로프로세서(4)는 상기 출력 단자(15)에 직접 연결된 특정한 출력 단자를 가진다. 상기 제1수단(8)은 MOS형 트랜지스터(T)를 사용한 스위칭 회로를 포함하는 데, 이 트랜지스터(T)의 게이트 단자와 드레인 단자 각각은 저항기들(R1)(R2)을 통해 전원(3)의 출력 단자에 각각 연결된다. 또한 상기 트랜지스터(T)의 소오스 단자는 저항기(R3)를 통한 기준 접지면(M)과 제1수단(8)의 출력 단자(9)에 각각 연결된다. 제2수단(10)은 메모리 회로(11)를 포함하며, 이 메모리 회로(11)는 전원(3)과 연결되고 상기 제1수단(8)의 출력 신호에 의해 제어되는 R/S형 멀티 바이브레이터로 구성된다. 메모리 소자들과 결합된 마이크로 프로세서(4)에 전원(3)의 제1공급을 차단한 후 그 전체 기능이나 또는 그 기능들 중의 적어도 한 기능의 수행을 금지시키고져 상기 마이크로 프로세서(4)(RAM)는 하나 이상의 메모리 셀들(5)을 구성한다.
제2수단(10)은 또한 상기 메모리 회로(11)와 제1수단(8)의 출력 단자(9)에 연결된 금지 회로(12)를 포함한다. 이 금지 회로(12)는 NOR 게이트(19)를 포함하며, 이 NOR 게이트(19)의 입력 단자는 제1수단의 출력 단자(9)와 상기 메모리 회로(11)의 출력 단자(13)에 각각 연결된다. 상기 NOR 게이트(19)로부터 인출된 신호는 인버어터(18)에 인가되며, 상기 인버어터(18)에서 인출된 출력은 제2수단(10)의 출력 뿐만 아니라 상기 금지 회로(12)의 출력 단자(17)에 금지 신호의 인출을 야기시킨다. 이 신호는 상기 데이터 처리 유니트(2)의 적어도 한 기능의 수행을 금지시킬 수 있지만, 만약 전원(3)의 공급이 차단된 후 재공급되면 상기 전체 유니트에 전원의 공급을 차단하는 스위칭 장치의 작동에 의해 이러한 유니트의 모든 기능을 다시 금지시킬 수 있다.
이하 상기 장치에 관한 기능을 제2도를 참고하여 상세히 기술하겠다.
상기 제2도에서, a는 시간 T에서의 전원(3)의 공급의 출력 전압의 레벨의 변화를 보이며, b는 제1수단의 출력 단자에 나타나는 신호를 보이며, c는 메모리 회로(11)의 출력 단자(13)나 또는 제2수단(10)의 출력 단자(17)에 인출되는 신호를 나타낸 것이다.
전원(3)이 상기 안전 장치(1)와 전자 유니트(2)에 인가될 때의 제1시간은 제2도의 a의 시점 T0로 나타낸다. 제1전원 공급의 차단은 시점 T2에서 행해진다. 예를 들어 마이크로 프로세서를 가지는 신용카드의 경우, 이러한 제1차단은 셀이나 또는 배터리(3)를 제거하면 된다.
제2도의 b의 시 주기시에 도시한 바와 같이, 전원(3)이 공급될 때 시간 T0에서 제1수단(8)의 기능이 개시되고, 전원의 제1차단 시점 T2에 앞서 종료한다. 상기 제1수단(8)은 상기 시간 T0-T1의 시 주기동안 출력 단자(9)에 신호를 인출하며, 상기 신호는 제2도의 b에 도시된 바와 같이 제1수단(8)의 기능을 나타내는 특성을 가진다. 상기 제1수단(8)의 출력 단자(9)의 신호는 상기 T0-T1의 시 주기 동안 출력 단자(9)에 신호를 인출하며, 상기 신호는 제2도의 b에 도시된 바와 같이 제1수단(8)의 기능을 나타내는 특성을 가진다. 상기 제1수단(8)의 출력단자(9)의 신호는 상기 T0-T1의 시 주기동안 제1레벨(예를 들어 논리 "1"의 레벨)을 가지며, 상기 시 주기 이외의 시 주기에서는 제2레벨(논리 "0"레벨)을 가진다.
상술한 바와 같이, 상기 제1수단(8)은 스위칭 회로로써, 단지 정지 소자들만을 포함한다. 상기 시점 T1에서 상기회로의 기능이 정지시키기 위해서는 상기 회로의 소자들 증의 하나가 상기 시점에서 제거되어야한다. 이러한 소자의 제거는 상기 제1수단의 회로의 내부나 또는 외부에서 행할 수 있다. 예를 들어, 외부에서의 제거는 카드가 최종 소유자에게 전달되기 전에 저항기(R2)를 레이저 비임을 쏴서 제거하거나 또는 어떤 기계적인 힘을 가하여 제거할 수도 있다. 이와 반대로 내부에서의 제거는 상기 회로에 과 전류를 흘려 열 분산으로 인한 트랜지스터(T)의 드레인 단자와 저항기(R2) 사이의 연결을 단락시키거나 또는 회로의 접지에 출력 단자(9)를 연결하는 것이다.
제2수단(10)에서 특히 메모리 회로(11)는 시간 T0에서 제1전원을 차단한 시점 T2까지 상기 제1수단(8)에 의해 공급된 특성 신호를 기억한다. 전원의 공급을 개시하는 시간 T0와 전원의 제1공급을 차단하는 시점 T2에서 상기 제2수단(10)은 제2도의 c에 도시한 바와 같은 금지 신호를 출력 단자(17)에 인출한다.
이 신호는 시간 T0와 시간 T2사이에서는 제1레벨(논리 "1"레벨)을 가지나, 제1차단 전압의 시간 T2부터는 제2레벨(논리 "0")을 보인다. 예를 들어 배터리나 또는 셀(3)이 상술한 방법에 의해 제거되기 때문에 제1전압의 차단에 대응하는 시간 T2에서부터 T3까지 제2수단(10)의 출력 신호가 제2레벨(논리 "0")을 유지하며, 상기 셀이나 배터리(3)가 다시 원 위치에 장착되면 본 안전 장치(1)와 상기 데이터 처리 유니트(2)에 전압이 재인가된다.
인버어터(18)와 NOR게이트(19)로 구성되는 금지 회로(12)는 그 출력 단자(17)에 제2도의 c에 도시된 바와같은 신호를 인출한다. 이 신호는 제1전압이 인가된 시점 T0와 제1전압의 공급이 차단된 시점 T2사이에서 제1레벨(논리"1")을 유지한다. 상기 신호는 전원(3)을 상기 본 안전 장치(1)와 데이터 처리 유니트(2)에 설치되는 셀이나 또는 밧데리(3)가 교체되는 시점 T3에서 제2레벨(논리 "0")을 유지한다. 상술한 결과와 같이, 상기 데이터 처리 유니트(2)에 연결된 금지 회로(12)가 시점 T0와 시점 T2사이에서 상기 데이터 처리 유니트(2)를 동작시키는 신호를 인출한다. 상기 금지 회로(12)는 시점 T2에서는 상기 제2레벨의 제어 신호를 인출하여 이 데이터 처리 유니트(2)의 기능들 중의 적어도 한 기능이나 모든 기능들 중의 적어도 한 기능의 수행을 금지시킨다. 만약 제1의 전원 전압이 차단되어도, 즉 배터리나 또는 셀(3)이 시점(T3)에서 교체되어도 이러한 금지 기능이 유지된다.
상기 금지회로(12)에 의해 인출된 신호는 상기 메모리 회로(11)에 의해 공급된 신호와 같다. 상기 금지회로(12)는 동작적으로 본 안전 장치와 전자 유니트 사이에서 인터페이스 기능을 갖는 회로이다. 마이크로프로세서를 갖는 신용카드의 경우, 전원(3)의 공급을 차단한 후 상기 금지 회로(12)에 의해 공급된 논리 "0"의 레벨을 가지는 상기 금지 신호는 예를 들어 상기 데이터 처리 유니트(2)의 모든 기능들이나 또는 상기 데이터 처리 유니트의 본래의 기능들 중의 어느 한 기능을 금지시킬 수 있어, 사취인에 의한 사용을 금지시킬 수 있다.
차량의 거리를 계수하는 거리 계수기의 경우, 전원을 공급하는 셀이타 밧데리(3)가 제거되면 상기 안전 장치는 상기 계수기의 재개 동작을 금지하여 부정이 행해졌는지를 판별할 수 있게 된다.
클럭 펄스들을 기준으로 하여 동작하는 데이터 처리 유니트의 경우, 상기 장치는 그 전원의 공급이 제거되거나 차단될 때마다 상기 클럭 발생기의 재개 동작을 금지시킬수 있다.
또 다른 실시예로써, 상기 데이터 처리 유니트(2)의 상기 하나 이상의 금지 기능을 취소시키기 위한 취소 수단(14)은 제2메모리 수단(10)과 전원(3)의 입력 단자에 연결된다. 이 취소 수단(14)은 그 출력 단자(17)에 제1공급 전압을 차단한 후 계속하여 상기 안전 장치(1)와 상기 데이터 처리 유니트(2)에 전압을 재인가 할 때 상기 제2수단(10)의 입력 단자에 인가되는 취소 신호를 인출한다. 상기 취소 신호는 상기 제1수단(8)에 의해 공급된 특성 신호와 같다. 이러한 취소 신호는 부호화된 신호를 상기 취소 수단(14)의 입력 단자(16)에 인가시켜 취소 수단(14)의 출력 단자(15)에 제 1 레벨(논리 "1"의 레벨)의 취소 신호를 인출한다. 상기 전원(3)의 공급이 차단에 이은 상기 장치에 의한 상기 유니트의 하나 이상의 기능의 금지후에, 상기 부호화된 신호는 상기 데이터 처리 유니트(2)의 기능을 제한시키길 원하는 사람, 즉 사취인이 아닌 사용자에 의해 적당한 방법으로 인가될 수 있다.

Claims (13)

  1. 전원의 제1공급을 차단한 후 전원의 재개 동작에 의해 데이터 처리 유니트(2)의 적어도 한 기능을 금지시키는 안전 장치(1)에 있어서, 전원(3)의 공급을 개시하는 시점(T0)과 전원의 제1공급을 차단하는 시점(T2) 사이의 시 주기 동안에서만 동작하여 그 출력 단자(9)에 제1수단의 특성 신호를 인출하는 제1수단(8)과; 전원(3)의 공급을 개시하는 시점(T0)과 전원의 제1공급을 차단하는 시점(T2) 사이의 시 주기 동안 상기 제1수단(8)의 특성 신호를 기억하기 위한 제1수단(8)의 출력단자(9)에 연결된 한 단자가 출력 단자(17)를 통해 데이터 처리 유니트(2)에 연결되어, 상술한 전원의 공급을 개시하는 시점(T0)과 전원의 제1공급을 차단하는 시점(T2)사이의 시 주기 동안은 상기 데이터 처리 유니트(2)의 기능을 가지는 제1레벨의 금지 신호를 상기 출력 단자(17)에 인출시키는 반면, 상기 제1전원의 공급을 차단하는 시점(T2) 이후에는 전원이 재인가되어도 상기 기능이 수행을 금지시키는 제2레벨을 가지는 신호를 상기 출력 단자(17)에 인출시키는 제2수단(10)으로 구성됨을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  2. 제1항에 있어서, 상기 제1수단(8)은 고정 소자를 가진 회로이며, 이 소자들 중의 하나는 이 회로의 내부 또는 외부 수단에 의해 상기 시 주기의 말미에서 파괴됨을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  3. 제1항에 있어서, 상기 제2수단은 상기 제1수단(8)에서 인출된 상기 특성 신호를 기억하기 위한 메모리 수단(11)과, 상기 메모리 수단(11)과 상기 제1수단(8)에 연결되어 그 출력 단자(17)에 상기 금지 신호를 인출시키는 금지 회로(12)로 구성됨을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  4. 제2항에 있어서, 상기 장치는 또한 상기 기능의 금지를 취소시키기 위한 수단(14)을 포함하며, 이 취소 수단(14)은 상기 제2수단(10)의 입력 단자와 연결된 하나의 출력 단자(15)를 가져 상기 기능을 수행할 수 있는 전원의 1전압을 공급 차단한 후 상기 장치에 재개 전압을 인가할 때 상기 제1레벨을 보이는 출력 신호를 상기 출력 단자(15)에 인출하며, 상기 취소 수단(14)은 상기 취소 수단의 출력 신호가 상기 제1레벨을 보이는 신호의 수신시 부호화된 신호를 수신하기 위한 적어도 하나의 입력 단자(16)을 가짐을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  5. 제3항에 있어서, 상기 메모리 회로(11)는 마스터-슬래이브형 멀티 바이브레이터임을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  6. 제3항에 있어서, 상기 메모리 회로(11)는 하나 이상의 휘발성 메모리 소자들로 구성됨을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  7. 제2항에 있어서, 상기 주기의 말미에서 파괴되는 상기 소자는 레이저 비임에 의해 파괴됨을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  8. 제2항에 있어서, 상기 주기의 말미에서 파괴되는 상기 소자는 상기 소자에 흐르는 과전류에 의해 파괴됨을 특징으로하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  9. 제2항에 있어서, 상기 주기의 말미에서 파괴되는 상기 소자는 기계적인 동작에 의해 파괴됨을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  10. 제1항에 있어서, 상기 본 장치와 상기 데이터 처리 장치(2)의 전원(3)은 셀이나 배터리임을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  11. 제1 내지 10항중의 어느 하나에 있어서, 상기 데이터 처리 장치(2)는 마이크로 회로 카드이며, 이러한 회로들 중의 하나는 하나 이상의 휘발성 메모리 소자들로 구성됨을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  12. 제11항에 있어서, 상기 장치의 휘발성 메모리 소자들 중의 적어도 하나는 제2수단(10)의 메모리 회로(11)를 구성함을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
  13. 제11항에 있어서, 상기 셀이나 또는 배터리(3)는 카드에 의해 수용됨을 특징으로 하는 전원의 제1공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치.
KR1019870015029A 1987-12-23 1987-12-23 전원의 제 1 공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치 KR950005205B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870015029A KR950005205B1 (ko) 1987-12-23 1987-12-23 전원의 제 1 공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870015029A KR950005205B1 (ko) 1987-12-23 1987-12-23 전원의 제 1 공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치

Publications (2)

Publication Number Publication Date
KR890010662A KR890010662A (ko) 1989-08-10
KR950005205B1 true KR950005205B1 (ko) 1995-05-22

Family

ID=19267389

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870015029A KR950005205B1 (ko) 1987-12-23 1987-12-23 전원의 제 1 공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치

Country Status (1)

Country Link
KR (1) KR950005205B1 (ko)

Also Published As

Publication number Publication date
KR890010662A (ko) 1989-08-10

Similar Documents

Publication Publication Date Title
US4795893A (en) Security device prohibiting the function of an electronic data processing unit after a first cutoff of its electrical power
EP1249003B1 (de) Integrierte sicherheitsschaltung
JP3577328B2 (ja) ゲーミング装置
US5099141A (en) Clock signal switching circuit
US5093862A (en) Data carrier-controlled terminal in a data exchange system
JPH0413753B2 (ko)
JPS6210744A (ja) 秘密コ−ドデ−タの保護方法および回路
US5319765A (en) Semiconductor memory unit utilizing a security code generator for selectively inhibiting memory access
US4808802A (en) Method and system for protecting information recorded in information medium
DE69428215D1 (de) Verfahren zur digitalen Unterschrift die eine Beglaubigung der digitalen Zeit beim digitalen Unterschreiben verwendet
KR20010033832A (ko) 감지 불가능한 소비 전력을 가진 데이터 캐리어
US4247913A (en) Protection circuit for storage of volatile data
US6581841B1 (en) Apparatus and method for secure information processing
US5994917A (en) Method and apparatus for sequencing an integrated circuit
KR950005205B1 (ko) 전원의 제 1 공급을 차단한 후 데이터 처리 유니트의 기능을 금지시키는 장치
JPS627251A (ja) 多機能形電話装置
US5200646A (en) Protection of supply metering
DE10360998B4 (de) Schutz von Chips gegen Attacken
FI100068B (fi) Menetelmä tietomuistiin sijoitettujen salaisten kooditietojen suojaami seksi ja kytkentäjärjestely menetelmän suorittamiseksi
JPH05204766A (ja) 本人確認装置
CA2230286C (en) Device for communicating with a portable data medium
Baldi et al. An advanced smart card family for public key algorithm
JP4599665B2 (ja) Icカード
JPH04205695A (ja) Icカード
RU2091864C1 (ru) Устройство с защитой информации в микропроцессорных системах и способ защиты информации в нем

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090506

Year of fee payment: 15

EXPY Expiration of term