KR950004592Y1 - 평판표시소자의 데이타 변조회로 - Google Patents

평판표시소자의 데이타 변조회로 Download PDF

Info

Publication number
KR950004592Y1
KR950004592Y1 KR92017008U KR920017008U KR950004592Y1 KR 950004592 Y1 KR950004592 Y1 KR 950004592Y1 KR 92017008 U KR92017008 U KR 92017008U KR 920017008 U KR920017008 U KR 920017008U KR 950004592 Y1 KR950004592 Y1 KR 950004592Y1
Authority
KR
South Korea
Prior art keywords
unit
clock
data
electrode
driving
Prior art date
Application number
KR92017008U
Other languages
English (en)
Other versions
KR940008442U (ko
Inventor
권기진
Original Assignee
박경팔
삼성전관 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박경팔, 삼성전관 주식회사 filed Critical 박경팔
Priority to KR92017008U priority Critical patent/KR950004592Y1/ko
Publication of KR940008442U publication Critical patent/KR940008442U/ko
Application granted granted Critical
Publication of KR950004592Y1 publication Critical patent/KR950004592Y1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

내용 없음.

Description

평판표시소자의 데이타 변조회로
제1도는 종래에 있어서 LCD 패널의 전극배치와 구동부를 나타낸 도면이고.
제2도는 본 고안에 의한 LCD 패널의 전극배치와 구동부를 나타낸 도면이고.
제3도는 상기 제2도의 데이타 변조부의 구체적인 블럭도로 하여 도시한 도면이다.
본 고안은 LCD등과 같은 평판표시소자의 데이타 변조회로에 관한 것이다.
평판표시소자는 통상 전극이 패널상에 형성되며 패널상의 각 화소는 상기 패널상에 형성된 전극들에 인가되는 전압에 의하여 구동된다. 이와 같은 평판표시소자로는 플라즈마 표시소자(PDP)와 액정표시소자(LCD)와 평판 CRT 등이 있으며 이들의 해상도는 통상 단위면적당 형성되는 전극수에 비례하게 된다. 즉 단위면적당 형성되는 전극의 수가 많은 경우에는 그 해상도가 높게되고 적은 경우에도 해상도가 낮아지게 된다. 전극과 그 전극을 구동하는 IC와 연결하는 부분을 인쇄회로기판(PCB;Print Circuit Board)이라고 인쇄회로기판은 구동 IC의 핀에 대응하는 간격을 유지해야 한다.
그런데 상술한 바와 같이 해상도를 높이고자 단위면적당 전극의 수를 증가시키는 경우 패널상에 형성되는 전극의 간격은 감소되어 전극과 그 전극을 구동하는 IC와의 연결에는 상당한 어려움이 있게 된다. 이러한 경우 전극과 그 전극을 구동하는 IC와의 연결을 양쪽방향을 나누어 함으로써 상기 인쇄회로기판상의 전극간격이 전극구동IC의 핀 간격과 동일하도록 하는 것이 가능하게 된다.
따라서 본 고안은 패널상의 전극과 그를 구동하기 위한 구동IC의 연결이 패널상의 양쪽방향에서 이루어진 경우 영상신호처리부로부터 신호를 상기 구동IC들에 인가하기에 적합한 형태로 변환하여 주는 데이타 변조회로를 제공하는 것에 있다.
상기 목적을 달성하기 위하여 본 고안인 데이타 변조 회로는 평판표시패널상에 전극들이 상호 평행하게 배열되며 기수번째 전극들은 그 한 방향으로 인출하여 상기 평판표시패널의 제1-전극구동 IC부로 연결하고 우수번째의 전극들은 그 다른 한 방향으로 인출하여 상기 평판표시패널의 제2-전극구동 IC부로 연결하며 상기 평판표시패널을 매트리스적으로 구동하기에 적합한 형태의 데이타를 출력하는 영상신호 처리부와 영상신호 처리부의 신호를 상기 제1-구동IC부와 제2-구동IC부에 적합한 형태의 데이타로 변환하는 데이타 변조부를 구비하는 평판표시소자에 있어서, 상기 영상신호 처리부가 시스템클럭인 제1-클럭의 제1-엣지상태마다 데이타를 출력한다고 할 때 상기 제1-클럭의 제1-엣지상태에 응답하여 상기 제1-클럭을 2분주한 제2-클럭을 출력하는 주파수 분주기와; 상기 영상신호 처리부의 신호를 입력하며 그 기수번째의 출력단자는 상기 제1-전극구동 IC부에 연결되고 그 우수번째의 출력단자는 상기 제2-전극구동 IC부에 연결되며 상기 제2-클럭의 제1-엣지상태에서 입력단자에 인가되었던 신호를 출력단자로 출력하는 제1-지연기와; 상기 영상신호 처리부의 신호를 입력하며 그 기수번째의 출력단자는 상기 제1-전극구동 IC부에 연결되고 그 우수번째의 출력단자는 상기 제2-전극구동 IC부에 연결되며 상기 제2-클럭의 제2-엣지상태에서 입력단자에 인가되었던 신호를 출력단자로 출력하는 제2-지연기를 구비하는 것을 특징으로 한다.
이어서 본 고안을 첨부한 도면을 이용하여 좀 더 상세히 설명하기로 한다. 특히 본 고안에 대한 설명을 간단히 하기 위하여 평판표시소자중 액정표시소자인 경우를 예로서 설명하기로 한다.
제1도는 종래에 있어서 LCD패널의 전극배치와 구동부를 나타낸 도면으로서 영상신호처리부(30)와 전극구동 IC(31)와 LCD패널(32)을 각각 나타내고 있다. 상기 도면에서 영상신호처리부(30)는 표시하고자 하는 영산신호를 상기 전극구동 IC(31)가 요구하는 형태로 하여 출력하는 역할을 하며 전극구동 IC(31)는 영상데이타에 따라 상기 LSC패널(32)을 구동하기 위하여 LCD패널(32)에 형성된 전극들에 구동전압을 출력하게 된다. 여기서 패널상에 형성되는 전극은 그 한방향으로 데이타전극이 형성되고 상기 그 한방향과 수직인 다른 방향으로 주사전극이 형성되는 것으로 설명의 간편성을 위하여 데이타 전극인 경우로 한정하여 설명하기로 한다. 제1도의 도시된 블럭의 기능을 일예를 들어 좀 더 구체적으로 설명하면 다음과 같다.
상기 LCD패널(32)상에 형성된 데이타전극의 수가 640이라고 하면 상기 전극구동 IC(31)는 640개의 전극을 구동하게 되는 것으로 표시하고자 하는 데이타에 따른 640개의 전압레벨을 각 전극으로 인가하게 된다. 이때 상기 전극구동 IC부(31)는 통상 N비트의 데이타를 병렬로 입력하여 그 안에 내장되어 있는 640개의 랫치수단에 순차적으로 랫치하였다가 640개의 데이타가 모두 입력되면 렛치되어있는 데이타에 따라 640개의 전극을 구동하게 된다. 상기 전극구동 IC(31)가 4비트씩 데이타를 입력하도록 설계된 경우 데이타 입력이 160번 이루어지면 640개의 데이타가 모두 입력되게 되며 랫치되어 있는 데이타에 따라 전극들이 구동되게 된다. 이때 상기 전극구동 IC부(31)는 단/복수의 전극구동 IC로 형성되는 것으로 전극구동 IC가 구동할 수 있는 전극의 수가 640개가 아닌 80개인 때에는 상기 전극구동 IC부(31)는 8개의 전극구동 IC를 사용하고 80개의 데이타가 입력될 때마다 순차적으로 인에이블하도록 하여 640개를 구동할 수 있는 하나의 IC와 동일하게 사용하는 것이 가능하다.
제2도는 본 고안에 의한 LCD 패널의 전극배치와 구동부를 나타낸 도면이다. 단위면적당 형성되는 전극의 수가 많은 경우 전극과 전극구동 IC부(31)를 연결하는 부분인 인쇄회로기판은 일정간격으로 전극이 형성되어야 하므로 그 크기가 상기 LCD패널(32)에 비하여 지나치게 커지게 된다. 이러한 문제를 다소 해결하기 위하여 제2도에 도시된 것과 같이 기수번째의 전극들은 그 인쇄회로기판을 위/아래중 그 한방향으로 형성하여 제1-전극구동 IC부(31-1)에 연결하도록 하고 우수번째의 전극들은 그 인쇄회로기판을 위/아래중 그 다른 방향으로 형성하여 제2-전극구동IC부(31-2)에 연결하도록 한다. 이때 제1-전극구동 IC부(31-1) 및 제2-전극구동 IC부(31-2)는 단/복수의 전극구동 IC로서 구성하게 된다. 이와 같이 전극과 그 구동 IC들을 연결하는 경우에 제1도에서와 같은 영상신호처리부의 신호 또한 그에 알맞는 형태로 변환되어야 한다. 본 고안은 상기와 같은 경우에 요구되는 데이타 변조 회로를 제안하는 것으로 제3도 및 제4도를 이용하여 설명하기로 한다.
제3도는 상기 제2도중 데이타 변조부를 구체적인 블럭도로 하여 도시한 도면으로서 영상 신호처리부(41)와 주파수 분주기(40)와 제1-지연기(42)와 제2-지연기(43)와 제1-전극구동IC부(31-1)와 제2-전극구동 IC부(31-2)를 포함한다. 영상신호처리부(41)는 시스템 클럭을 제1-클럭이라고 할 때 제1-클럭의 상승엣지(rising edge) 또는 하강엣지(falling edge)에서 영상데이타를 라인별로 출력한다. 이때 통산 N비트씩 병렬로 출력하도록 구성되며 상기 제1-전극구동 IC부(31-1) 및 제2-전극구동 IC부(31-2)도 또한 N비트씩 데이타를 병렬로 입력하도록 구성되어 있게 된다. 예를 들어 설명하면 한 라인의 데이타를 (D0, D1, D2, D3, D4, D5, D6, D7, D8.....D639)라고 하고 상기 영상 신호처리부(41)는 하강엣지에서 4비트 병렬로 데이타를 출력한다고 하면, 제1-클럭의 첫번째 하강엣지에서 (D0, D1, D2, D3)가 출력되고 그 다음 하강엣지에서(D4, D5, D6, D7)출력된다. 여기서 D0, D2, D4, D6의 데이타는 상기 제1-전극구동 IC부(31-1)로 인가되어야 하고 D1, D3, D5, D7의 데이타는 상기 제2-전극구동 IC부(31-2)로 인가되어야 한다. 상기 제1-지연기(42) 및 제2-지연기(43)는 이와 같은 역할을 하게 되는 것으로 제1-지연기(42)의 출력단자를 Q0, Q1, Q2, Q3라고 하고 제2-지연기(43)의 출력단자를 QA, QB, QC, QD라고 하며 제1-전극구동 IC부(31-1)의 입력단자들을 I0, I1, I2, I3라고 하고 제2-전극구동 IC부(31-2)의 입력단자들을 IA, IB, IC, ID라고 하면 Q0, Q2는 각각 I1, I2에 연결하고, Q1, Q3는 각각 IA, IB에 연결하며, QA, QC는 각각 I3, I4에 연결하고, QB, QD는 각각 IC, ID에 연결한다. 주파수 분주기(40)는 시스템 클럭인 제1-클럭의 하강엣지에 응답하여 이를 2분주한 제2-클럭을 출력하는 것으로 상기 제2-클럭은 상기 제1-지연기(42) 및 제2-지연기(43)의 클럭신호로서 인가된다. 이때 상기 제1-지연기(42) 및 제2-지연기(43)은 D-플립플롭들로 구성될 수 있는 것으로 상기 제1-지연기(42)는 제2-클럭의 상승엣지에서 데이타를 출력하고 제2-지연기(43)는 제2-클럭의 하강엣지에서 데이타를 출력하도록 구성한다. 이때 상기 제2-지연기(43)를 상기 제1-지연기(42)와 같이 클럭단자에 인가되는 클럭의 상승엣지에서 데이타를 출력하도록 하는 경우에는 그 클럭단자의 전단에 상기 제2클럭을 반전하는 인버터를 더 구비하도록 하는 것이 가능하다.
제4도는 상기 제3도에서의 파형도를 설명의 예를 기준으로 도시한 것으로서 시스템 시 영상처리부가 하강엣지마다 데이타를 출력하는 경우에는 그 파형도가 다소 달라질 수 있다.
상술한 바와 같이 본 고안은 전극과 그 구동 IC의 연결을 전형적인 형태와 다른 구조로 가져오는 경우에 영상데이타를 그 구동 IC에 적합한 형태로 변환하기 위한 회로로서 본 고안과 다른 형태의 전극배치에 있어서도 유사한 개념을 응용하는 것이 가능하게 된다.

Claims (4)

  1. 평판표시패널상에 전극들이 상호 평행하게 배열되며 기수번째 전극들은 그 한 방향으로 인출하여 상기 평판표시패널의 제1-전극구동 IC부로 연결하고 우수번째의 전극들은 그 다른 한 방향으로 인출하여 상기 평판표시패널의 제2-전극구동 IC부로 연결하며 상기 평판표시패널을 매트리스적으로 구동하기에 적합한 형태의 데이타를 출력하는 영상신호 처리부와 영상신호 처리부의 신호를 상기 제1-구동 IC부와 제2-구동 IC부에 적합한 형태의 데이타로 변환하는 데이타 변조부를 구비하는 평판표시소자에 있어서, 상기 데이타 변조부는 상기 영상신호 처리부가 시스템클럭인 제1-클럭의 제1-엣지상태마다 데이타를 출력한다고 할 때 상기 제1-클럭의 제1-엣지상태에 응답하여 상기 제1-클럭을 2분주한 제2-클럭을 출력하는 주파수 분주기와; 상기 영상신호 처리부의 신호를 입력하며 그 기수번째의 출력단자는 상기 제1-전극구동 IC부에 연결되고 그 우수번째의 출력단자는 상기 제2-전극구동 IC부에 연결되며 상기 제2-클럭의 제1-엣지상태에서 입력단자에 인가되었던 신호를 출력단자로 출력하는 제1-지연기와; 상기 영상신호 처리부의 신호를 입력하며 그 기수번째의 출력단자는 상기 제1-전극구동 IC부에 연결되고 그 기수번째의 출력단자는 상기 제1-전극구동 IC부에 연결되고 그 우수번째의 출력단자는 상기 제2-전극구동 IC부에 연결되며 상기 제2-클럭의 제2-엣지상태에서 입력단자에 인가되었던 신호를 출력단자로 출력하는 제2-지연기를 구비하는 것을 특징으로 하는 평판표시소자의 데이타 변조 회로.
  2. 상기 제1항에 있어서, 상기 제2-지연기는 상기 제1-지연기와 같이 상기 제1-클럭의 제1-엣지상태에서 동작하도록 하며 상기 제2-클럭을 반전하여 상기 제2-지연기를 클럭단자로 인가하는 인버터를 더 구비하는 것을 특징으로 하는 평판표시소자의 데이타 변조 회로.
  3. 제1항에 있어서, 상기 평판표시패널은 액정표시패널(LCD)인 것을 특징으로 하는 평판표시소자의 데이타 변조회로.
  4. 상기 제3항에 있어서, 상기 제1-지연기 및 제2-지연기는 D-플립플롭들로 구성되는 것을 특징으로 하는 액정표시소자의 데이타 변조 회로.
KR92017008U 1992-09-07 1992-09-07 평판표시소자의 데이타 변조회로 KR950004592Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92017008U KR950004592Y1 (ko) 1992-09-07 1992-09-07 평판표시소자의 데이타 변조회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92017008U KR950004592Y1 (ko) 1992-09-07 1992-09-07 평판표시소자의 데이타 변조회로

Publications (2)

Publication Number Publication Date
KR940008442U KR940008442U (ko) 1994-04-18
KR950004592Y1 true KR950004592Y1 (ko) 1995-06-10

Family

ID=19339744

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92017008U KR950004592Y1 (ko) 1992-09-07 1992-09-07 평판표시소자의 데이타 변조회로

Country Status (1)

Country Link
KR (1) KR950004592Y1 (ko)

Also Published As

Publication number Publication date
KR940008442U (ko) 1994-04-18

Similar Documents

Publication Publication Date Title
EP0351253B1 (en) Liquid crystal projection apparatus and driving method thereof
US6040815A (en) LCD drive IC with pixel inversion operation
US5136622A (en) Shift register, particularly for a liquid crystal display
US5602561A (en) Column electrode driving circuit for a display apparatus
KR0161918B1 (ko) 액정표시장치의 데이타 드라이버
KR960004650B1 (ko) 액정 표시기의 구동 장치 및 구동 방법
US11387548B2 (en) Liquid crystal antenna, method of driving the same, communication device
US4556880A (en) Liquid crystal display apparatus
US20040227716A1 (en) Liquid crystal display and method for operating the same
US6906692B2 (en) Liquid crystal device, liquid crystal driving device and method of driving the same and electronic equipment
US6829392B2 (en) System and method for providing an image deghosting circuit in an electroptic display device
EP0607778A1 (en) Apparatus for driving liquid crystal display panel for small size image
JPS59116790A (ja) マトリクス型表示装置の駆動回路
US6909418B2 (en) Image display apparatus
KR101510879B1 (ko) 표시장치
JPS6231825A (ja) 液晶表示装置用駆動回路
JP3090922B2 (ja) 平面表示装置、アレイ基板、および平面表示装置の駆動方法
US5786800A (en) Display device
KR950004592Y1 (ko) 평판표시소자의 데이타 변조회로
EP0372364B1 (en) Method and apparatus for driving display device
KR19980030517A (ko) 디스플레이 포맷 변환 장치
EP0406900B1 (en) Driving circuit for liquid crystal display apparatus
KR100954327B1 (ko) 액정표시장치 및 그 구동방법
KR20070058821A (ko) 액정 표시 장치 및 구동 방법
JP2002072974A (ja) 液晶駆動装置の駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20020530

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee